[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1332334A1 - Устройство дл оценки плотности веро тности случайного сигнала - Google Patents

Устройство дл оценки плотности веро тности случайного сигнала Download PDF

Info

Publication number
SU1332334A1
SU1332334A1 SU864055403A SU4055403A SU1332334A1 SU 1332334 A1 SU1332334 A1 SU 1332334A1 SU 864055403 A SU864055403 A SU 864055403A SU 4055403 A SU4055403 A SU 4055403A SU 1332334 A1 SU1332334 A1 SU 1332334A1
Authority
SU
USSR - Soviet Union
Prior art keywords
digital
comparators
output
counter
input
Prior art date
Application number
SU864055403A
Other languages
English (en)
Inventor
Александр Константинович Битус
Александр Валентинович Карлович
Анатолий Васильевич Пахоменко
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864055403A priority Critical patent/SU1332334A1/ru
Application granted granted Critical
Publication of SU1332334A1 publication Critical patent/SU1332334A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к специа- лизированньш средствам вычислительной техники и может быть использовано дл  оценки одномерной плотности веро тности мгновенных значений случайных процессов, реализации которых представлены в виде электрических сигналов . Целью изобретени   вл етс  упрощение устройства и повышение его точности. Это достигаетс  за счет введени  счетчика-делител  на восемь и блока пересчета с соотношением частот следовани  импульсов на его первом и втором выходах 4:3, что позвол ет исключить генератор вспомогательного сигнала - случайного равномерно распределенного напр оке- ни , сложного по реализации, и двух аналоговых сумматоров. Устройство содержит компараторы 1-4 , элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5,6, счетчик-делитель на восемь 7, блок 8 цифрового отсчета, источник 9 тока, делитель напр жени  на трех резисторах 10-12, цифроаналоговый преобразователь 13, генератор тактовых импульсов 1Л, блок 15 пересчета. 5 ил. I (Л САЗ 00 кэ со со 4

Description

1
Изобретение относитс  к специализированным средствам вычислительной техники и может быть использовано дл  оценки одномерной плотности веро тности мгновенных з начений случайных процессов, реализации которых представлены в виде электрических сигналов.
Цель изобретени  - повьшение точности и упрощение устройства.
На фиг.1 представлена структурна  схема устройства; на фиг.2 - взвешивающа  функци , реализуема  предлагаемым устройством; на фиг,3 - взвешивающа  функци , реализуема  известным устройством: на фиг.4 - принципиальна  схема и временна  диаграмма работы счетчика-делител  на восемь; на фиг.5 - схема и временные диаграммы работы блока пересчета с соотношением частот следовани  импульсов 4:3.
Устройство содержит компараторы 1 -.4, элементы ИСКЛЮЧАКЩЕЕ ИЛИ 5 и 6, счетчик-делитель 7 на восемь, блок 8 цифрового отсчета, источник 9 тока, резисторы 10 - 12, цифроа- налоговый преобразователь 3, генератор 14 тактовых импульсов (ТИ), блок ,,15 пересчета с соотношением частот следовани  импульсов на первом 16 и втором 17 выходах 4:3 и счетчик 18 импульсов.
Компаратор выполн ет те же функции , что и амплитудный дискриминатор В известном устройстве. Счетчик-делитель 7 на вос&мь выполн ет функцию уменьшени  частоты следовани  импульсов на выходе в восемь раз в сравнении с частотой следовани  на входе (фиг.4).,
Блок 15 пересчета выполн ет функцию изменени  частот следовани  импульсов на первом и втором выходах в соотношении 4:3 (фиг.5 ).
Дл  задани  основани  взвешивающей функции служит источник 9 тока и цифроаналоговый преобразователь 13, между выходами которых включен делитель напр жени , состо щий из трех резисторов 10-12.
Элементы ИСКЛЮЧАНЛЦЕЕ ИЛИ 5 и 6, блок 8 цифрового счетчика и генератор 14 ТИ могут быть вьшолнены на типовых микросхемах цифровой вычислительной техники.
Устройство работает следуюш 1м образом .
323342
В начале 1,икла измерений устанавливаетс  такое напр жение на выходе цифроаналогового преобразовател  13, чтобы середина взвешивающей функции совпала с нижней границей диапазона анализа. Ширина дифференциальных коридоров, соответствующа  основанию взвешивающей функции, задаетс  током
10 источника 9 и сопротивлени ми резисторов 10 - 12 делител  напр жени . Резисторы 10 и 12 имеют сопротивле- . ние, в два раза меньшее,чем резистор 11.
15 Если в момент стробировани  компараторов 1 - 4 импульсами с выхода блока 15 значение входного сигнала оказываетс  между порогами срабатывани  компараторов 2 и 3, то на выходе
20 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 возникает импульс, пocтyпaюшJ й на суммирующий вход блока 8 цифрового отсчета. Одновременно выдел етс  импульс и на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 6,
25 так как пороги срабатывани  компараторов 2 и 3 наход тс  между поро гами срабатывани  компараторов 1 и 4. Если значение входного сигнала оказываетс  между порогами срабаты30 вани  компараторов 1 и 4, но не попадает между порогами компараторов 2 и 3, то cтpoбиp, импульс формируетс  только на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6. Импульсы с выхода
35 элемента 6 подаютс  на вычитаюш ИЙ вход блока 8 цифрового отсчета через счетчик-делитель 7 на восемь, поэтому на вычитающий вход блока 8 цифрового отсчета поступает только каж40 дый восьмой импульс.
Обозначим среднюю частоту следовани  импульсов на выходе 17 блока 15 F, а частота следовани  импульсов
на выходе 16 F --- F. Если значени  сигнала таковы, что импульсы по вл ютс  только на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6, то на вычитающем входе блока 8 цифрового отсчета частота следовани  импульсов
F 1- F 1 i 8 1 6
F. Если значени 
входного сигнала таковы, что импульсы по вл ютс  на выходах элементов 5 и 6, то результирующа  частота следовани  импульсов на входах блока 8 цифрового Ьтсчета F - F,j
ЬСледовательно , весовые коэффициенты дифференциальных коридоров формируютс  с функцией h (Z) .
Счетчик 18 подсчитывает число импульсов с выхода 17 блока 15 пересчета и после набора заданной суммы выдает импульс, поступающий на управл ющий вход блока 8 цифрового отсчета.. По этому импульсу результа- ты измерени  записываютс  в блок 8 цифрового отсчета, а выходное напр жение преобразовател  13 увеличиваетс  на одну ступеньку, продвига  дифференциальные коридоры к верхней границе диапазона анализа. После этого начинаетс  очередной цикл измерени . Этот процесс продолжаетс  до тех пор, пока не будет достигнута- верхн   граница диапазона анализа. При этом в блоке 8 цифрового отсчета записываютс  все результаты измерени  значений плотности веро тности.

Claims (1)

  1. Формула изобретени 
    Устройство дл  оценки плотности веро тности случайного сигнала, содержащее первый, второй, третий и четвертый компараторы, генератор тактовых импульсов, блок цифрового отсчета, первый и второй элементы ИСКЛЮЧАЮПЩЕ ИЛИ, источник тока, циф- роаналоговый преобразователь, счет - чик импульсов и делитель напр жени .
    крайние выводы которого подключены соответственно к выходам источника тока и цифроаналогового преобразовател  , а средние выводы делител  напр жени  соединены соответственно с первыми входами компараторов, вторые входы которых объединены и  вл ютс  информационным входом устройства, выходы второго и третьего компараторов подключены соответственно к входам первого элемента ИСКЛОЧАНЯЦЕЕ ИЛИ входы второго эдемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с выходами первого и четвертого компараторов , при этом выход первого элемента ИСКШОЧАНЯЦЕЕ ИЛИ подключен к первому информационному входу блока цифровог отсчета, управл ющий вход которого и вход цифроаналогового преобразовател  соединены с выходом счетчика импульсов, отличающеес  тем, что, с целью повышени  точности и упрощени , оно содержит счетчик- делитель на восемь и блок пересчета, вход которого соединен с выходом генератора тактовых импульсов, а первы и второй информационные выходы подключены соответственно к стробирую- щим входам компараторов и входу счетчика импульсов, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ через счетчик-делитель на восемь соединен с вторым информационным входом блока цифрового отсчета.
    h(L) %
    -и -&k
    Л
    Фиг,2
    Jl
    БЗ-К155ЛН1
    ЯI m nnnnnnnnnnn
    U
    Лг К155ЛА1
    si KmnEs
    Фиг.
    m-KISSHES
    TiZ-M55J}P1
    -ш ЛЛМЛЛЛЛ
    ллшшиш
    Фиг. 5
    Редактор В.Петраш
    Составитель Э,Сечина Техред Л.Сердюкова
    Заказ 383А/А5 Тираж 672Подписное
    ВНИЖ1И Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
    Корректор С.Шекмар
SU864055403A 1986-04-16 1986-04-16 Устройство дл оценки плотности веро тности случайного сигнала SU1332334A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864055403A SU1332334A1 (ru) 1986-04-16 1986-04-16 Устройство дл оценки плотности веро тности случайного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864055403A SU1332334A1 (ru) 1986-04-16 1986-04-16 Устройство дл оценки плотности веро тности случайного сигнала

Publications (1)

Publication Number Publication Date
SU1332334A1 true SU1332334A1 (ru) 1987-08-23

Family

ID=21233252

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864055403A SU1332334A1 (ru) 1986-04-16 1986-04-16 Устройство дл оценки плотности веро тности случайного сигнала

Country Status (1)

Country Link
SU (1) SU1332334A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 450181, кл. G 06 F 15/36, 1974. Авторское свидетельствоСССР № 506867, кл. G 06 F 15/36, 1976. *

Similar Documents

Publication Publication Date Title
US4074201A (en) Signal analyzer with noise estimation and signal to noise readout
EP0177557B1 (en) Counting apparatus and method for frequency sampling
EP0191478B1 (en) Measurement circuit for evaluating a digital-to-analog converter
US4210903A (en) Method for producing analog-to-digital conversions
SU1332334A1 (ru) Устройство дл оценки плотности веро тности случайного сигнала
JPH0820473B2 (ja) 連続的周期−電圧変換装置
US3534257A (en) Noise reduced signal conversion apparatus
EP0222021A1 (en) D/a converter
JP2002260577A (ja) 飛行時間型質量分析装置用データ収集方法及び装置
JPS6231529B2 (ru)
SU1550455A1 (ru) Электроразведочна станци
SU879765A1 (ru) Способ аналого-цифрового преобразовани
US4110747A (en) Apparatus for producing analog-to-digital conversions
SU983620A1 (ru) Устройство дл предварительной обработки электроразведочных сигналов
RU2042148C1 (ru) Временной дискриминатор
US5204833A (en) Method and apparatus for recording waveform
SU1345135A1 (ru) Цифровой преобразователь дл фазометра
SU1264204A2 (ru) Устройство дл определени средней мощности случайных сигналов
SU938194A1 (ru) Преобразователь "фаза-код
SU748453A1 (ru) Масштабно-временной преобразователь
SU830644A1 (ru) Автокомпенсационный стробоскопическийпРЕОбРАзОВАТЕль
SU834892A1 (ru) Аналого-цифровой преобразователь
SU1322161A2 (ru) Устройство дл определени экстремумов электрического сигнала
SU934242A1 (ru) Многопредельный фотометр
SU1120351A1 (ru) Устройство дл измерени средней мощности случайных сигналов