SU1396255A1 - Device for shaping relative bipulse signal - Google Patents
Device for shaping relative bipulse signal Download PDFInfo
- Publication number
- SU1396255A1 SU1396255A1 SU864029038A SU4029038A SU1396255A1 SU 1396255 A1 SU1396255 A1 SU 1396255A1 SU 864029038 A SU864029038 A SU 864029038A SU 4029038 A SU4029038 A SU 4029038A SU 1396255 A1 SU1396255 A1 SU 1396255A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bus
- clock
- signal
- trigger
- control bus
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к технике электросв зи и может быть использовано в цифровых системах передачи. Цель изобретени - повышение надежности устройства - достигаетс за счет упрощени . Дл этого в устройство , содержащее триггеры 1 и 2, первую тактовую шину 4, первую управл ющую шину 5, вторую тактовую шину 6, вторую управл ющую шину 7 и выходную шину 8, дополнительно введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 3. Выходной сигнал элемента 3 представл ет собой относительный биимпульсный сигнал, в котором в середине каждого тактового интервала имеетс переход от одного уровн к другому, за исключением тех тактовых интервалов, в которых передаетс синхросигнал с второй управл ющей шины 7. 2 ил. о SThe invention relates to telecommunications technology and can be used in digital transmission systems. The purpose of the invention — improving the reliability of the device — is achieved by simplifying. To do this, the device containing the triggers 1 and 2, the first clock bus 4, the first control bus 5, the second clock bus 6, the second control bus 7 and the output bus 8, additionally includes an EXCLUSIVE OR element 3. The output signal of the element 3 is is a relative bi-pulse signal in which in the middle of each clock interval there is a transition from one level to another, except for those clock intervals in which the clock signal is transmitted from the second control bus 7. 2 Il. about s
Description
Фаг.Phage.
Изобретение относитс к технике электросв зи и может быть использовано в цифровых системах передачи.The invention relates to telecommunications technology and can be used in digital transmission systems.
Цель изобретени - повьшение на- дежности работы за счет упрощени .The purpose of the invention is to increase the reliability of the work by simplifying.
На фиг.1 изображена электрическа принципиальна схема устройства; на фиг.2 - временные диаграммы работы.Fig. 1 is an electrical circuit diagram of the device; figure 2 - timing charts.
Устройство дл формировани отно- сительного биимпульсного сигнала содержит первый 1 и второй 2 триггеры, элемент 3 ИСКЛЮЧАЮЩЕЕ ИЛИ, первый и второй входы которого подключены к выходам соответствующего триггера I и 2. Синхронизирующий вход;, первого триггера 1 соединен с первой тактовой шиной 4 устройства. Разрешающий вход первого триггера 1 соединен с первой управл ющей шиной 5 устройст- ва. Синхронизирующий вход второго триггера 2 соединен с второй тактовой шиной 6 устройства. Разрешающий вход второго триггера 2 соединен с второй управл ющей шиной 7, а выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходной шиной 8 устройства.The device for generating the relative bi-pulse signal contains the first 1 and second 2 triggers, element 3 EXCLUSIVE OR, the first and second inputs of which are connected to the outputs of the corresponding trigger I and 2. The synchronization input ;, the first trigger 1 is connected to the first clock bus 4 of the device. The enable input of the first trigger 1 is connected to the first control bus 5 of the device. The synchronizing input of the second trigger 2 is connected to the second clock bus 6 of the device. The enabling input of the second trigger 2 is connected to the second control bus 7, and the output of the EXCLUSIVE OR element is connected to the output bus 8 of the device.
Устройство работает следующим образом .The device works as follows.
Цифровой Сигнал (фиг,2а) с первой управл ющей шины 5 поступает на разрешающий вход первого триггера 1, на счетный вход которого поступает сигнал с первой тактовой шины 4 (фиг,26 Первый триггер 1 переключаетс под воздействием перехода из низкого уровн в высокий сигнала с первой тактовой шины (фиг,26), если информационный сигнал с первой управл ющей шины 5 (фиг.2а) на его разрешающем входе имеет высокий уровень. В противном случае первый триггер 1 не переключаетс . Аналогично второй триггер 2 переключаетс под воздействием перекода из низкого уровн в вы сокий сигнала с второй тактовой шины 6, инверсной по отношенизо к первой тактовой шине 4 (фиг,2г), поступающеThe digital signal (FIG. 2a) from the first control bus 5 is fed to the enable input of the first trigger 1, the counting input of which receives a signal from the first clock bus 4 (FIG. 26 The first trigger 1 switches due to the transition from a low level to a high signal the first clock bus (fig. 26) if the information signal from the first control bus 5 (fig. 2a) has a high level at its enable input. Otherwise, the first trigger 1 does not switch. Similarly, the second trigger 2 switches under the influence of a low transition at DMS in you soky signal with the second clock bus 6, the inverse of the first clock otnoshenizo tire 4 (Fig. 2d), behaving
г g
Q 5 0 5 Q 5 0 5
О Q About Q
5five
го на его синхронизирующий вход, если синхросигнал (фиг.2в), подаваемый на его разрешающий вход со второй управл ющей шины 7, имеет высокий уровень. В протиином случае переключение не происходит.go to its sync input if the sync signal (Fig. 2b) supplied to its enable input from the second control bus 7 has a high level. In the opposite case, the switch does not occur.
Выходные сигналы первого ) и второго 2 триггеров (фиг.2д,е) поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, где они суммируютс по модулю два. Выходной сигнал элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 (фиг.2ж) представл ет собой относительный биимпульсный сигнал, в котором в середине каждого тактового интервала об зательно имеетс переход от одного уровн к другому , за исключением тех тактовых интервалов, в которых передаетс синхросигнал с второй управл ющей шины 7. На границах тактовых интервалов переход от одного уровн к другому имеетс при наличии 1 с первой управл ющей шины 5 (фиг.2а) и отсутствует при наличии О.The output signals of the first and second 2 triggers (Fig. 2e, e) are fed to the inputs of the EXCLUSIVE OR 3 element, where they are summed modulo two. The output signal of the EXCLUSIVE OR 3 element (Fig. 2g) is a relative bi-pulse signal, in which in the middle of each clock interval there is a necessary transition from one level to another, except for those clock intervals in which the sync signal is transmitted from the second control bus 7. At the boundaries of the clock intervals, the transition from one level to another exists in the presence of 1 from the first control bus 5 (Fig. 2a) and is absent in the presence of O.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864029038A SU1396255A1 (en) | 1986-02-24 | 1986-02-24 | Device for shaping relative bipulse signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864029038A SU1396255A1 (en) | 1986-02-24 | 1986-02-24 | Device for shaping relative bipulse signal |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1396255A1 true SU1396255A1 (en) | 1988-05-15 |
Family
ID=21223369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864029038A SU1396255A1 (en) | 1986-02-24 | 1986-02-24 | Device for shaping relative bipulse signal |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1396255A1 (en) |
-
1986
- 1986-02-24 SU SU864029038A patent/SU1396255A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 824460, кл. Н 04 В 5/02, 1979. Авторское свидетельство СССР № 978375, кл. Н 04 L 5/J4, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5477013A (en) | Transmission system for picture sound | |
KR920020862A (en) | Digital / Analog Converter | |
SE8005409L (en) | LINE UNIT FOR CONNECTING AN ANALOGUE LINE WITH A DIGITAL TELECOMMUNICATION EQUIPMENT | |
KR910017809A (en) | Digital signal processor | |
SU1396255A1 (en) | Device for shaping relative bipulse signal | |
US4174465A (en) | Signal transmitting interface system combining time compression and multiplexing | |
MY104382A (en) | Signal synchronizing system. | |
KR880009483A (en) | Input circuit for digital phase look loop | |
GB1518006A (en) | Frequency-selective signal receiver | |
SU965003A1 (en) | Device for synchronization by meassages | |
SU496550A1 (en) | Multi-channel input device | |
SU828438A1 (en) | Device for fast switching of communication channels | |
SU1660193A1 (en) | Block synchronizer | |
SU860334A1 (en) | Cycle synchronization device | |
SU993456A1 (en) | Pulse synchronization device | |
SU963010A1 (en) | Device for recording and reading-out information | |
SU566386A1 (en) | Delta-modulation signal transmission system | |
SU1603367A1 (en) | Element of sorting network | |
SU745002A1 (en) | Data transmitting device | |
SU965004A1 (en) | Phase start signal recertion device | |
SU1538266A1 (en) | Device for shaping linear signal | |
SU1417184A1 (en) | Device for logical joining of delta-streams | |
SU591859A1 (en) | Device for module three remnant forming | |
SU1172045A1 (en) | Device for generating bipulse signal | |
SU1467782A1 (en) | Device for transmitting binary signals |