SU1368963A1 - Shaper of signals with level limitation - Google Patents
Shaper of signals with level limitation Download PDFInfo
- Publication number
- SU1368963A1 SU1368963A1 SU864093838A SU4093838A SU1368963A1 SU 1368963 A1 SU1368963 A1 SU 1368963A1 SU 864093838 A SU864093838 A SU 864093838A SU 4093838 A SU4093838 A SU 4093838A SU 1368963 A1 SU1368963 A1 SU 1368963A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- field
- current
- effect transistor
- gate
- power bus
- Prior art date
Links
Landscapes
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Description
оо о: сх соoo o: cx
О5O5
ооoo
Изобретение относитс к импульсной технике и может быть использовано в устройствах формировани , преобразовани и ограничени сигналов.The invention relates to a pulse technique and can be used in devices for forming, converting and limiting signals.
Цель изобретени - расширение функциональных возможностей устройства , заключающеес в расширении диапазона входного и выходного сопротивлений и осуществлении ограничени уровн выходного сигнала.The purpose of the invention is to expand the functionality of the device, which consists in expanding the range of input and output resistances and the implementation of limiting the output signal level.
Цель достигаетс путем введени генератора тока и двух полевых транзисторов за счет использовани высокого сопротивлени одного полевого транзистора по затвору и фиксировани потенциала затвора другого полевого транзистора с помощью цепочки пр мо- смещенных диодов, нагруженной на генератор тока.The goal is achieved by introducing a current generator and two field-effect transistors by using the high resistance of one field-effect transistor across the gate and fixing the gate potential of the other field-effect transistor using a series of forward-displaced diodes loaded on the current generator.
На чертеже приведена принципиальна схема формировател .The drawing is a schematic diagram of the former.
Формирователь содержит первую 1 и вторую 2 диодные цепочки, первый 3 и второй 4 генераторы тока, первый 5 и второй 6 полевые транзисторыThe driver contains the first 1 and second 2 diode chains, the first 3 and second 4 current generators, the first 5 and second 6 field effect transistors
Перва 1 и втора 2 диодные цепочки включены разноименными полюсами между затвором первого полевого транзистора 5 и общей щиной 7. Первый ге- нератор 3 тока включен между первой шиной 8 питани и выходной клеммой 9 устройства, а второй генератор 4 тока включен между второй шиной 10 питани и выходной клеммой 9 устройства . Затвор второго полевого транзистора 6 подключен к входной клемме 11 формировател сигналов. Полевые транзисторы 5 и 6 включены последовательно между выходной клеммой 9 устройства и первой шиной 8 питани .The first 1 and second 2 diode chains are connected with opposite poles between the gate of the first field-effect transistor 5 and the total length 7. The first current generator 3 is connected between the first power bus 8 and the output terminal 9 of the device, and the second current generator 4 is connected between the second power bus 10 and output terminal 9 of the device. The gate of the second field-effect transistor 6 is connected to the input terminal 11 of the signal conditioner. The field-effect transistors 5 and 6 are connected in series between the output terminal 9 of the device and the first power line 8.
Формирователь работает следующим образом.The shaper works as follows.
На затвор первого полевого тран- зистора 5 подаетс опорное напр жение , формируемое первым генератором 3 тока и одной из диодных цепочек. На затвор второго полевого транзистора 6 от входной клеммы j подаетс импульсный сигнал, который может иметь любую пол рность по отношению к общей шине 7.A gate voltage is applied to the gate of the first field-effect transistor 5, which is formed by the first current generator 3 and one of the diode circuits. A gate signal is supplied to the gate of the second field effect transistor 6 from the input terminal j, which can have any polarity with respect to the common bus 7.
При отпирании второго полевого транзистора 6 потенциал в точке соединени транзисторов увеличиваетс и на выходной клемме 9 устанавливаетс потенциал, равный разности между напр жением в точке соединени полевых транзисторов 5 и 6 и падением наWhen unlocking the second field-effect transistor 6, the potential at the connection point of the transistors increases and at the output terminal 9 a potential equal to the difference between the voltage at the connection point of the field-effect transistors 5 and 6 and the drop on
00
00
5five
с , with ,
о about
3535
00
4545
00
пр жени на первом полевом транзисторе 5, которое задаетс током, задаваемым вторым генератором 4 тока.the voltage on the first field-effect transistor 5, which is set by the current set by the second generator 4 of the current.
При увеличении величины входного сигнала на затворе второго полевого транзистора 6 напр жение на выходной клемме 9 увеличиваетс до величины, равной напр жению на затворе первого полевого транзистора 5 плюс напр жение отсечки. Напр жение на выходной клемме 9 устройства далее не измен етс , поскольку потенциал затвора первого полевого транзистора 5 фиксирован первой пр мосмещенной диодной цепочкой 1.As the input signal at the gate of the second field-effect transistor 6 increases, the voltage at the output terminal 9 increases to a value equal to the voltage at the gate of the first field-effect transistor 5 plus the cut-off voltage. The voltage at the output terminal 9 of the device does not further change, since the potential of the gate of the first field-effect transistor 5 is fixed by the first forward-displaced diode circuit 1.
При запирании второго полевого транзистора 6 переход затвор - исток первого полевого транзистора 5 переходит в пр мосмещенное состо ние, перва диодна цепочка 1 запираетс , а втора диодна цепочка 2 отпираетс . На выходной клемме 9 устройства устанавливаетс потенциал, равный падению напр жени на диодной цепочке 2 и переходе затвор - исток первого полево- вого транзистора 5. Величина тока второго генератора 4 тока выбираетс больше тока первого генератора 3 тока.When the second field-effect transistor 6 is locked, the gate-to-source transition of the first field-effect transistor 5 goes to the direct-shifted state, the first diode chain 1 is locked, and the second diode chain 2 is unlocked. At the output terminal 9 of the device, a potential is set equal to the voltage drop on the diode circuit 2 and the gate-to-source transition of the first field-effect transistor 5. The current value of the second current generator 4 is chosen larger than the current of the first current generator 3.
При дальнейшем уменьшении потенциала на входной клемме 11 второй полевой транзистор 6 остаетс закрытым и потенциал выходной клеммы 9 не измен етс .With a further decrease in potential at the input terminal 11, the second field effect transistor 6 remains closed and the potential of the output terminal 9 does not change.
Поскольку входна клемма 11 соединена с затвором полевого транзистора , обеспечиваетс высокое входное сопротивление устройства, а низкое значение выходного сопротивлени , обеспечиваетс током второго генератора 4 тока и работой первого полевого транзистора в области насьш;ени . Диапазон регулировани уровн ограничени выходного сигнала задаетс как токами обоих генераторов тока, так и числом диодов в диодных цепочках , причем выходной сигнал может быть разнопол рным с различными порогами ограничени .Since the input terminal 11 is connected to the gate of the field-effect transistor, a high input resistance of the device is provided, and a low value of the output resistance is provided by the current of the second current generator 4 and the operation of the first field-effect transistor in the region of the field. The control range of the output signal limiting level is determined by both the currents of both current generators and the number of diodes in the diode strings, and the output signal can be polarized with different limiting thresholds.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864093838A SU1368963A1 (en) | 1986-07-17 | 1986-07-17 | Shaper of signals with level limitation |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864093838A SU1368963A1 (en) | 1986-07-17 | 1986-07-17 | Shaper of signals with level limitation |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1368963A1 true SU1368963A1 (en) | 1988-01-23 |
Family
ID=21247592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864093838A SU1368963A1 (en) | 1986-07-17 | 1986-07-17 | Shaper of signals with level limitation |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1368963A1 (en) |
-
1986
- 1986-07-17 SU SU864093838A patent/SU1368963A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930020448A (en) | Charge Pump Circuit of Substrate Voltage Generator | |
KR870008315A (en) | Memory device using shift register | |
SU1368963A1 (en) | Shaper of signals with level limitation | |
SU1297218A1 (en) | Logic element | |
SU1443161A1 (en) | Transistor gate | |
SU1485281A1 (en) | Synchronous generator excitation winding model | |
SU834795A1 (en) | Timer | |
SU1309278A1 (en) | Pulse shaper | |
SU752774A1 (en) | Pulse transistorized amplifier | |
SU641420A1 (en) | Pulsed dc voltage stabilizer | |
SU1339520A1 (en) | D.c.voltage pulse stabilizer | |
SU1764046A1 (en) | High frequency pulse direct current voltage regulator | |
SU566319A1 (en) | Blocking generator | |
SU1309302A1 (en) | Controlled pulse conditioner | |
SU896751A1 (en) | Power amplifier | |
SU1406771A1 (en) | Device for series connection of power sources in mis integrated circuits | |
SU1368970A1 (en) | Signal shaper | |
SU868989A1 (en) | Symmetrical multivibrator | |
SU1427465A1 (en) | Control unit for arrangement for differential-phase protection of electric installation | |
SU849502A1 (en) | Matching device | |
SU1404959A2 (en) | Device for measuring high voltages | |
SU1381692A1 (en) | Pulse-delay device | |
SU1598152A1 (en) | Transistor relay | |
SU1274146A1 (en) | Electronic switch | |
SU1385277A1 (en) | Trunk line pulse driver |