SU1228110A1 - Decentralized switching system - Google Patents
Decentralized switching system Download PDFInfo
- Publication number
- SU1228110A1 SU1228110A1 SU843754966A SU3754966A SU1228110A1 SU 1228110 A1 SU1228110 A1 SU 1228110A1 SU 843754966 A SU843754966 A SU 843754966A SU 3754966 A SU3754966 A SU 3754966A SU 1228110 A1 SU1228110 A1 SU 1228110A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- route
- switches
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к области вычислительной техники и позвол ет сократить врем коммутации. Система содержит М коммутаторов, N абонентов, информационные шины, N устройств управлени обмена, линии управлени , линию опроса, вход адреса, вход запроса , М блоков управлени коммутаторами , элемент ИЛИ, одновибратор. В блоки пам ти маршрутов каждого устройства управлени обменом предварительно занос тс коды назначенных маршрутов от соответствующего абонента к остальным абонентам. По линии опроса запускаетс имиульс опроса, который, последовательно проход через устройства управлени обменом, разрешает устанавливать соединени посредством коммутаторов. 6 ил. i (Я iNd Ю 00The invention relates to the field of computer technology and reduces the switching time. The system contains M switches, N subscribers, information buses, N exchange control devices, control lines, interrogation line, address input, interrogation input, M control blocks of switches, OR element, one-shot. In the memory blocks of the routes of each exchange control device, the codes of the assigned routes from the corresponding subscriber to the other subscribers are pre-loaded. A polling line is triggered along the polling line, which, successively passing through exchange control devices, allows connections to be established via switches. 6 Il. i (I iNd y 00
Description
гg
Изобретение относитс к вычисли тельной технике и может быть использовано при построении схемы обмена информацией между ЭВМ или между функциональными модул ми многопроцессор- ных вычислительных комплексов.The invention relates to computing technology and can be used in constructing a scheme for the exchange of information between computers or between functional modules of multiprocessor computer complexes.
Цель изобретени - повьппение пропускной способности системы за счет сокращени времени прокладки маршрута .The purpose of the invention is to increase the system capacity by reducing the time it takes to plot a route.
На фиг. 1 представлена структурна схема предлагаемой децентрализованной системы коммутации; на фиг.2- структурна схема устройства управлени обменом; на фиг; 3 - функцио- нальна схема блока захвата маршрута ; на фиг, 4 - выполнение схемы сравнени ; на фиг. 5 - функциональна схема блока управлени коммутатором; на фиг. 6 - функциональна схема коммутатора.FIG. 1 is a block diagram of the proposed decentralized switching system; 2 is a block diagram of an exchange control device; in fig; 3 - functional diagram of the route capture unit; Fig 4 shows the execution of the comparison circuit; in fig. 5 is a functional block diagram of a switch control unit; in fig. 6 - switch circuit is functional.
Децентрализованна система коммутации (фиг. 1) содержит М коммутаторов 1, N абонентов 2, информационные шины 3, N устройств 4 управлени об- меном, линии 5 управлени , линию 6 опроса, вход 7 адреса, вход 8 запроса , М блоков 9 управлени коммутаторами , элемент ИЛИ 10, одновибра- тор II.The decentralized switching system (Fig. 1) contains M switches 1, N subscribers 2, information buses 3, N exchange control devices 4, control lines 5, polling line 6, address input 7, query input 8, M switch control blocks 9 , element OR 10, one-shot II.
Устройство управлени обменом (фиг. 2) содержит элемент 12 задержки блок 13 захвата маршрута, блок 1 пам ти маршрутов. Блок 13 захвата маршрута (фиг. 3) содержит схему 15 сравнени , элемент И 16, триггер 17, группу элементов И 18...The exchange control device (Fig. 2) contains a delay element 12 block route capture 13, route memory block 1. The block 13 for capturing the route (Fig. 3) contains a comparison circuit 15, an AND element 16, a trigger 17, a group of elements AND 18 ...
Схема 15 сравнени (фиг. 4) содержит Q элементов И 19, г де Q - количество информационных св зей между коммутаторами 1 в системе, элемент ИЛИ-НЕ 20. Блок 9 управлени коммутатором (фиг. 5) содержит элементы И 2 с парафазными выходами. Коммутатор 1 (фиг. 6) дл случа трех информационных шин 3 содержит шесть элементов И 22 и три элемента ИЛИ 23The comparison circuit 15 (FIG. 4) contains Q elements AND 19, Q de Q is the number of informational links between switches 1 in the system, an OR-NOT element 20. The switch control block 9 (FIG. 5) contains elements AND 2 with paraphase outputs . Switch 1 (Fig. 6) for the case of three information buses 3 contains six elements And 22 and three elements OR 23
Децентрализованна система коммутации работает следующим образом.The decentralized switching system works as follows.
В исходном состо нии в блок 14 каждого устройства 4 занос тс коды назначенных маршрутов от абонента 2 к остальным абонентам 2. От одновиб- ратора 11 производитс запуск системы - по линии 6 опроса начинает пе редаватьс сигнал, разрешающий устанавливать соединение по запросам абонентов 2.In the initial state, in block 14 of each device 4, the codes of the assigned routes from subscriber 2 to the other subscribers 2 are brought in. From the one-oscillator 11, the system starts up - a signal is sent via polling line 6 allowing the connection to be established by subscriber requests 2.
5 five
10ten
15 20 15 20
25 3025 30
5 five
00
5five
00
102102
Дл оргагшзации обмена абонент- инициатор 2 подает в устройство 4 через вход 7 адрес абонента-адресата 2, а через вход 8 - запрос на обмен . По адресу из блока 14 считьгоа- етс код назначенного маршрута между абонентами, а в схеме 15 определ етс возможность зан ть его (по состо нию линий 5), т.е. устанавливаетс факт незан тости всех вход щих в назначенный маршрут информационных шин 3. For the exchange organization, the initiator subscriber 2 submits to the device 4 through the input 7 the address of the subscriber-addressee 2, and through the input 8 - the request for the exchange. The address from block 14 considers the code of the assigned route between subscribers, and in scheme 15 it is determined whether it can be occupied (by the state of lines 5), i.e. establishes the fact of the absence of all information buses entering the designated route 3.
С приходом по линии 6 разрешающего сигнала осуществл етс захват маршрута, т.е. устанавливаетс в 1 триггер 17 и на лини х 5, соответствующих захватьшаемым информационным шинам 3, по вл ютс логические единицы.With the arrival of a permit signal on line 6, a route is captured, i.e. set to 1 flip-flop 17, and logical lines appear on lines 5 that correspond to the captured data bus 3.
В результате срабатывают блоки 9 управлени теми коммутаторами 1, которые должны соединить захватываемые информационные шины 3, коммутаторы I производ т требуемые соединени .As a result, the block 9 controls those switches 1 that are to connect the captured information buses 3, the switches I make the required connections.
После обмена абонент-инициатор 2 снимает запрос на обмен по входу 8, что приводит к установке в О триггера 17 и к по влению логических нулей на лини х 5, поддерживающих проложенный маршрут. Как следствие по вл ютс нули на выходах блоков 9 и соединение в коммутаторах 1 разрушаетс .After the exchange, the initiator subscriber 2 removes the exchange request by the input 8, which leads to the installation in О of the trigger 17 and the appearance of logical zeros on lines 5 supporting the paved route. As a result, zeros appear at the outputs of blocks 9 and the connection in the switches 1 is destroyed.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843754966A SU1228110A1 (en) | 1984-06-12 | 1984-06-12 | Decentralized switching system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843754966A SU1228110A1 (en) | 1984-06-12 | 1984-06-12 | Decentralized switching system |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1228110A1 true SU1228110A1 (en) | 1986-04-30 |
Family
ID=21124532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843754966A SU1228110A1 (en) | 1984-06-12 | 1984-06-12 | Decentralized switching system |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1228110A1 (en) |
-
1984
- 1984-06-12 SU SU843754966A patent/SU1228110A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР К 620036, кл. Н 04 Q 3/66, 1976. Авторское свидетельство СССР № 557358, кл. G 06 F 3/04, G 06 F 15/16, 1971. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Melham et al. | Space multiplexing of waveguides in optically interconnected multiprocessor systems | |
US5041971A (en) | Memory accessing switch network | |
SU1228110A1 (en) | Decentralized switching system | |
SU1624449A1 (en) | Device for connecting data sources to a common bus | |
RU2006928C1 (en) | System for commutation between computer devices | |
SU1411767A1 (en) | Selective switching system | |
SU1446625A1 (en) | Device for interfacing electronic computer with subscriber | |
SU1195354A1 (en) | System for exchanging information in multiprocessor system via common memory | |
SU1345205A1 (en) | Information exchange device | |
SU1160423A1 (en) | Interface for multiprocessor computer system | |
SU1619286A1 (en) | Interface of two trunks | |
RU1793436C (en) | Matrix commutator unit | |
SU1758647A1 (en) | Device for interfacing two processors via common memory | |
SU1397914A1 (en) | Multichannel device for priority connection of subscribers to common bus | |
SU1569840A1 (en) | Device for interfacing two processor and common memory | |
SU1667094A1 (en) | Computing facilities switching system | |
RU1798797C (en) | Multiprocessor system | |
SU1317447A1 (en) | Switching system | |
SU1737460A1 (en) | Device for interfacing buses | |
SU1501081A1 (en) | Communication arrangement for multiprocessor computing system | |
SU734697A1 (en) | Switching device for multiprocessor system | |
SU1315990A1 (en) | Communication device for computer system | |
SU1737723A1 (en) | Multichannel redundant switch | |
SU1198530A1 (en) | Information exchange device | |
SU1667095A2 (en) | Switching system |