SU1132346A1 - Pulse burst generator - Google Patents
Pulse burst generator Download PDFInfo
- Publication number
- SU1132346A1 SU1132346A1 SU833647019A SU3647019A SU1132346A1 SU 1132346 A1 SU1132346 A1 SU 1132346A1 SU 833647019 A SU833647019 A SU 833647019A SU 3647019 A SU3647019 A SU 3647019A SU 1132346 A1 SU1132346 A1 SU 1132346A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- inputs
- inverter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ПАЧЕК ИМПУЛЬСОВ , содержащий генератор, инвертор, счетчик, первый и второй элементы совпадени , первый триггер, 5 -вход которого соединен с шиной запускающих импульсов, D -вход соединен с общей щиной, а С -вход соединен с инверсным вькодом и D -входом второго триггера, пр мой выход которого соединен с третьим входом второго элемента совпадени , а .С -вход соединен с выходом первого элемента совпадени , первый вход которого соединен с пр мым выходом первого триггера , а второй через инвертор соединен с вторым входом второго элемента совпадени , отличающийс тем, что, с целью повышени быстродействи , в него дополнительно вве дены второй инвертор, третий триггер, третий, четвертый и п тый элементы совпадени и дешифратор, выходы которого подключены к йервому и второму входам п того элемента ссхвпадени и к 5 - иК -входам третьего триггера, пр мой и инверсный выходы которого соединены соответственно с первыми входами третьего и четвертбго элементов совпадени , вторые входы которьк присоединены к выходу первого триггера, а третьим входы - к выходу генератора, Ш11ходы третьего и четвертого элементов совпадени подключены соответственно к вычитающему и сум 4ир р1цему входам счетчика, выходы которого соединены с входами дешифратора , причем вы§ ход генератора через второй инвертор соединен с третьим входом второго элемента совпадени , а выход 9 N0 9 4ib п того элемента совпадени с первым входом первого элемента совпадени . ЭдPULSE FORMER PULSES containing a generator, inverter, counter, the first and second elements of the match, the first trigger, 5-input of which is connected to the bus trigger pulses, D-input is connected to the total thickness, and C-input is connected to the inverse code and D-input The second trigger, the direct output of which is connected to the third input of the second coincidence element, and the C input connects to the output of the first matching element, the first input of which is connected to the direct output of the first trigger, and the second through the inverter is connected to the second input of the second A matching element, characterized in that, in order to improve speed, a second inverter, a third trigger, a third, fourth and fifth elements of a match and a decoder are added to the output, the outputs of which are connected to the first and second inputs of the fifth element and to 5 - IR-inputs of the third trigger, the direct and inverse outputs of which are connected respectively with the first inputs of the third and quarter elements of the match, the second inputs of which are connected to the output of the first trigger, and the third inputs to the output of the generator Pa, Sh11khods of the third and fourth elements of the match are connected respectively to the subtractive and sum 4ir p1tsemu inputs of the counter, the outputs of which are connected to the inputs of the decoder, and the generator stroke through the second inverter is connected to the third input of the second element coincidence the match element with the first input of the first match element. Ed
Description
Изобретение относитс к импульсной технике и может быть использова но в цифровой технике и дискретных устройствах автоматики. Известно устройство дл генерадни пачек импульсов, содержащее управл емый генератор тактовых импу сов, вход которого подключен к выхо ду триггера, а выход соединен со счетным входом двоичного счетчика, задающее устройство и генератор запусканнцих импульсов m . Недостатком его Явл етс ненадеж йый запуск от произвольно поступающего импульса. Наиболее близким к изобретению вл етс формирователь пачек импуль сов, содержащий делитель, два элемента совпадени , инвертор и два триггера, генератор, выход которого через пересчетный блок подключен ко входу инвертора и первому входу пер вого элемента совпадени , второй вход которого подключен к выходу первого триггера, вход которого под ключен к шине запускающего импульса , D -вход к общей шине, С -вход подключен к инверсному выходу второ го триггера- и к его D -входу, С -вход которого подключен к выходу первого элемента совпадени , выход пр мой второго триггера соедине со входом второго элемента совпадени , второй и третий входы которого соединены соответственно с выходом инвертора и с выходом генератора 2j Недостатком этого устройства вл етс относительно низкое быстроде ствие, так как если импульс запуски попадает по времени в момент импуль са разрешени , устройство не срабатывает , ожида прихода следующего импульса разрешени , т.е. срабаты вание происходит через такт, таким образом во всех случа х происходит задержка формировани пачки импульсов , причем величина задержки колеблетс и в пределе может достигат одного такта работы, что значительно снижает быстродействие работы устройства в целом. Цель изобретени - повышение быс родействи . Поставленна цель достигаетс тем, что в формирователь пачек импульсов , содержащий генератор, инвертор , счетчик, первый и второй элементы совпадени , первый триггер 5 -вход которого соединен с шиной запускающих импульсов, D -вход соеди нен с общей шиной, а С -вход соединен с инверсным выходом и D -входом второго триггера, пр мой выход которого соединен с третьим входом второго элемента совпадени , а С -вход соединен с выходом первого элемента совпадени , первый вход которого соединен с пр мым выходом первого триггера , а второй через инвертор соединен с вторым входом второго элемента совпадени , дополнительно введены второй инвертор, третий триггер, третий, четвертьй и п тый элементы совпадени и дешифратор, выходы которого подключены к первому и второ-. му входам п того элемента совпадени и к 5 иК -входам третьего триггера , пр мой и инверсньй вькоды которого соединены соответственно с первыми входами третьего и четвертого элементов совпадени , вторые входы которых подсоединены к пр мому вы- ходу первого триггера, а третьи входы - к выходу генератора, выходы третьего и четвертого э лементов совпадени подключены соответственно к вычитающему и суммирующему входам счетчика, выходы которого срединены. с входами дешифратора, причем выход генератора через второй инвертор соединен с третьим входом второго элемента совпадени , а выход п того элемента совпадени соединен с перньш входом первого элемента совпадени . На фиг.1 представлена ф нкциональна схема формировател пачек щ пульсов} на фиг.2 - временна диаграмма, по сн юща его работу. Формирователь пачек импульсов состоит из генератора 1, счетчика 2, первого и второго триггера 3 и А, первого элемента 5 совпадени , второго элемента совпадени 6, инвертора 7, дешифратора 8, третьего триггера 9, п того, третьего и четвертого элементов 10-12 совпадени , второго инвертора 13. Вькод генератора 1 соединен с входом второго инвертора 13 и с третьими входами третьего и четвертого элементов 11 и 12 совпадени , первые входы которых соединены соответственно с пр мым и инверсным выходами третьего триггера 9, а вторые входы соединены с пр мым выходом первого триггера 3 и с вторым входомThe invention relates to a pulse technique and can be used in digital technology and discrete automation devices. A device for generating pulse bursts is known, which contains a controlled clock pulse generator, the input of which is connected to the output of a trigger, and the output is connected to the counting input of a binary counter, the driver and the generator of triggered pulses m. The disadvantage of it is unreliable start from randomly arriving impulse. Closest to the invention is a pulse generator that contains a divider, two coincidence elements, an inverter and two triggers, the generator whose output is connected to the inverter input and the first input of the first matching element through a counting unit, the second input of which is connected to the output of the first trigger The input is connected to the trigger pulse bus, the D input to the common bus, the C input is connected to the inverse output of the second trigger and its D input, the input C of which is connected to the output of the first coincidence element, output The direct second trigger is connected to the input of the second coincidence element, the second and third inputs of which are connected respectively to the output of the inverter and to the output of the generator 2j. The disadvantage of this device is relatively low speed, because if the start pulse falls in time at the moment of the resolution pulse, the device does not work, waiting for the next resolution pulse to arrive, i.e. Triggering occurs through a cycle, thus in all cases a delay in the formation of a burst of pulses occurs, and the magnitude of the delay oscillates and in the limit can reach one cycle of operation, which significantly reduces the speed of operation of the device as a whole. The purpose of the invention is to increase the speed of interaction. The goal is achieved by the fact that the pulse generator that contains the generator, the inverter, the counter, the first and second elements of the match, the first trigger 5, the input of which is connected to the trigger pulse bus, D is connected to the common bus, and the C input is connected with inverse output and D-input of the second trigger, the direct output of which is connected to the third input of the second coincidence element, and C-input is connected to the output of the first coincidence element, the first input of which is connected to the direct output of the first trigger, and the second through the invert The op is connected to the second input of the second matching element, a second inverter, a third trigger, a third, a quarter and a fifth matching elements and a decoder are added, the outputs of which are connected to the first and second. The inputs of the fifth coincidence element and the 5 IR inputs of the third trigger, the direct and inverse codes of which are connected respectively to the first inputs of the third and fourth coincidence elements, the second inputs of which are connected to the direct output of the first trigger, and the third inputs to the output of the generator, the outputs of the third and fourth elements of the coincidence are connected respectively to the subtracting and summing inputs of the counter, the outputs of which are central. to the inputs of the decoder, the generator output being connected via the second inverter to the third input of the second matching element, and the output of the fifth matching element connected to the primary input of the first matching element. Fig. 1 shows a functional diagram of a driver of packs of u pulses} in Fig. 2 - a timing diagram explaining its operation. The pulse train shaper consists of generator 1, counter 2, first and second trigger 3 and A, first coincidence element 5, second coincidence element 6, inverter 7, decoder 8, third trigger 9, fifth, third and fourth elements 10-12 The second inverter 13. Vkod generator 1 is connected to the input of the second inverter 13 and the third inputs of the third and fourth elements 11 and 12 match, the first inputs of which are connected respectively to the direct and inverse outputs of the third trigger 9, and the second inputs are connected to direct m output of the first trigger 3 and the second input
33
первого элемента совпадени 5, пер .вый вход которого соединен с входом инвертора 7 и с выходом п того эле-. мента совпадени 10, а выход соединен с С -входом второго триггера 4, D -вход которого соединен со своим инверсным выходом и с С -входом первого триггера 3, а пр мой выход - с третьим входом второго элемента совпадени 6, второй вход которого соединен с выходом инвертора 7, а , первый - с выходом второго инвертора 13, выход которого вл етс выходом устройства, причем выходы третьего и четвертого элементов 11 и 12 совпадени соединены соответственно с вычитающим и суммирующим входами счетчгнса 2, выходы которого соединены с входами дешифратора 8, выходы которого подключены к первому и второму входам п того элемента совпадени 10 и к б - и R-входам третьего триггера 9, 6 -вход первого триггера 3 соединен с шиной запускающих импульсов, а егоD -вход соединён с общей шиной.the first coincidence element 5, the first input of which is connected to the input of the inverter 7 and to the output of the fifth elec. The match is 10, and the output is connected to the C input of the second trigger 4, the D input of which is connected to its inverse output and the C input of the first trigger 3, and the direct output to the third input of the second coincidence element 6, the second input of which is connected with the output of the inverter 7, and the first with the output of the second inverter 13, the output of which is the output of the device, the outputs of the third and fourth elements 11 and 12 coincidence are connected respectively to the subtracting and summing inputs of the counting unit 2, the outputs of which are connected to the inputs of the decoder 8, out rows are connected to first and second inputs of the fifth member 10 and a matcher b - and R-inputs of the third flip-flop 9, 6 -Log first flip-flop 3 is connected to the bus starting pulse and egoD -Log connected to the common bus.
Формирователь пачек импульсов работает следующим образом,The pulse shaper works as follows,
В исходном состо нии первый триггер 3, второй триггер 4 и счетчик импульсов 2 наход тс в сброшенном состо нии, при этом на нулевом выходе дешифратора 8 присутствует уровень О (фиг.2а), устанавливающий третий триггер 9 в нулевое состо ние (фиг.2 кил).In the initial state, the first trigger 3, the second trigger 4 and the pulse counter 2 are in the reset state, while at the zero output of the decoder 8 there is a level O (Fig. 2a), which sets the third trigger 9 to the zero state (Fig. 2 kil)
Запускаюпщй импульс отрицательной пол рности (фиг. 2Ь) устанавливает пр мой выход триггера 3 в состо ние 1 (фиг.2 1 ), котора , воздейству на второй вход элемента 5, формирует на его выходе положительный перепад (фиг.2р), который приводит к срабатьшанию триггера 4, на пр мом вькоде которого устанавливаетс 1 (фиг. 2с и г) и элемент 6 готов к передаче серии импульсов по приходу импульса разрешени на его второй вход. Одновременно на D-входе триггера 4, на С-входе триггера 3 устанавливаетс О. При этом уровень 1 с пр мого выхода триггера 3 воздействует и на первый вход элемента 12 (фиг.2н) разреша при этом прохождение через него импульсов генератора 1 (на втором входе элемента 12 уже присутствует разрешающа единица с инверсного выхо32346 4 ..A negative-polarity impulse trigger (Fig. 2b) sets the direct output of trigger 3 to state 1 (Fig.2 1), which, acting on the second input of element 5, forms a positive differential at its output (Fig.2p), which leads to trigger a trigger 4, on the forward code of which 1 is set (Fig. 2c and d) and element 6 is ready to transmit a series of pulses upon the arrival of a resolution pulse to its second input. At the same time, the O-input of the trigger 4, the O-input of the trigger 3 is set by O. The level 1 from the direct output of the trigger 3 affects the first input of the element 12 (fig.2n) while allowing the generator 1 pulses to pass through it ( the second input element 12 is already present resolution unit with inverse output 32346 4 ..
да триггера 9) на суммирующий вход счетчика 2, который начинает их подсчет (фиг. 2 Q , е и) .. При этом на нулевом выходе дешифратора 8 уровень 5 О смен етс уровнем 1 (фиг.2) в, результате чего на выходе элемента 10 устанавливаетс уровень О (фиг.2 6), что ведет к запрету элемента 5, на выходе которого по вл - yes trigger 9) to the summing input of counter 2, which starts counting them (Fig. 2 Q, e i) .. In this case, at the zero output of the decoder 8, the level 5 O is replaced by level 1 (Fig. 2), resulting in the output element 10 is set to level O (figure 2 6), which leads to the prohibition of element 5, the output of which
to етс уровень О (фиг.2р), инвертируемый с помощью инвертора 7 в 1 (фиг.2 Ъ ), разрешающей элементу 6 передачу серии импульсов, которые формируютс на инверсном выходе вто-The level O (fig.2p) is inverted by an inverter 7 in 1 (fig.2b), allowing element 6 to transmit a series of pulses that are formed at the inverse output of the second
5 рого инвертора 13 (фиг.25 ). При достижении счетчиком 2 значени 4 (дв.код 100) на третьем выходе дешифратора 8 формируетс уровень О (фиг.2и ), устанавливающий триггер 95 of the inverter 13 (Fig.25). When the counter reaches 2, the value 4 (two code 100) at the third output of the decoder 8, a level O is formed (FIG. 2i), which sets the trigger 9
20 в единичное состо ние, уровень О с инверсного выхода которого блокирует подачу импульсов генератора 1 (фиг.2() через элемент 12 на суммирующий вход счетчика 2, при этом20 in a single state, the level O from the inverted output of which blocks the supply of the pulses of the generator 1 (FIG. 2 () through the element 12 to the summing input of the counter 2, while
2 на выходе элемента 10 формируетс сигнал 1, инверси которой с выхода инвертора 7 блокирует дальнейшую передачу импульсов генератора 1 на выход устройства через элемент 62 a signal 1 is formed at the output of element 10, the inversion of which from the output of inverter 7 blocks the further transmission of generator 1 pulses to the output of the device through element 6
30 (фиг.21) ). Уровень 1 с выхода элемента 10 воздействует на первый вход элемента 5, на выходе которого также возникает положительный уровень (фиг.2р), воздействующий на30 (FIG. 21)). Level 1 from the output of the element 10 acts on the first input of the element 5, the output of which also results in a positive level (FIG. 2p), affecting
5 С-вход триггера 4, на) -входе которого присутствует сигнал О, что приводит к его срабатыванию к установке О на пр мом выходе триггера 4 (фиг. 2 С.), а значит и к запре40 ту элемента 6, а на инверсном выходе триггера 4 устанавливаетс 1 (фиг.2 т), котора устанавливаетс на D -входе триггера 4 и на С -входе триггера 3, что приводит к его сра45 батьгеанию и установке 1 на его выходе (фиг.2 2), запрещающего работу элементов 11 и 12 (фиг.2м). Устройство приходит в одно из двух ждущих исходных состо ний и готова к5 C-input of trigger 4, on the) -input of which signal O is present, which leads to its triggering to set O to the direct output of trigger 4 (Fig. 2 C.), and therefore to the ban of element 6, and on the inverse the output of the trigger 4 is set to 1 (FIG. 2 t), which is installed on the D input of the trigger 4 and on the C input of the trigger 3, which causes it to start and install 1 on its output (FIG. 2), prohibiting the operation of 11 and 12 (Fig.2m). The device comes to one of two waiting initial states and is ready for
50 приходу следующего импульса запуска. На фиг.2 представлен также случай, когда импульс запуска совпадает по времени с импульсом генератора 1 (момент времени 1;). Работа устрой55 ства в этом случае протекает аналогично , за тем лишь исключением, что происходит вычитание импульсов из содержимого счетчика 2, после чего50 the arrival of the next launch pulse. Figure 2 also presents the case when the start pulse coincides with the pulse of the generator 1 (time point 1;). The operation of the device in this case proceeds in a similar way, with the only exception that the pulses are subtracted from the contents of counter 2, after which
5 113234665 11323466
II
Устройство устанавливаетс в другоешение быстродействи за счет исклю вдущее исходное состо ние,чени фазы работы устройства, в коТаким образом, в- предлагаемомторой происходит пересчет счетчикаThe device is installed in another way of speed due to the elimination of the initial state, during the phase of operation of the device, in this way, in the proposed second, the counter is recalculated
устройстве по сравнению с известнымимпульсов дл достижени им нужногоdevice compared with known pulses to achieve the desired
обеспечиваетс значительное повы-5 состо ни .provides a significant improvement in state.
а f JTJlJTJlJlJlJlJTJlJTJTn JTJVLJIJIJIJ JIJ JIJa f JTJlJTJlJlJlJlJTJlJTJTn JTJVLJIJIJIJ JIJ JIJ
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833647019A SU1132346A1 (en) | 1983-09-22 | 1983-09-22 | Pulse burst generator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833647019A SU1132346A1 (en) | 1983-09-22 | 1983-09-22 | Pulse burst generator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1132346A1 true SU1132346A1 (en) | 1984-12-30 |
Family
ID=21083507
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833647019A SU1132346A1 (en) | 1983-09-22 | 1983-09-22 | Pulse burst generator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1132346A1 (en) |
-
1983
- 1983-09-22 SU SU833647019A patent/SU1132346A1/en active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 400012, кл. Н 03 К 3/64, 1973. 2. Авторское свидетельствоСССР № 1005292, кл. Н 03 К 5/153, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1132346A1 (en) | Pulse burst generator | |
SU363207A1 (en) | ||
SU400012A1 (en) | DEVICE FOR PULS GENERATION | |
SU1443140A1 (en) | Pulse sequence generator | |
SU1314447A1 (en) | Device for generating pulse bursts | |
SU1522383A1 (en) | Digital pulse generator | |
SU888164A1 (en) | Informaion transmission device | |
SU1670775A1 (en) | Device for forming pulse train | |
SU1411953A1 (en) | Selector of pulses by duration | |
SU1695389A1 (en) | Device for shifting pulses | |
SU512577A1 (en) | Switch Management Device | |
SU1095371A1 (en) | Sawtooth voltage former | |
SU1434545A1 (en) | Code-to-time interval converter | |
SU1106022A1 (en) | Logic unit | |
SU1120328A1 (en) | Device for priority processing of requests | |
SU1363181A1 (en) | Device for comparing numbers within tolerance zone | |
SU1378031A1 (en) | Pulse shaper | |
SU455457A1 (en) | Pulse generator | |
SU1422378A1 (en) | Device for timing pulses | |
SU381076A1 (en) | DEVICE FOR FORMING IL / RULES | |
SU1116429A1 (en) | Random time interval generator | |
SU607212A2 (en) | Arrangement for obtaining error signal of two pulse trains | |
SU362447A1 (en) | ALL-UNION | |
SU617845A1 (en) | Binary counter checking device | |
SU1511853A1 (en) | Converter of pulse train into square pulse |