Изобретение относитс к телеграф ной св зи и может быть использовано в устройствах передачи данных, Известно устройство циклового фазировани стартстопных телеграфных сигналов, содержащее приемный блок, стартстопный триггер, стартстопный распределитель, блок формир вани тактовых импульсов, одновибра тор и формирователь сброса, а также анализатор числа полупосьшок, инфор мационный вход которого соединен с выходом восстановленного текста приемного блока, первый и второй тактовые входы соединены с выходами блока формировани тактов, вход сброса подключен к общей шине сброса, стартовый вход соединен с выходом стартовых переходов приемного блока стоповый вход - со стоповым выходом стартстопного распределител , а выход анализатора через одновибратор и формирователь сброса подключен к общей- шине сброса fj , Недостатком данного устройства вл етс низка точность фазировани . Наиболее близким к предлагаемому по техническому решению вл етс устройство дл фазировани электронного телеграфного приемника, содержащее приемный блок, выход которого через первую дифференцирующую цепь Подключен к первому входу первого элемента И, к второму входу которого подключен выход первого триггера, а через вторую дифференцирующую цепь к первому входу второго элемента И, к второму входу которого подключен в-ход второго триггера, причем выход первого элемента И подключен к первому входу первого элемента ИЛИ, а выход второго элемента PI - к первому входу третьего триггера, последовательно соединенные, задающий генератор, первый ключ и распределиразр дов которого подключены, соответственно к входам первого и второг триггеров, последовательно соединенные второй ключ, к входу которого подключен выход задающего генератора первый счетчик и первьш дешифратор,а также стартстопный триггер, третий и четвертьй элементы И и второй элемент ИЛИ, при этом выходы дешифратор непосредственно и через третий элемент И подключены к входам четвер37 того триггера. выхо которого подключен к первому входу третьего элемента И и через третью дифференцирующую цепь - к другому входу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, выход которого подключен к первому входу стартстопного триггера, к второму входу которого подключен выход приемного блока, а выход стартстопного триггера через .третий элемент И подключен к управл ющему входу первого ключа, вькод четвертого триггера через последовательно соединенные третью дифференцирующую цепь и п тый триггер подключен к управл ющему входу второго ключа , выход первого элемента ИЛИ подключен к соответствующим входам счетчика и п того триггера, а выход распределител тактов подключен к ссответствующим входам третьего триггера , третьего элемента И и второго элемента ИЛИ 2j . .Недостатком известного устройства вл етс низка точность фазировани . Цель изобретени - повьшгение точности фазировани , . I Поставленна цель до.Ьтигаетс тем, что в устройство дл фазировани электронного телеграфного приёмника , содержащее приемный блок, выход которого .через первую дифференцирующую цепь подключен к первому входу первого элемента И, к второму входу которого подключен выход первого триггера, а через вторую диффе- . ренцирующую цепь - к первому входу второго элемента И, к второму входу которого подключен выход второго триггера, причем выход первого элемента И подключен к первому входу первого элемента ИЛИ, а выход второго элемента И - к первому входу третьего триггера, последовательно соединенные задающий генератор, первый ключ и распределитель тактов, выходы соответствующ1 х разр дов . которого подключены соответственно к входам первого и второго триггеров , последовательно соединенные второй ключ, к входу которого подключен рыход задающего генератора, первый счетчик и первый дешифратор, а также стартстопньй триггер, третий и четвертьш элементы И и второй элемент ИЛИ, введены последовательно соединенные второй счетчик и второй дешифратор, при этом установочньй вход второго счетчика объединен с соотБВТствующим входом второго триг irepa, а к счетному входу второго |счетчика подключен выход третьего элемента И, к входам которого подкл чены соответственно выход второго триггера и выход второго элемента ИЛИ к входам которого подключены соответственно выходы первой и второй дифференцирующих цепей, выходы первого и .второго дешифраторов подключены к соответствующим входам первого элемента ИЛИ, выход которого подключен к установочному входу первого счетчика и к второму Входу третьего триггера, пр мой и инверсный выходы которого подключены соответственно к управл ющему входу второго ключа и к первому входу чет вертого элемента И, к второму входу которого подключен выход второй диф ференцирующей цепи, а выход четвертого элемента И подключен к первому входу стартстопного триггера, к вто рому входу которого подключен выход распределител тактов,а выход старт стопного триггера подключен к управ л ющему входу первого ключа. На фиг. 1 представлена структурна электрическа схема предлагаемого устройства; на фиг. 2 - вариан вьшолнени распределител тактов; на фиг. 3 - временные диаграммь работы распределител тактов и формировател зон. Устройство дл фазировани элект ронного телеграфного приемника содержит приемный блок 1, задающий генератор 2, распределитель тактов 3 первую 4 и вторую 5 дифференцирующие цепи, первый 6 и второй 7 счетчики , первый 8 и второй 9 дешифраторы , первый 10 и второй 11 ключи , стартстопный триггер 12, первы третий триггеры 13 - 15, первый 16 и второй 17 элементы ИЛИ, первый четвертый элементы И 18 - 21. Устройство фазировани электронного телеграфного приемника работает следующим образом. Сигнал из канала св зи (фиг. За) поступает в приемный блок, где происходит его согласование по уровню. Стартовьш переход, пройд приемный блок 1, дифференцирующую цепь 5, по- 55 ступает на вход четвертого элемента И 21 и при наличии в исходном состо нии разрешающего потенциала с выхода третьего триггера 15 устанавливает старт-стопный триггер 12 в еди- ничное состо ние. При .этом разрешаетс прохождение тактовых импульсов задающего генератора 2 через первый ключ 10 на распределитель тактов 3. Распределитель тактов 3 в течение стартстопного цикла вырабатывает такты, по которым производитс регистраци посыпок, а также четьфе последовательности импульсов а , Ь, С и с (фиг. 2,б-д). Под воздействием последовательности импульсов 01 и Ь второй триггер, 14 вьфабатывает запрещенные зоны, внутри которых не должно быть фронтов сигнала при синфазной работе распределител тактов 3, а под воздействием последовательности импульсов и CJ первый триггер 13 вырабатывает ра:зрешенные зоны, которые формируютс вокруг точек, , в которых может произойти смена пол рности сигнала при синфазной работе распределител тактов 3. Распределитель тактов 3 представл ет собой регистр сдвига, с определенных выходов которого снимают сериюрегистрирующих импульсов, последовательности импульсов Q , Ь , с и d (фиг. 2,б-д). Одноименные выходы распределител 3 объединены элемен- тон ИЛИ. С выхода элемента И сигнал поступает на соответствующий вход первого 13 и второго 14 триггеров с помощью которых формируютс запрещенные и разрешенные зоны (фиг. 2ж,з).При синфазной работе распределител тактов 3 и при отсутствии переходов в запрещенных зонах подстройка фазы не производитс . Если кака -либо смена пол рности сигнала из единицы в ноль происходит во врем запрещенных зон, то импульс с выхода дифференцирующей цепи 5, пройд второй элемент И 19, поступает на вход третьего триггера 15 и устанавливает его в единичное состо ние, запреда поступление переходов типа стартового на вход стартстопного триггера 12 и разреша прохождение тактовых импульсов через второй ключ 1 1 на счетный вход первого счетчика 6, который подсчитывает количество.тактов,период следовани которых равен длительности одной посылки. Емкость первого счетчика 6 при цикле работы распределител тактов 3 Тц 7, (где f - длительность единичной посьцрки ) равна 7.. Дальнейша i работа схемы зависит от того, чем был вызван фронт сигна ла, попавшего в запрещенную зону. Если под воздействием помехи фронт типа стартового искажаетс и попадает в запрещенную зону, то сле дом за ним идут фронты, совпадающие во времени с разрешенными зонами. Первый из них вьдел етс дифференцирующей цепью 4 и, проход первьй элемент ИЛИ 16, устанавливает третий триггер 15 в исходное (нулевое) состо ние, т.е. готовит схему к анализу стартового перехода в запре щенной зоне. При по влении дроблени , на:чинаю щегос и заканчивающегос в предела одной запрещенной зоны, фронты, выз ванные дроблением, выдел ютс на ди ференцирук цих цеп х 4 и 5, проход первьй элемент ИЛИ 17 и третий элемент И 20, поступают на счетный вход второго счетчика 7, емкость ко торого равна 2. При наличии двух и более фронтов в пределах одной запрещенной зоны на выходе второго дешифратора 9 .по вл етс сигнал, который пройд первьй элемент ИЛИ 16, осуществл ет сброс третьего триггера 15 и запрещает до конца данной запрещенной зоны его уста новку в единичное состо ние. Третий триггер 15 запрещает прохождение тактовых импульсов с выхода второго ключа 11 на первый счетчик 6, и в конце запрещенной зоны происходит сброс счетчика в исходное состо ние В этом случае подстройка фазы распр делител тактов 3 не происходит. Если фронт, попавший в запрещенную зону, вызван асинфазной работой распределител тактов 3, то в дальнейшем остальные фронты данного стар стопного цикла распределител тактов 3 также попадают в запрещенные зоны. При этом до конца стартстопного цикла сброс третьего триггера и первого счетчика 6 не производитс . Первый счетчик 6 продолжает подсчет тактов, поступающих с задающего генератора 2, емкость первого счетчика 6, как было указано выше, равна количеству посылок в стартстопной комбинации. В конце данного стартстопного цикла- распределитель тактов 3 производит, сброс стартстопного триггера 12 в исходное состо ние , при этом тактовые импульсы задающего генератора 2 не поступают на распределитель тактов 3, Первый счетчик 6 продолжает считать такты и заканчивать счет в момент, непосредственно предшествующий моменту прихода первого фронта, который попал в запрещенную зону в предьщущем стартстопном цикле. Этот фронт и вл етс истинным стартовым переходом. Поэтому по окончании счета первого счетчика 6 на выходе первого дешифратора 8 по вл етс сигнал, которьй, пройд первый элемент ИЛИ 16, сбрасывает третий три1- тер 15, чем разрешает запуск стартстопного триггера 12 истинным стартовым переходом. Если при асинфазной работе распределител тактов 3 в запрещенные зоны попадает дробление, начинающеес и заканчивающеес в пределах данной зоны, и все последующие переходы попадают в запрещенные зоны, то первый счетчик 6 запускаетс первым фронтом, пришедшим в запрещенную зону после дроблени , что соответствует истинному стартовому переходу, так как третий триггер 15 запрещает работу первого счетчика 6 до конца запрещенной зоны и будет готов к установке в единичное состо ние в следующей запрещенной зоне. Это позвол ет уменьшить возможность пропуска истинного стартового перехода в течение стартстопного цикла при асинфазной работе распределител 3 тактов. Btod «//.y
0t/f.S
,Pti
и l 2. 3 I I J Стоп S II I (I 1
Фиг.