Изобретение относитс к св зи и может использоватьс в системах передачи дискретной информации. Известно устройство дискретной фазовой синхронизации, содержащее последовательно соединенные опорный генератор, блок исключени импульсов коррекции, делитель частоты на два,, блок добавлени импульсов коррекции, делитель частоты на т, фазовый дискриминатор , выход которого подключен к второму входу блока добавлени импульсов , а к второму входу фазового дискриминатора подключен первый выход входного блока, второй вькод которого подключен к второму входу блока исключени импульсов коррекции при этом первый вход входного блока вл етс входом устройства, а к второму и третьему входам входного блока подключены вторые входы опорного .генератора и делител частоты на два tl . Указанное устройство не может долгое врем поддерживать установившийс режим синхронизма. Наиболее близким к предлагаемому вл етс устройство синхронизации, содержащее объединенные по первому входу первый и второй элементы И, последовательно соединенные опорный генератор, делитель частоты и формирователь стробирующих импульсов, а также третий элемент И, счетчик, пер вый и второй триггеры и первый элемент ИЛИ, выход которого подключен к первому установочному входу второго триггера, второй счетчик и элемент Н вход которого объединен с вторым . входом первого элемента И и вл етс входом устройства, а второй выход элемента НЕ подключен к второму вход второго элемента И, при этоМ выходы первого и второго элементов И подключены соответственно к первым входам первого и второго счетчиков, к вторым входам которых, а также к второму установочному входу второго триггера подключен выходу делител частоты, счетный вход которого объе динен с первым входом третьего элемента И, к второму входу которого подключен пр мой выход второго триг гера, а выход третьего элемента И подключен к первым входам первого и второго элементов И, выход первог счетчика подключен к первым входам первого триггера и первого элемента И, а выход второго счетчика подключен к вторым входам первого триггера и первого элемента ИЛИ Г2 1. Однако известное устройство синхронизации не может долгое врем поддерживать установившийс режим синхронизма. Цель изобретени - повышение времени установившегос режима синхронизма . Дл достижени поставленной цели в устройство синхронизации, содержащее объединенные по первому входу первый и второй элементы И, последовательно соединенные опорньй гене- , ратор, делитель частоты и формирователь стробирующих импульсов, а .также третий элемент И, счетчик, первый и второй триггеры и первый элемент ИЛИ, выход которого подключен к первому установочному входу второго триггера, введены второй элемент ШШ, формирователь переднего фронта инпульса и формирователь заднего фронта .импульса, причем входы формирователей переднего и заднего фронтов импульса объединены и вл ютс входом устройства, а выходы формировател переднего фронта импульса и формировател заднего фронта импульса йодключены соответственно к вторым входам первого и второго элементов И, выходы которых подключены к входам первого триггера и первого элемента ИЛИ, выход которого подключен к первому входу второго элемента ИЛИ, к второму входу которого подключен второй выход делител частоты, а выход второго элемента ИЛИ подключен к установочньм входам счетчика и делител частоты, счетньй вход которого объединен со счетным входом счетчика, выход которого подключен к первому входу третье го элемента И, к второму входу которого подключен пр мой выход второго триггера, а вькод третьего элемента И подключен к второму установочному входу второго триггера, инверсный выход которого подключен к первым входам первого и второго элементов И. На фиг. 1 представлена структурна электрическа схема устройства синхронизации; на фиг. 2 - схема формировател стробирующих импульсов; на фиг. 3 - временные диаграммы , по сн ющие работу устройства. Устройство синхронизации содержит опорный генератор 1, делитель 2 частоты , формирователь 3 стробирукичих импульсов, счетчик А, первый элемент ИЛИ 5, формирователь 6 переднего фро та импульса, формирователь 7 заднего фронта импульса, первый элемент И 8, второй элемент И 9, второйэлемент ИЛИ 10, первый триггер 11, второй триггер 12, третий элемент И 13. Формирователи 6 переднего и 7 заднег фронтов импульса и формирователь 3 стробирук цих импульсов содержат первый инв,ертор 14, резистор 15, конден сатор 16, элемент И 17, второй инвертор 18. Устройство работает следующим образом. В исходном состо нии второй триггер 12 находитс в нулевом состо нии первый и второй элементы И 8 и 9 открыты . При этом цепь прив зки фазы местного генератора к фазе принимаемых посылок (элементы 8,9,10 и 5) включена., Импульсы с выхода опорного генератора 1 (фиг. За) поступают на счетные входы делител 2 частоты и счетчика 4. Делитель устанавливаетс в исходное состо ние как своими импульсами сброса, так и импульсами. сформированными формировател ми 6 1 переднего и 7 заднего фронтов импуль сов. Сброс в исходное состо ние счет чика 4 осуществл етс как своими импульсами, так и сформированными делителем 2 частоты и формировател г ми 6 переднего и 7 заднего фронтов импульса. Коэффициент делени делител п/2, с его вьпсода на вход формировател 3 стробирукицих импульсов подаетс импульсна последовательность типа меандр с частотой, в два раза превьш1ающей частоту следовани входной информации. Формирователь 3 стробирующих импульсов представл ет собой устройство формировани коротких импульсов срабатывающее по переднему или заднему фронту входного сигнала. С помощью такого формировател , выбира его уровень срабатывани , можно вьщел ть стробирующие импульсы в моменты , соответствующие середине принимаемых посылок. Коэффициент делени счетчика 4 можно измен ть. Он выбираетс с учетом необходимой точности включени вторым триггером 12 цепи прив зки фазы местного генератора к фазе принима емых посьток в конце длительности д и наличи краевых искажений. Коэффициент делени счетчика 4 тем выше, чем ближе момент включени цепи прив зки фазы к началу заднего фронта. В идеальном случае он рдвен -1. При наличии j cкaжeНИИ коэффициент делени уменьшаетс и тем больше, чем больше искажени фронтов входного сигнала. При поступлении на вход дискретной информации устройства (фиг.З б ) формирователи 6 переднего .и 7 заднего фронтов импульса вьщел ют передние и задние фронты (фиг. Зв и -ъ ). С выходов этих формирователей сигнал через открыты е -первый и второй элементы И 8 или 9 поступает на входы рервого триггера 11, на выходе которого по вл етс сигнал (фиг.З е), и входы второго элемента ИЛИ 10, а затем на вход первого элемента ИЛИ 5 и первьй установочньй вход второго триггера 12. Последний переключаетс в единичное состо ние (фиг.3 ), элементы И 8 и 9 закрываютс . С выхода второго элемента ИЛИ 10 сигнал (фиг. 3 3 ) подаетс на установочные входы делител 2 частоты и счетчика 4 и устанавливает их в исходт « ° состо ние. Таким образом, с приходом на вход первой элементарной посылки устройство синхронизации начинает работать в режиме косвенной прив зки фазы импульсов опорного генератора 1 к фазе принимаемых сигналов . Дл устранени ложной синхронизации от возможных импульсных помех второйX триггер 12 отключает цепь прив зки фазы местного генератора на выбранное, в пределах,f ,врем . При приеме длинной последовательности однопол рных посылок устройство синхронизации работает без прив зки фазы. При этом длительность установившегос синхронизма определ етс относительной нестабильностью частот генераторов приемного и передающего пунктов и скоростью передачи сообщений. При поступлении на вход устройства хот бы одной посыпки ругой пол рности накопившеес фазовое рассогласование снимаетс . На выходе второго элемента ИЛИ 10 вьщелен момент установки отсчета делител и счетчика во врем , соответствующее спаду информационной посылки . S10 На первом выходе делител 2 частоты формируетс импульсна последовательность (фиг.З ) типа меандр;,; За счет включени или отключени на его выходе инвертора передний фронт этих импульсов точно совпадает с серединой принимаемых посылок. Формирователь 3 стробирунщих импульсов вьщел ет передний фронт (фиг.З к) и обеспечивает регистрацию входной информации методом стробированИ . Длительность стробирукщих импульсов можно измен ть выбором элементов RC-цепи фор 1ировател . Таким образом, устройство синхро-г низации позвол ет осуществить прив зку фазы импульсов опорного генератора к фазе принимаемых посылок. 2 устанавлива врем начала отсчета делител и счетчика в моменты прихода информации; за счет этого нео-граниченно повьвпаетс врем установившегос синхронизма, так как устран ем, с смещение стробирующих импульсов от середины принимаемых сигналов с {фиходом каждой парофазной информационной посылки. Кроме того, предлагаемое устройство синхронизации позвол ет, осуществл ть прием дис.кретных сообщений как при Синхр онном,так и при асинхронном методе передачи при котором не требуетс передавать специальных, синхросигналов перед началом передачи информации.The invention relates to communications and can be used in discrete information transfer systems. A discrete phase synchronization device is known comprising a series-connected reference oscillator, a correction pulse elimination unit, a frequency divider by two, a correction pulse addition unit, a frequency divider by m, a phase discriminator whose output is connected to the second input of the pulse addition unit, and a second input the phase discriminator is connected to the first output of the input block, the second code of which is connected to the second input of the correction pulse exclusion block; the first input of the input block is input device, and a second and third inputs connected to the input unit inputs the second reference frequency divider and .generatora two tl. The specified device cannot sustain the established synchronization mode for a long time. The closest to the present invention is a synchronization device containing the first and second AND elements combined at the first input, the reference oscillator, the frequency divider and the gating pulse shaper, the third AND element, the counter, the first and second triggers, and the first OR element, the output of which is connected to the first installation input of the second trigger, the second counter and the element H whose input is combined with the second. the input of the first element AND is the input of the device, and the second output of the element is NOT connected to the second input of the second element AND, with this the outputs of the first and second elements AND are connected respectively to the first inputs of the first and second counters, to the second inputs of which, as well as to the second The setup input of the second trigger is connected to the output of the frequency divider, the counting input of which is combined with the first input of the third element I, to the second input of which the direct output of the second trigger is connected, and the output of the third element AND is connected to the first the inputs of the first and second elements are AND, the output of the first counter is connected to the first inputs of the first trigger and the first element AND, and the output of the second counter is connected to the second inputs of the first trigger and the first element OR G2 1. However, the known synchronization device cannot maintain the established synchronization mode for a long time . The purpose of the invention is to increase the time of the established synchronization mode. To achieve this goal, a synchronization device containing the first and second elements I combined at the first input, the reference generator, the frequency divider and the gate generator, and the third element And, the counter, the first and second triggers, and the first element OR, the output of which is connected to the first installation input of the second trigger, introduced the second element SH, the front front impulse driver and the rear front impulse driver, and the front formers input the first and the leading edges of the pulse are combined and are the input of the device, and the outputs of the front of the pulse and the front edge of the pulse are connected respectively to the second inputs of the first and second elements AND, the outputs of which are connected to the inputs of the first trigger and the first element OR, the output of which is connected to the first input of the second element OR, the second input of which is connected to the second output of the frequency divider, and the output of the second element OR is connected to the installation inputs of the counter and frequency divider, countable the input of which is combined with the counter input of the counter, the output of which is connected to the first input of the third element I, to the second input of which the direct output of the second trigger is connected, and the code of the third element I connected to the second installation input of the second trigger, the inverse output of which is connected to the first inputs the first and second elements I. FIG. Figure 1 shows the electrical circuit diagram of the synchronization device; in fig. 2 shows a gate pulse driver circuit; in fig. 3 - timing diagrams for the operation of the device. The synchronization device contains a reference generator 1, a divider 2 frequencies, a shaper of 3 gating pulses, a counter A, the first element OR 5, a shaper 6 of the forefront of the pulse, a shaper 7 of the trailing edge of the pulse, the first element AND 8, the second element And 9, the second element OR 10 , the first trigger 11, the second trigger 12, the third element AND 13. The formers 6 of the front and 7 rear edges of the pulse and the driver 3 of the strobes of the pulses contain the first inv, servo 14, resistor 15, capacitor 16, element 17, the second inverter 18. Device work em as follows. In the initial state, the second trigger 12 is in the zero state, the first and second elements of And 8 and 9 are open. In this case, the local phase generator phase coupling circuit to the phase of received parcels (elements 8, 9, 10 and 5) is turned on. Pulses from the output of the reference generator 1 (Fig. 3a) are fed to the counting inputs of frequency divider 2 and counter 4. The divider is set to the initial state both by its own reset pulses and by pulses. formed formers 6 1 of the anterior and 7 rear edges of pulses. The reset of the counter 4 is carried out both by its own pulses, and by the frequency divider 2 formed and the formers 6 of the forward and 7 rear edges of the pulse. The division factor of the divider p / 2, from its output, to the input of the generator of 3 gating pulses, a pulse wavelength-type pulse sequence is applied with a frequency twice the follow frequency of the input information. The gating pulse shaper 3 is a short pulse shaping device which operates on the leading or trailing edge of the input signal. Using such a driver, choosing its trigger level, it is possible to select gating pulses at times corresponding to the middle of the received packages. The division ratio of counter 4 can be changed. It is selected taking into account the required switching-on accuracy by the second trigger 12 of the chain of coupling the phase of the local generator to the phase of the received shares at the end of the duration e and the presence of edge distortions. The division factor of counter 4 is the higher, the closer the moment when the phase-locking circuit is turned on to the beginning of the trailing edge. Ideally, it is rdven -1. If there is j scaling, the division factor decreases and the greater the greater the distortion of the fronts of the input signal. When the discrete information of the device arrives at the input (Fig. 3b), the front and back edge formers 6 of the impulse trigger the front and rear edges (Fig. 3 of Sv and - b). From the outputs of these drivers, the signal goes through the open e-first and second elements AND 8 or 9 to the inputs of the first trigger 11, at the output of which a signal appears (FIG. 3e) and the inputs of the second element OR 10, and then to the input of the first of the element OR 5 and the first installation input of the second trigger 12. The latter switches to the one state (Fig. 3), the elements 8 and 9 are closed. From the output of the second element OR 10, the signal (Fig. 3 3) is applied to the installation inputs of the frequency divider 2 and the counter 4 and sets them to the origin of the °. Thus, with the arrival of the first elementary parcel at the input, the synchronization device begins to operate in the mode of indirectly tying the phase of the pulses of the reference generator 1 to the phase of the received signals. In order to eliminate spurious synchronization from possible impulse noise, the secondX trigger 12 disconnects the local generator phase coupling circuit for a selected, within, f, time. When receiving a long sequence of unipolar parcels, the synchronization device operates without phase locking. At the same time, the duration of the established synchronism is determined by the relative instability of the frequencies of the generators of the receiving and transmitting points and the speed of transmission of messages. When at least one sprinkling of polar polarity arrives at the device input, the accumulated phase mismatch is removed. At the output of the second element OR 10, the time of setting the count of the divider and the counter during the time corresponding to the decay of the information parcel is apparent. S10 At the first output of the frequency divider 2, a pulse sequence (fig. 3) of the meander type is formed;,; By switching the inverter on or off at its output, the leading edge of these pulses exactly coincides with the middle of the received packets. The gating pulse shaper 3 provides a leading edge (FIG. 3 K) and provides for the recording of input information by the gating method. The duration of the gating pulses can be changed by selecting the elements of the 1 form RC circuit. Thus, the synchronization device allows the phase of the pulses of the reference generator to be linked to the phase of the received packages. 2 establishes the starting time of the divider and counter at the moments of arrival of information; due to this, the time of steady synchronization is neo-boundedly, since it is eliminated from the displacement of the gating pulses from the middle of the received signals with the input of each vapor-phase information message. In addition, the proposed synchronization device makes it possible to receive discrete messages in both the Sync and Asynchronous transfer methods, in which no special sync signals are required to be transmitted before the transmission of information.
//