[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1067493A1 - Устройство дл сопр жени нескольких ЦВМ - Google Patents

Устройство дл сопр жени нескольких ЦВМ Download PDF

Info

Publication number
SU1067493A1
SU1067493A1 SU823437298A SU3437298A SU1067493A1 SU 1067493 A1 SU1067493 A1 SU 1067493A1 SU 823437298 A SU823437298 A SU 823437298A SU 3437298 A SU3437298 A SU 3437298A SU 1067493 A1 SU1067493 A1 SU 1067493A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
unit
failure
Prior art date
Application number
SU823437298A
Other languages
English (en)
Inventor
Владимир Михайлович Королев
Валерий Владимирович Пароходов
Евгений Георгиевич Смирягин
Михаил Аркадьевич Хвостанцев
Original Assignee
Смоленский Филиал Всесоюзного Государственного Проектно-Технологического Института По Механизации Учета И Вычислительных Работ Цсу Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Смоленский Филиал Всесоюзного Государственного Проектно-Технологического Института По Механизации Учета И Вычислительных Работ Цсу Ссср filed Critical Смоленский Филиал Всесоюзного Государственного Проектно-Технологического Института По Механизации Учета И Вычислительных Работ Цсу Ссср
Priority to SU823437298A priority Critical patent/SU1067493A1/ru
Application granted granted Critical
Publication of SU1067493A1 publication Critical patent/SU1067493A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ НЕСКОЛЬКИХ ЦВМ , содержащее блок коммутации, вход системных сигналов и вход настройки которого, соединены соответственно с первымвыходом дешифратора адреса регистра и с первым выходом блока настройки, регистр состо ни , регистр синхронизации, блок передачи и блок прерывани , причем вькод коДа настройки блока коммутации соединен с вторым информационным входом блока настройки и с информационньм входом блока передачи, выход признаков настройки блока коммутации соединен с первым информационным входом регистра состо ни , с входом очистки регистра синхронизации, с вторым управл ющим входом блока передачи и с первым запросным входом блока прерывани , кодовый входвыход устройства соединен с первым информационным входом блока настройки, с первым информационным входом регистра синхронизации , с входом-выходом блока прерывани , с выходами блока передачи и регистра состо ни , с информационным входом блока коммутации, с входом дешифратора адреса регистра , второй-п тый выходы которого соединены соответственно с первым управл ющим входом блока настройки , с вторым информационным входом регистра синхронизации, с вторым управл ющим входом блока передачи, с управл ющим входом регистра состо ни , второй выход блока настройки соединен с вторым информационным входом регистра состо ни ; вход-выход отказа, управл кнций вход-выход и информационный вход-выход блока коьмутации  вл ютс  соответственно входом-выходом отказа устройства, управл ю (Л щим входом-выходом устройства и информационным входом-выходом устройства , отличающееа  тем, что, с целью расширени  класса решаемых задач, оно содержит триггер разрешени  диагностики, триг гер отказа, интегрирующий элемент, выход которого соединен с входом порогового элемента, два элемента И, элемент ИЛИ, причем шестой выход Ot) дешифратора адреса регистра и выход отказа блока коммутации соеди нены соответственно с первым- и 4 вторым входами триггера отказа, вы:о ход которого и выход триггера разре шени  диагностики через первый элесо мент И соединены с вторьм запросным входом блока прерывани , кодовый вход-выход устройства и седьмой выход дешифратора адреса ре ,гистра соединены соответственно с первым и вторь 4 входами трпгТера разрешени  диагностики, восьмой выход дешифратора соединен с входом интегрирующего элемента, выход порогового элемента соединен с первым входом элемента ИЛИ, вто ,рой вход которого соединен с ко

Description

довым входом-выходом устройства, второй выход блока настройки и выход элемента ИЛИ через второй элемент И соединены с входом блокиров ки блока настройки и с входом отказа блока коммутации.
Изобретение относитс  к вычислительной технике и может быть использовано дл  объединени  нескольких ЭВМ в однородную вычислительную систему с общей шиной.
Известно устройство дл  сопр жени  нескольких ЭВМ, содержащее блок коммутации, блок управлени , блок передачи и блок настройки tl.
Недостатком данного устройства  вл ютс  низкое быстродействие изза необходимости останова вычислений , св занного с ним процесса при выполнении операции системного обмена, и низка  надежность системы из-за отсутстви  средств оперативного контрол  с последующим оповещением системы о выходе из стро  ЭВМ.
Известно также устройство дл  сопр жени  нескольких процессоров, содержащее блок коммутации, блок настройки, блок управлени  и блок передачи Г2.
Недостатком такого устройства  вл етс  -низка  надежность системы из-за отсутстви  средств оперативного контрол  с последующим оповещением системы о выходе из стро  ЦВМ.
Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  сопр жени  нескольких ЭВМ, содержащее блок коммутации блок настройки, состо щий из регистра кода настройки, дешифратора кода настройки и первого элемент ИЛИ, блок передачи, состо щий из регистра обмена и второго элемента ИЛИ, дешифратор адреса регистра, регистр синхронизации, третий элемент ИЛИ, регистр обобщенного безусловного перехода, блок прерьшани , регистр состо ни  3.
Недостатком известного устройст ва  вл етс  низка  надежность из-за отсутстви  средств оперативного конрол  с последующим оповещением системы о выходе из стро  ЦВМ.
Цель изобретени  - расширение класса решаемых задач.
Поставленна  цель достигаетс  тем, что в устройство дл  сопр жени  нескольких U3M, содержащее блок коммутации, вход системных сигналов и вход настройки которого соединены ссютветственно с первым выходом дешифратора адреса регистра и с первым входом блока настройки регистр состо ни , регистр синхронизации , блок передачи и блок прерывани , причем выход кода настройки блока коммутации соединен с вторым информационным входом блока настройки и с информационным входом блока передачи, выход признаков настройки блока коммутации соединен с первым информационным входом регистра состо ни , с входом очистки регистра синхронизации , с вторым управл ющим входом блока передачи и с первым запросным входом блока прерывани , кодовый вход-выход устройства соедин с первым информационным входом блока настройки, с первым информационным входом регистра синхронизации , с входом-выходом блока прерьшани , с выходами блока передачи и регистра состо ни , с информационным входом блока коммутации, с входом дешифратора адреса регистра , второй-п тый выходы которого соединены соответственно с первым управл ицим входом блока настройки , с вторым информационным входом регистра синхронизации, с вторым управл кхдим входом блока передачи, с управл к пим входом регистра состо ни , второй выход блока настройки соединен с вторым информационным входом регистра состо ни , вход-выход отказа , управл ющий вход-выход и информационный вход-выход блока коммутации  вл ютс  соответственно входом-выходом отказа устройства, управл ющи)м входом-выходом устройства и информационным входом-выходом устройства, введены триггер разрешени  диагностики, триггер отказа , интегрирующий элемент, выход которого соединен с входом порогового элемента, два элемента И, элемент ИЛИ, причем шестой выход дешифратора адреса регистра и выход отказа блока коммутации соединены соответственно с первым и вторым входами триггера отказа, выход которого и выход триггера разрешени  диагностики через первый элемент И соединены с вторым запросным входом блока прерывани , кодовый вход-выход устройства и седьмой выход дешифратора адреса регист ра соединены соответственно с первым и вторым входами триггера разрешени  диагностики, восьмой выход дешифратора адреса регистра соедииен с входом интегрирующего элемента , выход порогового элемента соединен с первым входом элемента ИЛИ, второй вход которого соединен с кодовым входом-выходом устройства, второй выход блока настройки и выход элемента ИЛИ через второй элемент И соединены с входом блокировки .блока настройки.и с входом отказа блока коммутации. На фиг. 1 представлена структурна  схема устройства; на фиг.2 то же блока коммутации; на фиг.З то же блока настройки; на фиг. 4 то же блока передачи на фиг.5 - то же формировател  сигнала отказа. Устройство дл  сопр жени  нескольких ЭВМ содержит (фиг.1) блок коммутации 1, блок настройки 2, дешифратор адреса регистра 3, резгистр синхронизации 4, блок передачи 5, регистр состо ни  6, блок прерывани  7, первый элемент И 8, триггер отказа 9, триггер разрешени  диагно тики 10, элемент ИЛИ 11, формирователь сигнала отказа 12, второй элемент И 13, вход-выход 14 сигнала от каза, управл гаций вход-выход 15, информационный вход-выход 16, выход 17 признаков настройки блока коммутации , выход 18 кодов настройки бло коммутации, выход 19 сигнала отказа блока коммутации, вход 20 настройки блока- коммутации, вход 21 синхро низации блока коммутации, вход 22 сигнала отказ-а блока коммутации, ин формационный вход -23 блока коммутации , вход системных сигналов 24 блока кокмутации, первый информационный вход 25 блока настройки, второй информационный вход 26 блока настройки, вход 27 блокировки блока настройки, первый управл ющий вход 28 блока настройки, второй управл ю щий вход 29 блока настройки,первый 30 и второй 31 выходы-блока настрой ки, информационный вход 32 блока пе редачи, первый 33 и второй 34 управ л кщие входы и выход 35 блока перед чи, вход 36 и выхс  37 формировател сигнала отказа, первый.38, второй 3 третий 40, четвертый 41, п тый 42, шестой 43, седьмой 44 и восьмой 45 выходы дааифратора адреса регистра, первый 46 и второй 47 информационны входы, управл ющий вход 48 и выход 49 регистра состо ни , первый 50, второй 51 запросные входы и входвыход 52 блока прерывани , кодовый вход-выход 53 устройства, первый 54, второй 55 информационный входы, вход 56 очистки и выход 57 регистра синхронизации. БЛОК коммутации может быть выполнен в виде (фиг.2) элементов И-НЕ 58 - 63, элементов И 64 - 66, Элементов ИЛИ-НЕ 67 - 73, элемента ИЛИ 74. Блок настройки может быть выполнен в виде (фиг.З) дешифратора 75, элемента 2И-ИЛИ-НЕ 76, элемента ИЛИ 77, Ь-триггера 78, элемента НЕ 79, элемента И 80. Позици ми 81 и 82 обозначены выходы дешифратора. Блок передачи может быть выполнен в виде (фиг.4) D -триггера 83, элементов И-НЕ 84 - 86, элемента ИЛИ 87, D-триггеров 88 и 89. Формирователь сигнала отказа может быть выполнен в виде (фиг.5) интегрирующего элемента 90 и порогового элемента 91. Интегрирующий элемент 39 выполнен таким образом, что его посто нна  зар да намного Меньше посто нной разр да. На вход интегрирующего элемента 90 поступают импульсы, на его выходе образуетс  ступенчатое напр жение , увеличение которого производ 1тс  каждым входным импульсом. Это напр жение подаетс  на вход порогового элемента 91, где сравниваетс  с пороговым напр жением. Когда выходное напр жение интегрирующего элемента превысит напр жение на выходе порогового элемента 91, по витс  логическа  единица. Если число входных импульсов в серии меньше определенной величины, на то на выходе формировател  сигнала отказа 12 устанавливаетс  напр жение логической единицы. В случае прекращени  входных импульсов, через врем  задержки, определ емое посто нной разр да интегрирующего элемента, на выходе формировател  сигнала отказа 12 устанавливаетс  напр жение логического нул . В однородной вычислительной системе , с общей шиной, построенной с использованием устройства сопр жени , выполн етс  следующий системных операций: настройка, синхронизаци , обмен, обобщенный безусловный переход и диагностика отказов. Операци  настройки состоит в подключении устройства сопр жени  через блок коммутации 1 к общей шине системы. Дл  настройки устройства сопр жени  необходимо за-нести 1|астроечную информацию в блок настройки 2. Настроечна  информаци  в блок настройки 2 може поступить из .ЭВМ, св занной с данным устройством сопр жени по каналу ЭВМ (вход 53), или из другой ЭВМ по общей шин.е однородной вычислительной системы. Настройка собственного устройства сопр жени  производитс  следующим образом, Ироцессор по входу 53 по адресу, соответствующему настройке собственного ус ройства, передает логическую единицу на вход 25 блока настройки 2. При этом на входы 25 и 28 блока настройки 2 поступают сигналы логической единицы с входа 53 (из канала ЭВМ) и с выхода 39 дешифратора адреса регистра 3 соответственно. С выхода элемента 2И-ИЛИ-НЕ 76 (фиг.З Hat)-вход триггера 78 поступает логический нуль, а с выхода элемента ИЛИ 77 на С-вход триггера 78 логическа  единица. При этом триггер 78 (его инверсный выход) устанавливаетс  в единичное состо ние. Еди ница с выхода 31 блока настройки 2 поступает в регистр состо ни  6, в случае опроса которого ЭВМ информируетс  о настройке своего устройства сопр жени , и через злемент И 80 поступает на выход 30 блока настрой ки 2. Сн тие настройки устройства производитс  аналогично, но на вход 25 блока настройки 2 необходимо подать логический нуль. С выхода 30 блока 2 настройки на вход 20 настройки блока коммутации 1 поступает логическа  единица, разрешающа  прохождение данных через блок коммутации 1 на выход 16 и далее в общую шину системы и обратно. Настройка устройств сопр жени  по общей шине системы производитс  следукадим образом. Настраиваквда  ЭВМ (ею может быть только ЭВМ с настроенным устройством сопр жени ) по адресу, соответствующему системной операции Настройка, пере дает настроечное слово, в котором кодируютс  адрес и информаци  о настройке настраиваемых ЭВМ системы . При этом по каналу ЭВМ на вход 53 и на вход 23 блока коммутации 1 (первые входы элементов И-НЕ 58 на фиг.2) поступает настроечное слово, а с выхода 38 дешифратора адреса регистра 3 на вход 24 систем инк сигналов (цепь настройка) и пер вые входы элементов И-НЕ 59-61 и элемента ИЛИ 74 (фиг.2) импульсный сигнал логической единицы, по которому на информационный входвыход 16 устройства сопр жени  поступ ет настроечное слово, а на управл ю щий вход-выход 15 устройства-сигнал Настройка. На все устройства со пр жени  из общей шины системы пост пает сигнал Настройка, который через элемент ИЛИ-НЕ 69 поступает на управл гаций выход 17 блока комму та ции 1, и настроечное слово, которое через элементы ИЛИ-НЕ 70 поступает на информационный выход 18 блока коммутации Л. Сигнал Настройка поступает на второй вход управлени  29 блока настройки 2 (управл ющий вход дешифратора 75, на фиг.З), а настроечное слово - на второй информационный вход 26 блока настройки 2 (информационный вход дешифратора 75 на фиг.З). Дешифратор 75 работает следующим образом. Если на его управл надий вход поступает сигнал Настройка, а адресна  часть настроечного слова, поступающего на его информационные входы, соответствует адресу данного устройства сопр жени , то сигнал настройки проходит на управл ющий выход 82 дешифратора 75 (импульс логической единицы). При этом на информационном вы :оде 81 дешифратора 75 по вл етс  либо сигнал логической единицы (настройка), либо сигнал логического нул  (сн тие настройки), что определ етс  информационной частью настроечного слова. Сигнал с информационного выхода дешифратора 75 через элемент 2И-ИЛИ-НЕ 76поступает на D-вход триггера 78 а сигнал с управл ющего выхода 82 дешифратора 75 через элемент ИЛИ 77на С-вход триггера 78, устанавлива  или очища  его в зависимости от информации на D-входе. После настройки всех устройств сопр жени  св занные с ними ЭВМ образуют подсистему и переход т к выполнению параллельной программы . В процессе выполнени  подсистемой параллельной программы ЭВМ обмениваютс  информацией. Данное устройство сопр жени  позвол ет осуществл ть трансл ционный обмен, т«е. когда одна ЭВМ передает, а остальные ЭВМ (вход щие в подсистему ) принимают информацию. Операции обмена предшествует операци  синхронизации, котора  выполн етс  следующим образом. ЭВМ, готова  к обмену, устанавливает регистр синхронизации 4 по каналу ЭВМ и при разрешении с выхода 40 дешифратора 3 переходит на опрос соотве ствуюдего разр да регистра состо ни  б. С выхода регистра 4 на вход синхронизации 21 блока коммутации 1 (первый вход элемента И 63 ка фиг.2) поступает сигнал частичной синхронизации, который через элементы И-НЕ 63, 62 поступает на соответствующую цепь управл ющего входа-выхода 15. Когда регистры 4 всех устройств сопр жени  подсистемы установлены, в блоках коммутации 1 (соответствующие элементы ИЛИ-НЕ 71-73, И 64 66 ) вырабатываетс  сигнал системной синхронизации, который пбступает с управл ющего выхода 17 блока коммутации 1 и заноситс  в соответствунадий разр д регистра состо ни 
6. ЭВМ, проанализировав состо ние этого разр ду регистра 6, определ ет , что синхрюнизаци  выполнена и переходит к операции обмена.
ЭВМ, в программе которой предусмотрено выполнение передачи в системной операции обмена, посылает по каналу ЭВМ в дешифратор 3 код соответствующий операции передачи, при этом с выхода 38 дешифратора 3 на вход 24 блока коммутации 1 поступает сигнал Передача (первый и второй входы элементов И-НЕ 60, ИЛИ 74 соответственно) .. Информационное слово из оперативной пам ти по каналу ЭВМ поступает на информационный вход 23 блока коммутации 1 и по информационному входу-выходу устройства 16 совместно с сигналом Передача , поступающим на. управл ющий вход-выход устройства 15, в общую шину системы.
В устройства сопр жени , св занные с ЭВМ, ВЫПОЛНЯК1ДИМИ прием системной операции обмена из общей шины системы, поступает информаци  по информационному входувыходу 16, сопровождаема  сигналом Передача, поступающим из общей шины системы по управл ющему входу-выходу устройства 15. Информаци  через блок коммутации 1, информационный выход 18 поступает на информационный вход 32 блока передачи 5 (р-входы.триггеров 83, 88 и 89), а сигнал передачи через блок коммутации 1, управл ющий выход 17 на второй вход управлени  34 блока передачи 5 (нижний вход элемента ИЛИ 87), разреша  запись информации в блок передачи 5. Одновременно сигнал : Передача,. поступа  на первый вход 46 регистра состо ни  6, устанавливает соответствующий окончанию приема разр д регистра б и, поступа  на вход очистки 56 регистра синхронизации 4, очищает его. Из регистра состо ни  6 информаци  по каналу ЭВМ считываетс  в ЭВМ, котора , проанализировав разр  ды регистра 6, определ ет, что устройством сЬпр жени  выполнена операци  приема, и считывает информацию из блока передачи 5 через его выход 35 и канал ЭВМ, дл  чего с выхода 41 дешифратора адреса регист .ра 3 на вход управлени  33 блока . передачи 5 (вторые входы.элементов И-НЕ 84 - 86) поступает сигнал логической единицы.
Операци  обобщенного безусловного перехода состоит в том, что одна из ЭВМ подсистемы вызывает прерывание всех ЭВМ подсистемы.
ЭВМ, в программе которой предусморена инициализаци  операции обобщенного безусловного перехода, посылает по каналу ЭВМ в дешифратор 3 код, соответствующий операции. Обобщенный безусловный переход, при этом с выхода 38 дешифратора 3 на вход 24 блока коммутации 1 постпает сигнал ОБП (обобщенный безусловный переход). Информационное слво из оперативной пам ти по каналу ЭВМ поступает на информационный вход 23 блока коммутации 1 и по информационному входу-выходу устройства 16 совместно с сигналом ОБП, поступающим на управл ющий вход-выход устройства 15, в общую шину системы.
В устройства сопр жени  всех ЭВМ подсистемы из общей шины системы поступает информаци  по информационному входу-выходу 16, сопровождаема  сигналом ОБП, поступающим из общей шины системы, по входу-выходу-устройства 15. Информаци  через блок коммутации 1, информационный выход 18 поступает на информационный вход 32 блока передачи 5, а сигнал ОБП через блc5 коммутации 1, управл ющий выход 17 на второй вход управлени  34 блока передачи 5 (верхний вход элемента ИЛИ 87), разреша  запись информации в блок передачи 5. Одновременно сигнал ОБП поступает на второй запросный вход 51 блока прерывани  7. При этом блок прерывани  7 посылает через свой входВЕЛХод 52 в канал ЭВМ сигнал ТПР (требование прерывани ). ЭВМ разрешает прерывание, посылает в блок прерывани  7 сигнал ППР ( предоставление прерывани ). При этом блок прерывани  7 посылает в канал ЭВМ адрес вектора прерьшани , соответствукщий операции обобщенного безусловного перехода. ЭВМ переходит на выполнение подпрограммы обслуживани  обобщенного безусловного перехода, при выполнении которого может использовать информацию , записанную в блоке передачи 5 и уточн ющую действи  ЭВМ при ойерации обобщенного безусловного перехода.
Устррйство сопр жени  позвол ет производить оперативную диагностику отказа в системе. Диаг;ностируютс  два вида отказов: отказ источника-питани  ЭВМ и выход ЭВМ по той или иной причине из программного режима работы в режим св зи с пультовым терминалом. Любой из этих отказов может привести к зависанию системы при выполнении операции синхронизации-, так как все ЭВМ будут ждать частного услови  синхронизации отказавшей ЭВМ.
Диагностика осуществл етс  еледующим образом.
В устройствах сопр жени , св занных с ЭВМ, которым поручено следить за состо нием системы, устанавливаетс  триггер разрешени  диагностики 10,- сигнал с выхода которого, поступа  на второй вход элемента И 8, разрешает прохождение сигнала с выхода триггера отказа 9 через первый вход и выход элемента И 8 на первый вход управлени  блока прерывани  7. Установка и очистка триггера разрешени  диагностики 10 осуществл етс  ЭВМ, дл  чего по каналу ЭВМ на информационный вход триггера 10 поступает соответствующа  информаци  при разрешении, поступающим на вход синхронизации триггера 10 с выхода 44 дешифратора адреса регистра 3.
При переходе ЭВН из программного режима в режим св зи с пультовым терминалом она начинает обращатьс  по его адресу. При этсал с выхода 4 5 дешифратора адреса регистра 3 на вход 36 формировател  сигнала отказа 12 поступает сери  сигналов, на выходе фогжлировател  12 по вл етс  сигнал, который поступает на второй вход элемента ИЛИ 11, на выходе которого по вл етс  сигнал, который поступает при настроенном устройстве сопр жени  (на втором входе элемента И 13 сигнал логической единицы) через элемент И 13 на вход сигнала отказа 22 блока коммутации 1 (вход элемента ИЛИ-НЕ 67 на фиг.2) и через блок- коммутации 1 (выход элемента И-НЕ 67 на фиг, 2) в общую шину систе-i мы через вход-выход сигнала отказа 14, Одновременно сигнал с выхода элемента И 13 поступает на вход блокировки 27 блока настройки 2 (вход элемента НЕ 79 на фиг.З). При этом устройство сопр жени , .св занное с неисправной ЭВМ, исключаетс  из подсистемы (на входе элемента И 80 устанавливаетс  сигна логического нул ).
. При отказе источника питани  ЭВМ формируетс  сигнал ПИТ, который по каналу ЭВМ поступает на первый вх ад элемента ИЛИ 11 и производит те же действи , что и сигнал с выхода формировател  12. Во все устройства сопр жени  Подсистемы поступает сигнал отказа, который, проход  с входа-выхода сигнала отказа 14 через блок коммутации 1 (элемент ИЛИ-НЕ , 68 на фиг. 2), выход сигнала отказа 1 блока коммутации 1, поступает на вход установки триггера отказа 9, устанавлива  триггер 9. В устройствах сопр жени , св занных с ЭВМ, которым поручено следить за состо нием системы, сигнал -с выхода триггера 9 через элемент И 8 поступает на первый запросный вход 60 блока прерывани  7. При этом блок прерывани  7 посылает через свой вход-вы5 ход 52 в канал ЭВМ сигнал ТПР (требование прерывани ). ЭВМ разрешает прерывание и посылает в блок прерывани  7 сигнал ППР (предоставление прерывани ). При этом блок пре0 рывани  7 посылает в канал ЭВМ адрес вектора прерывани , ссответствуиадий операции диагностика отказов . ЭВМ переходит на выполнение подпрограммы диагностики отказов. 5
Подп|рограмма диагностики отказов осуществл ет идентификацию отказавшей ЭВМ и производит реконфи гурацию подсистемы (например, вмес0 то выбывшей ЭВМ включаетс  в работу резервна ) и запускает новую подсистему в работу. Все ЭВМ подсистемы перед началом работы производ т очистку триггера отказа 9, 5 дл  чего ЭВМ посылает по каналу ЭВМ в дешифратор адреса регистра 3 код, соответствующий очистке триггера отказа 9, при этом с выхода 43 дешифратора 3 на вход очистки триггера отказа 9 поступает сиг0
нал, который очищает триггер отказа 9. Очистка триггера отказа 9 должна производитьс  вс кий раз при запуске подсистемы в работу.
Исключение отказавшей ЭВМ из подсистемы производитс  сн тием настройки соответствующего устройства
сопр жени . При этом с выхода 31 блока настройки 2 на второй вход
элемента И 13 поступает логический нуль, запрещаетс  прохождение сигнала отказа в общую шину системы. Введение в устройство сопр жени  формировател  сигнала отказа,
триггеров отказа и разрешени  диагностики , элементов И и ИЛИ позвол ет осуществл ть оперативный контроль и оповещать систему о выходе из стро  ЭВМ, а следовательно
исключать из системы неработающую ЭВМ, перекладыва  ее функции на оставшиес  исправные ЭВМ системы , что повышает надежность.
Дл  системы без средств диагностики , состо щей из 20 ЭВМ, наработка на отказ равна , где Т наработка на отказ одной ЭВМ. В случае системы с использованием изобретени , состо щей из 20 ЭВМ и деградирующей до 10 ЭВМ, наработка на
отказ равна TKy °Tfl4o V g --.+ /iii-/ii) Таким образом, врем  наработки на отказ системы увеличиваетс  в
T/mSa Т(%«Лйч+-- ; .(. .. уй 5 раз.
W
л
v r
30
32
JJ
35
ФигЛ

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ НЕСКОЛЬКИХ ЦВМ , содержащее блок коммутации, вход системных сигналов и вход настройки которого· соединены соответственно с первым'выходом дешифратора адреса регистра и с первым выходом блока настройки, регистр состояния, регистр синхронизации, блок передачи и блок прерывания, причем выход кода настройки блока коммутации соединен с вторым информационным входом блока настройки и с информационным входом блока передачи, выход признаков настройки блока коммутации соединен с первым информационным входом регистра состояния, с входом очистки регистра синхронизации, с вторым управляющим входом блока передачи и с первым запросным входом блока прерывания, кодовый входвыход устройства соединен с первым информационным входом блока настройки, с первым информационным входом регистра синхронизации, с входом-выходом блока прерывания, с выходами блока переда- чи и регистра состояния, с йнформационным входом блока коммутации, с входом дешифратора адреса регистра, второй-пятый выходы которого соединены соответственно с первым управляющим входом блока настройки, с вторым информационным входом регистра синхронизации, с вторым управляющим входом блока передачи, с управляющим входом регистра состояния, второй выход блока настройки соединен с вторым информационным входом регистра состояния; вход-выход отказа, управляющий вход-выход и информационный вход-выход блока коммутации яв- β ляются соответственно входом-вы- $ ходом отказа устройства, управляющим входом-выходом устройства и информационным входом-выходом устройства, отличающееая тем, что, с целью расширения класса решаемых задач, оно содержит триггер разрешения диагностики, триг· •гер отказа, интегрирующий элемент, выход которого соединен с входом порогового элемента, два элемента И, элемент ИЛИ, причем шестой выход дешифратора адреса регистра и выход отказа блока коммутации соединены соответственно с первым· и вторым входами триггера отказа, выход которого и выход триггера разре шения диагностики через первый элемент И соединены с вторые запросным входом блока прерывания, кодовый вход-выход устройства и седймой выход дешифратора адреса регистра соединены соответственно с первым и вторые входами триггера разрешения диагностики, восьмой выход дешифратора соединен с входом интегрирующего элемента, выход порогового элемента соединен с первым входом элемента ИЛИ, второй вход которого соединен с ко- довым входом-выходом устройства, второй выход блока настройки и выход элемента ИЛИ через второй эле мент И соединены с входом блокиров ки блока настройки и с входом отказа блока коммутации.
SU823437298A 1982-05-12 1982-05-12 Устройство дл сопр жени нескольких ЦВМ SU1067493A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823437298A SU1067493A1 (ru) 1982-05-12 1982-05-12 Устройство дл сопр жени нескольких ЦВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823437298A SU1067493A1 (ru) 1982-05-12 1982-05-12 Устройство дл сопр жени нескольких ЦВМ

Publications (1)

Publication Number Publication Date
SU1067493A1 true SU1067493A1 (ru) 1984-01-15

Family

ID=21011472

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823437298A SU1067493A1 (ru) 1982-05-12 1982-05-12 Устройство дл сопр жени нескольких ЦВМ

Country Status (1)

Country Link
SU (1) SU1067493A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
l.bBTOpcKoe свидетельство СССР № 479103, кл. а 06 f 3/04, 1970. 2.Авторское свидетельство СССР № 758128, кл. G 06 F 3/04, 1976. 3.Авторское свидетельство СССР 769523, кл. а 06 F 3/04, 1976 (прототип). *

Similar Documents

Publication Publication Date Title
US4366535A (en) Modular signal-processing system
US5185877A (en) Protocol for transfer of DMA data
US4409656A (en) Serial data bus communication system
US5068851A (en) Apparatus and method for documenting faults in computing modules
KR920004277B1 (ko) 시스템 초기화 및 리세트용 데이타 처리 시스템내의 장치
US5068780A (en) Method and apparatus for controlling initiation of bootstrap loading of an operating system in a computer system having first and second discrete computing zones
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
US3810121A (en) Timing generator circuit for central data processor of digital communication system
US5163138A (en) Protocol for read write transfers via switching logic by transmitting and retransmitting an address
US5905875A (en) Multiprocessor system connected by a duplicated system bus having a bus status notification line
SU1067493A1 (ru) Устройство дл сопр жени нескольких ЦВМ
RU2029365C1 (ru) Трехканальная асинхронная система
SU1365090A2 (ru) Устройство дл сопр жени микроЭВМ с общей магистралью
RU1819116C (ru) Трехканальная резервированная система
SU1734251A1 (ru) Двухканальна резервированна вычислительна система
SU1735865A1 (ru) Отказоустойчивое устройство дл управлени реконфигурацией вычислительного комплекса
US5418794A (en) Error determination scan tree apparatus and method
JPS5911455A (ja) 中央演算処理装置の冗長システム
SU959086A1 (ru) Устройство дл диагностики двухмашинного вычислительного комплекса
SU1365086A1 (ru) Устройство дл контрол блоков управлени
SU1374235A1 (ru) Устройство дл резервировани и восстановлени микропроцессорной системы
SU1144114A1 (ru) Адаптер канал-канал
SU951361A2 (ru) Устройство дл передачи информации между лини ми св зи
SU822192A1 (ru) Устройство дл контрол интерфейса
SU1117625A1 (ru) Устройство дл сопр жени однородной вычислительной системы