SE516012C2 - Styreförspänningsanordning - Google Patents
StyreförspänningsanordningInfo
- Publication number
- SE516012C2 SE516012C2 SE9900210A SE9900210A SE516012C2 SE 516012 C2 SE516012 C2 SE 516012C2 SE 9900210 A SE9900210 A SE 9900210A SE 9900210 A SE9900210 A SE 9900210A SE 516012 C2 SE516012 C2 SE 516012C2
- Authority
- SE
- Sweden
- Prior art keywords
- transistor
- power transistor
- bias
- collector
- current
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/301—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/18—Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Control Of Electrical Variables (AREA)
Description
30 516' 012 . . . . _ _ Ett vanligt sätt att minska viloströmmens IDQ variation med ändringar i temperatur är att inkoppla en diskret diod DI i serie med motståndet R1 på i fig. IB visat sätt. Spännings- fallet över dioden minskar allteftersom temperaturen ökar och eliminerar således delvis temperaturberoendet hos högfrekvenstransistorns viloström.
Det föreligger emellertid två uppenbara nackdelar med att använda en diod för tempera- turkompensering. För det första följer inte en diods temperaturkarakteristika exakt temperaturkarakteristikan för en LDMOS-högfrekvenstransistor För det andra är det svårt att åstadkomma god termisk koppling mellan en diskret diod och transistom, vilket resulterar i olika temperaturer hos de båda komponenterna.
REDoGöRELsE FÖR UPPFINNINGEN Ändamålet med uppfinningen är att eliminera temperaturberoendet hos effekttransistorns viloström.
Detta ernås genom att styra effekttransistorns styreförspänning med hjälp av utspän- ningen hos en förspänningstransistor som är anordnad på samma kiselchips som effekttransistorn och genom att hopkoppla förspänningstransistorns styre och kollektor och mata dessa med en konstant ström från en extern krets.
Eftersom förspänningstransistorns styre och kollektor är förbundna med varandra kommer förspänningstransistorns styrespänning att automatiskt justeras till att upprätthålla den tvångsmässiga kollektorströmmen. Till följd av förspänningstransistorns inneboende temperaturberoende kommer styreförspänningen att minska allteftersom temperaturen ökar. Följaktligen kommer effekttransistorns styreförspänning att minska med ökande temperatur vilket resulterar i en konstant viloström.
Uppfinningen hanterar även fallet där styreförspänningen är högre, vilket resulterar i en negativ temperaturkoefficient hos viloströmmen. 10 15 20 25 30 '516 012 . . . - . .
FIGURBESKRIVNIN G Uppfinningen beskrives närmare nedan under hänvisning till bifogade ritning på vilken fig. 2 och 3 visar en första respektive en andra utföringsform av en styreförspännings- anordning enligt uppfinningen.
BESKRIVNING AV UPPFINNINGEN I fig. 2 och 3 har kretselement som är identiska med ovan beskrivna kretselement i fig. 1A och IB försetts med samma hänvisningsbeteckningar.
I fig. 2 visas en första styreförspänningsanordning enligt uppfinningen för en LDMOS- högfrekvenseffekttransistor 1, som är identisk med den i fig. 1A och lB visade transistorn.
Liksom i fig. 1A och IB matas en högfrekvenssignal till effekttransistorns 1 styre G via klämman 2 i fig. 2.
Styreförspänningsanordningen enligt uppfinningen innefattar en LDMOS-förspännings- fälteffekttransistor 3, vars styre G3 och kollektor D3 är hopkopplade, vars hopkopplade styre G3 och kollektor D3 är anslutna till effekttransistorns 1 styre G via en induktor L och vars emitter S3 är ansluten till effekttransistorns 1 emitter S.
I enlighet med uppfinningen skall förspänningstransistorns 3 hopkopplade styre G3 och kollektor D3 matas med en konstant likförström.
I fig. 2 inmatas denna konstanta förström IB av en extern krets (icke visad) via hög- frekvenssignalingångsklämman 2 tillsammans med inkommande högfrekvenssignaler.
Induktorn L används för att isolera förspänningstransistorn 3 från de inkommande högfrekvenssignalerna.
Förspänningstransistorns 3 utspänning styr effekttransistorns 1 styreförspänning VG. 10 15 20 25 30 516 012 ~ - . - 1 u . > , » .i 4 Förspänningstransistorns 3 utspänning kommer att minska allteftersom temperaturen stiger eftersom ingångsförströmmen IB är konstant. Effekttransistorns l styreförspänning VG kommer följaktligen också att minska med stigande temperatur för att hålla viloströmmen IDQ konstant.
Temperaturberoendet hos effekttransistorns 1 viloström IDQ kommer således att elimineras.
Strömförhållandet IDQ/IB är en funktion av storleksskillnaden mellan effekttransistorn 1 och förspänningstransistorn 3.
I enlighet med en utföringsform av uppfinningen ligger förspänningstransistorn 3 på samma kiselchips (icke visat) som effekttransistorn 1 för att optimera temperatur- följningen och är förspänningstransistorn 3 mycket mindre än effekttransistorn 1, exempelvis mer än 100 gånger mindre.
Det bör framhållas att strömförhållandet inte kommer att vara exakt lika med transistor- storleksförhållandet eftersom förspänningstransistorn 3 arbetar vid en mycket lägre kollektor-emitterspänning än effekttransistorn.
Induktorn L för att isolera förspänningstransistorn 3 från högfrekvenssignalerna i fig. 2 kan integreras på samma chips som transistorerna 2 och 3 men kan även vara en diskret komponent utanför chipset.
Fig. 3 visar en andra utföringsform av en styreförspänningsanordning i enlighet med uppfinningen.
Utföringsformen enligt fig. 3 är nästan identisk med utföringsformen enligt fig. 1 genom att en LDMOS-förspänningstransistor 3 har styret G3 och kollektorn D3 hopkopplade, är ansluten med hopkopplingspunkten mellan styret G3 och kollektorn D3 till en LDMOS- effekttransistors 1 styre G via ett högfrekvenssignalisoleringsorgan, som vid denna 10 516 012 . . . . . . i . i. 5 utföringsform är ett högimpedanselement Z i form av antingen ett motstånd eller en induktor. Ett motstånd kan väljas för att underlätta integreringen med transistom.
Vid utföringsformen enligt fig. 3 matas emellertid inte förspänningstransistorns 3 hopkopplade styre G3 och kollektor D3 med den konstanta förströmmen IB via transistorns 1 högfrekvenssignalingångsklämma 2. Hopkopplingspunkten mellan styret G3 och kollektorn D3 matas i stället med en konstant förström IB direkt från en extem strömkälla (icke visad).
Av det ovan anförda torde framgå att temperaturberoendet hos en effekttransistorns viloström kan elimineras genom att styra effekttransistorns styreförspänning med hjälp av utspänningen hos en förspänningstransistor på samma kiselchips som effekttransistorn och genom att hopkoppla förspänningstransistorns styre och kollektor och mata denna hopkoppling med en konstant ström från en extem krets.
Claims (5)
1. Anordning för förspänning av en LDMOS-högfrekvenseffekttransistors ( 1) styre och innefattande en på samma chips som effekttransistorn (1) anordnad LDMOS- förspänningstransistor (3), vars styre (G3) och kollektor (D3) är hopkopplade, varvid hopkopplingspunkten mellan styret (G3) och kollektorn (D3) hos förspänningstransistorn (3) är ansluten till effekttransistorns (1) styre (G) via ett högfrekvensisoleringsorgan (L, R), och vars ernitter (S3) är ansluten till effekttransistorns (1) emitter (S), kännetecknad av att hopkopplingspunkten mellan styret (G3) och kollektorn (D3) hos förspännings- transistorn (3) är anordnad att tillföras en externt genererad, konstant förström (IB) i och för att göra effekttransistorns (1) viloström (IDQ) oberoende av chipstemperaturen.
2. Anordning enligt kravet 1, kännetecknad av att förspänningstransistorn (3) är mindre än effekttransistorn (l).
3. Anordning enligt kravet 2, kännetecknad av att förspänningstransistorn (3) är mer än 100 gånger mindre än effekttransistorn (1).
4. Anordning enligt något av kraven 1 - 3, där högfrekvensisoleringsorganet är en induktor (L), kännetecknad av att hopkopplingspunkten mellan styret (G3) och kollektorn (D3) hos förspänningstransistorn (3) är anordnad att tillföras den konstanta förströmmen (IB) via induktorn (L).
5. Anordning enligt något av kraven l - 3, där högfrekvensisoleringsorganet är ett motstånd (R) med hög resistans, kännetecknad av att hopkopplingspunkten mellan styret (G3) och kollektorn (D3) hos förspänningstransistorn (3) är anordnad att tillföras den konstanta förströmmen (IB) direkt.
Priority Applications (11)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9900210A SE516012C2 (sv) | 1999-01-25 | 1999-01-25 | Styreförspänningsanordning |
TW088102938A TW427026B (en) | 1999-01-25 | 1999-02-26 | Gate biasing arrangement |
KR1020017008749A KR100580748B1 (ko) | 1999-01-25 | 1999-12-30 | 게이트 바이어싱 장치 |
JP2000595421A JP2002535907A (ja) | 1999-01-25 | 1999-12-30 | ゲートバイアス装置 |
DE69934828T DE69934828T2 (de) | 1999-01-25 | 1999-12-30 | Gate-vorspannungsvorrichtung |
PCT/SE1999/002504 WO2000044089A1 (en) | 1999-01-25 | 1999-12-30 | Gate biasing arrangement |
CNB998158240A CN1196252C (zh) | 1999-01-25 | 1999-12-30 | 栅极偏置结构 |
AU23349/00A AU2334900A (en) | 1999-01-25 | 1999-12-30 | Gate biasing arrangement |
EP99967050A EP1153475B1 (en) | 1999-01-25 | 1999-12-30 | Gate biasing arrangement |
CA002359679A CA2359679A1 (en) | 1999-01-25 | 1999-12-30 | Gate biasing arrangement |
US09/489,947 US6288596B1 (en) | 1999-01-25 | 2000-01-24 | Gate biasing arrangement to temperature compensate a quiescent current of a power transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9900210A SE516012C2 (sv) | 1999-01-25 | 1999-01-25 | Styreförspänningsanordning |
Publications (3)
Publication Number | Publication Date |
---|---|
SE9900210D0 SE9900210D0 (sv) | 1999-01-25 |
SE9900210L SE9900210L (sv) | 2000-07-26 |
SE516012C2 true SE516012C2 (sv) | 2001-11-05 |
Family
ID=20414206
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SE9900210A SE516012C2 (sv) | 1999-01-25 | 1999-01-25 | Styreförspänningsanordning |
Country Status (11)
Country | Link |
---|---|
US (1) | US6288596B1 (sv) |
EP (1) | EP1153475B1 (sv) |
JP (1) | JP2002535907A (sv) |
KR (1) | KR100580748B1 (sv) |
CN (1) | CN1196252C (sv) |
AU (1) | AU2334900A (sv) |
CA (1) | CA2359679A1 (sv) |
DE (1) | DE69934828T2 (sv) |
SE (1) | SE516012C2 (sv) |
TW (1) | TW427026B (sv) |
WO (1) | WO2000044089A1 (sv) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6452370B1 (en) * | 2001-11-13 | 2002-09-17 | Agilent Technologies, Inc. | Low noise biasing technique |
US6600301B1 (en) * | 2002-04-30 | 2003-07-29 | Raytheon Company | Current shutdown circuit for active bias circuit having process variation compensation |
US7286016B2 (en) * | 2002-10-30 | 2007-10-23 | Nxp B.V. | Amplifier bias circuit, method for biasing an amplifier and integrated circuit comprising an amplifier bias circuit |
US6956437B2 (en) * | 2003-12-23 | 2005-10-18 | Agere Systems Inc. | Metal-oxide-semiconductor device having integrated bias circuit |
KR100794774B1 (ko) * | 2004-03-09 | 2008-01-21 | 노키아 코포레이션 | 온도 보상 회로 |
US7034618B2 (en) | 2004-03-09 | 2006-04-25 | Nokia Corporation | Temperature compensating circuit |
US7255476B2 (en) * | 2004-04-14 | 2007-08-14 | International Business Machines Corporation | On chip temperature measuring and monitoring circuit and method |
US7489191B2 (en) | 2007-06-08 | 2009-02-10 | General Electric Company | Circuit and method for reducing bias noise in amplifier circuits |
JP5124292B2 (ja) * | 2008-01-10 | 2013-01-23 | ルネサスエレクトロニクス株式会社 | 電力スイッチ回路 |
US8786355B2 (en) * | 2011-11-10 | 2014-07-22 | Qualcomm Incorporated | Low-power voltage reference circuit |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5772429A (en) * | 1980-10-22 | 1982-05-06 | Toshiba Corp | Semiconductor integrated circuit device |
FR2649841B1 (fr) * | 1989-07-17 | 1994-10-14 | Sgs Thomson Microelectronics | Circuit de commande de grille d'un transistor mos |
US5045822A (en) * | 1990-04-10 | 1991-09-03 | Pacific Monolithics | Active power splitter |
US5027082A (en) * | 1990-05-01 | 1991-06-25 | Microwave Modules & Devices, Inc. | Solid state RF power amplifier having improved efficiency and reduced distortion |
US5486787A (en) * | 1993-01-08 | 1996-01-23 | Sony Corporation | Monolithic microwave integrated circuit apparatus |
US5808496A (en) * | 1993-05-19 | 1998-09-15 | Texas Instruments Incorporated | Low current comparator with hysteresis |
JPH0946141A (ja) * | 1995-07-27 | 1997-02-14 | Nec Eng Ltd | バイアス回路 |
US6150852A (en) * | 1999-01-14 | 2000-11-21 | Qualcomm Incorporated | Active differential to single-ended converter |
-
1999
- 1999-01-25 SE SE9900210A patent/SE516012C2/sv not_active IP Right Cessation
- 1999-02-26 TW TW088102938A patent/TW427026B/zh not_active IP Right Cessation
- 1999-12-30 DE DE69934828T patent/DE69934828T2/de not_active Expired - Lifetime
- 1999-12-30 KR KR1020017008749A patent/KR100580748B1/ko active IP Right Grant
- 1999-12-30 JP JP2000595421A patent/JP2002535907A/ja active Pending
- 1999-12-30 WO PCT/SE1999/002504 patent/WO2000044089A1/en active IP Right Grant
- 1999-12-30 AU AU23349/00A patent/AU2334900A/en not_active Abandoned
- 1999-12-30 CN CNB998158240A patent/CN1196252C/zh not_active Expired - Lifetime
- 1999-12-30 EP EP99967050A patent/EP1153475B1/en not_active Expired - Lifetime
- 1999-12-30 CA CA002359679A patent/CA2359679A1/en not_active Abandoned
-
2000
- 2000-01-24 US US09/489,947 patent/US6288596B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US6288596B1 (en) | 2001-09-11 |
SE9900210L (sv) | 2000-07-26 |
TW427026B (en) | 2001-03-21 |
KR20010108087A (ko) | 2001-12-07 |
KR100580748B1 (ko) | 2006-05-15 |
DE69934828D1 (de) | 2007-02-22 |
AU2334900A (en) | 2000-08-07 |
CA2359679A1 (en) | 2000-07-27 |
CN1196252C (zh) | 2005-04-06 |
WO2000044089A1 (en) | 2000-07-27 |
DE69934828T2 (de) | 2007-08-16 |
SE9900210D0 (sv) | 1999-01-25 |
EP1153475B1 (en) | 2007-01-10 |
EP1153475A1 (en) | 2001-11-14 |
CN1333944A (zh) | 2002-01-30 |
JP2002535907A (ja) | 2002-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0942524A2 (en) | Radio frequency amplifiers | |
TWI424303B (zh) | 用於產生一參考電壓之電路及方法及具有用於產生一參考電壓之電路之一可攜式收發器 | |
SE516012C2 (sv) | Styreförspänningsanordning | |
US11781920B2 (en) | Temperature sensor circuit for relative thermal sensing | |
WO2006138102A1 (en) | Temperature compensated voltage regulator integrated with mmic's | |
US6664856B2 (en) | Circuit configuration for setting the operating point of a radiofrequency transistor and amplifier circuit | |
EP1220071A1 (en) | Semiconductor device | |
US7012469B2 (en) | Integrated circuit device having high efficiency at the time of low power output | |
TWI828488B (zh) | 用於iii/v族d模式緩衝fet邏輯(bfl)之共閘極輸入電路 | |
CN110545032A (zh) | 一种集成启动功能的晶体管模块及其半导体模块和电压变换电路 | |
US6535067B1 (en) | Power saturation control of class C bipolar amplifiers | |
US6236254B1 (en) | Low voltage amplification circuit with bias compensation | |
US7362166B2 (en) | Apparatus for polarity-inversion-protected supplying of an electronic component with an intermediate voltage from a supply voltage | |
US20240146254A1 (en) | Transistor with distributed thermal feedback | |
US12028065B2 (en) | Push-pull buffer circuit | |
US6255868B1 (en) | Buffer circuit and hold circuit | |
CN105656291B (zh) | 一种电源调节器及射频前端模块 | |
US7420420B2 (en) | FET bias circuit | |
US20080030274A1 (en) | Gate Bias Generator | |
US20220173702A1 (en) | Power amplifier circuit | |
TW202439773A (zh) | 用於d模式放大器之改良式斷開狀態隔離偏壓電路 | |
JP2002064337A (ja) | 増幅回路 | |
GB1469864A (en) | System for compensating thermal drift in integrated circuits | |
TW202335400A (zh) | 電力轉換器及用於控制其之方法與切換電路 | |
JPH0228552Y2 (sv) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
NUG | Patent has lapsed |