RU2504046C1 - Способ получения межсоединений в высокоплотных электронных модулях - Google Patents
Способ получения межсоединений в высокоплотных электронных модулях Download PDFInfo
- Publication number
- RU2504046C1 RU2504046C1 RU2012129501/28A RU2012129501A RU2504046C1 RU 2504046 C1 RU2504046 C1 RU 2504046C1 RU 2012129501/28 A RU2012129501/28 A RU 2012129501/28A RU 2012129501 A RU2012129501 A RU 2012129501A RU 2504046 C1 RU2504046 C1 RU 2504046C1
- Authority
- RU
- Russia
- Prior art keywords
- windows
- layer
- polymer
- electronic modules
- fill
- Prior art date
Links
Images
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Использование: для получения межсоединений в высокоплотных электронных модулях в микроэлектронике. Сущность способа заключается в том, что в исходной заготовке вскрывают окна в слое полимера, заполняют эти окна проводящим материалом, вскрывают окна в проводящем слое, заполняют эти окна полимером, после заполнения окон в проводящем слое полимером разделяют заготовку на отдельные части, последовательно укладывают их в пакет и сращивают слои пакета совместно с несущей подложкой. Технический результат: расширение арсенала способов снижения стоимости изготовления и ускорение процесса создания высокоплотных электронных модулей. 29 ил.
Description
Изобретение относится к разделу электроники - микроэлектронике.
Важным этапом в производстве высокоплотных электронных модулей является формирование межсоединений. Техническим результатом изобретения является расширение арсенала способов снижения стоимости изготовления высокоплотных электронных модулей. В данном случае этот результат достигается на этапе формирования межсоединений.
Рассмотрим аналоги.
По российскому патенту 2133522 предлагается способ изготовления и контроля электронных компонентов, который заключается в том, «что множество кристаллов располагают в пресс-форме, ориентируясь на контактные площадки кристаллов и базовые элементы пресс-формы, изолируют все незащищенные поверхности кристаллов, кроме контактных площадок. Специфика способа заключается в том, что при расположении в пресс-форме кристаллы фиксируют между собой с образованием группового носителя, обеспечивая расположение лицевых поверхностей кристаллов в единой плоскости с одной из поверхностей группового носителя, при этом на эту плоскость наносят одновременно все проводники, необходимые для электротермотренировки и контроля, а также внешний разъем носителя. Одновременно с кристаллами в пресс-форму помещают групповую металлическую рамку, которую фиксируют одновременно с кристаллами. Групповой носитель может быть также образован гибкой печатной платой, соединенной с жестким основанием. Техническим результатом изобретения является удешевление процессов электротермотренировки и финишного контроля, сокращение длительности технологического процесса сборки и контроля электронного компонента».
Известен способ изготовления многокомпонентного трехмерного электронного модуля по российскому патенту 2193260:
«Сущность изобретения: бескорпусные компоненты размещают в окнах групповой керамической заготовки с ориентацией по контуру и с соблюдением единой плоскости расположения активных зон компонентов и лицевой поверхности заготовки. Компоненты фиксируют в таком положении и изолируют электрически незащищенные зоны компонентов по их лицевой стороне. Далее наносят преимущественно методом вакуумного напыления проводники на лицевую и обратную стороны заготовки и компонентов, одновременно формируя разъем и соединительные проводники, необходимые для электротермотренировки и контроля. Годные микроплаты вырезают из групповой заготовки и собирают в пакет, соединяя их между собой капиллярной пайкой. К одной из граней пакета припаивают теплорастекатель с внешними выводами и герметизируют изготовленный модуль. Техническим результатом является получение трехмерных модулей с высокой плотностью упаковки, с эффективным теплоотводом и низкой себестоимостью».
Эти способы не отличаются универсальностью. Предлагается универсальный способ снижения стоимости изготовления высокоплотных электронных модулей. Он состоит в следующем.
Известны этапы получения межсоединений в многослойных печатных платах, которые могут быть отнесены к высокоплотным электронным модулям (Ильин В.А. Технология изготовления печатных плат. Л., 1984) и которые могут быть обобщены следующим образом (пример представлен на фиг.1-22):
1. Исходную заготовку: полимерную пленку 2 с нанесенным слоем проводящего материала (меди) 1, называемую далее фольгированным материалом (фиг.1), разделяют на части (фиг.2; 3 - слой 1, 4 - слой 2, 5 - слой 3, 6 - слой 4).
2. Вскрывают окна в полимерной пленке слоя 1 (фиг.3).
3. Заполняют окна в полимерной пленке слоя 1 проводящим материалом (фиг.4).
4. Наклеивают слой 1 на несущую подложку 7 (фиг.5).
5. Вскрывают окна в проводящем материале слоя 1 (фиг.6).
6. Заполняют окна в проводящем материале слоя 1 полимером (фиг.7).
7. Наклеивают слой 2 фольгированного материала (фиг.8).
8. Вскрывают переходные окна проводящего слоя 2 (фиг.9).
9. Заполняют проводящим материалом переходные окна проводящего слоя 2 (фиг.10).
10. Вскрывают окна в проводящем слое 2 (фиг.11).
11. Заполняют окна в проводящем слое 2 полимером (фиг.12).
12. Наклеивают слой 3 фольгированного материала (фиг.13).
13. Вскрывают переходные окна проводящего слоя 3 (фиг.14).
14. Заполняют проводящим материалом переходные окна проводящего слоя 3 (фиг.15).
15. Вскрывают окна в проводящем слое 3 (фиг.16).
16. Заполняют окна в проводящем слое 3 полимером (фиг.17).
17. Наклеивают слой 4 фольгированного материала (фиг.18).
18. Вскрывают переходные окна проводящего слоя 4 (фиг.19).
19. Заполняют проводящим материалом переходные окна проводящего слоя 4 (фиг.20).
20. Вскрывают окна в проводящем слое 4 (фиг.21).
21. Заполняют окна в проводящем слое 4 полимером (фиг.22).
Этот способ является прототипом.
С целью ускорения процесса создания высокоплотных электронных модулей и его удешевления разделяют заготовку на отдельные части после заполнения окон в проводящем слое полимером. Затем их последовательно укладывают в пакет и сращивают слои пакета совместно с несущей подложкой. Тогда формирование межсоединений в высокоплотных электронных модулях осуществляется последовательно следующим образом (пример представлен на фиг.23-29):
1. В исходной заготовке, представляющей собой полимерную пленку 2 с нанесенным слоем проводящего материала (меди) 1 (фиг.23), вскрывают окна в слое полимера (фиг.24).
2. Заполняют окна в слое полимера проводящим материалом (фиг.25).
3. Вскрывают окна в проводящем слое (фиг.26).
4. Заполняют окна в проводящем слое полимером (фиг.27).
5. Разделяют заготовку на отдельные части (фиг.28).
6. Последовательно укладывают части заготовки в пакет и сращивают слои пакета с несущей подложкой 7 (фиг.29).
Фиг.1-22 иллюстрируют способ-прототип, а фиг.23-29 - предлагаемый способ.
Сравнение прототипа и предлагаемого способа показывает, что изобретение позволяет ускорить процесс получения межсоединений в высокоплотных электронных модулях и удешевить его.
Claims (1)
- Способ получения межсоединений в высокоплотных электронных модулях, заключающийся в том, что в исходной заготовке вскрывают окна в слое полимера, заполняют эти окна проводящим материалом, вскрывают окна в проводящем слое, заполняют эти окна полимером, отличающийся тем, что после заполнения окон в проводящем слое полимером разделяют заготовку на отдельные части, последовательно укладывают их в пакет и сращивают слои пакета совместно с несущей подложкой.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2012129501/28A RU2504046C1 (ru) | 2012-07-12 | 2012-07-12 | Способ получения межсоединений в высокоплотных электронных модулях |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2012129501/28A RU2504046C1 (ru) | 2012-07-12 | 2012-07-12 | Способ получения межсоединений в высокоплотных электронных модулях |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2504046C1 true RU2504046C1 (ru) | 2014-01-10 |
Family
ID=49884805
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2012129501/28A RU2504046C1 (ru) | 2012-07-12 | 2012-07-12 | Способ получения межсоединений в высокоплотных электронных модулях |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2504046C1 (ru) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2656030C2 (ru) * | 2016-07-14 | 2018-05-30 | Акционерное общество "Концерн радиостроения "Вега" | Способ изготовления трехмерного электронного модуля |
RU196513U1 (ru) * | 2019-12-19 | 2020-03-03 | Федеральное государственное бюджетное образовательное учреждение высшего образования "МИРЭА - Российский технологический университет" | Высокоплотный электронный модуль |
RU2767154C1 (ru) * | 2021-04-30 | 2022-03-16 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Чеченский государственный университет" | Способ изготовления металлических межсоединений |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2133522C1 (ru) * | 1997-11-03 | 1999-07-20 | Закрытое акционерное общество "Техно-ТМ" | Способ изготовления и контроля электронных компонентов |
RU2183882C2 (ru) * | 1998-01-28 | 2002-06-20 | Тин Филм Электроникс Аса | Способ формирования электропроводящих или полупроводниковых трехмерных структур и способы уничтожения этих структур |
RU2193260C1 (ru) * | 2001-10-31 | 2002-11-20 | Сасов Юрий Дмитриевич | Способ изготовления многокомпонентного трехмерного электронного модуля |
EP2309535A1 (en) * | 2009-10-09 | 2011-04-13 | Telefonaktiebolaget L M Ericsson (Publ) | Chip package with a chip embedded in a wiring body |
RU2439866C2 (ru) * | 2009-12-29 | 2012-01-10 | Закрытое акционерное общество "Конструкторское бюро Технотроник" | Межслойное соединение в печатных платах и способ его выполнения |
-
2012
- 2012-07-12 RU RU2012129501/28A patent/RU2504046C1/ru not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2133522C1 (ru) * | 1997-11-03 | 1999-07-20 | Закрытое акционерное общество "Техно-ТМ" | Способ изготовления и контроля электронных компонентов |
RU2183882C2 (ru) * | 1998-01-28 | 2002-06-20 | Тин Филм Электроникс Аса | Способ формирования электропроводящих или полупроводниковых трехмерных структур и способы уничтожения этих структур |
RU2193260C1 (ru) * | 2001-10-31 | 2002-11-20 | Сасов Юрий Дмитриевич | Способ изготовления многокомпонентного трехмерного электронного модуля |
EP2309535A1 (en) * | 2009-10-09 | 2011-04-13 | Telefonaktiebolaget L M Ericsson (Publ) | Chip package with a chip embedded in a wiring body |
RU2439866C2 (ru) * | 2009-12-29 | 2012-01-10 | Закрытое акционерное общество "Конструкторское бюро Технотроник" | Межслойное соединение в печатных платах и способ его выполнения |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2656030C2 (ru) * | 2016-07-14 | 2018-05-30 | Акционерное общество "Концерн радиостроения "Вега" | Способ изготовления трехмерного электронного модуля |
RU196513U1 (ru) * | 2019-12-19 | 2020-03-03 | Федеральное государственное бюджетное образовательное учреждение высшего образования "МИРЭА - Российский технологический университет" | Высокоплотный электронный модуль |
RU2767154C1 (ru) * | 2021-04-30 | 2022-03-16 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Чеченский государственный университет" | Способ изготовления металлических межсоединений |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI466607B (zh) | 具有內埋元件的電路板及其製作方法 | |
EP2954760B1 (en) | Fusion bonded liquid crystal polymer circuit structure | |
US8971054B2 (en) | Component assembly | |
CN203015273U (zh) | 印制电路板 | |
US20130221442A1 (en) | Embedded power stage module | |
US20140247570A1 (en) | Circuit board structure having electronic components embedded therein and method of fabricating the same | |
US10506722B2 (en) | Fusion bonded liquid crystal polymer electrical circuit structure | |
JP5610105B1 (ja) | 電子部品内蔵モジュール | |
US9743534B2 (en) | Wiring board with built-in electronic component and method for manufacturing the same | |
JP5455028B2 (ja) | 回路基板構造体 | |
RU2504046C1 (ru) | Способ получения межсоединений в высокоплотных электронных модулях | |
JP2014107552A (ja) | 多層回路基板及びその製作方法 | |
TW201630496A (zh) | 具有散熱結構的電路板及其製作方法 | |
JP6263554B2 (ja) | 半導体チップ配置の形成方法 | |
JPH098175A (ja) | 多層プリント基板のボンディング用棚形成方法 | |
US10993328B2 (en) | Module-embedded multilayer circuit board and method for manufacturing the same | |
JP2021530098A (ja) | 半導体チップ積層配置、およびそのような半導体チップ積層配置を製造するための半導体チップ | |
US9681537B2 (en) | Method for producing a power printed circuit and power printed circuit obtained by this method | |
CN104378932B (zh) | 多层pcb板的制作方法及多层pcb板 | |
TWI461135B (zh) | 製作電路板之方法 | |
TWI405520B (zh) | 電路板製作方法 | |
CN111933623A (zh) | 一种基于基板侧面焊盘的封装互连结构及方法 | |
CN104994681A (zh) | 用于有较高散热性需求产品的印刷电路板结构和制作方法 | |
JP2002110901A (ja) | 積層型半導体装置及びその製造方法 | |
US20180090269A1 (en) | Electronic Sub-Assembly And Method For The Production Of An Electronic Sub-Assembly |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20200713 |