RU2211528C2 - Триггерное устройство - Google Patents
Триггерное устройство Download PDFInfo
- Publication number
- RU2211528C2 RU2211528C2 RU2001112811/09A RU2001112811A RU2211528C2 RU 2211528 C2 RU2211528 C2 RU 2211528C2 RU 2001112811/09 A RU2001112811/09 A RU 2001112811/09A RU 2001112811 A RU2001112811 A RU 2001112811A RU 2211528 C2 RU2211528 C2 RU 2211528C2
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- storage element
- gate
- trigger device
- Prior art date
Links
Images
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относится к импульсной технике. Технический результат заключается в упрощении схемной реализации и увеличении помехоустойчивости к перерывам в питании. Триггерное устройство (ТУ) содержит первый (1) и второй (2) элементы ИЛИ-НЕ или И-НЕ. Первый вход элемента (1) с третьим входом элемента (2) и первый вход элемента (2) соединены соответственно с установочными входами (3) и (4) ТУ. Второй вход элемента (1) соединен с выходом элемента (2), а выход - с входом запоминающего элемента (5), выход которого соединен с вторым входом элемента (2). 1 з.п.ф-лы, 3 ил.
Description
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления.
Известно триггерное устройство (см. авторское свидетельство СССР N 1706362 от 02.04.90, МКИ Н 03 К 3/037, "Триггерное устройство", А.И. Еремин, Г. И. Шишкин, опубл. 28.08.97, Бюл. N 24), содержащее запоминающий элемент, состоящий из конденсатора и резистора, один вывод которого через конденсатор подключен к общей шине. Первый и второй входы первого элемента ИЛИ-НЕ соединены соответственно с первым установочным входом устройства и выходом второго элемента ИЛИ-НЕ, первый и второй входы которого соединены соответственно со вторым установочным входом устройства и прямым выходом D-триггера, тактовый вход которого соединен с выходом третьего элемента ИЛИ-НЕ, первый и второй входы которого соединены с первыми входами соответственно первого и второго элементов ИЛИ-НЕ. Выход двунаправленного ключа соединен с информационным входом D-триггера и другим выводом резистора, вход - с выходом первого элемента ИЛИ-НЕ, а управляющий вход - с выходом элемента И-НЕ, первый и второй входы которого соединены соответственно с выходом третьего элемента ИЛИ-НЕ и с дополнительным входом устройства.
Недостатком известного триггерного устройства является сложность схемной реализации, обусловленная необходимостью использования тактируемого D-триггера и большого количества элементов, а также необходимостью формирования на дополнительном входе непрерывной последовательности импульсов.
Известно триггерное устройство (см. патент РФ N 1276222 от 28.06.85, МКИ Н 03 К 3/286, "Триггерное устройство (первый вариант)", А.Я. Рыбаков, Г.И. Шишкин, опубл. 27.01.95, Бюл. N 3), выбранное в качестве прототипа и содержащее первый и второй элементы ИЛИ-НЕ (И-НЕ), первые входы которых соединены с соответствующими установочными входами устройства, запоминающий элемент, состоящий из конденсатора и резистора, первый вывод которого соединен с первым выводом упомянутого конденсатора, второй вывод которого подключен к нулевой шине. Второй вход первого элемента ИЛИ-НЕ (И-НЕ) соединен с выходом второго элемента ИЛИ-НЕ (И-НЕ), а выход - со вторым выводом резистора. Прямой выход тактируемого D-триггера соединен со вторым входом второго элемента ИЛИ-НЕ (И-НЕ), а D-вход - с первым выводом резистора. Первый и второй входы третьего элемента ИЛИ-НЕ (И-НЕ) соединены с соответствующими установочными входами устройства, а выход - с тактовым входом D-триггера.
Недостатками известного триггерного устройства являются сложность схемной реализации, обусловленная необходимостью использования тактируемого D-триггера, и низкая помехоустойчивость, обусловленная отсутствием устойчивости к перерывам в питании.
Задачей, решаемой предлагаемым изобретением, является создание триггерного устройства, обладающего простотой схемной реализации и повышенной помехоустойчивостью к перерывам в питании.
Технический результат, заключающийся в упрощении схемной реализации и повышении помехоустойчивости к перерывам в питании, достигается тем, что в триггерном устройстве, содержащем первый и второй элементы ИЛИ-НЕ (И-НЕ), первые входы которых соединены соответственно с входами сброса и установки триггерного устройства, второй вход первого элемента ИЛИ-НЕ (И-НЕ) соединен с выходом второго элемента ИЛИ-НЕ (И-НЕ), а выход - с входом запоминающего элемента, второй элемент ИЛИ-НЕ (И-НЕ) снабжен третьим входом, соединенным с входом сброса триггерного устройства, второй вход второго элемента ИЛИ-НЕ (И-НЕ) соединен с выходом запоминающего элемента. Кроме того, запоминающий элемент содержит конденсатор, два резистора и инвертор, вход которого соединен с входом запоминающего элемента и через первый резистор - с выходом запоминающего элемента, а выход - через последовательно соединенные второй резистор и конденсатор - с выходом запоминающего элемента.
Указанная совокупность признаков позволяет упростить схемную реализацию за счет исключения тактируемого D-триггера, обеспечить помехоустойчивость к перерывам в питании за счет исключения возможности быстрого разряда конденсатора запоминающего элемента через входные и выходные цепи элементов, а также повысить помехоустойчивость по входу за счет увеличения инерционности запоминающего элемента.
На фиг.1 приведена принципиальная схема триггерного устройства.
На фиг.2 - второй вариант реализации запоминающего элемента.
На фиг.3 -третий вариант реализации запоминающего элемента.
Триггерное устройство (см. фиг.1) содержит первый 1 и второй 2 элементы ИЛИ-НЕ, первые входы которых соединены соответственно с входом 3 сброса и входом 4 установки триггерного устройства. Второй вход элемента ИЛИ-НЕ 1 соединен с выходом элемента ИЛИ-НЕ 2, а выход - с входом запоминающего элемента 5. Второй и третий входы элемента ИЛИ-НE 2 соединены соответственно с выходом запоминающего элемента 5 и входом 3 триггерного устройства. В первом варианте исполнения запоминающий элемент 5 содержит резистор 6, первый вывод которого соединен с входом инвертора 7 и является входом запоминающего элемента 5, а второй вывод является выходом запоминающего элемента 5 и подключен к первому выводу конденсатора 8, второй вывод которого соединен с первым выводом резистора 9, второй вывод которого подключен к выходу инвертора 7.
Во втором варианте исполнения запоминающего элемента 5 (фиг.2) последний содержит резистор 10, первый вывод которого является входом запоминающего элемента 5, второй вывод соединен с первым выводом конденсатора 11 и первым выводом резистора 12, второй вывод которого является выходом запоминающего элемента 5. Второй вывод конденсатора 11 подключен к общей шине.
В третьем варианте исполнения запоминающего элемента 5 (фиг.3) последний содержит резистор 13, первый вывод которого является входом запоминающего элемента 5, второй вывод является выходом запоминающего элемента 5 и подключен к первому выводу резистора 14, второй вывод которого соединен с первым выводом конденсатора 15, второй вывод которого подключен к общей шине.
Триггерное устройство работает следующим образом.
Допустим, что на входе инвертора 7 и первом выводе конденсатора 8 присутствует уровень логического "0", на выходе инвертора 7 и втором выводе конденсатора 8 присутствует уровень логической "1", на входах сброса 3 и установки 4 - уровень логического "0", на входе первого 1 и втором входе второго 2 элементов ИЛИ-НЕ присутствует уровень логического "0", а на выходе элемента ИЛИ-НЕ 2 - уровень логической "1".
При поступлении импульса положительной полярности на вход 3 сброса изменяется только состояние выхода элемента ИЛИ-НЕ 2, а состояние выхода элемента ИЛИ-НЕ 1 не изменяется и запоминающий элемент 5 сохраняет состояние логического "0". По окончании входного импульса элемент ИЛИ-НЕ 2 возвращается в исходное состояние и запоминающий элемент 5 не изменяет своего состояния.
При поступлении единичного импульса на вход 4 установки триггерного устройства изменяется состояние элементов ИЛИ-НЕ 1, 2 и инвертора 7, при этом начинается перезаряд конденсатора 8. Если за время действия импульса конденсатор 8 перезарядится, то по окончании импульса элементы ИЛИ-НЕ 1, 2 не возвратятся в исходное состояние и в запоминающий элемент 5 будет записана логическая "1".
Если длительность импульса недостаточна для перезарядки конденсатора 8, то по окончании импульса устройство возвратится в исходное состояние.
Переключение триггерного устройства из состояния логической "1" в состояние логического "0" происходит аналогично.
Вместо элементов ИЛИ-НЕ 1, 2 могут быть использованы элементы И-НЕ, при этом функционирование устройства происходит аналогично описанному, но на установочные входы необходимо подавать нулевые импульсы, вход 3 является входом установки, а вход 4 - входом сброса.
Вход 3 сброса имеет приоритет по сравнению с входом 4 установки триггерного устройства, поэтому при синхронной подаче входных импульсов на входы 3 и 4 триггерное устройство по окончании входных импульсов устанавливается в состояние логического "0", если элементами 1, 2 являются элементы ИЛИ-НЕ.
Вход 4 сброса имеет приоритет по сравнению с входом 3 установки триггерного устройства, поэтому при синхронной подаче входных импульсов на входы 3 и 4 триггерное устройство по окончании входных импульсов устанавливается в состояние логической "1", если элементами 1, 2 являются элементы И-НЕ.
Изготовлен лабораторный макет триггерного устройства на микросхемах серии 564. Испытания макета подтвердили работоспособность заявленного устройства и его практическую ценность.
Claims (2)
1. Триггерное устройство, содержащее первый и второй элементы ИЛИ-НЕ или И-НЕ, первые входы которых соединены, соответственно, с установочными входом 3 и входом 4 триггерного устройства, второй вход первого элемента ИЛИ-НЕ или И-НЕ соединен с выходом второго элемента ИЛИ-НЕ или И-НЕ, а выход - с входом запоминающего элемента, отличающееся тем, что второй элемент ИЛИ-НЕ или И-НЕ снабжен третьим входом, соединенным с входом 3 триггерного устройства, второй вход второго элемента ИЛИ-НЕ или И-НЕ соединен с выходом запоминающего элемента.
2. Триггерное устройство по п. 1, отличающееся тем, что запоминающий элемент содержит инвертор, конденсатор и два резистора, причем вход инвертора соединен с входом запоминающего элемента и через первый резистор - с выходом запоминающего элемента, а выход через последовательно соединенные второй резистор и конденсатор - с выходом запоминающего элемента.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001112811/09A RU2211528C2 (ru) | 2001-05-08 | 2001-05-08 | Триггерное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001112811/09A RU2211528C2 (ru) | 2001-05-08 | 2001-05-08 | Триггерное устройство |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2001112811A RU2001112811A (ru) | 2003-05-27 |
RU2211528C2 true RU2211528C2 (ru) | 2003-08-27 |
Family
ID=29245463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2001112811/09A RU2211528C2 (ru) | 2001-05-08 | 2001-05-08 | Триггерное устройство |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2211528C2 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2449060C2 (ru) * | 2010-08-13 | 2012-04-27 | Государственное образовательное учреждение высшего профессионального образования "Санкт-Петербургский государственный горный институт имени Г.В. Плеханова (технический университет)" | Подина электролизера для получения алюминия |
RU2767176C1 (ru) * | 2021-06-30 | 2022-03-16 | Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» | Триггерный логический элемент ИЛИ-НЕ |
-
2001
- 2001-05-08 RU RU2001112811/09A patent/RU2211528C2/ru not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2449060C2 (ru) * | 2010-08-13 | 2012-04-27 | Государственное образовательное учреждение высшего профессионального образования "Санкт-Петербургский государственный горный институт имени Г.В. Плеханова (технический университет)" | Подина электролизера для получения алюминия |
RU2767176C1 (ru) * | 2021-06-30 | 2022-03-16 | Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» | Триггерный логический элемент ИЛИ-НЕ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6920570B2 (en) | Level shifter control circuit with delayed switchover to low-power level shifter | |
US5604452A (en) | Clock generator using a state machine to switch between two offset clocks | |
US7259598B2 (en) | Clock switching circuit | |
GB2365234A (en) | Selective modification of a clock pulse train | |
RU2211528C2 (ru) | Триггерное устройство | |
TW437169B (en) | Reset circuit for flip-flop | |
KR100366137B1 (ko) | 내부클럭신호발생방법및장치 | |
US6731137B1 (en) | Programmable, staged, bus hold and weak pull-up for bi-directional I/O | |
RU2036551C1 (ru) | Устройство для подавления дребезга | |
RU2237969C1 (ru) | Триггерное устройство | |
RU2250558C1 (ru) | Триггерное устройство | |
SU843204A1 (ru) | Устройство дл формировани задержкии длиТЕльНОСТи иМпульСА | |
RU2237354C2 (ru) | Триггерное устройство | |
KR100396793B1 (ko) | 파워 온 리셋회로 | |
RU2237970C1 (ru) | Триггерное устройство | |
RU1276222C (ru) | Триггерное устройство (его варианты) | |
RU2230427C2 (ru) | Энергонезависимая ячейка памяти | |
SU1538238A1 (ru) | Устройство дл устранени дребезга контактов @ выключателей | |
RU2123233C1 (ru) | Триггерное устройство | |
RU2178617C2 (ru) | Триггерное устройство | |
RU2040111C1 (ru) | Триггерное устройство | |
RU2237351C2 (ru) | Трехстабильный счетный триггер | |
RU2250554C1 (ru) | Триггерное устройство | |
RU2030115C1 (ru) | Электронный ключ кода морзе | |
RU2047938C1 (ru) | Счетный триггер |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20040509 |