RU2020747C1 - Аналого-цифровой преобразователь параллельного сравнения - Google Patents
Аналого-цифровой преобразователь параллельного сравнения Download PDFInfo
- Publication number
- RU2020747C1 RU2020747C1 SU4938638A RU2020747C1 RU 2020747 C1 RU2020747 C1 RU 2020747C1 SU 4938638 A SU4938638 A SU 4938638A RU 2020747 C1 RU2020747 C1 RU 2020747C1
- Authority
- RU
- Russia
- Prior art keywords
- inputs
- coding
- bias voltage
- comparators
- input
- Prior art date
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относится к технике построения аналого-цифровых преобразователей (АЦП) и предназначено для кодирования мгновенных значений сигналов быстропротекающих процессов. Целью изобретения является повышение точности преобразования при сохранении максимального быстродействия. Цель достигается тем, что в АЦП параллельного сравнения, содержащий дешифратор единичного кода, источник опорного напряжения, источники напряжения смещения и np-разрядных блоков кодирования, каждый из которых выполнен на резистивном делителе и группе компараторов, в эти блоки введен элемент развязки, каждый из блоков кодирования выполнен с одинаковым шагом квантования, а источники напряжения смещения выполнены со смещением напряжения относительно друг друга на часть шага квантования. 1 ил.
Description
Изобретение относится к технике построения аналого-цифровых преобразователей (АЦП) и предназначено для кодирования мгновенных значений сигналов быстропротекающих процессов.
Известен АЦП параллельно сравнения, содержащий группу компараторов, один их входов каждого из которых (опорный вход) смещен относительно соседнего на величину напряжения - шаг квантования [1].
Недостатком известного АЦП является ограниченная точность и разрядность (6-8 битов). С увеличением разрядности (числа уровней квантования) возрастает число ступеней резистивного делителя, на котором формируется шкала опорных уровней квантования, и усиливается влияние входных токов компараторов на рост погрешности преобразования. При этом образуются паразитные, различные по значениям падения напряжений на ступенях делителя, вызывающие различные паразитные смещения нулевого уровня каждого из компараторов. Для их уменьшения используют низкоомные делители, что вызывает увеличение тока, а значит и увеличение температуры элементов, что, в свою очередь, обусловливает возникновение дополнительной погрешности. Одновременно с увеличением числа ступеней резистивного делителя возрастают паразитные реактивности.
Наиболее близким по технической сущности к предлагаемому является АЦП параллельного сравнения, содержащий дешифратор единичного кода, выходы которого являются выходной шиной, источник опорного напряжения, источники напряжений смещения, n, р-разрядных блоков кодирования, каждый из которых выполнен на резистивном делителе и группе компараторов, первые входы которых в каждом блоке кодирования подключены к соответствующим выходам резистивного делителя, причем вторые входы компараторов всех блоков кодирования объединены и являются входной шиной, третьи входы объединены и являются шиной стробирования, первый вход резистивного делителя первого блока кодирования является шиной нулевого потенциала [2].
Целью изобретения является повышение точности преобразования при сохранении максимального быстродействия.
Схема АЦП приведена на чертеже, где 1 - входная шина, 2 - источник опорного напряжения, 3 - резистивный делитель, 4 - компаратор, 5 - элемент развязки, 6 - источник напряжения смещения, 7 - дешифратор единичного кода, 8 - шина стробирования.
Сущность изобретения заключается в том, что в АЦП параллельного сравнения, содержащий дешифратор 7 единичного кода, выходы которого являются выходной шиной, источники 6 напряжений смещения, n,р-разрядных блоков кодирования, каждый из которых выполнен на резистивном делителе 3 и группе компараторов 4, первые входы которых в каждом блоке кодирования подключены к соответствующим выходам резистивного делителя, причем вторые входы компараторов всех блоков кодирования объединены и являются входной шиной 1, третьи входы объединены и являются шиной 8 стробирования, первый вход резистивного делителя первого блока кодирования является шиной нулевого потенциала, в каждый блок кодирования введен элемент 5 развязки, р-разрядные блоки кодирования выполнены с одинаковым шагом квантования, а источники напряжения смещения выполнены со смещением напряжения относительно друг друга на часть шага квантования, при этом первые входы резистивных делителей блоков кодирования, кроме первого, соединены с выходами соответствующих источников напряжения смещения, вторые входы всех резистивных делителей через соответствующие элементы развязки подключены к выходу источника опорного напряжения, выход i-го компаратора блока кодирования (i=) подключен к [(p K )+S]-у входу дешифратора единичного кода, где S - номер блока кодирования (s=); K - коэффициент (K= ).
Количество разрядов, т.е. число ступеней резистивного делителя с параллельными компараторами кодирующего блока, выбирают исходя из условия достижения максимального быстродействия, т.е. оптимальности тока через делитель при заданном предельном опорном напряжении, и минимизации погрешности. При этом шаг квантования по уровню составляет Δ . Для достижения разрешения в n раз лучшего необходимо использовать n идентичных кодирующих блоков, причем напряжение источника 6 в каждом блоке смещается относительно напряжения источника 6 соседнего блока Δ /n. Тем самым смещаются опорные уровни каждой из групп компараторов относительно соседней на значение Δ /n. Иначе говоря, образуется ряд параллельных шкал, уровни с одинаковыми номерами которых смещены в пределах шага Δ . Но в отличие от нониусной шкалы, реализуемой в АЦП поразрядного сравнения и требующей последовательных операцией отсчета, в рассматриваемом случае отсчет значения измеряемой величины выполняется за один такт по сигналу стробирования, поступающему в шину 8. Единичный (термометрический) код компараторов преобразуется (сжимается) дешифратором 7 в двоичный или двоично-десятичный, например, по схеме, описанной в [2].
Выход каждого i-го компаратора (i=) S-го блока кодирования (s=) подключен к [(p ˙K) + S]-у входу дешифратора единичного кода, где р - число компараторов в блоке кодирования; К - коэффициент (K=).
При необходимости к первому из блоков кодирования подключают источник напряжения для коррекции нуля, а нули остальных блоков корректируются теми же источниками 6 напряжения смещения.
Напряжения смещения для развязки резистивных делителей могут задаваться либо отдельным активным источником в каждом блоке кодирования, либо при помощи делителя напряжения с общим активным источником и с повторителем напряжения для каждого блока кодирования, либо при помощи дополнительного резистора в делителе каждого блока кодирования, включаемого между соответствующим концом делителя и общей шиной. В последнем случае напряжение смещения образуется за счет падения напряжения на дополнительном резисторе при протекании тока через делитель, а требуемое напряжение смещения в каждом блоке кодирования задают выбором соответствующего сопротивления этого резистора. При этом может быть достигнута большая стабильность напряжения смещения с меньшими затратами по сравнению с использованием активных источников напряжения. Для развязки резистивных делителей блоков сравнения с целью уменьшения паразитной емкости эти делители подключены к опорному источнику 2 через элементы 5 развязки, например через повторители напряжений, через которые можно также осуществлять индивидуально градуировку отдельных делителей по верхнему пределу преобразования.
При необходимости для развязки измерительных входов компараторов могут быть включены соответствующие широкополосные повторители во входной шине между группами компараторов блоков кодирования. Предельное разрешение данного устройства ограничивается только шумами компараторов, т.е. превышает разрешение известных устройств, а его предельное быстродействие определяется задержкой компараторов и дешифратора, т.е. как и в малоразрядных быстродействующих АЦП.
Claims (1)
- АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО СРАВНЕНИЯ, содержащий дешифратор единичного кода, выходы которого являются выходной шиной, источник опорного напряжения, источники напряжений смещения, np-разрядных блоков кодирования, каждый из которых выполнен на резистивном делителе и группе компараторов, первые входы которых в каждом блоке кодирования подключены к соответствующим выходам резистивного делителя, вторые входы компараторов всех блоков кодирования объединены и являются входной шиной, третьи входы объединены и являются шиной стробирования, первый вход резистивного делителя первого блока кодирования является шиной нулевого потенциала, отличающийся тем, что, с целью повышения точности преобразования при сохранении максимального быстродействия, в каждый блок кодирования введен элемент развязки, p-разрядные блоки кодирования выполнены с одинаковым шагом квантования, а источники напряжения смещения выполнены со смещением напряжения друг относительно друга на часть шага квантования, при этом первые входы резистивных делителей блоков кодирования, кроме первого, соединены с выходами соответствующих источников напряжения смещения, вторые входы всех резистивных делителей через соответствующие элементы развязки подключены к выходу источника опорного напряжения, выход i-го компаратора блока кодирования (i=) подключен к [(p˙k) + s] -му входу дешифратора единичного кода, где s - номер блока кодирования (s=), k - коэффициент (k=) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4938638 RU2020747C1 (ru) | 1991-05-23 | 1991-05-23 | Аналого-цифровой преобразователь параллельного сравнения |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4938638 RU2020747C1 (ru) | 1991-05-23 | 1991-05-23 | Аналого-цифровой преобразователь параллельного сравнения |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2020747C1 true RU2020747C1 (ru) | 1994-09-30 |
Family
ID=21575774
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4938638 RU2020747C1 (ru) | 1991-05-23 | 1991-05-23 | Аналого-цифровой преобразователь параллельного сравнения |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2020747C1 (ru) |
-
1991
- 1991-05-23 RU SU4938638 patent/RU2020747C1/ru active
Non-Patent Citations (2)
Title |
---|
1. Марцинкявичюс А.-И.К. и др. Быстродействующие интегральные микросхемы ЦАП и АЦП и измерение их параметров. -М.: Радио и связь, 1988, с.87-90. * |
2. Гельман М.М. Аналого-цифровые преобразователи для информационно-измерительных систем. -М.: Издательство стандартов, 1989, с.90, рис.2.2. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5072221A (en) | Error limiting analog to digital converter | |
US10298250B2 (en) | Capacitor order determination in an analog-to-digital converter | |
Taft et al. | A 1.8 V 1.0 GS/s 10b self-calibrating unified-folding-interpolating ADC with 9.1 ENOB at Nyquist frequency | |
US4940982A (en) | High speed integrating analog-to-digital converter | |
US20230117529A1 (en) | Analog-to-digital conversion circuit with improved linearity | |
US4857931A (en) | Dual flash analog-to-digital converter | |
US20150188557A1 (en) | Semiconductor device | |
US5173698A (en) | Flash analog-to-digital converter with integrating input stage | |
KR0139835B1 (ko) | D/a 변환 장치 및 a/d 변환 장치 | |
KR20040069207A (ko) | 아날로그 디지탈 변환 장치 | |
CN110661528B (zh) | 模数转换器、模数转换方法和位移检测装置 | |
RU2020747C1 (ru) | Аналого-цифровой преобразователь параллельного сравнения | |
CN110890889B (zh) | 一种基于统计的sar adc双比较器失调失配校准方法及电路 | |
US6646585B2 (en) | Flash analog-to-digital converter | |
RU2020748C1 (ru) | Способ аналого-цифрового преобразования электрических сигналов | |
US7098840B2 (en) | Domino asynchronous successive approximation ADC | |
RU2019031C1 (ru) | Аналого-цифровой преобразователь параллельного сравнения | |
Jovanović et al. | A cost-effective method for resolution increase of the twostage piecewise linear ADC used for sensor linearization | |
CN107517059B (zh) | 一种提高模数转换器转换速度的电路及方法 | |
WO2014204294A1 (en) | An analogue to digital converter | |
Tsukamoto et al. | A cyclic charge-balancing A/D converter with capacitor mismatch error compensation | |
KR100490122B1 (ko) | 폴딩-인터폴레이팅 아날로그-디지털 변환기 | |
CN114499526B (zh) | 模数转换电路 | |
KR20110090669A (ko) | 축차근사 레지스터형 아날로그-디지털 변환기 | |
RU2020750C1 (ru) | Аналого-цифровой преобразователь поразрядного сравнения |