KR950003667B1 - Minimum shift keying modulator and demodulator using bfsk demodulating method - Google Patents
Minimum shift keying modulator and demodulator using bfsk demodulating method Download PDFInfo
- Publication number
- KR950003667B1 KR950003667B1 KR1019920026087A KR920026087A KR950003667B1 KR 950003667 B1 KR950003667 B1 KR 950003667B1 KR 1019920026087 A KR1019920026087 A KR 1019920026087A KR 920026087 A KR920026087 A KR 920026087A KR 950003667 B1 KR950003667 B1 KR 950003667B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- data
- intermediate frequency
- msk
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
Description
제1도는 일반적으로 MSK 변조방식에 의한 송신기의 구성도.1 is a block diagram of a transmitter using a general MSK modulation scheme.
제2도는 본 발명의 BFSK 복조방식을 이용한 MSK 복조기의 구성예시도.2 is an exemplary configuration diagram of an MSK demodulator using the BFSK demodulation method of the present invention.
제3도는 본 발명의 역방향 차분 부호화를 한 MSK 변조기의 구성예시도.3 is an exemplary configuration diagram of an MSK modulator with reverse differential coding according to the present invention.
제4도는 본 발명의 역방향 차분 복호화를 한 MSK 복조기의 구성예시도.4 is an exemplary configuration diagram of an MSK demodulator with reverse differential decoding according to the present invention.
제5도는 본 발명의 차분 부호화/복호화기의 일실시예시도.5 illustrates one embodiment of the differential encoder / decoder of the present invention.
제6도는 본 발명의 변복조과정의 신호파형도.6 is a signal waveform diagram of the modulation and demodulation process of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
21 : 판별기 22,23 : 적분기21: discriminator 22, 23: integrator
24,25 : 저역여파기 26,27 : 혼합기24,25: low filter 26,27: mixer
28 : 비트클럭재생기 29 : 중간주파수 재생회로28: bit clock player 29: intermediate frequency playback circuit
30,34 : 대역여파기 32 : 국부발진기30,34: Band filter 32: Local oscillator
33 : 증폭기 34 : 안테나33: amplifier 34: antenna
41 : 역방향 차부 부호화기 51 : 역방향 차분 부호화기41: backward differential encoder 51: backward differential encoder
본 발명은 디지틀 변복조방식중 MSK의 변조파형의 특성을 이용하여 BFSK 방식으로 MSK 변조 신호를 복원해낼 수 있는 MSK의 수신 및 데이터의 차분 부호화(differential encoding)를 수행하는 MSK의 변복조 장치에 관한 것이다.The present invention relates to an MSK demodulation device for performing MSK reception and differential encoding of data capable of recovering an MSK modulated signal in a BFSK method by using characteristics of an MSK modulation waveform among digital modulation and demodulation methods.
전종래의 MSK 변복조 시스팀의 복조방식은 같은 동상(in-phase)채널과 직교(quadrature-phase)채널로 분리하여 신호를 검출하는 방식이다. 이러한 기존의 방식은 동상신호와 직교신호사이의 위상차가 정확히 90°차가 나야 신호를 정확히 검출해낼 수 있다. 만약 두 채널의 위상차가 하드웨어적인 요인으로 정확히 90°를 유지하지 못한다면 이상적인 MSK 변복조 시스팀의 성능보다 저하하는 요인이 되고, 기조의 방식으로는 동기방식으로 수신기를 설계해야하므로 하드웨어적으로도 복잡하고 설계시에도 기술적인 어려움이 많다는 문제점이 있었다.The demodulation method of the conventional MSK modulation and demodulation system detects signals by separating them into the same in-phase channel and quadrature-phase channel. In this conventional method, a phase difference between an in-phase signal and an orthogonal signal is exactly 90 ° to accurately detect a signal. If the phase difference between the two channels is not maintained at exactly 90 ° due to hardware factors, the performance of the ideal MSK modulation / demodulation system will be lower than that of the ideal MSK modulation system. There was a problem that there are many technical difficulties.
따라서 상기 종래의 방식에 의한 문제점을 해결하기 위해 안출된 본 발명은 하드웨어적으로 간단하고, 두 채널간의 신호에 대한 위상차를 정확히 유지할 필요가 없는(동기방식 또는 비동기방식의) BFSK 복조방식을 이용하는 MSK 변조신호를 복원하는 MSK의 복조하고, 제안한 방식의 성능을 향상시키기 위해 변조데이타를 차분부호화하여 복조하는 MSK의 변복조 장치를 제공하는데 그 목적이 있다.Therefore, the present invention devised to solve the problems caused by the conventional scheme is simple in terms of hardware, and MSK using BFSK demodulation scheme (synchronous or asynchronous) that does not need to accurately maintain a phase difference between signals between two channels. It is an object of the present invention to provide an MSK demodulation device for demodulating and demodulating modulation data in order to demodulate a modulated signal and to improve the performance of the proposed scheme.
상기 목적을 달성하기 위하여 본 발명은, 전송하고자 하는 데이터를 역방향 자동 부호화시키는 역방향 차동부호화 수단과, 상기 역방향 차동부호화 수단의 출력을 직병렬 변환기를 통해 동상과 직교채널로 분리하고, 직교채널에서는 지연소자를 통해 동상데이터에 대해 직교데이터를 지연시키고, 동상데이타와 직교데이터를 신호를 쉐이핑(shaping)하기 위해 각각에 대해 정현파 발생기의 출력과, 상기 정현파를 위상천이 시킨 신호를 혼합기를 통해 각각 변조시키고, 혼합기의 출력을 반송파주파수의 정현파 발생기의 출력과 이를 위상 천이시킨 신호로 각각 변조시켜 결합기로 결합하여 MSK 변조신호를 생성하는 송신 수단을 구비하는 변조수단과; 입력되어 처리된 중간 주파수대의 MSK 변조신호에 중간주파수에 동기화된 cos(wift)와 sin(sift)신호를 생성하는 중간주파 재생수단과, 상기 중간주파 재생수단의 출력신호를 각각 국부적으로 입력하는 혼합수단과, 상기 혼합수단의 출력신호를 필터링하는 저역여파수단과 적분수단으로 구성된 매치드(matched) 필터와, 상기 매치드 필터의 신호를 입력받아 신호레벨을 비교하여 1 또는 -1로 판별하여 데이터를 출력하는 판별수단과, 중간주파 재생수단의 출력을 입력으로 받아 클럭을 추출하여 상기 적분수단과 판별수단으로 제공하는 클럭 재생수단을 구비하는 변조 수신수단을 포함하는 것을 특징으로 한다.In order to achieve the above object, the present invention provides a backward differential encoding means for automatically encoding data to be transmitted and a reverse differential encoding means for separating the output of the reverse differential encoding means into in-phase and orthogonal channels through a parallel-to-parallel converter, To delay orthogonal data with respect to in-phase data through the device, and to modulate the signal with the in-phase data and the orthogonal data, the output of the sinusoidal wave generator and the signal of phase shifting the sinusoidal wave are respectively modulated through a mixer. Modulating means including transmission means for modulating the output of the mixer with the output of a sinusoidal wave generator of a carrier frequency and a phase shifted signal and combining the outputs with a combiner to generate an MSK modulated signal; Intermediate frequency regeneration means for generating cos (wift) and sin (sift) signals synchronized to the intermediate frequency to the MSK modulated signal input and processed in the intermediate frequency band, and a mixture for locally inputting the output signals of the intermediate frequency regeneration means, respectively. A matched filter comprising a means, a low pass filtering means for filtering the output signal of the mixing means, and an integrating means, and a signal level of the matched filter being received, and the signal level is compared and determined as 1 or -1. And a modulation receiving means including a discriminating means for outputting a signal and a clock regenerating means for receiving the output of the intermediate frequency reproducing means as an input, extracting a clock, and providing the integrating means and the discriminating means.
또한 다른 실시예에 따른 복조장치는, 상기 복조수단의 최종출력단에 입력되어 처리된 중간 주파수대역의 MSK 변조신호에서 중간 주파수에 동기화된 cos(wift)와 sin(wift)신호를 생성하는 중간주파 재생수단을 더 부가하여 구성한다.In addition, the demodulation device according to another embodiment, the intermediate frequency reproduction for generating a cos (wift) and sin (wift) signal synchronized to the intermediate frequency in the MSK modulation signal of the intermediate frequency band input and processed to the final output terminal of the demodulation means Further means is configured.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described an embodiment of the present invention;
제1도는 일반적인 MSK 변조방식에 의한 MSK 송신기의 구성도로서, 도면에서 1은 직병렬 변환기(serial to parallel converter), 2는 지연소자(D 플립플롭으로 구성), 3,4,9,10은 혼합기(mixer), 5,6은 정현파 발진기, 7,8은 90°위상천이기, 11은 결합기(Combiner), 12는 대역여파기, 13은 전력증폭기, 14는 안테나를 각각 나타낸다.1 is a configuration diagram of an MSK transmitter using a general MSK modulation scheme, in which 1 is a serial to parallel converter, 2 is a delay element (consisting of D flip-flops), and 3, 4, 9, and 10 are shown in FIG. A mixer, 5 and 6, is a sinusoidal oscillator, 7, 8 is a 90 ° phase shift, 11 is a combiner, 12 is a band filter, 13 is a power amplifier, and 14 is an antenna.
입력데이터를 직병렬 변환기(1)를 통해 동상과 직교채널로 분리하고, 이때 입력데이터의 데이터 전송속도를 Rb=1/Tb라할때 동상데이터와 직교데이터의 데이터전송속도는 Rs=0.5Rb가 되도록 한다. 직교채널에서는 지연소자(2)를 통해 동상데이터에 대해 직교 데이터를 Tb만큼 지연시키고, 이렇게 발생된 동상데이터와 직교데이터는 신호를 쉐이핑(shaping)하기 위해 cos(nt/2Tb)즉, 1/4Tb의 주파수를 갖는 정현파 발생기(5)의 출력과 이 정현파를 90°위상천이 시킨 신호(7의 출력)을 혼합기 3과 혼합기 9를 통해 각각 변조시킨다. 그리고 또다른 혼합기 3,9의 출력을 반송파주파수의 정현파 발생기(6)의 출력과 이를 90°위상 천이시킨 신호(8의 출력)로 각각 변조시킨다. 7,8은 각각의 입력신호를 90°의 위상을 지연시키는 90°위상 천이기이다. 위의 과정을 통해 출력되는 동상 신호 m1(t)(4의 출력)와 직교신호 mq(t)(10의 출력)을 결합기(11)로 결합하여 MSK 변조신호를 생성하고, 그리고 송신기의 최종단에는 MSK 변조신호를 대역여파기(12)로 대역을 제한하고, 전력증폭기(13)로 원하는 출력으로 신호를 증폭하여 안테나(14)를 통해 전파를 전파한다.The input data are separated into in-phase and orthogonal channels through the serial-to-parallel converter (1), and at this time, when the data transmission rate of the input data is R b = 1 / T b, the data transmission rate of the in-phase data and the orthogonal data is R s = 0.5. Let R b . In the orthogonal channel, the orthogonal data is delayed by T b with respect to the in-phase data through the delay element 2, and the generated in-phase data and the orthogonal data are cos (nt / 2T b ), that is, 1 to shape the signal. The output of the sinusoidal wave generator 5 having a frequency of / 4T b and the signal (output of 7) in which the sinusoid is 90 ° out of phase are modulated by the mixer 3 and the mixer 9, respectively. Then, the outputs of the other mixers 3 and 9 are modulated by the output of the sine wave generator 6 of the carrier frequency and the signal (output of 8) which has been phase shifted by 90 degrees. 7,8 is a 90 ° phase shifter that delays each input signal by 90 °. The MSK modulated signal is generated by combining the in-phase signal m 1 (t) (output of 4) and the quadrature signal m q (t) (output of 10) output through the above process with the combiner 11, and In the final stage, the MSK modulated signal is limited to the band filter 12, and the power amplifier 13 amplifies the signal to a desired output to propagate the radio wave through the antenna 14.
제2도는 본 발명에 따른 BFSK 복조방식을 이용한 MSK 복조방식의 수신기의 구성에 따른 일실시예시도로서, 21은 판별기, 22,23은 적분기, 24,25는 저역여파기, 26,27,31은 혼합기, 28은 데이터 샘플링 클럭 재생회로, 29는 중간주파수 또는 반송파 재생회로, 30,34은 대역여파기, 32은 국부발진기, 33은 증폭기, 35는 안테나를 각각 나타낸다.2 is an exemplary view according to the configuration of the MSK demodulation receiver using the BFSK demodulation method according to the present invention, 21 is a discriminator, 22, 23 is an integrator, 24, 25 is a low-pass filter, 26, 27, 31 A mixer, 28 a data sampling clock regeneration circuit, 29 an intermediate frequency or carrier regeneration circuit, 30 and 34 a bandpass filter, 32 a local oscillator, 33 an amplifier and 35 an antenna.
안테나(35)로 수신된 MSK 변조신호는 대역여파기(34)를 거쳐 원하는 대역의 신호만 출력시키고, 이를 증폭기(33)로 다음단에서의 입력 신호레벨까지 증폭시킨다. 이를 국부발진기(32)의 출력신호를 통해 혼합기(31)가 중간주파수로 떨어뜨린다. 그리고 이 신호를 다시한번 필터링하고 증폭하여 BFSK 복조기의 입력신호로 출력한다. 이때 중간 주파수대의 MSK 변조신호에서 중간주파 재생회로(29)를 통해 중간주파수에 동기화된 cos(wift)와 sin(wift)신호를 생성해 내고 이 신호를 각각 혼합기(26,27)의 국부 입력신호로 출력시킨다. 이렇게 해서 생성된 각단의 출력신호를 저역여파기(24,25)와 적분기(22,23)로 구성된 매치드(matched)필터를 통해 신호레벨을 판별기(1)로 비교하여 1 또는 -1로 판별하여 데이터를 출력한다.The MSK modulated signal received by the antenna 35 outputs a signal of a desired band only through the band filter 34, and is amplified by the amplifier 33 to the input signal level at the next stage. The mixer 31 drops to the intermediate frequency through the output signal of the local oscillator 32. The signal is filtered and amplified again and output as an input signal of the BFSK demodulator. At this time, cos (wift) and sin (wift) signals are synchronized with the intermediate frequency through the intermediate frequency regeneration circuit 29 from the MSK modulated signal of the intermediate frequency band, and these signals are locally input signals of the mixers 26 and 27, respectively. To the output. The output signal of each stage generated in this way is compared with the discriminator 1 by a matched filter composed of low-pass filters 24 and 25 and integrators 22 and 23, and discriminated as 1 or -1. Output the data.
이때 적분기(22,23)의 적분구간과 판별기(21)의 판별 타이밍클럭은 중간주파 재생회로(ICRC; 29)의 출력을 입력으로 받는 데이타 클럭 재생회로(DRC; 28)에서 생성해 낸다.At this time, the integral section of the integrators 22 and 23 and the discrimination timing clock of the discriminator 21 are generated by the data clock regeneration circuit DRC 28 which receives the output of the intermediate frequency regeneration circuit ICRC 29 as an input.
제1도에 의해 발생되는 각 단의 신호파형과 제2도에 의해 검출된 데이터를 제6도에 나타내었다.The signal waveform of each stage generated by FIG. 1 and the data detected by FIG. 2 are shown in FIG.
제6도 78에서 보듯이 MSK 변조파형은 f+=fc+1/2Tb이고 f-=fc-1/2Tb인 BFSK의 변조신호의 형태를 갖는다. 따라서 f+. f-두 주파수를 갖는 BFSK 복조방식으로 신호를 검출할 수 있음을 알수 있다. 이를 제6도의 각단의 신호파형을 더 자세히 알아본다.In the form of a = f c -1 / 2T b of BFSK modulated signals - FIG. 6, as shown at 78 the MSK modulated waveform f + = f c + 1 / 2T b and f. Thus f + . f - It can be seen that the signal can be detected by BFSK demodulation with two frequencies. This will be described in more detail the signal waveform of each stage of FIG.
제6도에서 71은 전송하고자하는 데이터, 72,73은 직병렬 변환기(1)에 의해 출력되는 동상데이터와 직교데이터를 타이밍과 함께 나타낸 것이다. 74는 동상데이터를 정현파로 쉐이핑(shaping)한 것이며, 75는 직교데이터를 여현파로 쉐이핑(shaping)한 것이다. 76은 동상신호 aq(t)를, 77은 직교신호 aq(t)를 반송파로 변조한 신호파형 mf(t), mq(t)이다. 78은 동상신호 mf(t)와 직교신호 mq(t)를 아날로그적으로 결합하여 얻은 MSK 변조파형이다. 79는 MSK 변조파형을 주파수성분으로 구분하여 표시한 것으로 MSK 변조파형이 f+=fc+1/2Tb이고 f-=fc-1/2Tb의 두 주파수성분을 갖는 BFSK의 신호파형을 가짐을 알 수 있다. 80은 79에서 표편된 주파수성분에 따라 제4도에 의해 BFSK 복조방식을 이용하여 MSK 변조신호를 복조하여 이를 역방향 차분 복호화된 데이터를 나타낸다.In FIG. 6, 71 denotes data to be transmitted, and 72 and 73 show in-phase data and quadrature data output by the serial-to-parallel converter 1 together with timing. 74 is a sine wave shaping the in-phase data, 75 is a shaping wave orthogonal data. 76 denotes signal waveforms m f (t) and m q (t) obtained by modulating the in-phase signal a q (t) and 77, the orthogonal signal a q (t). 78 is an MSK modulation waveform obtained by analog-combining the in-phase signal m f (t) and the quadrature signal m q (t). 79 is an MSK modulation waveform and the MSK modulation waveform as indicated, separated by a frequency component f + = f c + 1 / 2T b f - a signal waveform of the BFSK having two frequency components in = f c -1 / 2T b It can be seen that. 80 demodulates the MSK modulated signal by using the BFSK demodulation method according to FIG. 4 according to the frequency component indicated in 79, and shows reverse differentially decoded data.
제6도의 80을 볼때 BFSK 복조방식으로 검출된 신호를 역방향차분 복호화한 데이터와 입력데이터(제6도의 71)와 일치함을 알수 있다. 따라서 이때의 수신기는 제4도의 같이 구성되어야 한다.Referring to 80 of FIG. 6, it can be seen that the signal detected by the BFSK demodulation method coincides with the data obtained by performing the differentially decoded decoding. Therefore, the receiver at this time should be configured as shown in FIG.
제4도는 본 발명의 송신부를 제1도와 같이 구성하였을때 요구되는 수신부의 다른 실시예의 구성도로서, 제2도의 판별기의 출력 데이터를 입력으로 역방향 차분복호화기(51)로 데이터를 처리하도록 구성되어 있다.4 is a configuration diagram of another embodiment of the receiver required when the transmitter of the present invention is configured as shown in FIG. 1. The data is processed by the reverse differential decoder 51 with the output data of the discriminator of FIG. It is.
그러므로 채널상에서 오류가 없을때 BFSK 복조방식으로 복조된 데이터는 송신된 데이터를 정방향 차분부호화한 형태가 됨을 알 수 있다. 따라서 수신기에서 데이터를 출력하기 전에 역방향 차분 부호화를 해야만 송신기에서 전송한 데이터를 복원 해낼수 있는데 이때 시스팀 성능은, 3dB 감소하게 된다.Therefore, when there is no error on the channel, it can be seen that the data demodulated by the BFSK demodulation method is a form of forward differential encoding of the transmitted data. Therefore, before the data is output from the receiver, the differential differential coding must be performed to recover the data transmitted from the transmitter. In this case, the system performance is reduced by 3 dB.
이를 개선하기 위해 서는 제3도에서와 같이 제1도의 송신부를 개선하고, 이와 결합되는 수신기는 제2도에 도시한 BFSK 복조방식에 의해 수신기를 적용하면 된다.In order to improve this, as shown in FIG. 3, the transmitter of FIG. 1 is improved, and a receiver coupled to the receiver may be applied by the BFSK demodulation method shown in FIG.
제3도는 전송하고자하는 데이터를 역방향 차동부호기(41)로 부호화한 후 제1도의 입력데이터를 입력하고 이를 제1도에 대해 이미 설명된 과정으로 변조하여 전송하는 것이다. 제3도의 소신기 구성에 의해 생성된 MSK 변조신호를 제2도의 수신기 구성에 의해 복조하면 복원된 데이터는 제6도의 1의데이터열과 동일하게 검출된다. 따라서 제3도에 의해 전송된 MSK 변조신호는 제2도의 구성으로 원래 전송한 데이터(제6도의 71)와 동일하게 데이터를 복원해 낼 수 있다.3 is a diagram of encoding data to be transmitted with a reverse differential encoder 41, and then inputs input data of FIG. 1 and modulates the data according to the process already described with reference to FIG. When the MSK modulated signal generated by the receiver configuration of FIG. 3 is demodulated by the receiver configuration of FIG. 2, the recovered data is detected in the same manner as the data string of FIG. Accordingly, the MSK modulated signal transmitted by FIG. 3 can recover data in the same manner as the data originally transmitted (71 in FIG. 6) in the configuration of FIG.
제5도는 역방향 차분 부호화/복호화기의 일실시예시도로서, 61은 배타적 오아(exclusive OR gate), 62는 지연소자로서 D플립플롭으로 구성된다.5 is a diagram illustrating an embodiment of a backward differential encoder / decoder, in which 61 is an exclusive OR gate and 62 is a delayed flip-flop.
입력데이터를 배타적 OR게이트의 한쪽입력단에 연결하고 다른쪽 입력으로 출력데이터를 Tb만큼 지연시킨 데이터를 입력하여 이를 배타적 논리합 처리하여 출력데이터를 발생시킨다.The input data is connected to one input terminal of the exclusive OR gate, and the other data is inputted by delaying the output data by T b, and the output data is generated by processing the exclusive OR.
따라서, 상기와 같이 구성되어 동작하는 본 발명은, 종래 회로의 간단한 변형을 통해 구성하므로 구현이 간단하고 경제적인 면에서 경쟁력을 높이는 효과가 있다.Therefore, the present invention configured and operated as described above is configured through a simple modification of the conventional circuit, so that the implementation is simple and economically effective in increasing competitiveness.
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920026087A KR950003667B1 (en) | 1992-12-29 | 1992-12-29 | Minimum shift keying modulator and demodulator using bfsk demodulating method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920026087A KR950003667B1 (en) | 1992-12-29 | 1992-12-29 | Minimum shift keying modulator and demodulator using bfsk demodulating method |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017253A KR940017253A (en) | 1994-07-26 |
KR950003667B1 true KR950003667B1 (en) | 1995-04-17 |
Family
ID=19347219
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920026087A KR950003667B1 (en) | 1992-12-29 | 1992-12-29 | Minimum shift keying modulator and demodulator using bfsk demodulating method |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950003667B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105141340A (en) * | 2015-07-24 | 2015-12-09 | 南京理工大学 | Full-digital receiving method of direct spread MSK signal |
-
1992
- 1992-12-29 KR KR1019920026087A patent/KR950003667B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105141340A (en) * | 2015-07-24 | 2015-12-09 | 南京理工大学 | Full-digital receiving method of direct spread MSK signal |
Also Published As
Publication number | Publication date |
---|---|
KR940017253A (en) | 1994-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH08149166A (en) | Radio communication equipment | |
WO1992015163A1 (en) | Method and apparatus for real-time demodulation of a gmsk signal by a non-coherent receiver | |
US4438524A (en) | Receiver for angle-modulated carrier signals | |
US4539524A (en) | Method and coherent demodulators for MSK signal | |
EP0110726B1 (en) | Method and system for transmitting and receiving data | |
US5274672A (en) | Optimized clock recovery for an MSK system | |
EP0484914B1 (en) | Demodulator and method for demodulating digital signals modulated by a minimum shift keying | |
EP0643511B1 (en) | Synchronization circuit for subcarrier signal | |
KR950003667B1 (en) | Minimum shift keying modulator and demodulator using bfsk demodulating method | |
US4622683A (en) | Fast acquisition ringing filter MSK demodulator | |
EP0206203B1 (en) | Recording and reproducing apparatus using a modulator/demodulator for Offset Quadrature Differential Phase-Shift Keying | |
JPH0542863B2 (en) | ||
JP3252820B2 (en) | Demodulation and modulation circuit and demodulation and modulation method | |
EP0534180B1 (en) | MSK signal demodulating circuit | |
KR100226994B1 (en) | DIGITAL DEMODULATING METHOD AND DEVICE OF ó /4 QPSK | |
US4847578A (en) | Method and device for detecting false locks between a reference signal and a signal to be demodulated by coherent digital demodulation | |
KR0144828B1 (en) | Qpsk demodulator | |
JPH09130440A (en) | Detection circuit device | |
JP2944040B2 (en) | Optical transmission system | |
JPH066397A (en) | Delay detector | |
JP3366286B2 (en) | Digital receiver | |
JPS60189354A (en) | Communication system | |
JP2979326B2 (en) | 4 phase demodulation circuit | |
JP2001069185A (en) | Intercom transmission system | |
JPH0474905B2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19980313 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |