[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR930007983B1 - Middle tone picture processing system for fax - Google Patents

Middle tone picture processing system for fax Download PDF

Info

Publication number
KR930007983B1
KR930007983B1 KR1019910008445A KR910008445A KR930007983B1 KR 930007983 B1 KR930007983 B1 KR 930007983B1 KR 1019910008445 A KR1019910008445 A KR 1019910008445A KR 910008445 A KR910008445 A KR 910008445A KR 930007983 B1 KR930007983 B1 KR 930007983B1
Authority
KR
South Korea
Prior art keywords
signal
halftone
image
output
dipp
Prior art date
Application number
KR1019910008445A
Other languages
Korean (ko)
Other versions
KR920022800A (en
Inventor
정영화
Original Assignee
삼성전자주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정용문 filed Critical 삼성전자주식회사
Priority to KR1019910008445A priority Critical patent/KR930007983B1/en
Publication of KR920022800A publication Critical patent/KR920022800A/en
Application granted granted Critical
Publication of KR930007983B1 publication Critical patent/KR930007983B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/405Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/024Details of scanning heads ; Means for illuminating the original
    • H04N1/028Details of scanning heads ; Means for illuminating the original for picture information pick-up

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Image Processing (AREA)

Abstract

The system for converting half-tone image into high tone image without replacing half-tone output sole purpose DIPP (Document Image Pre-processor) comprises: a CPU (145) for generating line sync. and page sync. signal, and controlling high tone picture data generation; a DIPP (155) for inputting analog CCD (150) picture signal, and outputting a filtered analog picture signal (IOUT), a shape compensated shading signal (DAO), an absolute voltage level of the black intensity and a clock signal (T/RCLK); a half tone to high tone converting unit (160) for generating binary high tone picture data from IOUT signal by using VBL and DAO control signal.

Description

이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템High Tone Halftone Image Processing System Using Image Processor

제 1 도는 종래의 중간조 화상cj리 시스템의 블럭도.1 is a block diagram of a conventional halftone image cj retrieval system.

제 2 도는 본 발명에 따른 고계조 중간조 화상처리 시스템의 블럭도.2 is a block diagram of a high gradation halftone image processing system according to the present invention;

제 3 도는 제 2 도 고계조 중간처리부의 상세 구성도.3 is a detailed block diagram of a high gradation intermediate processing part of FIG.

제 4 도는 본 발명에 따른 64계조 패턴 매트릭스의 예시도.4 is an exemplary diagram of a 64 gradation pattern matrix according to the present invention.

제 5 도는 본 발명에 따른 제어 흐름도.5 is a control flowchart according to the present invention.

본 발명은 화상처리 시스템의 중간조(Half Tone) 화상처리 시스템에 관한 것으로, 특히 소정 상태의 계조로 처리된 중간조 화상 신호를 소정 계조이상의 고계조 중간조 화상 데이터로 변환 출력하는 고계조 중간조 화상처리 시스템에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a half tone image processing system of an image processing system. In particular, a high tone halftone for converting and outputting a halftone image signal processed with a tone of a predetermined state into high tone halftone image data of more than a predetermined tone An image processing system.

일반적인 이미지 처리 시스템에는 명암 농도 처리를 실현하기 위하여 계조처리 회로를 가지고 있다. 예를들면 팩시밀리 시스템, 이미지 스캐너 시스템, 영상전송 시스템 및 디스플레이 시스템 등이 있어서는 입력화상에서의 명암 또는 농담의 상태를 소정의 농도구분으로 분할하여 처리하는 계조처리 회로를 가지고 있다. 이와 같은 계조 화상처리 방법은 국내도서 출판사인 "정익사"에서 1990년 10월 25일자로 발행된 "화상처리의 기초" 31면 내지 54면에 설명되고 있다.A general image processing system has a gradation processing circuit to realize contrast density processing. For example, a facsimile system, an image scanner system, an image transmission system, a display system, and the like have a gradation processing circuit for dividing a state of light and shade in an input image into a predetermined density division. Such a gradation image processing method is described on pages 31 to 54 of "Basic of image processing" published on October 25, 1990 by "Jung Iksa" which is a domestic book publisher.

제 1 도는 종래의 중간조 화상처리 시스템의 블럭도로서, 이미지 전처리 프로세서 (Image pre Processor)를 사용한 예이다. 제 1 도의 도면중 100은 CPU(Central Processing Unit)로서 시스템 제어를 수행한다.1 is a block diagram of a conventional half-tone image processing system, which is an example of using an image preprocessor. 100 in FIG. 1 shows system control as a central processing unit (CPU).

120은 DIPP(Document Image Pro-Processor)로서 입력 화상 신호의 셰이딩 보정(Shading Correction) 및 확대, 축소 처리와 입력 화상 신호의 16계조 중간조 처리를 실행한다.120 denotes a Document Image Pro-Processor (DIPP), which performs shading correction and enlargement and reduction processing of the input image signal and 16-tone halftone processing of the input image signal.

140은 다큐멘트와 화상을 스켄하여 전기적 신호로 변환하여 아나로그의 화상 신호를 상기 DIPP(120)에 제공하는 CCD(Charge Coupled Device)이다.140 is a charge coupled device (CCD) that scans a document and an image, converts the document and the image into an electrical signal, and provides an analog image signal to the DIPP 120.

상기 제 1 도와 같은 종래의 회로에서 16계조 중간조처리 동작 과정을 설명한다.A 16 gradation halftone processing operation procedure in the conventional circuit as shown in the first diagram will be described.

CPU(100)에서 중간조 처리를 위한 중간조 제어신호와 DIPP 구동제어 신호를 출력하면, DIPP(120)는 상기 CPU(100)의 구동제어 신호에 의해 구동되어 CCD(140)를 제어한다. 이때 상기 CCD(140)는 상기 DIPP(120)의 제어에 의해 도큐멘트의 원고 화상을 주사하여 화상을 전기적 신호로 변환하여 상기 DIPP(120)에 입력시킨다.When the CPU 100 outputs the halftone control signal and the DIPP drive control signal for halftone processing, the DIPP 120 is driven by the drive control signal of the CPU 100 to control the CCD 140. At this time, the CCD 140 scans the document image of the document under the control of the DIPP 120, converts the image into an electrical signal, and inputs the image to the DIPP 120.

상기 DIPP(120)는 CCD(140)로 부터 출력하는 아나로그 화상 신호를 읽어들이고, 상기 읽어들인 화상 신호를 내부에서 16계조 중간조처리하여 2치화된 중간조 데이터를 출력한다. 이때 상기 DlPP(120)는 입력된 화상 신호의 셰이딩(Shading)를 보정하여 계조처리 한다. 그러나 상기 제 1 도와 같이 구성된 종래의 다계조 중간조처리 시스템은 특정 계조 예를들면 16계조만을 처지하는 DIPP칩을 사용하여 화상 신호를 처리함으로서 16계조 이상의 고계조 중간조 영상 데이터를 얻지 못하였다.The DIPP 120 reads the analog image signal output from the CCD 140, and processes the read image signal therein with 16 gradation halftones therein to output binarized halftone data. At this time, the DlPP 120 corrects the shading of the input image signal to perform gradation processing. However, the conventional multi-gradation halftone processing system configured as described in the first diagram above has not obtained high-gradation halftone image data of 16 or more gradations by processing an image signal using a DIPP chip that processes only specific gradations, for example, 16 gradations.

따라서 특정 계조의 중간조 화상 데이터만을 처리한 DIPP를 사용한 종래의 회로로서는 특정 계조 이상의 고계조 중간조 화상 데이터가 필요로 하는 시스템에서는 사용할 수가 없었다.Therefore, the conventional circuit using DIPP which processed only the halftone image data of a specific gray scale could not be used in a system requiring high grayscale halftone image data of a specific gray level or more.

따라서 본 발명의 목적은 일정 계조의 중간조 화상 처리를 하는 DIPP를 이용하여 일정 계조 이상의 고계조 중간조 화상 데이터를 발생하여 출력하는 시스템을 제공함에 있다.Accordingly, an object of the present invention is to provide a system for generating and outputting high gray level halftone image data of a predetermined gray level or more using DIPP which performs a halftone image processing of a predetermined gray level.

본 발명의 다른 목적은 절대 흑(Black)전위 값과 셰이딩 파형 출력과 아나로그의 화상 신호를 입력하여 고계조의 중간조 화상 데이터를 출력하는 고계조 중간처리부를 제공함에 있다.Another object of the present invention is to provide a high gradation intermediate processing unit for outputting high gradation halftone image data by inputting an absolute black potential value, a shading waveform output, and an analog image signal.

이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제 2 도는 본 발명에 따른 고계조 중간조 처리 시스템의 블럭도로서, 고계조 중간조처리 제어 신호를 출력하며, 1라인처리 완료 신호의 입력에 따른 라인 링크(Line sync), 페이지 싱크(Page Sync)신호를 출력하여 고계조 중간조 화상 데이터 발생을 제어하는 CPU(145)와, 스캔제어 신호에 의해 도큐멘트를 주사하여 도큐멘트의 화상을 전기적 신호로 변환하여 출력하는 CCD(150)와, 상기 CPU(145)와 CCD(150) 사이에 접속되어 있으며 중간조처리 제어신호 및 구동제어 신호에 응답하여 상기 CCD(150)를 구동하고 입력되는 아나로그 화상 신호를 받아 셰이딩 파형 보정을 함과 동시에 평활화 하여 파형 보정된 셰이딩 신호(DAO)와 평활된 아날로그 화상신호(UOUT) 및 절대 혹 전위값(VBL), 클럭 (T/RCLK)을 출력하는 DIPP (155)와 상기 DIPP(155)로 부터 출력되는 절대 흑 전위값(VBL) 및 파형 보정된 셰이딩 신호(DA0)를 기준으로 상기 평활된 아날로그 화상신호(IOUT)를 고계조의 디지탈 화상 데이터로 엔코딩하고 상기 CPU(145)의 제어에 의해 2치환된 고계조 중간조 화상 데이터로 출력하는 고계조 증간조 처리부(160)로 구성된다.2 is a block diagram of a high gradation halftone processing system according to the present invention, and outputs a high gradation halftone processing control signal, and includes line sync and page sync according to the input of a one-line processing completion signal. A CPU 145 which outputs a signal to control the generation of high gradation halftone image data, a CCD 150 which scans a document according to a scan control signal to convert an image of the document into an electrical signal, and outputs the same; 145 is connected between the CCD 150 and the CCD 150 to drive the CCD 150 in response to the halftone processing control signal and the driving control signal, and receives an analog image signal, corrects the shading waveform, and simultaneously smoothes the waveform. DIPP 155 which outputs the corrected shading signal DAO, smoothed analog image signal UOUT, absolute hull potential VBL, clock T / RCLK, and absolute black output from the DIPP 155 Potential value (VBL) and waveform The smoothed analog image signal IOUT is encoded as digital image data of high gradation based on the corrected shading signal DA0, and output as high gradation halftone image data which is substituted by the control of the CPU 145. It is composed of a high gradation halftone processing unit 160.

상기 제 2 도의 구성 설명중 라인 싱크(Line Sync)는 도큐멘트의 한 스캔라인의 처음과 끝을 나타내는 신호이며, 페이지 싱크(Page sync)는 도큐멘트의 한 페이지의 시작과 끝을 나타내는 신호로서 CPU(145)의 출력포트로 부터 출력된다.In the configuration description of FIG. 2, Line Sync is a signal indicating the start and end of one scan line of a document, and Page Sync is a signal indicating the start and end of one page of a document. ) Is output from the output port of).

우선 제 2 도와 같은 구성의 동작을 간단히 설명하면 하기와 같다.First, the operation of the same configuration as the second diagram will be briefly described.

지금 CPU(145)가 DIPP(155)의 구동시작 신호를 DIPP(155)에 주면 상기 DIPP(155)는 CCD(150)를 구동하여 다큐멘트 화상을 읽어들인다. 상기 CCD(150)로 부터 읽혀진 아나로그 화상신호는 DIPP(155)에서 평활화된후 고계조 중간조 처리부(160)에 입력된다. 이때 고계조 중간조 처리부(160)에서는 상기 입력된 아날로그 화상신호(lOUT)와 (DIPP) (155)에서 출력되는 셰이딩 (Shading) 파형 (DAO)과 절대 흑전위값(VBL) 및 클럭 (T/RCLK)을 받아 고계조 중간조 처리를 한후 고계조 중간조 화상 데이타를 출력한다.When the CPU 145 now gives the driving start signal of the DIPP 155 to the DIPP 155, the DIPP 155 drives the CCD 150 to read a document image. The analog image signal read from the CCD 150 is smoothed by the DIPP 155 and then input to the high gradation halftone processing unit 160. In this case, the high gray scale processing unit 160 performs a shading waveform DAO, an absolute black potential value VBL, and a clock T / outputted from the input analog image signals lOUT and DIPP 155. RCLK) is processed to process the high tone halftone and then outputs the high tone halftone image data.

제 3 도는 본 발명에 따른 고계조 중간처리부(160)의 상세도로서, 상기 DIPP(155)로 부터 출력되는 파형 보정된 셰이딩신호(DAO)와, 절대 흑 레벨값(VBL)과 평활된 아나로그 화상신호(IOUT)를 입력하며, 입력되는 클럭 (T/RCLK)에 의해 상기 셰이딩 신호(DAO)와 절대 흑레벨값(VBL) 사이의 평활된 아날로그 화상신호(IOUT)만을 디지탈 화상 데이터로 엔코딩하여 출력하는 ADC(Analog to Digital Converter) (180)와, 상기 DIPP(155)로 부터 출력되는 클럭(T/RCLK)와, 상기 CPU(145)로 부터 출력되는 라인 싱크(Line Sync)와, 페이지 싱크(Page Sync)를 입력하여 중간조 패턴 어드레스를 발생하는 패턴 어드레스 발생기(200)와, 소정의 어드레스 영역에 중간조 데이터가 저장되어 있으며, 상기 패턴 어드레스 발생기 (200)로 부터 발생되어 입력되는 어드레스에 의한 중간조 패턴 데이터를 출력하는 메모리(220)와, 상기 ADC(180)로 부터 출력되는 화상 데이터와 메모리 (220)로 부터 출력되는 중간조 데이터의 레벨을 비교하여 2치화된 고계조 중간조 화상 데이터를 출력하는 비교기 (240)로 구성된다.FIG. 3 is a detailed view of the high gray scale intermediate processing unit 160 according to the present invention, and the analog corrected shading signal DAO outputted from the DIPP 155 and the absolute black level value VBL are smoothed. The image signal IOUT is input, and only the smoothed analog image signal IOUT between the shading signal DAO and the absolute black level value VBL is encoded into digital image data by the input clock T / RCLK. An analog to digital converter (ADC) 180 to output, a clock (T / RCLK) output from the DIPP 155, a line sync output from the CPU 145, and a page sync. The pattern address generator 200 which inputs (Page Sync) to generate a halftone pattern address, and halftone data are stored in a predetermined address area, and the address is generated from the pattern address generator 200 and inputted to an address inputted therein. Memo to output halftone pattern data And a comparator 240 for comparing the level of the image data output from the ADC 180 with the level of the halftone data output from the memory 220 and outputting binarized high gray level halftone image data. It is composed.

상기한 제 3 도의 구성중 패턴 어드레스 발생기(200)는 상기 라인 싱크(Line Sync)의 입력에 의해 클리어(Clear)되며 상기 클럭 (T/RCLK)은 입력을 카운팅하여 1라인의 패턴 데이터를 억세스하는 열 어드레스(CA)를 발생하는 제 1 카운터 (202)와, 상기 라인 싱크(Line Sync)를 카운트하여 다음 라인 지정하는 행 어드레스(RA)를 페이지 싱크(Page Sync)가 입력될 때까지 발생하는 제 2 카운터 (204)로 구성된다.In the configuration of FIG. 3, the pattern address generator 200 is cleared by an input of the line sync, and the clock T / RCLK counts an input to access pattern data of one line. A first counter 202 for generating a column address CA and a row address RA for counting the line sync and specifying a next line until a page sync is input; It consists of two counters 204.

제 4 도는 제 3 도 메모리(220)의 소정 어드레스 영역에 저장된 패턴 데이터로써 64계조 중간조 패턴 매트릭스의 예를 나타낸 것이다.4 illustrates an example of a 64 gradation halftone pattern matrix using pattern data stored in a predetermined address area of the memory of FIG. 3.

제 5 도는 제 3 도의 CPU(145)의 동작 흐름도이다.5 is an operation flowchart of the CPU 145 of FIG.

이하 본 발명에 따른 제 2 도 및 제 3 도의 동작예를 제 5 도를 참조하여 상세히 설명한다.An operation example of FIGS. 2 and 3 according to the present invention will now be described in detail with reference to FIG.

지금 CPU(145)가 제 5 도에서 DIPP구동시작 신호를 출력하면, DIPP(155)가 구동된다. 이때 DIPP(155)는 CCD(150)를 구동하여 도큐멘트의 화상을 읽어들인다, 상기 CCD(150)를 통해 아나로그의 화상 신호를 읽어들인다. 상기 CCD(150)를 통해 아나로그의 화상 신호를 읽어들인 DIPP(155)는 입력 아날로그 영상 신호FMF 평활화 함과 동시에 셰이딩 파형 보정하여 파형 보정된 셰이딩 신호(DAO)와 평활된 화상신호(IOUT)를 출력한다. 그리고 DIPP(155)는 아나로그 화상 신호의 처리 기준이 되는 절대 흑 레벨(level) 감(VBL)과 소정 주기의 클럭 (T/RCLK)을 고계조 중간처리부(160)에 입력시킨다.If the CPU 145 now outputs the DIPP drive start signal in Fig. 5, the DIPP 155 is driven. At this time, the DIPP 155 drives the CCD 150 to read an image of the document. The DIPP 155 reads an analog image signal through the CCD 150. The DIPP 155, which reads the analog image signal through the CCD 150, smoothes the input analog image signal FMF and simultaneously corrects the shading waveform to correct the waveform corrected shading signal DAO and the smoothed image signal IOUT. Output The DIPP 155 inputs the absolute black level sense VBL, which is a processing reference of the analog image signal, and the clock T / RCLK of a predetermined period to the high gradation intermediate processor 160.

이때 보정된 셰이딩신호(DAO)란 도큐멘트 조사광원의 중심부와 주변부(Side)의 빛이 양의 차에 기인한 CCD(150)의 감도 불균일을 보정한 신호이다. 그리고 절대 흑 레벨 값(VBL)은 아나로그 화상 신호의 처리기준이 되는 레벨로서 절대 흑 레벨을 결정하는 전압이다.In this case, the corrected shading signal DAO is a signal for correcting the sensitivity unevenness of the CCD 150 due to the positive difference between the light of the center portion and the side portion of the document irradiation light source. The absolute black level value VBL is a level which becomes a processing reference of an analog image signal and is a voltage for determining the absolute black level.

상기 DIPP(155)로 부터 출력되는 신호들을 입력하는 ADC(180)는 입력된 보정 셰이딩 신호(DAO)와 절대 흑 전위값(VBL)을 기준으로 하여 평활된 아나로그 화상신호(IOUT)를 입력 클럭 (T/RCLK)에 의해 64계조의 디지탈 화상 데이터로 변환 출력한다. 즉 ADC(180)는 보정된 셰이딩신호(DAO)와 절대 흑 레벨값(VBL) 사이의 아나로그 화상신호(IOUT)를 6비트의 디지탈 데이터로 변환하여 디지탈 화상 데이터(SNTD)로 출력한다. ADC(180)에서 출력되는 엔코딩된 화상 데이타는 비교기(240)에 입력되어 중간조 패턴을 발생하는 중간조 패턴 발생기인 메모리(200)에서 발생되는 중간조 패턴값과 비교되어 2치화된 고계조 중간조 화상 데이타로 출력된다. 상기 패턴 발생기인 메모리 (220)으로 부터 중간조 패턴값을 발생키 위한 패턴 어드레스 발생기 (200)는 중간조 패턴값이 일정하게 반복하여 발생되도록 어드레스를 제어한다. 상기 패턴 어드레스 발생기는 전술한 바와 같이 제 1 카운터 (202)와 제 2 카운터(204)로 구성되어 있다.The ADC 180 inputs the signals output from the DIPP 155 and inputs the smoothed analog image signal IOUT based on the input correction shading signal DAO and the absolute black potential value VBL. (T / RCLK) converts and outputs to 64 gradations of digital image data. That is, the ADC 180 converts the analog image signal IOUT between the corrected shading signal DAO and the absolute black level value VBL into 6-bit digital data and outputs the digital image data SNTD. Encoded image data output from the ADC 180 is input to the comparator 240 and compared to the halftone pattern value generated in the memory 200, which is a halftone pattern generator that generates a halftone pattern. It is output as crude image data. The pattern address generator 200 for generating the halftone pattern value from the memory 220 which is the pattern generator controls the address so that the halftone pattern value is repeatedly generated repeatedly. The pattern address generator is composed of a first counter 202 and a second counter 204 as described above.

64계조 중간조 처리를 예로 들어 상기 제 1, 제 2 카운터(202)(204)의 동작을 설명하면 제 4 도에서 나타낸 메모리 (220)에 저장되어 있는 64계조중간조 패턴 매트릭스의 제 1 라인 즉 첫번째 행의 8개의 패턴값이 제 1 카운터(202)에 의해 반복적으로 어드레싱되어 끝나면 CPU(145)로 부터 출력되는 라인 싱크(Line Sync)신호에 의해 제 1 카운터 (202)가 클리어 되면서 제 2 카운터 (204)가 동작되어 2번째 라인 즉, 두번째 행을 어드레싱하여 메모리(220)로부터 패턴 데이터가 출력되도륵 한다. 이때 제 1 카운터(202)는 다음 라인 싱크(Line Sync)신호가 입력되면 다시 2번째 행의 8개 패턴값을 순차적으로 어드레싱 하면서 한 라인이 전부 처리될 때까지 반복한다. 이와 같은 방법으로 8번째 행의 중간조 패턴값의 어드레싱이 전부 끝나면, 제 1, 제 2 카운터 (202)와 (204)가 클리어되어 다시 첫번째 행의 첫번째 중간조 패턴을 시작으로 어드레싱을 하게 된다. 이와 같은 카운터의 어드레싱은 페이지 싱크(Page Sync)신호가 제 2 카운터 (204)를 클리어시켜 어드레스 발생기의 동작을 멈추게 할때까지 위의 과정을 반복한다.Referring to the operation of the first and second counters 202 and 204 using the 64 gradation halftone process as an example, the first line of the 64 gradation halftone pattern matrix stored in the memory 220 shown in FIG. When the eight pattern values of the first row are repeatedly addressed by the first counter 202, the first counter 202 is cleared by a line sync signal output from the CPU 145, and the second counter is cleared. 204 is operated to output the pattern data from the memory 220 by addressing the second line, that is, the second line. In this case, when the next line sync signal is input, the first counter 202 repeats sequentially the eight pattern values of the second row until all the lines are processed. In this manner, when the addressing of the halftone pattern values of the eighth row is completed, the first and second counters 202 and 204 are cleared, and addressing starts from the first halftone pattern of the first row. The addressing of the counter is repeated until the page sync signal clears the second counter 204 to stop the operation of the address generator.

다음으로 64계조 중간조 처리시 비교기 (240)에서의 동작을 상세히 설명하면, CCD(150)로 읽은 아나로그 화상 신호를 ADC(180)에서 64계조의 화상 데이타로 디지탈화되고 6비트(Bit)로 엔코딩 (Encoding)된 화상 데이타가 상기 비교기(240)에 입력되면 어드레스 발생기(200)에 의해 메모리(220)에서 발생되는 중간조 패턴과 비교되어 중간조 패턴값 보다 입력 화상 데이타 값이 크면 2차화된 "1"이 출력되고, 그 반대이면 "0"이 출력된다.Next, the operation of the comparator 240 during the 64 gradation halftone processing will be described in detail. The analog image signal read by the CCD 150 is digitalized by the ADC 180 into 64 gradation image data and is converted into 6 bits (Bit). When encoded image data is input to the comparator 240, the address generator 200 is compared with the halftone pattern generated in the memory 220. "1" is output, and vice versa, "0" is output.

따라서 본 발명은 DIPP(155)로 부터 출력되는 평활된 아나로그 화상 신호를 6비트의 64계조 데이터로 디지탈 변환하고, 메모리로 부터 발생되는 64계조 패턴 데이터와 비교하여 64계조 중간조 화상 데이터를 출력함을 알 수 있다.Accordingly, the present invention digitally converts the smoothed analog image signal output from the DIPP 155 into 64 bit data of 6 bits, and outputs 64 gray level image data by comparing with 64 gray pattern data generated from the memory. It can be seen.

본 발명에서는 DIPP를 이용하여 셰이딩 보정된 아나로그 영상신호와 파형 보정된 셰이딩 신호 및 절대 흑 레벨 신호를 이용하여 64계조의 디지탈 화상 데이터를 만들었으나 이 분야의 통상의 지식을 가진자라면 이는 디스크리트한 소자를 이용하여 할 수도 있음에 유의하여야 한다.In the present invention, the digital image data of 64 gradations is generated using the shading-corrected analog image signal, the waveform-corrected shading signal, and the absolute black level signal using DIPP. Note that the device may be used.

그리고 본 발명의 실시예에 있어서는 6비트 ADC를 이용하고 64계조 패턴 메모리를 이용한 64계조 중간조 처리의 실시예로 설명하였으나 ADC의 처리 비트수와 패턴 메모리의 패턴 데이터를 변경하면 128계조 256계조 이상의 처리를 용이하게 할 수 있다.In the exemplary embodiment of the present invention, an example of 64 gradation halftone processing using a 6-bit ADC and 64 gradation pattern memory is described. The processing can be facilitated.

상술한 바와 같이 본 발명은 화상처리 시스템에서 종래의 DIPP를 그대로 이용하여 16계조 이상의 고계조 중간조 화상 데이터를 얻을 수 있어 고화질 실현이 가능하다.As described above, the present invention can obtain high-gradation halftone image data of 16 or more gradations using the conventional DIPP as it is in the image processing system, thereby realizing high image quality.

Claims (3)

이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템에 있어서, 고계조 중간조처리 제어 신호를 출력하며, 1라인처리 완료 신호의 입력에 따른 라인 싱크, 페이지 싱크 신호를 출력하여 고계조 중간조 화상 데이터 발생을 제어하는 CPU(145)와, 스캔제어 신호에 의해 도큐멘트를 주사하여 도큐멘트의 화상을 전기적 신호로 변환하여 출력하는 CCD(150)와, 상기 CPU(145)와 CCD(150)사이에 접속되어 있으며 중간조처리 제어신호 및 구동제어 신호에 응답하여 상기 CCD(150)를 구동하고 입력되는 아나로그 화상 신호를 받아 셰이딩 파형 보정함과 동시에 평활화 하여 파형 보정된 셰이딩 신호(DAO)와 평활된 아나로그 화상신호(IOUT) 및 절대 흑 전위값(VBL), 클럭 (T/RCLK)을 출력하는 DIPP(155)와, 상기 DIPP(155)로부터 출력되는 절대 흑 전위값(VBL) 및 파형 보정된 셰이딩 신호(DAO)를 기준으로 상기 평활된 아나로그 화상신호(IOUT)를 고계조의 디지탈 화상 데이터로 엔코딩하고 상기 CPU(145)의 제어에 의해 2치화된 고계조 중간조 화상 데이터로 출력하는 고계조 중간조 처리부(160)로 구성함을 특징으로 하는 이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템.In a high gradation halftone image processing system using an image processor, a high gradation halftone processing control signal is output, and a line sync and page sync signals are output according to the input of a single line processing completion signal to generate high gradation halftone image data. Is connected between the CPU 145 and the CCD 150, a CPU 145 for controlling the operation, a CCD 150 for scanning a document by a scan control signal, and converting and outputting an image of the document into an electrical signal. The CCD 150 is driven in response to a halftone processing control signal and a driving control signal, and receives an analog image signal input thereto, corrects a shading waveform, and simultaneously smoothes the shading signal DAO and a smoothed analog image. DIPP 155 for outputting signal IOUT, absolute black potential value VBL, clock T / RCLK, absolute black potential value VBL and waveform corrected shading scene output from DIPP 155 A high gradation medium that encodes the smoothed analog image signal IOUT as high gradation digital image data on the basis of (DAO) and outputs it as binarized high gradation halftone image data under the control of the CPU 145. A high gradation halftone image processing system using an image processor, characterized by comprising a roughness processor 160. 제 1 항에 있어서, 고계조 중간처리부(16)가 상기 DIPP(155)로부터 출력되는 파형 보정된 셰이딩신호(DAO)와, 절대 흑 레벨값(VBL)과 평활된 아나로그 화상신호(IOUT)를 입력하며, 입력되는 클럭(T/RCLK)에 의해 상기 셰이딩 신호(DAO)와 절대 흑 레벨값(VBL) 사이의 평활된 아나로그 화상신호(IOUT) 만을 디지탈 화상 데이터로 엔코딩하여 출력하는 ADC(180)와, 상기 DIPP(155)로 부터 출력되는 클럭 (T/RCLK)와, 상기 CPU(145)로 부터 출력되는 라인 싱크와, 페이지 싱크를 입력하여 중간조 패턴 어드레스를 발생하는 패턴 어드레스 발생기(200)와, 소정의 어드레스 영역에 중간조 데이터가 저장되어 있으며, 상기 패턴 어드레스 발생기 (200)로 부터 발생되어 입력되는 어드레스에 의한 중간조 패턴 데이터를 출력하는 메모리(220)와, 상기 ADC(180)로부터 출력되는 화상 데이터와 메모리(220)로부터 출력되는 중간조 데이터의 레벨을 비교하여 2치화된 고계조 중간조 화상 데이터를 출력하는 비교기(240)로 구성함을 특징으로 하는 이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템.2. The high gradation intermediate processing section 16 according to claim 1, wherein the high gray level intermediate processing section 16 outputs the waveform-corrected shading signal DAO outputted from the DIPP 155, the absolute black level value VBL, and the analog image signal IOUT smoothed. An ADC 180 that encodes and outputs only the smoothed analog image signal IOUT between the shading signal DAO and the absolute black level value VBL by the input clock T / RCLK as digital image data. ), A clock (T / RCLK) output from the DIPP 155, a line sink output from the CPU 145, and a pattern address generator 200 for generating a halftone pattern address by inputting a page sink. ), A memory 220 for storing halftone data in an address area, and outputting halftone pattern data according to an address generated and input from the pattern address generator 200, and the ADC 180. Image data and memory output from And a comparator (240) for comparing the level of the halftone data output from 220 to output binarized high-grayscale halftone image data. 제 2 항에 있어서, 패턴 어드레스 발생기(200)가 상기 라인 싱크의 입력에 의해 클리어되며 상기 클럭(T/RCLK)의 입력을 카운팅하여 1라인의 패턴 데이터를 억세스하는 열어드레스(CA)를 발생하는 제 1 카운터(202)와, 상기 라인 싱크를 카운트하여 다음 라인 지정하는 행어드레스(RA)를 페이지 싱크가 입력될 때 까지 발생하는 제 2 카운터(204)로 구성함을 특징으로 하는 이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템.The method of claim 2, wherein the pattern address generator 200 is cleared by the input of the line sink and counts an input of the clock T / RCLK to generate an open dress CA for accessing one line of pattern data. The first counter 202 and a row address RA which counts the line sink and designates the next line are configured as a second counter 204 which is generated until a page sink is input. High gradation halftone image processing system.
KR1019910008445A 1991-05-24 1991-05-24 Middle tone picture processing system for fax KR930007983B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910008445A KR930007983B1 (en) 1991-05-24 1991-05-24 Middle tone picture processing system for fax

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910008445A KR930007983B1 (en) 1991-05-24 1991-05-24 Middle tone picture processing system for fax

Publications (2)

Publication Number Publication Date
KR920022800A KR920022800A (en) 1992-12-19
KR930007983B1 true KR930007983B1 (en) 1993-08-25

Family

ID=19314865

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008445A KR930007983B1 (en) 1991-05-24 1991-05-24 Middle tone picture processing system for fax

Country Status (1)

Country Link
KR (1) KR930007983B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19580248C5 (en) * 1994-02-02 2012-01-05 Toray Industries, Inc. Polyester compositions, polyester monofilaments and their use

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19580248C5 (en) * 1994-02-02 2012-01-05 Toray Industries, Inc. Polyester compositions, polyester monofilaments and their use

Also Published As

Publication number Publication date
KR920022800A (en) 1992-12-19

Similar Documents

Publication Publication Date Title
EP0717551B1 (en) Image processing apparatus
US4578711A (en) Video data signal digitization and correction system
JPS59156070A (en) Picture processing device
JPS6198069A (en) Image processor
US5191445A (en) Image reader
GB2237700A (en) Adaptive thresholding for producing binary facsimile signal
KR930007983B1 (en) Middle tone picture processing system for fax
KR0181157B1 (en) Image processing apparatus for shading correction
JP2555315B2 (en) Image processing device
JPS6298974A (en) Facsimile equipment
KR930007980B1 (en) Middle tone picture display method
JPS60152173A (en) Device for reading original picture information
JP3475606B2 (en) Image processing device
JP2910067B2 (en) Reader
JP2506643B2 (en) History correction reader
JPS61198972A (en) Picture signal processing device
JPS60213171A (en) Encoding processor
JPH0556227A (en) Automatic level correction device
JPH0117309B2 (en)
JPH03198575A (en) Picture processing unit
JPH0686070A (en) Picture reader
JPH04188950A (en) Picture processor
JPS6026340B2 (en) High-density predictive restoration method for sampled images
JPH04318762A (en) Dither matrix generating method and picture data processing unit
JPH0327669A (en) Dot picture signal processor

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000726

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee