[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR910010328A - 패리티 능력을 가진 디스크 배열 제어기 - Google Patents

패리티 능력을 가진 디스크 배열 제어기 Download PDF

Info

Publication number
KR910010328A
KR910010328A KR1019900017836A KR900017836A KR910010328A KR 910010328 A KR910010328 A KR 910010328A KR 1019900017836 A KR1019900017836 A KR 1019900017836A KR 900017836 A KR900017836 A KR 900017836A KR 910010328 A KR910010328 A KR 910010328A
Authority
KR
South Korea
Prior art keywords
data
disk
buffer memory
selecting
transfer means
Prior art date
Application number
KR1019900017836A
Other languages
English (en)
Other versions
KR0167556B1 (ko
Inventor
에이. 칼리슨 리안
더블유. 그리에프 토마스
엘. 부시 케니스
Original Assignee
제이. 데이비드 카벨로
콤파크 컴퓨터 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제이. 데이비드 카벨로, 콤파크 컴퓨터 코오포레이숀 filed Critical 제이. 데이비드 카벨로
Publication of KR910010328A publication Critical patent/KR910010328A/ko
Application granted granted Critical
Publication of KR0167556B1 publication Critical patent/KR0167556B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1076Parity data used in redundant arrays of independent storages, e.g. in RAID systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Human Computer Interaction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Correction Of Errors (AREA)
  • Bus Control (AREA)
  • Record Information Processing For Printing (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

내용 없음

Description

패리티 능력을 가진 디스크 배열 제어기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 디스크 배열 제어기의 블록도,
제2도는 제1도의 전달 제어기의 블록도,
제3도,제4도 및 제5도는 제1도의 전달 제어기의 보다 상세한 블록도.

Claims (18)

  1. 컴퓨터 시스템내에 디스크 배열을 갖고 있는 데이타 전달을 위한 디스크 데이타 제어기에 있어서, 상기 디스크 배열에 입출력되는 데이타를 기억하기 위한 버퍼 메모리; 상기 디스크 배열에 입출력되는 데이타를 수신하기 위한 복수의 수단; 상기 디스크 배열과 상기 복수의 데이타 전달수단에 결합되어 상기 복수의 데이타 전달수단중 디스크 배열에 데이타를 전달하고 있는 어느 한 수단을 선택하여,그 선택된 데이타 전달수단과 상기 디스크 배열 사이로 데이타를 넘겨주는 수단 및 상기 버퍼 메모리와 상기 복수의 데이타 전달수단에 결합되어 상기 복수의 데이타 전달수단중 상기 버퍼 메모리로 데이타를 전달하고 있는 어느 한 수단을 선택하여 스 선택된 데이타 전달 수단과 상기 버퍼 메모리 사이로 데이타를 넘겨주는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  2. 제1항에 있어서, 상기 데이타 전달수단에 전달정보를 제공하는 상기 복수의 데이타 전달수단에 결합된 마이크로 프로세서를 추가로 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  3. 제2항에 있어서, 상기 마이크로 프로세서는 상기 메모리 선택수단에 결합되며, 상기 메모리 선택수단은 상기 버퍼 메모리에 데이타를 전달하는 수단을 선택시에 상기 마이크로 프로세서의 선택을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  4. 제2항에 있어서, 상기 마이크로 프로세서는 상기 디스크 배열 선택수단에 결합되며, 상기 디스크 배열 선택 수단은 상기 디스크 배열에 데이타를 전달하는 수단을 선택시에 상기 마이크로 프로세서의 선택을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  5. 제4항에 있어서, 상기 마이크로 프로세서는 상기 메모리 선택수단에 결합되며, 상기 메모리 선택수단은 상기 버퍼 메모리에 데이타를 전달하는 수단을 선택시에 상기 마이크로 프로세서의 선택을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  6. 제5항에 있어서, 상기 복수의 데이타 전달수단 각각은 상기 버퍼 메모리에 어드레스를 제공하는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  7. 제6항에 있어서, 상기 어드레스 제공수단은 상기 데이타 전달수단이 상기 버퍼 메모리에 데이타를 전달하도록 선택되는 각 시간마다 어드레스를 증가시키는 것을 특징으로 하는 디스크 데이타 제어기.
  8. 제7항에 있어서, 상기 마이크로 프로세서는 상기 디스크 배열에 디스크 어드레싱 정보를 제공하는 것을 특징으로 하는 디스크 데이타 제어기.
  9. 제1항에 있어서, 상기 버퍼 메모리로 오고 가는 데이타를 전달하기 위한 컴퓨터 시스템에 결합된 수단을 추가로 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  10. 제9항에 있어서, 상기 메모리 선택수단은 상기 버퍼 메모리에 데이타를 전달하는 선택시에 상기 컴퓨터의 시스템의 선택을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  11. 제1항에 있어서, 상기 복수의 데이타 전달수단 각각은 상기 버퍼 메모리에 어드레스를 제공하는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  12. 제11항에 있어서, 상기 어드레스 제공수단은 상기 데이타 전달수단이 상기 버퍼 메모리에 데이타를 전달하도록 선택되는 각 시간마다 어드레스를 증가시키는 것을 특징으로 하는 디스크 데이타 제어기.
  13. 제1항에 있어서, 상기 복수의 데이타 전달수단중 어느 하나가 패리티 데이타를 전달하는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  14. 제13항에 있어서, 상기 패리티 데이타 전달수단은 상기 버퍼 메모리의 복수의 어드레스를 기억하는 수단을 포함하는 것을 특징으로 하는 디스트데이타 제어기.
  15. 제14항에 있어서, 상기 패리티 데이타 전달수단은 상기 복수의 어드레스 각각으로부터 상기 버퍼 메모리를 연속적으로 액세스시키는 것을 특징으로 하는 디스트 데이타 제어기.
  16. 제15항에 있어서, 상기 패리티 데이타 전달수단은 각 액세스로서 XOR동작을 실행하는 것을 특정으로 하는 디스크 데이타 제어기.
  17. 제16항에 있어서, 상기 패리티 데이타 전달수단은 상기 복수의 어드레스중 그 최종에서 상기 버퍼 메모리에 상기 XOR 동작의 결과를 제공하는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
  18. 제16항에 있어서, 상기 패리티 데이타 전달수단은 상기 XOR 동작의 결과가 제로인지를 나타내는 수단을 포함하는 것을 특징으로 하는 디스크 데이타 제어기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900017836A 1989-11-03 1990-11-03 패리티 능력을 가진 디스크 배열 제어기 KR0167556B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/431,735 US5206943A (en) 1989-11-03 1989-11-03 Disk array controller with parity capabilities
US431,735 1989-11-03

Publications (2)

Publication Number Publication Date
KR910010328A true KR910010328A (ko) 1991-06-29
KR0167556B1 KR0167556B1 (ko) 1999-01-15

Family

ID=23713202

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900017836A KR0167556B1 (ko) 1989-11-03 1990-11-03 패리티 능력을 가진 디스크 배열 제어기

Country Status (7)

Country Link
US (1) US5206943A (ko)
EP (1) EP0427119B1 (ko)
JP (1) JP3076596B2 (ko)
KR (1) KR0167556B1 (ko)
AT (1) ATE190146T1 (ko)
CA (1) CA2026769A1 (ko)
DE (1) DE69033472D1 (ko)

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69018609T2 (de) * 1989-09-13 1995-08-17 Fujitsu Ltd Verfahren und vorrichtung für die steuerung des suchens für plattenvorrichtung.
US5680574A (en) * 1990-02-26 1997-10-21 Hitachi, Ltd. Data distribution utilizing a master disk unit for fetching and for writing to remaining disk units
US6728832B2 (en) * 1990-02-26 2004-04-27 Hitachi, Ltd. Distribution of I/O requests across multiple disk units
US5345565A (en) * 1991-03-13 1994-09-06 Ncr Corporation Multiple configuration data path architecture for a disk array controller
JP3187525B2 (ja) * 1991-05-17 2001-07-11 ヒュンダイ エレクトロニクス アメリカ バス接続装置
US5506977A (en) * 1991-12-17 1996-04-09 Dell Usa, L.P. Method and controller for minimizing reads during partial stripe write operations to a disk drive
US5287462A (en) * 1991-12-20 1994-02-15 Ncr Corporation Bufferless SCSI to SCSI data transfer scheme for disk array applications
JP3160106B2 (ja) * 1991-12-23 2001-04-23 ヒュンダイ エレクトロニクス アメリカ ディスクアレーの区分け方法
US5745789A (en) * 1992-01-23 1998-04-28 Hitachi, Ltd. Disc system for holding data in a form of a plurality of data blocks dispersed in a plurality of disc units connected by a common data bus
FR2687523B1 (fr) * 1992-02-18 1995-01-20 Telediffusion Fse Regie de diffusion de programmes audiovisuels.
GB2264798A (en) * 1992-03-04 1993-09-08 Hitachi Ltd High speed access control
US5448719A (en) * 1992-06-05 1995-09-05 Compaq Computer Corp. Method and apparatus for maintaining and retrieving live data in a posted write cache in case of power failure
DE69321426T2 (de) * 1992-06-05 1999-03-04 Compaq Computer Corp., Houston, Tex. 77070 Plattenantriebsteuergerät mit Nachschreibcachespeicher
US5408644A (en) * 1992-06-05 1995-04-18 Compaq Computer Corporation Method and apparatus for improving the performance of partial stripe operations in a disk array subsystem
US5734926A (en) * 1992-07-15 1998-03-31 Advanced Hardware Architectures Direct memory access controller in an integrated circuit
US5471586A (en) * 1992-09-22 1995-11-28 Unisys Corporation Interface system having plurality of channels and associated independent controllers for transferring data between shared buffer and peripheral devices independently
US5448709A (en) * 1992-10-13 1995-09-05 Compaq Computer Corporation Disk array controller having command descriptor blocks utilized by bus master and bus slave for respectively performing data transfer operations
AU5442494A (en) * 1992-10-13 1994-05-09 Compaq Computer Corporation Disk array controller having advanced internal bus protocol
US5761402A (en) * 1993-03-08 1998-06-02 Hitachi, Ltd. Array type disk system updating redundant data asynchronously with data access
US5649162A (en) * 1993-05-24 1997-07-15 Micron Electronics, Inc. Local bus interface
US5664224A (en) * 1993-07-23 1997-09-02 Escom Ag Apparatus for selectively loading data blocks from CD-ROM disks to buffer segments using DMA operations
US5878280A (en) * 1993-09-23 1999-03-02 Philips Electronics North America Corp. Data buffering system for plural data memory arrays
US5594862A (en) * 1994-07-20 1997-01-14 Emc Corporation XOR controller for a storage subsystem
US5548788A (en) * 1994-10-27 1996-08-20 Emc Corporation Disk controller having host processor controls the time for transferring data to disk drive by modifying contents of the memory to indicate data is stored in the memory
EP0716370A3 (en) * 1994-12-06 2005-02-16 International Business Machines Corporation A disk access method for delivering multimedia and video information on demand over wide area networks
US5634033A (en) * 1994-12-16 1997-05-27 At&T Global Information Solutions Company Disk array storage system architecture for parity operations simultaneous with other data operations
JPH08263225A (ja) * 1995-03-22 1996-10-11 Mitsubishi Electric Corp データストレージシステム及びストレージ管理方法
US5768551A (en) * 1995-09-29 1998-06-16 Emc Corporation Inter connected loop channel for reducing electrical signal jitter
US5841997A (en) * 1995-09-29 1998-11-24 Emc Corporation Apparatus for effecting port switching of fibre channel loops
US5893138A (en) * 1995-10-02 1999-04-06 International Business Machines Corporation System and method for improving channel hardware performance for an array controller
US5737744A (en) * 1995-10-13 1998-04-07 Compaq Computer Corporation Disk array controller for performing exclusive or operations
US5838892A (en) * 1995-12-29 1998-11-17 Emc Corporation Method and apparatus for calculating an error detecting code block in a disk drive controller
US5856989A (en) * 1996-08-13 1999-01-05 Hewlett-Packard Company Method and apparatus for parity block generation
US6161165A (en) * 1996-11-14 2000-12-12 Emc Corporation High performance data path with XOR on the fly
US6098121A (en) * 1996-12-03 2000-08-01 Matsushita Electric Industrial Co., Ltd. Data transfer apparatus with improved throughput due to reduced processing overhead in interrupt process
US6654853B1 (en) 1996-12-23 2003-11-25 Lsi Logic Corporation Method of secondary to secondary data transfer with mirroring
US6151641A (en) * 1997-09-30 2000-11-21 Lsi Logic Corporation DMA controller of a RAID storage controller with integrated XOR parity computation capability adapted to compute parity in parallel with the transfer of data segments
US6085285A (en) * 1997-11-13 2000-07-04 International Business Machines Corporation Intermixing different devices along a single data communication link by placing a strobe signal in a parity bit slot
US6138176A (en) * 1997-11-14 2000-10-24 3Ware Disk array controller with automated processor which routes I/O data according to addresses and commands received from disk drive controllers
US6134630A (en) * 1997-11-14 2000-10-17 3Ware High-performance bus architecture for disk array system
US6397267B1 (en) 1999-03-04 2002-05-28 Sun Microsystems, Inc. Redirected I/O for scalable performance storage architecture
US6370605B1 (en) 1999-03-04 2002-04-09 Sun Microsystems, Inc. Switch based scalable performance storage architecture
US6349357B1 (en) * 1999-03-04 2002-02-19 Sun Microsystems, Inc. Storage architecture providing scalable performance through independent control and data transfer paths
WO2001031456A1 (en) * 1999-10-28 2001-05-03 Connectcom Solutions, Inc. Caching techniques for improving system performance in raid applications
US6604155B1 (en) 1999-11-09 2003-08-05 Sun Microsystems, Inc. Storage architecture employing a transfer node to achieve scalable performance
US6370616B1 (en) 2000-04-04 2002-04-09 Compaq Computer Corporation Memory interface controller for datum raid operations with a datum multiplier
US6675253B1 (en) 2000-04-04 2004-01-06 Hewlett-Packard Development Company, L.P. Dynamic routing of data across multiple data paths from a source controller to a destination controller
JP2002244995A (ja) * 2001-02-20 2002-08-30 Nec Eng Ltd 入出力処理装置
US6918007B2 (en) * 2002-09-09 2005-07-12 Hewlett-Packard Development Company, L.P. Memory controller interface with XOR operations on memory read to accelerate RAID operations
US7606969B2 (en) * 2003-12-05 2009-10-20 Davinder Aggarwal Programmable logic devices
JP4441286B2 (ja) * 2004-02-10 2010-03-31 株式会社日立製作所 ストレージシステム
JP4405277B2 (ja) * 2004-02-16 2010-01-27 株式会社日立製作所 ディスク制御装置
US7467238B2 (en) * 2004-02-10 2008-12-16 Hitachi, Ltd. Disk controller and storage system
US8205019B2 (en) * 2005-09-30 2012-06-19 Intel Corporation DMA transfers of sets of data and an exclusive or (XOR) of the sets of data
US7869153B1 (en) * 2007-11-16 2011-01-11 Marvell International Ltd. Self servo write tune feature for preamps

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4276595A (en) * 1978-06-30 1981-06-30 International Business Machines Corporation Microinstruction storage units employing partial address generators
US4811279A (en) * 1981-10-05 1989-03-07 Digital Equipment Corporation Secondary storage facility employing serial communications between drive and controller
US4454595A (en) * 1981-12-23 1984-06-12 Pitney Bowes Inc. Buffer for use with a fixed disk controller
US4773004A (en) * 1983-05-16 1988-09-20 Data General Corporation Disk drive apparatus with hierarchical control
US4825403A (en) * 1983-05-16 1989-04-25 Data General Corporation Apparatus guaranteeing that a controller in a disk drive system receives at least some data from an invalid track sector
US4612613A (en) * 1983-05-16 1986-09-16 Data General Corporation Digital data bus system for connecting a controller and disk drives
US4604687A (en) * 1983-08-11 1986-08-05 Lucasfilm Ltd. Method and system for storing and retrieving multiple channel sampled data
US4667286A (en) * 1984-12-20 1987-05-19 Advanced Micro Devices, Inc. Method and apparatus for transferring data between a disk and a central processing unit
US4805090A (en) * 1985-09-27 1989-02-14 Unisys Corporation Peripheral-controller for multiple disk drive modules having different protocols and operating conditions
JPS6278623A (ja) * 1985-10-02 1987-04-10 Toshiba Corp 磁気デイスク装置
US4775978A (en) * 1987-01-12 1988-10-04 Magnetic Peripherals Inc. Data error correction system
CA1296103C (en) * 1987-06-02 1992-02-18 Theodore Jay Goodlander High-speed, high capacity, fault-tolerant, error-correcting storage system
US4843544A (en) * 1987-09-25 1989-06-27 Ncr Corporation Method and apparatus for controlling data transfers through multiple buffers
US5016121A (en) * 1988-02-25 1991-05-14 Tandon Corporation Disk drive controller system
US5014237A (en) * 1988-10-31 1991-05-07 Tandon Corporation Disk drive controller system with enhanced communications interface
US5148432A (en) * 1988-11-14 1992-09-15 Array Technology Corporation Arrayed disk drive system and method

Also Published As

Publication number Publication date
JPH03154917A (ja) 1991-07-02
US5206943A (en) 1993-04-27
ATE190146T1 (de) 2000-03-15
EP0427119B1 (en) 2000-03-01
DE69033472D1 (de) 2000-04-06
EP0427119A2 (en) 1991-05-15
EP0427119A3 (en) 1993-08-04
KR0167556B1 (ko) 1999-01-15
CA2026769A1 (en) 1991-05-04
JP3076596B2 (ja) 2000-08-14

Similar Documents

Publication Publication Date Title
KR910010328A (ko) 패리티 능력을 가진 디스크 배열 제어기
US4158227A (en) Paged memory mapping with elimination of recurrent decoding
US4511964A (en) Dynamic physical memory mapping and management of independent programming environments
DE69409602D1 (de) Datenspeicherungssystemarchitektur
KR920704222A (ko) 고속, 플렉시블 소오스/종착 데이타 버스트 직접 메모리 억세스 제어기
KR910017296A (ko) 멀티-마스터 버스 파이프라이닝 실행방법 및 장치
SE8405456D0 (sv) Mycket snabbt minnes- och minnesforvaltningssystem
CA1305801C (en) Memory mapping unit
CA1244141A (en) Bus to bus translation
KR880011678A (ko) 메모리 액세스 제어 장치
KR940012147A (ko) 마이크로컴퓨터 시스템
KR910006856A (ko) 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터
KR930014089A (ko) 데이터 전송 장치
KR910012962A (ko) Dma제어기
KR920700432A (ko) 직접기억장치 접근용 제어기
KR910001565A (ko) 멀티프로세서 시스템
KR930002943A (ko) 마이크로프로세서 및 그것을 갖는 기억관리시스템
KR960018940A (ko) 브리지 및 컴퓨터 시스템
KR880011663A (ko) 메모리 관리장치와 이 장치에서 사용하기 위한 방법 및 이 장치를 가지고 있는 시스템
ES8106062A1 (es) Sistema de interconexion del tipo de cola circular
KR950009451A (ko) 데이타처리 시스템
KR920001532A (ko) 이중포트메모리장치
KR910006984A (ko) 화상메모리
KR890016452A (ko) 가상 컴퓨터 시스템의 정보 이송방법
JPH0285943A (ja) データ処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100908

Year of fee payment: 13

EXPY Expiration of term