KR900004146A - Vme 버스의 dtb용 데이타 전송장치 - Google Patents
Vme 버스의 dtb용 데이타 전송장치 Download PDFInfo
- Publication number
- KR900004146A KR900004146A KR1019880011119A KR880011119A KR900004146A KR 900004146 A KR900004146 A KR 900004146A KR 1019880011119 A KR1019880011119 A KR 1019880011119A KR 880011119 A KR880011119 A KR 880011119A KR 900004146 A KR900004146 A KR 900004146A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- dtb
- signals
- output
- processor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Communication Control (AREA)
- Bus Control (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 DTB마스터 구성 블록도.
제5도는 본 발명에 따른 ASM(Asynchronous State Machine)구성 블록도.
Claims (1)
- VME(Valued Memory Enable)방식의 데이타 전송 버스를 이용한 DTB마스터와 DTB슬레이브간의 데이타 전송에 있어서, FIFO램(11) 상태 신호인 FULL* 와 EMPTY 및 WR*, WR신호가 인가되는 앤드게이트(39,41,42)와 오아게이트(40)에 의해 D플립플롭(38)에 클럭이 인가되고, 버스 요구 및 응답 신호인 REQ, ACK* 신호 및 BERR*(버스에러) 신호와 DTACK* 신호에 의해 클리어되는 상기 D플립플롭(38)의 출력 AS*에 의해 DSO* 및 DSI* 신호 출력용 3상태 버퍼(51,52)가 동작되도록하여 ASM을 구성하며, 프로세서는 PWRITE*신호에 의해 동작되는 버퍼(12)를 통해 FIFO램(11)에 연결되고, 프로세서로부터의 PD00-PD31과 PLATCH*신호에 의해 동작되는 래치(31) 의 WR*신호와 DTB리퀘스터(37)의 ACK*신호가 인가되는 오아게이트(29)에 의해 동작되는 버퍼(15)를 통해 상기 FIFO램(11)의 출력이 DTB로 출력되며, 상기 래치(31)로부터의 반전 출력 WR신호와 ACK*신호가 인가되는 오아게이트(28)에 의해 동작되는 버퍼(14)를 통해 DTB상의 데이타가 FIFO램(11)에 저장되고, 프로세서의 PREAD*신호에 의해 동작되는 버퍼(13)에 의해 FIFO램(11)의 데이타가 프로세서로 출력되며, DTB상의 DTACK*신호나 상기 ACK*신호를 클럭으로 받고 프로세서의 PD00-PD07 및 PLOAD 신호에 의해 동작하는 다운카운터(33)의 출력은 D플립플롭(34)에 클럭으로 인가되고, TREGGER*(ASM시작)신호와 BERR*및 PRESET*신호에 의해 각각 프리세트되거나 클리어 되는 상기 D플립플롭(34)에 의해 DTB리궤스터(37)로 REQ(버스요구)신호가 인가되도록 하여 각 신호의 에지에서 구동되는 ASM으로 구성된 DTB로 불필요한 시간 지연을 없애도록한 VME버스의 DTB용 데이타 전송장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880011119A KR950005802B1 (ko) | 1988-08-31 | 1988-08-31 | Vme버스의 dtb용 데이타 전송 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880011119A KR950005802B1 (ko) | 1988-08-31 | 1988-08-31 | Vme버스의 dtb용 데이타 전송 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900004146A true KR900004146A (ko) | 1990-03-28 |
KR950005802B1 KR950005802B1 (ko) | 1995-05-31 |
Family
ID=19277292
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880011119A KR950005802B1 (ko) | 1988-08-31 | 1988-08-31 | Vme버스의 dtb용 데이타 전송 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950005802B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100366048B1 (ko) * | 1996-03-19 | 2003-03-06 | 삼성탈레스 주식회사 | 브이. 엠. 이. 보드의 데이타 전송 장치 |
-
1988
- 1988-08-31 KR KR1019880011119A patent/KR950005802B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100366048B1 (ko) * | 1996-03-19 | 2003-03-06 | 삼성탈레스 주식회사 | 브이. 엠. 이. 보드의 데이타 전송 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR950005802B1 (ko) | 1995-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930001922B1 (ko) | 데이터 처리장치 | |
KR920704222A (ko) | 고속, 플렉시블 소오스/종착 데이타 버스트 직접 메모리 억세스 제어기 | |
KR950026113A (ko) | 반도체 메모리 장치의 데이타 출력버퍼 | |
KR900004146A (ko) | Vme 버스의 dtb용 데이타 전송장치 | |
KR960035283A (ko) | 이중 채널 선입 선출 회로 | |
KR950022421A (ko) | 데이타 배열위치가 상이한 두 버스 사이의 마스터측 전송 제어장치 | |
KR910003475A (ko) | 시퀀스 제어장치 | |
KR940027383A (ko) | 버스 다중화 회로 | |
JPS6431252A (en) | Data bus width transformer | |
KR930001073A (ko) | 직렬버스용 병렬 프린터 인터페이스회로 | |
KR900000607B1 (ko) | Dmac 채널요구 분할회로 | |
KR960032662A (ko) | 동기/비동기 버스 접속장치 | |
KR930014083A (ko) | I/o 버스 인터페이스 장치 | |
KR950022469A (ko) | 패킷교환시스템에 있어서 패킷전송장치 | |
KR920010447A (ko) | 이중포트 ram을 이용한 cpu간 데이터손실 방지회로 | |
KR880013167A (ko) | D-플립플롭과 버퍼 겸용 집적회로 | |
KR920013130A (ko) | 데이타 버퍼램을 이용한 입출력 처리기 | |
KR910010933A (ko) | Pcm 데이타 전송을 위한 지연시간 보상 및 라인 드라이브 장치 | |
KR890017617A (ko) | Dma카운터 회로 | |
KR950009463A (ko) | 버스 프로토콜 맵핑 회로 | |
JPS6458041A (en) | Microcomputer | |
KR950025541A (ko) | 브이엠이(vme)를 에스버스(sbus)로 데이타 전송을 위한 사이즈 정보 발생회로 | |
KR930024521A (ko) | 전자교환기의 주변기기 액세스 방법 | |
JPH07160625A (ja) | データ転送装置 | |
KR970068363A (ko) | 브이. 엠. 이. 보드의 데이타 전송 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000321 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |