[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR850006805A - 통신스위칭 시스템 - Google Patents

통신스위칭 시스템 Download PDF

Info

Publication number
KR850006805A
KR850006805A KR1019850001052A KR850001052A KR850006805A KR 850006805 A KR850006805 A KR 850006805A KR 1019850001052 A KR1019850001052 A KR 1019850001052A KR 850001052 A KR850001052 A KR 850001052A KR 850006805 A KR850006805 A KR 850006805A
Authority
KR
South Korea
Prior art keywords
signal
instruction
output
instructions
interface circuits
Prior art date
Application number
KR1019850001052A
Other languages
English (en)
Inventor
캐더린 가브리엘 반 시마에이스 프랑소아 (외 1)
Original Assignee
더블류 제이. 바움
인터내쇼날 스탠다드 일렉트릭 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 더블류 제이. 바움, 인터내쇼날 스탠다드 일렉트릭 코오포레이숀 filed Critical 더블류 제이. 바움
Publication of KR850006805A publication Critical patent/KR850006805A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0407Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control

Landscapes

  • Computer Networks & Wireless Communication (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Amplifiers (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Surgical Instruments (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Control Of Eletrric Generators (AREA)
  • Electronic Switches (AREA)
  • Train Traffic Observation, Control, And Security (AREA)
  • Soil Working Implements (AREA)

Abstract

내용 없음

Description

통신스위칭 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 공통제어 장치를 구비한 통신 교환 시스템의 개략도.
* 도면의 주요부분에 대한 부호의 설명
DPTC : 공통제어장치 TECA/B : 터미날 제어장치
AUTOMATION : 인터페이스 콘트롤러 및 래치회로
LU : 논리장치 PCA/B : 프로그램카운터
MUX2 : 멀티플렉서 CLC : 제어 논리회로
PROM : 프로그램 된 판독 전용메모리
CH16MDEC : 16채널 주 디코더

Claims (9)

  1. 스위칭 회로망을 구비하고 인터페이스 회로를 통해 결합된 공통 제어장치를 가진 다수의 종단회로를 포함한 통신 스위칭 시스템에 있어서, 상기 공통 제어장치는 비등기적으로 동작하는 다수의 상기 인터페이스회로(TCEA/B)를 통해 상기 스위칭 회로망(SNW)에 결합되고, 상기 공통 제어장치는 포로세서를 상기 각 인터페이스회로에 연속적으로 할당시크기 위해 제어장치(AUTOMATON)와 프로세서(PROM, LU, PCA/B, MUX3, CLC)를 포함한 것을 특징으로 하는 통신 스위칭 시스템.
  2. 제1항에 있어서, 상기 프로세서는 명령의 실행을 제어하고 또 명령실행의 완수를 나타내는 제1의 신호(EACK)를 발생하기 위해 다수의 처리장치(LU, PCA/B, MUX3, CLC) 내의 명령프로그램을 저장하기 위한 메모리(PROM)를 포함하고, 상기 제어장치는 각 명령실행 기간동안 상기 처리장치를 상기 인터페이스회로위 선택된 어느 하나에 할당시크는 것을 특징으로 하느 통신 스위칭 시스템.
  3. 제2항에 있어서, 상기 공통제어장치는 예정된 시간 간격간에 발생되고 해당된 하나의 상기 인터페이스 회로에 할당된 제2의 신호(W16A/B)를 발생하기 위한 장치를 추가로 포함하고, 상기 제어장치는 상기 제1의 시호(EACK)가 공급되는 제1입력과 상기 제2의 신호가 공급되는 다수의 제2입력을 가지며, 상기 제어장치는 상기 제2의 신호에 반응하여 상기 인터페이스 회로중 어느 하나를 지칭하는 제3의 신호(A/B)를 발생하는 장치와 상기 제1의 신호에 반응하여 프로세서가 어느 하나의 명령의 실행을 시작하게 만드는 제4의 신호(PREQ)를 발생하는 장치를 포함하는 것을 특징으로 하는 통신 스위칭 시스템.
  4. 제3항에 있어서, 상기 처리장치는 상기 인터페이스회로의 각각에 연결되고 각각 실행될 명령의 어드레스를 저장하는 다수의 프로그램 카운터(PCA/B)와 상기 프로그램 카운터중 하나를 선택하고 그 프로그램 카운터 내의 상기 어드레스에서 상기 메모리(PRCM)를 엑세스하기 위해 상기 제3의 신호(A/B)에 의해 제어되는 선택장치를 구비한 것을 특징으로 하는 통신 스위칭 시스템.
  5. 제2항에 있어서, 상기 메모리에 저장된 명령의 프로그램은 모두 동일한 길이를 가지고 상기 메모리의 출력에 공급되는 제어 데이타를 포함하는 제1 및 제2명령 세트를 구비하고, 상기 제2의 명령세트는 또한 다른 명령의 어드레스를 포함하며, 상기 제1의 명령세트 각각에 대한 처리장치는 명령길이로부터 차순의 명령 어드레스를 계산하는 것을 특징으로 하는 통신스위칭 시스템.
  6. 제5항에 있어서, 상기 공통 제어장치는 다수의 인터페이스 회로와 결합된 전송장치를 추가로 포함하고 상기 인터페이스 회로중 어느 하나로 부터의 데이타를 수신하며, 상기 수신된 데이타를 디코드하고 출력신호를 출력단자이 제공하도록 디코더 장치(CH16MDEC)에 결합된 출력과, 상기 디코더 장치의 출력과 상기 메모리 출력에 결합된 제2의 선택장치(MUX2)를 구비한 것을 특징으로 하는 통신 스위칭 시스템.
  7. 제6항에 있어서, 상기 처리장치는 상기 제3의 신호(A/B)와 상기 제어 데이타로써 제어되는 논리장치(LU)를 추가로 포함하고 상기 제어신호(X)에 의해 논리장치는 상기 제2의 명령세트가 검출될 때 상기 후속되는 명령의 어드레스를 계산하기 위한 프로그램 카운터를 제어하는 것을 특징으로 하는 통신 스위칭 시스템.
  8. 제7항에 있어서, 상기 처리 장치는 상기 메모리의 출력에 제공된 제어데이타에 반응하여 상기 제1의 신호(EACK)를 제공하는 출력장치(CLC)를 추가로 포함하고, 상기 제1신호의 제어하에 상기 논리장치(LU)는 모든 명령의 실행 완수후에 프로그램 카운터를 차단시키는 것을 특징으로 하는 통신 스위칭 시스템.
  9. 제3항 또는 제5항에 있어서, 상기 전송장치는 상기 제2신호가 발생된 하나의 예정된 시간 동안 다수의 시간채널을 포함하는 시분할 멀티플레스링키(TINA/B, TOUTA/B)를 통해 상기 다수의 인터페이스 회로 각각에 결합된 것을 특징으로 하는 통신 스위칭 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850001052A 1984-02-21 1985-02-21 통신스위칭 시스템 KR850006805A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
BE2160343 1984-02-21
BE2/60343A BE898960A (fr) 1984-02-21 1984-02-21 Systeme de commutation applicable aux telecommunications

Publications (1)

Publication Number Publication Date
KR850006805A true KR850006805A (ko) 1985-10-16

Family

ID=3865671

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850001052A KR850006805A (ko) 1984-02-21 1985-02-21 통신스위칭 시스템

Country Status (9)

Country Link
US (1) US4688211A (ko)
EP (1) EP0154371B1 (ko)
JP (1) JPS60194897A (ko)
KR (1) KR850006805A (ko)
AT (1) ATE65007T1 (ko)
AU (1) AU579345B2 (ko)
BE (1) BE898960A (ko)
BR (1) BR8500690A (ko)
DE (1) DE3583346D1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4736364A (en) * 1986-03-12 1988-04-05 American Telephone And Telegraph Company, At&T Bell Laboratories Switching system control arrangements
NO180137C (no) * 1986-11-17 1997-02-19 Alcatel Nv Ekkokansellerings-anlegg
FR2642590B1 (ko) * 1989-02-02 1995-01-13 Cit Alcatel
US5173933A (en) * 1990-09-25 1992-12-22 World Communication Systems, Inc. Interface between mobile telecommunication stations and trunks that link to communication carriers
US5307342A (en) * 1991-08-30 1994-04-26 International Business Machines Corporation Heterogeneous ports switch
GB9317436D0 (en) * 1993-08-03 1993-10-06 Plessey Telecomm Telecommunications system
US5771452A (en) * 1995-10-25 1998-06-23 Northern Telecom Limited System and method for providing cellular communication services using a transcoder
US20060087113A1 (en) * 2004-10-27 2006-04-27 Snyder Aric N Pre-converted roll stock for forming return envelopes and packaging
GB2557384B (en) * 2015-08-25 2019-08-28 Ultrasoc Technologies Ltd Packet data protocol

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1030925B (it) * 1974-12-19 1979-04-10 Sits Soc It Telecom Siemens Unita di controllo della segnalazione
US4442502A (en) * 1981-03-30 1984-04-10 Datapoint Corporation Digital information switching system
US4530086A (en) * 1982-04-22 1985-07-16 International Telephone And Telegraph Corporation Processor controlled adjustment of line circuit transmission parameters
GB2120045B (en) * 1982-04-22 1985-12-04 Int Standard Electric Corp Circuit for interfacing a processor to a line circuit
US4512011A (en) * 1982-11-01 1985-04-16 At&T Bell Laboratories Duplicated network arrays and control facilities for packet switching
JPS59171353A (ja) * 1983-03-18 1984-09-27 Fujitsu Ltd チヤンネル群接続方式
US4547880A (en) * 1983-05-13 1985-10-15 Able Computer Communication control apparatus for digital devices

Also Published As

Publication number Publication date
ATE65007T1 (de) 1991-07-15
JPS60194897A (ja) 1985-10-03
EP0154371A2 (en) 1985-09-11
AU3870085A (en) 1985-09-12
BE898960A (fr) 1984-08-21
EP0154371B1 (en) 1991-07-03
DE3583346D1 (de) 1991-08-08
EP0154371A3 (en) 1987-11-25
AU579345B2 (en) 1988-11-24
BR8500690A (pt) 1985-10-01
US4688211A (en) 1987-08-18
JPH0366879B2 (ko) 1991-10-18

Similar Documents

Publication Publication Date Title
US3470542A (en) Modular system design
US3760369A (en) Distributed microprogram control in an information handling system
KR830009518A (ko) 병렬처리용(竝列處理用)데이터 처리 시스템
KR900700965A (ko) 다중 프로세서 통신 시스템
KR840000830A (ko) 수치 제어 시스템
KR890700981A (ko) 스위칭 장치
KR850006805A (ko) 통신스위칭 시스템
KR890015142A (ko) 다이렉트 메모리 액세스 제어장치
US3952289A (en) Controller for linking a typewriter console to a processor unit
JPS62257524A (ja) 表示文字出力制御装置
KR830010423A (ko) 데이터 처리 시스템의 데이터 교환방식
KR960019970A (ko) 신호처리장치
EP0059758A1 (en) Numerical control unit
KR910021155A (ko) 비디오 신호 처리용 시스템
KR850002903A (ko) 단말처리장치
KR100205589B1 (ko) 타임스위치의 메모리 억세스회로
KR970022683A (ko) 입-출력 인터페이싱 시스템
RU1784103C (ru) Устройство дл обмена информацией
KR900000112B1 (ko) 키보드의 키 입력 판독 회로
KR950035194A (ko) 통신 제어 방법 및 장치
KR940010835A (ko) 원격제어용 주파수 자동발생 회로
KR910010936A (ko) 복수 프로세서간 데이타 통신 방식
KR960012839A (ko) 전전자 교환기 종합정보통신망용 일차군 속도 및 기본 속도 다중화 가입자 보드 시험 장치
KR940001631A (ko) 전전자식 교환기의 메인프로세싱모듈 제어회로
JPH10307778A (ja) I/o装置およびデータ通信システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application