KR830000983B1 - Dual Phase-Controlled Loop Deflection Synchronization Circuit - Google Patents
Dual Phase-Controlled Loop Deflection Synchronization Circuit Download PDFInfo
- Publication number
- KR830000983B1 KR830000983B1 KR1019790003433A KR790003433A KR830000983B1 KR 830000983 B1 KR830000983 B1 KR 830000983B1 KR 1019790003433 A KR1019790003433 A KR 1019790003433A KR 790003433 A KR790003433 A KR 790003433A KR 830000983 B1 KR830000983 B1 KR 830000983B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- transistor
- phase
- coupled
- Prior art date
Links
- 230000009977 dual effect Effects 0.000 title description 7
- 230000000306 recurrent effect Effects 0.000 claims description 2
- 239000004020 conductor Substances 0.000 description 56
- 239000003990 capacitor Substances 0.000 description 20
- 238000006243 chemical reaction Methods 0.000 description 6
- 230000001360 synchronised effect Effects 0.000 description 6
- 239000002131 composite material Substances 0.000 description 5
- 230000007704 transition Effects 0.000 description 5
- 230000003111 delayed effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000001914 filtration Methods 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 240000008168 Ficus benjamina Species 0.000 description 1
- 240000001973 Ficus microcarpa Species 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 238000003079 width control Methods 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/12—Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Details Of Television Scanning (AREA)
Abstract
내용 없음.No content.
Description
제 1 도는 본 발명을 사용하는 텔레비젼 수상기의 구성 및 개략도.1 is a configuration and schematic diagram of a television receiver using the present invention.
제 2 도 및 제 3 도는 제 1 도의 수신기내에서 발생하는 여러 가지 전압들을 진폭-시간 파형으로서 도시한 도면.2 and 3 show various voltages occurring in the receiver of FIG. 1 as amplitude-time waveforms.
본 발명은 이중 위상-제어 루프 수평 편향 동기회로에 관한 것이다.The present invention relates to a dual phase-control loop horizontal deflection synchronization circuit.
방송 텔레비죤 신호의 텔레비죤 표시는 영상 스크린의 표면상에 전자 비임을 반복적으로 주사하여 발명된다. 이러한 비임밀도는 비데오 신호가 화상이 표시된 스크린상에 영상을 형성하도록 변조되어진다. 표시정보를 갖는 비임의 주사를 동기화하기 위하여 주사 또는 편향 회로들이 합성 비데오 내의 영상정보와 합성되는 동기 신호와 동기된다. 텔레비죤 수상기에 합성신호가 수신될 때, 이 합성 신호는 전기적 및 열잡음 형태의 왜곡들을 포함할 것이다.Television display of broadcast television signals is invented by repeatedly scanning an electron beam on the surface of an image screen. This non-density is modulated such that the video signal forms an image on the screen on which the image is displayed. In order to synchronize the scanning of the beam with display information, the scanning or deflection circuits are synchronized with the synchronizing signal synthesized with the image information in the synthesized video. When a composite signal is received at the television receiver, the composite signal will contain distortions in the form of electrical and thermal noise.
송신될 때, 동기 신호 펄스들은 조심스럽게 제어되고 완전히 안정한 비로서 복귀된다. 잡음의 존재가 임의의 방법으로 동기신호를 불명하게 하므로, 발진기를 사용하여 수평 동기 신호 펄스들이 있는 수평 편향 회로의 동기를 얻는 것이 일반적으로 실시하는 것이며 이때의 주파수는 동기 신호 주파수와 동일하게 되도록 위상 고정 루프에 의하여 제어된다. 그러므로 어떠한 임의의 동기 펄스가 잡음에 의하여 불명해진 경우에, 발진기의 비는 실질적으로 변하지 않고 유지되며 편향 회로는 보통의 편향 제어 펄스들을 계속 수신한다.When transmitted, the sync signal pulses are carefully controlled and returned at a completely stable ratio. Since the presence of noise obscures the synchronization signal in any way, it is common practice to use an oscillator to obtain the synchronization of a horizontal deflection circuit with horizontal synchronization signal pulses, the frequency of which is equal to the synchronization signal frequency. Controlled by a fixed loop. Therefore, if any arbitrary sync pulse is unknown by noise, the ratio of the oscillator remains substantially unchanged and the deflection circuit continues to receive normal deflection control pulses.
텔레비죤 표시의 정상 작동시에는 수평 편향 회로는 비교적 빠른 반복 주사를 형성하기 위하여 고전압펄스를 발생한다. 통상적으로 키네스코프를 작동하기 위한 초고전압은 이들 고전압을 정류 및 여파하므로서 얻는다. 종종, 수평 편향 회로는 텔레비죤 수신기의 다른 회로용의 저전압을 발생하는 전력공급원으로서 사용된다. 수평 편향 회로에 의하여 발생된 귀선 펄스들의 타이밍이 편향 회로의 부하에 따라서 예를들어, 키네스코프상에 표시될 영상의 휘도에 따라서 변화한다는 것이 공지되어 있다. 귀선 펄스의 타이밍내의 이러한 변화는 표시될 영상에 왜곡을 유발한다.In normal operation of the television display, the horizontal deflection circuit generates a high voltage pulse to form a relatively fast repeat scan. Typically the very high voltages for operating kinescopes are obtained by rectifying and filtering these high voltages. Often, horizontal deflection circuits are used as a power source to generate low voltages for other circuits in television receivers. It is known that the timing of the retrace pulses generated by the horizontal deflection circuit changes in accordance with the load of the deflection circuit, for example, in accordance with the brightness of the image to be displayed on the kinescope. This change in the timing of the retrace pulse causes distortion in the image to be displayed.
젠센씨의 몇명이 발명한 1975년 6월 24일자 미합중국 특허 제3891800호는 제 2 위상 제어 루프가 제 1 위상 제어 루프의 출력에 연결된 동기 배열장치가 기술되어 있다. 제 2 루프는 제 2 발진기 및 제 2 위상검출기를 포함한다. 수평 편향 회로의 출력에 결합된 적분기는 귀선 펄스들을 적분하며 그리고 결과적 톱니파를 유입 동기 펄스들의 평균비에서 제어되는 펄스들과 비교하는 위상 검출기의 입력에 인가한다. 단시간 일정한 필터는 제 2 위상 검출기의 출력을 제 2 위상 폐쇄 루프의 출력과 동기된 귀선 펄스들을 유지하도록 그의 위상을 제어하기 위한 제 2 발진기에 연결한다. 이것은 제 2 루프내의 위상 제어가 귀선 펄스들의 간격에 기인한다는 단점이 있다.US Patent No. 3891800, filed on June 24, 1975 by some of Jensen, describes a synchronous arrangement in which a second phase control loop is connected to the output of the first phase control loop. The second loop includes a second oscillator and a second phase detector. An integrator coupled to the output of the horizontal deflection circuit integrates the retrace pulses and applies the resulting sawtooth wave to the input of the phase detector which compares the pulses controlled at the average ratio of incoming sync pulses. The short time constant filter connects the output of the second phase detector to a second oscillator for controlling its phase to maintain retrace pulses synchronized with the output of the second phase closed loop. This has the disadvantage that the phase control in the second loop is due to the spacing of the retrace pulses.
1973년 4월의 무랄드 테크니칼 콤뮤니케이션 제118호에는 톱니파 발진기가 제 1 위상 고정루프에 의하여 입수되는 동기 신호들의 평균값에 제어되는 2 중 루프 시스템이 기술되어 있다. 제 2 위상 제어 루프는 발진기의 톱니파 출력에 결합되어 있다. 제 2 위상 루트는 제어 가능 위상 전이기와 제 2 위상 검출기를 포함한다. 위상 검출기는 발진기의 톱니파 출력에 응답하며 그리고 짧은 일정 시간동안 여파되어지며 또한 유입 동기 신호들의 평균값으로 귀선 펄스 동기를 유지하기 위하여 수평 편향 회로와 발진기사이에 결합된 조정 가능 위상 전이기의 펄스를 제어하도록 사용하는 신호를 제공하도록 귀선 펄스들에 응답한다.Murald Technical Communications No. 118 of April 1973 describes a double loop system in which a sawtooth oscillator is controlled to an average value of the synchronization signals obtained by the first phase locked loop. The second phase control loop is coupled to the sawtooth output of the oscillator. The second phase route includes a controllable phase shifter and a second phase detector. The phase detector responds to the sawtooth output of the oscillator and filters for a short period of time and also controls the pulses of the adjustable phase shifter coupled between the horizontal deflection circuit and the oscillator to maintain retrace pulse synchronization to the average value of the incoming sync signals. Responsive to retrace pulses to provide a signal for use.
저항 및 콘덴서에 의한 것보다 인덕터 및 콘덴서에 의하여 주파수가 제어되는 발진기를 사용하는 것이 안정성의 면에서 더 바람직하다. 그러나 수평 편향 주파수에서의 발진기 작동을 숙고해 본다면, 큰 인덕터와 콘덴서가 요구되기 때문에 가격이 비쌀뿐만 아니라 모양도 커지고 고출력 편향회로로부터의 신호들을 취출하는 경향이 있어서 발진기를 불안정하게 한다. 그러므로, 수평발진기의 주파수 결정 소자로서 작은 값의 인덕터와 콘덴서들을 사용하는 것이 바람직하다. 그러나 이것은 비교적 높은 동작 주파수를 요구한다. 집적회로와 출현으로, 높은 안정도를 갖는 고주파수 수평 발진기와, 수평비를 발생하는 일련의 디지탈 주파수 분활기를 사용하는 것이 실현되었다. 그러나 이러한 일련의 주파수 분할의 출력은 디지탈이거나 2 중 레벨 신호이다. 이러한 2 중 레벨 신호는 젠센의 참고 자료에서처럼 제 1 위상 폐쇄 루프에 의하여 유입 동기 신호들의 평균 시간에 록크되어질 수 있다. 많은 신호 처리를 하면서 주어진 기능을 달성하는 것이 요구되기 때문에 집적 회로로를 실현하는데 있어서 집적회로와 부재 소자 사이에 중간 접속의 수를 줄이는 것이 특히 중요하다.It is more preferable in terms of stability to use an oscillator whose frequency is controlled by the inductor and the capacitor than by the resistor and the capacitor. However, considering oscillator operation at the horizontal deflection frequency, large inductors and capacitors are required, which is not only expensive, but also large in shape and tends to extract signals from high output deflection circuits, making the oscillator unstable. Therefore, it is preferable to use small value inductors and capacitors as the frequency determining element of the horizontal oscillator. However, this requires a relatively high operating frequency. With the emergence of integrated circuits, it has been realized to use high-frequency horizontal oscillators with high stability and a series of digital frequency dividers generating horizontal ratios. However, the output of this series of frequency divisions is either a digital or double level signal. This double level signal can be locked at the average time of the incoming sync signals by the first phase closed loop as in Jensen's reference. It is particularly important to reduce the number of intermediate connections between integrated circuits and member elements in realizing integrated circuits because it is required to achieve a given function while doing a lot of signal processing.
본 발명의 실시예에 의하면, 텔레비젼 표시장치용 수평 동기 배열 장치는 수평 동기 신호원을 포함하며 또한, 궤환 전류 소인선 및 귀선 간격을 규정하는 편향 전류를 발생하도록 구동 펄스에 응답하는 수평 편향 회로를 포함한다. 또한 편향 회로는 편향회로의 부하의 기능으로서 구동 펄스들에 관하여 가변적으로 지연된 귀선 펄스들을 발생한다. 이러한 배열 장치는 평균 수평 동기 신호들에 동조하는 안정된 2 중 레벨 신호를 제공하기 위한 위상 고정 루프를 포함한다. 또한, 이러한 배열 장치는 위상 제어 루프를 포함하여 2 중 레벨 신호와 동조하는 귀선 레벨을 유지한다. 이러한 위상 제어 루프는 위상 폐쇄 루프의 출력에 연결된 제 1 입력과 편향 회로에 연결된 제 2 입력을 갖는 위상 검출기를 포함한다. 위상 제어루프는 2 중 레벨 신호가 제 1 상태에 있는 경우에 제 1 극성의 전류를 발생하도록 위상 검출기를 구동하며 그리고 2 중 레벨 신호가 제 2 상태에 있는 경우에 제 2 극성의 전류를 발생하도록 위상 검출기를 구동하는 귀선펄스에 응답한다. 또한 위상 제어 루프는 제어 신호를 형성하도록 제 1 및 제 2 극성 전류들을 여파하기위한 위상 검출기의 출력에 결합된 루프 여파기를 포함한다. 또한 이러한 위상 제어 루프는 2 중 레벨 신호와 동조된 귀선 펄스들을 유의하기 위하여 구동 펄스들을 제공하기 위한 루프 여파기에 연결된 제어입력을 갖는 위상 제어 장치를 포함한다.According to an embodiment of the present invention, a horizontal synchronizing arrangement for a television display includes a horizontal synchronizing signal source and a horizontal deflection circuit responsive to a drive pulse to generate a deflection current defining a feedback current sweep line and a retrace interval. Include. The deflection circuit also generates variably delayed retrace pulses with respect to the drive pulses as a function of the load of the deflection circuit. This arrangement includes a phase locked loop for providing a stable double level signal that tunes to the average horizontal sync signals. This arrangement also includes a phase control loop to maintain the retrace level in synchronization with the dual level signal. This phase control loop includes a phase detector having a first input coupled to the output of the phase closed loop and a second input coupled to the deflection circuit. The phase control loop drives the phase detector to generate a current of a first polarity when the dual level signal is in the first state and to generate a current of a second polarity when the dual level signal is in the second state. Respond to the retrace pulse driving the phase detector. The phase control loop also includes a loop filter coupled to the output of the phase detector for filtering the first and second polar currents to form a control signal. This phase control loop also includes a phase control device having a control input coupled to a loop filter for providing drive pulses to note retrace pulses tuned with the dual level signal.
이하 본 발명의 요지를 더욱 상세하고 쉽게 이해하기 위하여 본 발명의 실시예와 도면을 참고로 하여 설명하겠다.Hereinafter, in order to understand the gist of the present invention in more detail and easily, the present invention will be described with reference to embodiments and drawings.
제 1 도는 텔레비죤 수상기를 도시한 것으로 도면의 아래 중앙에 있는 안테나(10)로 반송신호를 수신해서 튜너(12)에 접속된다. 이 튜너(12)는 방송신호를 선택하고 합성 비데오를 발생하기 위하여 증폭 및 복조되는 중간 주파 증폭기 및 검파기이다. 합성 비데오는 블록(14)으로서 도시된 여러 가지 휘도 및 색도 처리회로들에 인가되어지며 이 처리 신호를 표시하기 위하여 키네스코프(16)에 인가된다. 또한 합성 비데오는 수직 및 수평 동기 신호들이 분리된 블록(18)으로 도시된 동기 신호 분할기에 인가된다. 이러한 수직 동기 신호들은 수직 편향회로(20)에 인가되어 키네스코프(16)와 연결된 수직 편향권선(22)의 편향전류를 제어한다.FIG. 1 shows a television receiver and receives a carrier signal from the antenna 10 at the bottom center of the drawing to be connected to the tuner 12. This tuner 12 is an intermediate frequency amplifier and detector that is amplified and demodulated to select a broadcast signal and generate a composite video. The composite video is applied to various luminance and chroma processing circuits shown as block 14 and to the kinescope 16 to display this processing signal. The composite video is also applied to a sync signal divider, shown as a block 18 in which the vertical and horizontal sync signals are separated. These vertical synchronization signals are applied to the vertical deflection circuit 20 to control the deflection current of the vertical deflection winding 22 connected to the kinescope 16.
제2a도에서 파형(251)으로 표시된 수평 동기 신호들은 동기신호 분할기(18)로부터 도전기 A를 통하여 제 1 도의 왼쪽으로 30으로 표시된 위상 고정 루프로 인가된다. 위상 고정 루프(030)는 하단 우편쪽에서 블록(140)으로 도시된 수평 편향 회로에 구동 펄스 도전기 S에 구동 펄스를 인가하며, 위상 제어 루프(70)에 도전기 G 및 G를 통하여 인가된 2 중 레벨 펄스들을 발생한다. 또한, 수평 편향회로(140)는 키네스코프(16)용 초고전압을 발생하며, 공지된 바와같이 수평 편향 회로는 이에 의하여 가변적으로 부하되어진다.Horizontal sync signals, represented by
위상 폐쇄 루프(30)는 블록(32)으로써 표시된 것처럼 전압 제어 발진기를 포함하며 이 전압 제어 발진기(Vco)는 도전기 B상에서 제 2 도의 252로 표시된 바와같이 503.5KHz로 발생한다. 발진기 신호는 D형 플립플롭(F. F) (34), (40), (46), (52) 및 (58)을 포함하는 32대 1분할기에 인가된다.Phase closed
D플립플롭의 Q출력은 C(클록) 입력에 인가된 신호의 하강변에서의 D(데이타) 상태로 가정한다. 만약 D형 플립플롭의 Q출력이 D입력에 연결되어 있다면 D플립플롭의 클락입력에서 신호를 2 분하며 Q출력에서 분리된 신호를 발생한다. Vco신호(242)는 플립플롭(34)에서 2분되어지며 제2C도의 253으로 표시된 것처럼 플립플롭(34)의 Q에서 신호를 발생하며 이 플립플롭은 도전기 C에 의해 다단 접속된 한쌍의 변환증폭기(36) 및 (38)에 결합된다. 변환증폭기(38)의 제 1 출력 38 a는 FF(40)의 클록 입력에 연결되어 제 2 출력 38 b는 도전체 버스(H)에 연결된다. FF(40)는 2 분되어 Q출력에서 제2 d도의 254로 표시된 것처럼 신호를 발생하며 변환증폭기(42)의 입력에 도전체 D로서 결합된다. 변환증폭기(42)의 출력(42 a)은 반전기(44)의 입력에 결합되며 반전기(44)의 출력(44 a)은 FF(46)의 클록 입력에 결합된다. 플립플롭(46)은 그의 클록 입력에서의 신호를 2 분하며 Q출력에서 제 2 e도에서의 255로 도시된 신호를 발생한다. 플립플롭(46)의 Q출력은 도전체 E를 통하여 반전기(48)의 입력에 결합되며 반전기(48)의 출력 48 a는 반전기(50)의 입력에 결합되며, 다른 출력 48 b는 도전체 버스(H)에 결합된다. 반전기(50)의 출력은 FF(52)의 C입력에 연결되며 그리고 제2 f도에서 256으로 도시된 분할된 신호는 플립플롭(52)의 Q출력에서 발생되며 도전체 F에 의하여 변환기(54)의 입력에 결합된다. 반전기(54)의 출력(54 b)는 도전체 H에 연결되어 있으며 출력(54 a)는 반전기(56)의 입력에 연결되어 있다. 반전기(56)의 출력은 플립플롭(58)의 C입력에 연결되어진다. 제2g도에서 257로 표시된 신호는 FF(58)의 Q출력에서 발생되며 그리고 도전체 G를 통하여 반전기(60)의 입력과 위상 제어 루프(70)에 결합된다. 또한 FF (58)의 출력 Q는 완충증폭기(59)에 의하여 도전체 H에 결합된다. 반전기(60)의 출력은 신호(257)의 반전 257이며 도전체 G에 의하여 위상 검출기(62)의 입력과 위상 제어 루프(70)에 결합된다.The Q output of the D flip-flop is assumed to be the D (data) state at the falling edge of the signal applied to the C (clock) input. If the Q output of the D flip-flop is connected to the D input, it divides the signal at the clock input of the D flip-flop for two minutes and generates a separate signal at the Q output. Vco signal 242 is divided into two at flip-flop 34 and generates a signal at Q of flip-flop 34 as indicated by 253 of FIG. 2C, which is a pair of conversion amplifiers connected in multiple stages by conductor C. To (36) and (38). The first output 38 a of the conversion amplifier 38 is connected to the clock input of the FF 40 and the second output 38 b is connected to the conductor bus H. FF 40 is divided into two minutes to generate a signal at the Q output as indicated by 254 in FIG. 2 d and coupled as conductor D to the input of conversion amplifier 42. The output 42 a of the conversion amplifier 42 is coupled to the input of the inverter 44 and the output 44 a of the inverter 44 is coupled to the clock input of the FF 46. Flip-flop 46 splits the signal at its clock input into two and generates the signal shown at 255 in FIG. 2 e at the Q output. The Q output of flip-flop 46 is coupled to the input of inverter 48 via conductor E and the output 48 a of inverter 48 is coupled to the input of inverter 50, and the
위상 검출기(62)는 신호 257과 수평 동기 신호(251)를 비교하여서 제어 신호를 발생하며 이 제어 신호가 블록(64)으로 도시된 루프 여파기에 인가되며 VCO (32)의 제어 입력의 방향을 정한다. 위상 폐쇄 루프(30)는 분리기(18)에 의하여 발생된 평균 동기 펄스 신호와 동기된 파형(257)의 전이를 유지하도록 도전체 G 및 G상의 2진 또는 2중 레벨신호(257)를 제어한다.
상술된 바와같이, 수평 편향 구동 펄스의 시간과 수평 동기 펄스 사이에는 부하에 기인한 지연이 존재한다. 이러한 지연은 수평 주사와 약 90°이며 약 1.5마이크로초이다. 위상 제어 루프(70)는 제어가능 위상-시프트 회로망이나 지연회로(72)를 포함하여 루프(30)에 의하여 발생한 신호를 인가한다. 회로(72)의 지연은 수평 귀선 펄스에 의하여 구동되며, 그리고 루프(30)에 의하여 발생된 2중 레벨신호(72)과 각 제1및 제2상태가 될 때 제 1및 제 2 극성의 전류를 제공하는 위상 검출기(92)의 출력에 의하여 제어된다. 위상 검출기(92)에 의하여 발생된 전류는 여파되어 귀선 펄스와 2중 레벨 신호 전이 사이에 동기를 유지하도록 지연회로(72)에 인가된다.As described above, there is a delay due to the load between the time of the horizontal deflection drive pulse and the horizontal synchronizing pulse. This delay is about 90 ° with the horizontal scan and about 1.5 microseconds. The phase control loop 70 includes a controllable phase-shift network or delay circuit 72 to apply the signal generated by the
위상 제어 회로(70)는 제 1 도의 우하측에서 122로 표시된 귀선 펄스형 회로와, 우상단에서 150으로 표시된 편향 구동 기간 회로와 그리고 중앙 상단에서 200으로 표시된 로직 회로를 포함한다. 로직 회로(200)는 지연회로(27)에 구동 신호를 발생하며 그리고 지연회로(72)가 그의 영역의 극단에 있는 경우일지라 하더라도 펄스 출력을 보증하도록 신호들을 처리한다. 로직회로(200)는 도전체 버스 H에 결합된 입력과 다음의 반전기(204)에 결합된 출력을 갖는 반전기(202)를 포함한다. 반전기(42)의 출력(42 b)는 반전기(204)의 출력(204 a)에 연결되며 제 2 i도에서 259로 표시된 합성된 출력신호는 도전체 I 를 통하여 반전기(194)의 입력에 결합된다. 같은 방법으로 반전기(44)의 출력(44 b)는 반전기(204)의 출력(204 b)에 결합되며 제 2i도에서 260으로 표시된 신호는 도전체 J를 통하여 반전기(196)의 입력에 결합된다. 신호(259) 및 (260)은 신호 257과 고정된 시간관계를 갖는다. 반전기(196)의 출력(196 a)는 178로서 표시되며 반전기(180) 및 (182)를 포함하는 플립플롭의 입력에 결합된다. 반전기(180)의 출력은 반전기(182)의 입력에 결합되며 반전기(182)의 출력(182 a)는 반전기(180)의 입력에 결합된다. 반전기(194)의 출력(194 a)는 반전기(812)의 입력에 결합된다. FF(178)의 출력은 반전기(182)의 출력(182 b)에 연결된 도전체 K상에 나타난다.The phase control circuit 70 includes a retrace pulse type circuit labeled 122 at the bottom right of FIG. 1, a deflection drive period circuit labeled 150 at the top right, and a logic circuit 200 at the top center. Logic circuit 200 generates a drive signal to delay circuit 27 and processes the signals to ensure a pulse output even if delay circuit 72 is at the extreme of its region. The logic circuit 200 includes an
반전기(196)의 출력(196 a)는 반전기(186)의 입력에 결합되며 플립플롭 FF(184)를 형성하도록 반전기(188)와 횡결합되어 있다. 이것은 FF(184)의 출력을 안정시킨다.Output 196a of
제2m도에서 263으로 표시된 신호는 반전기(194)의 출력(194 b)에서 발생되어지며 그리고 도전체 M에 의하여 반전기(192)의 입력에 연결된다. 또한 반전기(192)의 입력은 지연회로(72)의 출력에서 NPN 트랜지스터(91)의 콜렉터에 결합된다.The signal labeled 263 in FIG. 2m is generated at the output 194b of the
제2n도에서 264로 표시된 신호는 반전기(192)에 의하여 발생되며 도전체 N을 통하여 반전기(190)의 입력에 연결되어진다. 반전기(190)의 출력은 FF(184)의 반전기(188)의 입력에 결합된다. 그리고 반전기(196)의 출력(196 C)는 반전기(190)의 입력에 결합된다.The signal labeled 264 in FIG. 2n is generated by the
FF(178)의 출력신호는 도전체 K에 의하여 NPN 트랜지스터(74)의 베이스에 연결된다. 또한 트랜지스터(74)의 베이스는 저항(75)을 통하여 B+로부터 바이어스 된다. 트랜지스터(74)의 콜렉터-에미터 통로는 주기방전을 하도록 램프(ramp) 컨덴서(78) 양단에 도전체 L을 통하여 연결되어 있다. 콘덴서(78)는 저항(80)을 통하여 B+로부터의 충전전류를 수신한다.The output signal of FF 178 is connected to the base of NPN transistor 74 by conductor K. The base of transistor 74 is also biased from B + through resistor 75. The collector-emitter passage of transistor 74 is connected via conductor L across a ramp capacitor 78 for periodic discharge. Capacitor 78 receives the charging current from B + through resistor 80.
콘덴서(78) 양단에 발생된 주기적 램프는 82로 표시된 비교기의 NPN 트랜지스터 (86)의 베이스에 결합된다. 비교기(82)는 B+에 저항(88)을 통하여 트랜지스터(86의 에미터와 트랜지스터 (84)의 에미터가 결합된 NPN 트랜지스터(84)를 포함한다. 트랜지스터 (86)의 콜렉터는 접지되어 있다.The periodic ramp generated across the capacitor 78 is coupled to the base of the NPN transistor 86 of the comparator, denoted 82. Comparator 82 includes an NPN transistor 84 in which the emitter of transistor 86 and the emitter of transistor 84 are coupled to B + through a
트랜지스터 (84)의 콜렉터는 트랜지스터(91)의 베이스에 접속되어 있으며 저항(90)을 통하여 접지되어있다. 트랜지스터(91)의 베이스 에미터 접합은 지연된 신호를 반전기(192)의 입력에 결합하기 위하여 저항(90)의 양단에 결합되어 있다.The collector of transistor 84 is connected to the base of transistor 91 and grounded through resistor 90. The base emitter junction of transistor 91 is coupled across resistor 90 to couple the delayed signal to the input of
FF(184)의 출력은 도전체 0에 의하여 편향구동 기간회로(150)의 FF(174)의 C입력에 연결된다. FF(174)의 Q출력은 반전기(176)의 입력에 결합되며 출력(176 a)는 FF(174)의 D입력에, 그리고 다른 출력(176 b)은 도전체 P에 의하여 NPN 스위치 트랜지스터(156)의 베이스에 결합된다. 출력(176 a) 및(176 b)는 FF(174)의 Q출력과 동상인 신호들을 발생한다. 트랜지스터(156)의 베이스는 저항(158)을 통하여 B+로부터 바이어스 전류를 입수하며 콜렉터-에미터 통로는 램프콘덴서(152) 양단에 도전체 Q에 의하여 결합된다. 콘덴서(152)는 저항(154)에 의하여 B+로부터 충전된다. 콘덴서(152)의 재전류 램프출력은 160으로 표시된 비교기의 NPN 트랜지스터(168)의 베이스에 결합된다. PNP 트랜지스터(162)는 에미터가 트랜지스터(168)의 에미터와 저항(166)에 의하여 B+에 결합되어 있다. 트랜지스터(16)의 콜렉터는 접지되어 있으며 베이스는 편향 구동기간 조정을 위하여 B+와 접지 사이에 결하된 전위차계1164)의 바늘에 연결되어 있다. 하나의 출력은 트랜지스터(168)의 콜렉터와 접지 사이에 결합된 저항(170) 양단의 비교기(160)로부터 취해진다. 저항(170)은 NPN 트랜지스터(172)의 베이스 에미터 접합 양단에 결합되어 있으며 트랜지스터(172)의 Q출력은 완충증폭기(146)에 의하여 변환증폭기(144)의 입력에 결합된다. 변환증폭기(144)의 출력은 도전체 S에 의하여 수평 편향 회로(140)의 입력에 결합된다.The output of
수평 편향회로(140)에 의하여 발생된 귀선펄스는 도전체 상에 편향구동에 응답하여 도전체 S에 의하여 귀선펄스형 회로(122)에 결합된다. 회로(122)는 저항(124) 및 (126)으로 구성된 전압분할기(123)을 포함한다.The retrace pulse generated by the
트랜지스터(128)의 베이스 에미터접합은 저항(126)의 양단에 결합된다. 트랜지스터(128)의 콜렉터는 부하(132)의 베이스에 접속되어지며 트랜지스터(132)의 에미터는 접지되어 있다. 트랜지스터(132)의 콜렉터는 부하저항(134)에 의하여 B+에 결합되어진다. 트랜지스터(132)의 콜렉터는 다이오드(136)의 양극에 결합되며 다이오드(136)의 음극은 접지되어 있다. 위상 검출기(82)의 입력을 나타내는 NPN 트랜지스터(98)의 베이스 에미터 접합은 다이오드(136) 양단에 결합된다. 트랜지스터(98)의 콜렉터는 전류를 공급하기 위하여 NPN 트랜지스터(94) 및 (96)의 에미터에 결합되어 있다. 저항(102) 및 (104)를 포함하는 전압분할기(100)는 B+와 접지 사이에 결합되어 있다. 트랜지스터(94) 및 (96)의 베이스는 바이어스되기 위하여 저항(106) 및 (108)에 의하여 분할기(100)상의 꼭지점에 결합되어 있다. 트랜지스터(94)의 콜렉터는 109로 표시된 전류반사기에 의하여 트랜지스터(96)의 콜렉터에 결합되어 있다. 반사기(109)는 PNP 트랜지스터(110)를 포함하며 트랜지스터(110)의 베이스는 트랜지스터(94)의 콜렉터에 결합되며 그리고 PNP 트랜지스터(112)의 콜렉터에 결합된다. 그리고 저항(116) 및 다이오드(118)의 직렬 연결을 통하여 B+에 결합되어진다. 트랜지스터(112)의 에미터는 저항(114)에 의하여 B+에 결합되어진다. 트랜지스터(110)의 콜렉터는 위상 검출기(92)의 출력단자를 형성하도록 트랜지스터(96)의 콜렉터에 결합된다. 위상 검출기(92)의 출력은 도전체 μ에 의하여 트랜지스터(84)의 베이스에 결합되어 있다. 여파기 콘덴서(120)는 지연 회로(72)가 도전체 G 및 G상에서 2 중 레벨 신호를(257)에 동기되는 수평 귀선 펄스들을 유지하는 방법으로 편향구동을 제어하기 위하여 위상 제어 신호를 형성하도록 위상 검출기(92)에 의하여 발생된 전류를 여파하기 위하여 도전체 μ와 접지 사이에서 결합되어진다.The base emitter junction of transistor 128 is coupled across resistor 126. The collector of transistor 128 is connected to the base of
제 1 도의 배열장치의 상세한 작동은 제 2 도의 파형과 연결하면서 매우 잘 설명된다. 제2 a 내지 2 t도에서 도시된 파형들은 대응 문자에 의하여 표시된 제 1 도의 도전체들 상의 전압파형들을 도시하고 있다. 일반적으로 말하자면, PLL(30)은 상호파형 257 및 257에 연관된 시간에 신호파형 259와 260을 발생한다. 로직회로(200)는 신호(259) 및 (260)일 지연회로(72)에 인가함으로서 편향 구동 기간회로(150)에 인가되는 신호(265)를 발생한다. 기간회로(150)는 일정기간의 구동펄스를 발생하여 수평 편향회로(140)에 인가한다. 편향회로는 귀선펄스를 발생하여 위상 검출기(92)내의 257신호와 비교된다. 어떠한 위상편차는 편차를 감소시키도록 지연회로(72)를 제어하는 오차신호를 발생한다.The detailed operation of the arrangement of FIG. 1 is very well explained in connection with the waveform of FIG. The waveforms shown in FIGS. 2 a to 2 t show the voltage waveforms on the conductors of FIG. 1 indicated by the corresponding letters. Generally speaking,
작동시에, VCO(32)는 503KHz 펄스(152)를 발생하며 PLL (30)의 일련의 계수기는 연속적으로 파형(253) 내지 (257)을 발생한다. 위상 검출기(62)는 신호(257)에 응답하여서 공지된 방법으로 수평동기 펄스(251)의 중심의 시간 T0와 일치하는 신호(257)의 부극성행 전이를 유지하도록 VCO (32)를 제어한다. 도전체 H의 전압은 반전기들의 출력 (38), (48), (54) 또는 완충기(59)에 의하여 로직 0에 대응하는 더욱 낮은 부극성 값으로 강하된다. 만약 강하되지 않으면, 높은 상태(로직 1)로 남을 것이다. 또한 버스 H는 신호(253) 또는 (257)이 부극성이며 신호(255) 또는 (256)이 정극성일 때에 이들 간격동안 부극성이 될 것이다. 그러므로 신호(258)는 간격 T0-T1, T7-T8및 T9-T10에서 부극성으로 유지된다.In operation, VCO 32 generates a 503 KHz pulse 152 and a series of counters of
도전체 상의 신호(259)는 도전체 H상의 신호 (258)이 부극성이고 도전체 D상의 신호(254)가 정극성일 때 부극이 될 것이다. 그러므로 도전체 I상의 신호(259)는 단지 기간 T6-T7에서만 정극성이 된다. 똑같이, 도전체 J상이 상호(260)은 신호(254) 또는 (258)이 부극성일 때 부극성이며 신호(260)이 기간 T7-T8에서만 정극성이 되게 한다. 간격 선행시간 T5에서 FF(178)은 도전체 K상의 신호(261)이 낮은 상태에 있다.The
시간 T7에서, 도전체 I상의 신호(259)는 높아지며 그리고 반전기(182)의 입력은 낮아지므로 (178)이 스위치 상태가 되며 도전체 FF상에 로직(1)을 발생한다. 스위치된 상태는 후의 시간 T8까지 유지되어지며 이때에 도전체 J상의 신호(260)는 정극성이 되며 FF(178)을 리셀한다. 그러므로, 펄스는 PLL(30)이 고정된 시간 T0의 고정된 시간과 관련된 기간 T7-T8에서 도전체 K상에 발생되어진다. 신호(261)의 펄스는 트랜지스터(74)가 도통되게 하며 램프전압을 발생하도록 기간 T5-T8내에서 콘덴서(78)를 방전한다. 시간 T8에서 트랜지스터(74)는 비도통 상태가 되며 제 2 도에서 (262)로 표시된 램프전압은 도전체 L상에서 시작된다. T8이후의 순간적 간격에서 비교기(82)의 트랜지스터(86)는 도통되며 트랜지스터(84)는 비도통된다. 연속적으로 트랜지스터(91)이 비도통된다.At time T 7 , signal 259 on conductor I is high and input of
램프전압(262)은 다음에 따르는 펄스(261)에 의하여 리셋될 때까지 증가된다. T4와 동일한 시간에, 램프전압(262)은 위상 검출기(92)의 출력전압과 동등해지며 비교기(82)는 트랜지스터(91)이 도통되며 제2m도에서 도시된 도전체 M의 전압을 강하하도록 스위치된다. 반전기(192)는 도전체 N상에 제2n도의 264로 도시된 신호를 형성하도록 신호(293)를 변환한다. 그러므로 FF(184)가 스위치되며, 제20도에서 265로 표시된 도전체 0상의 부극성행 펄스를 시작한다. 시간 T4는 수평 편향회로(140)에 인가된 구동 펄스의 시작시간을 규정한다.The
시간 T4의 바로 전에, 편향 구동 기간회로(150)의 FF(174)는 Q출력이 낮고 Q출력이 높은 리셋 상태에 있다. 시간 T4에서 클록입력에 인가된 신호(265)의 부극성행 전이는 FF(174)를 세트한다. Q출력이 낮아지며 반전기(144)에 기인하여 정극성행 구동펄스가(제2S도의 파형(269)으로서 도시됨) 도전체 S상에 나타난다. 동시에, Q출력이 로직(1)이 되며 도전체 P상의 반전기(176)의 출력은 제2p도에서 전압파형(266)으로서 도시된 로직 0으로 간다. 로직 0에서 도전체 P로서 트랜지스터(156)의 베이스 에미터 접합은 비도통되며 콘덴서(152)는 충전되기 시작하며, 도전체 Q상에 제2q도에서 (267)로 표시된 램프를 형성한다. 램프전압은 램프전압이 트랜지스터(162)에 인가된 기준전압과 동등한 T10까지 상승한다. 시간 T10에서, 비교기(160)는 트랜지스터(172)를 스위치 하여 비도통상태로 되게 하므로, 도전체 R상의 전압은 제2r도위 파형(268)으로서 도시된 펄스를 형성하도록 상승된다. 도전체 R상의 로직 (1)은 FF(174)를 리셋하므로써, 트랜지스터(156)를 도통상태로 하며 다음 작동 주기를 위하여 콘덴서(152)를 방전한다. 시간 T10에서 FF(174)의 리셋팅은 편향회로(140)에 인가된 편향구동펄스(269)를 중단한다. 약간 뒤에, 제2t도에서 270으로 표시된 귀선펄스는 편향회로(140)에 의하여 발생된다. 도시된 바와같이 귀선펄스(270)는 503KHz 펄스들의 약 7주기들 즉 14μ초 동안 지연된다.Just before time T 4 , the FF 174 of the deflection drive period circuit 150 is in a reset state with a low Q output and a high Q output. The negative transition of the
루프의 남어지 부분은 제 2 도의 도시와 시간 척도가 다른 시간 T0에서의 파형을 도시하는 제 3 도와 연관하여 설명하겠다. 도전체 T상의 편향회로(140)에 의하여 발생된 수평귀선펄스(270)는 간격 T12-T2에서 제3a도에서 도시되어 있다. 귀선펄스(270)는 시간 T10에서 구동펄스(269)의 종결에 응답하여 시간 T1 2에서 시작된다. 제3b 및 3c도는 도전체들 G 및 G상에서 위상 검출기(92)에 인가되는 신호(257) 및(257)을 도시한다. 펄스(270)은 증폭되어지며 그리고 펄스 형성회로(122)에 의하여 클립되며, 트랜지스터(132)의 콜렉터에서의 결과적 펄스는 제3d도의 VC(132)에 의하여 도시되어 있다. 펄스 VC(132)의 선단부는 시간 T13에서 발생하며 연속부는 T1에서 발생한다. 트랜지스터(98)는 펄스 진폭에 관한 콜렉터 전류로서 펄스 VC(132)에 응답한다. 펄스진폭이 일정하므로, 트랜지스터(98)는 제3e도의 IC(98)로서 표시된 일정 진폭의 콜렉터 전류 펄스를 발생한다. 이러한 콜렉터 전류는 트랜지스터(94) 및 (96)에 인가된다.The remaining portion of the loop will be described in conjunction with the third diagram showing the waveform at time T 0 with the time scale different from the illustration of FIG. The horizontal retrace
트랜지스터(94) 및 (96)중 하나는 인가된 베이스 전압에 기인하여 트랜지스터(98)로부터 유출된 전류를 도통한다. 제 3 도에서 도시되어진 바와같이, 간격 선행시간 T0에서 트랜지스터(94)의 베이스에 인가된 전압(257)이 트랜지스터(96)의 베이스에 인가된 전압(257)보다 더욱 적극성이다. 결과적으로, 트랜지스터(94)는 간격 T13-T0에서 제3f 및 3g도에서 IC(94) 및 IC(96)으로 도시되어진 바와같이 트랜지스터(96)를 제외하고 도통된다. 트랜지스터(94)의 도전은 전류반사기(109)의 트랜지스터(110)의 도전과 동등하다. 트랜지스터(110) 내의 전류 흐름은 제3i도의 정극성전류 I(120)로서 도시된 전류로 콘덴서(120)를 충전시킨다. 공지된 바와같이, 시간 T13-T0내에서 콘덴서(2120)내에 흐루는 일정 총 전류는 제3i도의 VC(120)으로 도시된 증가정극성 렉프전압내에서 발생된다.One of
시간 T0에서, 전압(257)은 257보다 더욱 정극성이 되며 그리고 트랜지스터(96)는 콜렉터전류 IC(94) 및 IC(96)로서 도시된 바와같이 트랜지스터(94)를 제외하고 도통된다. 트랜지스터(96)에 의한 도전은 제3h도의 부극성전류 I(120)으로 표시된 콘덴서를 방전하는 콘덴서(120)내의 방전전류는 전술의 충전전류와 동등하다. 알려진 바와같이, 기간 T0-T1에서 콘덴서(120)내의 일정 방전전류 흐름은 제3i도의 VC(120)로 도시된 렉프전압이 트랜지스터(94), (110) 및 (112)에 의하여 충전되어진 바와같은 비율로 감소되어지게 한다. 결과적으로 신호(257)의 전이가 발생하는 시간에서 집중된 귀선펄스간격 T12-T2로서, 콘덴서(120)는 충전되거나 방전되지도 않으며 지연회로(72)의 비교기에 인가된 기준전압은 변화되지 않고 유지되어진다.At time T 0 ,
편향회로(140)의 부하가 증가된 경우에 귀선펄스는 제3a도의 점선파형(302)로서 표시된 바와같이 T14-T3과 같은 간격으로 더욱 지연된다. 이러한 선택에 있어서 콜렉터전류는 제3e도에서 점선파형(304)으로서 표시되 바와 같이 시작 간격 T14-T3동안 트랜지스터(68)내를 흐른다. 전류는 간격 -T0동안 트랜지스터(94) 및 (110)내에 흐를 것이며 트랜지스터(96)에서는 더욱 간격 T0-T3동안 흐를 것이다. 결론적으로 콘덴서(120)가 방전되는 동안의 간격은 충전되는 간격보다 더욱 클 것이다. 제3i도의 점선파형(310)으로서 표시되어진 바와같이, 충전 및 방전내의 불균형은 비교간격 후에 도전체(120)상에 잔유되는 더욱 큰 부극성 전압에서 야기된다. 이러한 더욱 큰 부극성전압이 기준으로서 비교기(82)에 인가된 경우에 이러한 부극성전압은 복전류 주기동안 시간 T4가 더욱 빨리 발생되게 하므로서, 구동펄스(269)를 더욱 빨리 시작되게 하며, 구동펄스의 종단 및 귀선펄스 간격의 요구되는 중심 사이에 있는 지연 T10-T10내에서의 증가를 보상한다.When the load of the
설명된 본 발명은 위상과 수평 편향회로의 주파수 제어를 제공하여 동기 신호의 평균 시간에 동기된 귀선펄스와 수평 편향회로의 부하의 변화에 따른 귀선펄스 기간의 변화에 무관하게 동기를 유지한다. 작은수의 소자가 사용되어지므로 배열장치는 종래의 것보다 더욱 확실성이 있다.The described invention provides frequency control of the phase and horizontal deflection circuits to maintain synchronization regardless of the retrace pulse period synchronized with the average time of the synchronization signal and the reversal of the retrace pulse period with changes in the load of the horizontal deflection circuit. Since a small number of elements are used, the arrangement is more reliable than the conventional one.
전술되어진 바와 같은 로직회로(200)의 접속은 고속 로직의 경우에 적용되어질 수 있으며 그리고 본 분야에서 숙련된 자들은 집적내 접합 로직과 같은 중속 로직회로들의 경우에서 변형이 요구되어진다는 것을 알 수 있다. 특히, 도전체들 i 및 j 는 I2L히로들의 위상 전이를 보상하기 위하여 변환기(196) 및 (194)의 입력에 제각기 접속되어져야만 한다. 본 분야에서 숙련된 자에게 공지되어진 바와같이, 조정가능 발진기는 지연회로(72), 로직 (200) 및 펄스폭 제어회로(150) 대신에 사용되어질 수 있으므로 제2s도의 도면과 같은 수평 편향회로 구동펄스들을 제공하며 그리고 제2h 내지 2r도의 파형을 제외한다.The connection of logic circuit 200 as described above may be applied in the case of high speed logic and those skilled in the art will appreciate that modification is required in the case of medium speed logic circuits such as in-junction logic. have. In particular, conductors i and j must be connected to the inputs of
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019790003433A KR830000983B1 (en) | 1979-10-04 | 1979-10-04 | Dual Phase-Controlled Loop Deflection Synchronization Circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019790003433A KR830000983B1 (en) | 1979-10-04 | 1979-10-04 | Dual Phase-Controlled Loop Deflection Synchronization Circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
KR830000983B1 true KR830000983B1 (en) | 1983-05-18 |
Family
ID=19213126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019790003433A KR830000983B1 (en) | 1979-10-04 | 1979-10-04 | Dual Phase-Controlled Loop Deflection Synchronization Circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR830000983B1 (en) |
-
1979
- 1979-10-04 KR KR1019790003433A patent/KR830000983B1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1083710A (en) | Circuit for the line synchronisation in a television receiver | |
CA1259128A (en) | Deflection synchronizing apparatus | |
US4327376A (en) | Dual phase-control loop horizontal deflection synchronizing circuit | |
US4146843A (en) | Phase synchronizing arrangement for video synchronous detection | |
US4634939A (en) | Circuit synchronized by a signal at a deflection frequency | |
US3641258A (en) | Sample-and-hold circuit | |
GB2034137A (en) | Dual phase-control loop horizontal deflection synchronizing circuit | |
US4250525A (en) | Television horizontal AFPC with phase detector driven at twice the horizontal frequency | |
KR830000983B1 (en) | Dual Phase-Controlled Loop Deflection Synchronization Circuit | |
FI65517B (en) | UTBROTTSGRINDPULSGENERATOR | |
US3730989A (en) | Television horizontal transistor oscillator and afc network | |
US6229401B1 (en) | Horizontal frequency generation | |
US6233020B1 (en) | Phase lock loop with selectable response | |
KR970005220B1 (en) | Television synchronizing apparatus | |
FI104775B (en) | Synchronous horizontal scan with multiple horizontal frequency | |
US4511915A (en) | Color television encoding circuit | |
KR960014329B1 (en) | Oscillating circuit | |
JP2794693B2 (en) | Horizontal deflection circuit | |
JPS6248956B2 (en) | ||
RU2215372C2 (en) | Horizontal deflection yoke | |
JP2002204159A (en) | Pulse signal generation circuit | |
KR800000349B1 (en) | Burst gate pulse generator | |
KR830001249B1 (en) | Beam Indexed Color Television Receiver | |
KR800001338B1 (en) | Frequency doubler | |
JP2713988B2 (en) | Horizontal AFC circuit |