KR20240101135A - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR20240101135A KR20240101135A KR1020220183492A KR20220183492A KR20240101135A KR 20240101135 A KR20240101135 A KR 20240101135A KR 1020220183492 A KR1020220183492 A KR 1020220183492A KR 20220183492 A KR20220183492 A KR 20220183492A KR 20240101135 A KR20240101135 A KR 20240101135A
- Authority
- KR
- South Korea
- Prior art keywords
- area
- optical
- layer
- disposed
- touch
- Prior art date
Links
- 230000003287 optical effect Effects 0.000 claims abstract description 303
- 238000005538 encapsulation Methods 0.000 claims abstract description 67
- 239000000758 substrate Substances 0.000 claims abstract description 57
- 239000010410 layer Substances 0.000 claims description 270
- 239000011229 interlayer Substances 0.000 claims description 36
- 239000000463 material Substances 0.000 claims description 29
- 238000007789 sealing Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 119
- 239000010408 film Substances 0.000 description 70
- 238000000034 method Methods 0.000 description 35
- 238000002834 transmittance Methods 0.000 description 24
- 239000003990 capacitor Substances 0.000 description 20
- 229910052751 metal Inorganic materials 0.000 description 18
- 239000002184 metal Substances 0.000 description 18
- 238000013461 design Methods 0.000 description 16
- 239000010409 thin film Substances 0.000 description 15
- 239000011241 protective layer Substances 0.000 description 14
- 239000004065 semiconductor Substances 0.000 description 14
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 11
- 238000005452 bending Methods 0.000 description 11
- 229910052814 silicon oxide Inorganic materials 0.000 description 11
- 239000011651 chromium Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 239000010931 gold Substances 0.000 description 10
- 239000011810 insulating material Substances 0.000 description 10
- 239000011368 organic material Substances 0.000 description 10
- 238000001514 detection method Methods 0.000 description 8
- 230000004044 response Effects 0.000 description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 230000000052 comparative effect Effects 0.000 description 6
- 239000012044 organic layer Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 5
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 5
- 229910045601 alloy Inorganic materials 0.000 description 5
- 239000000956 alloy Substances 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 229910052804 chromium Inorganic materials 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 229910052750 molybdenum Inorganic materials 0.000 description 5
- 239000011733 molybdenum Substances 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 239000011777 magnesium Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000002161 passivation Methods 0.000 description 4
- 229920001721 polyimide Polymers 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 239000002356 single layer Substances 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 239000004925 Acrylic resin Substances 0.000 description 3
- 229920000178 Acrylic resin Polymers 0.000 description 3
- 241000750042 Vini Species 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- -1 for example Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 230000010287 polarization Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 2
- 229910052779 Neodymium Inorganic materials 0.000 description 2
- 239000004698 Polyethylene Substances 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 239000012790 adhesive layer Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000006059 cover glass Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 229910052749 magnesium Inorganic materials 0.000 description 2
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 2
- 239000005416 organic matter Substances 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 229920000573 polyethylene Polymers 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 239000004820 Pressure-sensitive adhesive Substances 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000009969 flowable effect Effects 0.000 description 1
- 150000003949 imides Chemical class 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000009736 wetting Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/126—Shielding, e.g. light-blocking means over the TFTs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/04164—Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0443—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0446—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0448—Details of the electrode shape, e.g. for enhancing the detection of touches, for generating specific electric field shapes, for enhancing display quality
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/844—Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/40—OLEDs integrated with touch screens
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
- H10K59/873—Encapsulations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04107—Shielding in digitiser, i.e. guard or shielding arrangements, mostly for capacitive touchscreens, e.g. driven shields, driven grounds
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04111—Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04112—Electrode mesh in capacitive digitiser: electrode for touch sensing is formed of a mesh of very fine, normally metallic, interconnected lines that are almost invisible to see. This provides a quite large but transparent electrode surface, without need for ITO or similar transparent conductive material
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Optics & Photonics (AREA)
- Quality & Reliability (AREA)
- Computer Networks & Wireless Communication (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
본 발명은 표시 장치에 관한 발명으로, 본 발명의 일 실시예에 따른 표시 장치는, 제1 광학 영역 및 일반 영역을 포함하는 표시 영역 및 비표시 영역을 포함하는 기판, 표시 영역에서 기판 상에 배치되는 평탄화층, 평탄화층 상에 배치되고, 애노드, 발광층 및 캐소드를 포함하는 복수의 발광 소자, 평탄화층 상에서 애노드의 끝단을 덮도록 배치되는 뱅크, 복수의 발광 소자 및 뱅크를 덮도록 배치된 봉지부, 봉지부 상에 배치되고, 복수의 터치 전극을 포함하는 터치 감지부, 및 제1 광학 영역에서 봉지부와 복수의 터치 전극 사이에 배치되는 복수의 차폐 패턴을 포함하고, 제1 광학 영역은 캐소드가 뱅크를 노출시키는 투과 영역을 포함한다. 따라서, 본 발명은 복수의 차폐 패턴에 의해 터치 노이즈가 차폐된 표시 장치를 제공할 수 있다.
Description
본 발명은 표시 장치에 관한 것으로서, 보다 상세하게는 카메라 또는 센서가 배치되는 영역에서 터치 노이즈를 저감할 수 있는 표시 장치를 제공하는 것이다.
정보화 시대로 접어들면서 전기적 정보신호를 시각적으로 표시하는 표시 장치 분야가 급속도로 발전하고 있으며, 여러 가지 표시 장치에 대해 박형화, 경량화 및 저소비 전력화 등의 성능을 개발시키기 위한 연구가 계속되고 있다.
대표적인 표시 장치로는 액정 표시 장치(Liquid Crystal Display; LCD), 전계 방출 표시 장치(Field Emission Display; FED), 전기 습윤 표시 장치(Electro-Wetting Display; EWD) 및 유기 발광 표시 장치(Organic Light Emitting Display; OLED) 등을 들 수 있다.
유기 발광 표시 장치로 대표되는 전계 발광 표시 장치는 자체 발광 표시 장치로서, 액정 표시 장치와는 달리 별도의 광원이 필요하지 않아 경량 박형으로 제조가 가능하다. 또한, 전계 발광 표시 장치는 저전압 구동에 의해 소비전력 측면에서 유리할 뿐만 아니라, 색상구현, 응답속도, 시야각, 명암 대비비(Contrast Ratio; CR)도 우수하여, 다양한 분야에서 활용이 기대되고 있다.
최근 모바일 단말기의 멀티 미디어 기능이 향상되고 있다. 예를 들어, 표시 장치의 전면에 카메라 또는 센서가 기본으로 내장된다. 그러나, 표시 장치의 전면에 배치된 카메라 또는 센서는 화면 디자인을 제한하여 화면 디자인을 어렵게 하고 있다. 표시 장치의 전면에서 카메라 또는 센서가 차지하는 공간을 줄이 기 위하여 노치(notch) 또는 펀치홀(punch hole)을 포함한 디자인이 표시 장치에 채택된 바 있지만, 카메라 또는 센서로 인하여 화면 크기가 여전히 제한되어 풀 스크린 디스플레이(Full-screen display)를 구현하기 어렵다.
풀 스크린 디스플레이를 구현하기 위하여, 표시 장치의 화면 내에 저해상도 화소들이 배치되는 영역을 마련하고, 저해상도 화소들이 배치되는 영역에 카메라 및/또는 각종 센서를 배치하는 방안이 제안되고 있다.
본 발명이 해결하고자 하는 과제는 표시 장치에서 카메라 또는 센서가 배치된 영역에서 터치 노이즈를 감소시켜 터치 성능을 개선할 수 있는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 따른 표시 장치는 제1 광학 영역 및 일반 영역을 포함하는 표시 영역 및 비표시 영역을 포함하는 기판, 표시 영역에서 기판 상에 배치되는 평탄화층, 평탄화층 상에 배치되고, 애노드, 발광층 및 캐소드를 포함하는 복수의 발광 소자, 평탄화층 상에서 애노드의 끝단을 덮도록 배치되는 뱅크, 복수의 발광 소자 및 뱅크를 덮도록 배치된 봉지부, 봉지부 상에 배치되고, 복수의 터치 전극을 포함하는 터치 감지부, 및 제1 광학 영역에서 봉지부와 복수의 터치 전극 사이에 배치되는 복수의 차폐 패턴을 포함하고, 제1 광학 영역은 캐소드가 뱅크를 노출시키는 투과 영역을 포함한다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 표시 장치는 표시 영역에서 발광 소자 또는 터치 전극의 하단에 카메라 또는 센서가 배치됨으로써 그 상부의 디스플레이 또는 터치가 끊어지지 않을 수 있다.
본 발명의 표시 장치는 카메라 또는 센서가 배치된 영역과 중첩되는 영역에 금속으로 이루어진 전극과 같은 불투명한 구성요소가 배치되지 않는 투과 영역이 위치한다. 이에 따라, 카메라 또는 센서가 배치된 영역에서의 광 투과율이 개선되어 표시 장치의 시감도를 개선할 수 있다.
본 발명의 표시 장치는 복수의 투과 영역과, 복수의 발광 소자의 경계에서 복수의 터치 전극과 중첩하도록 복수의 차폐 패턴을 배치함으로써 투과 영역(TA)을 통해 표시 장치 내에 발생할 수 있는 터치 노이즈를 감소시킬 수 있다.
본 발명의 표시 장치는 터치 감지부 상에 흐름성이 높은 유기물층을 배치함으로써 터치 감지부에 의한 단차를 보완하여 표시 장치의 시인성을 개선할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 발명 내에 포함되어 있다.
도 1a 내지 도 1d는 본 발명의 일 실시예에 따른 표시 장치의 개략적인 평면도들이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 시스템 구성도이다.
도 3은 본 발명의 일 실시예에 따른 표시 패널에서 서브 화소의 등가 회로도이다.
도 4는 본 발명의 일 실시예에 따른 표시 패널에 있어, 표시 영역의 서브 화소의 배치를 보여주는 도면이다.
도 5a는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제1 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
도 5b는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제2 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
도 6은 도 1의 표시 장치의 일반 영역을 확대하여 도시한 개략적인 평면도이다.
도 7은 도 6의 VII-VII'에 따른 단면도이다.
도 8는 도 1a의 VIII-VIII'에 따른 단면도이다.
도 9는 도 1의 표시 장치의 제1 광학 영역을 확대하여 도시한 개략적인 평면도이다.
도 10은 도 9의 X-X'에 따른 단면도이다.
도 11a는 도 1의 X 영역을 나타낸 개략적인 평면도이다.
도 11b는 도 11a의 A 영역을 나타낸 개략적인 평면도이다.
도 11c는 도 11a의 B 영역을 나타낸 개락적인 평면도이다.
도 11d는 도 11c의 XI-XI'에 따른 단면도이다.
도 12는 본 발명의 실시예 및 비교예에 따른 디스플레이 터치 노이즈(display touch noise, DTN) 시뮬레이션 결과이다.
도 13은 본 발명의 다른 실시예에 따른 플렉서블 표시 장치의 제1 광학 영역을 보여주는 평면도이다.
도 14는 도 13의 Z 영역을 확대하여 보여주는 도면이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 시스템 구성도이다.
도 3은 본 발명의 일 실시예에 따른 표시 패널에서 서브 화소의 등가 회로도이다.
도 4는 본 발명의 일 실시예에 따른 표시 패널에 있어, 표시 영역의 서브 화소의 배치를 보여주는 도면이다.
도 5a는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제1 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
도 5b는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제2 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
도 6은 도 1의 표시 장치의 일반 영역을 확대하여 도시한 개략적인 평면도이다.
도 7은 도 6의 VII-VII'에 따른 단면도이다.
도 8는 도 1a의 VIII-VIII'에 따른 단면도이다.
도 9는 도 1의 표시 장치의 제1 광학 영역을 확대하여 도시한 개략적인 평면도이다.
도 10은 도 9의 X-X'에 따른 단면도이다.
도 11a는 도 1의 X 영역을 나타낸 개략적인 평면도이다.
도 11b는 도 11a의 A 영역을 나타낸 개략적인 평면도이다.
도 11c는 도 11a의 B 영역을 나타낸 개락적인 평면도이다.
도 11d는 도 11c의 XI-XI'에 따른 단면도이다.
도 12는 본 발명의 실시예 및 비교예에 따른 디스플레이 터치 노이즈(display touch noise, DTN) 시뮬레이션 결과이다.
도 13은 본 발명의 다른 실시예에 따른 플렉서블 표시 장치의 제1 광학 영역을 보여주는 평면도이다.
도 14는 도 13의 Z 영역을 확대하여 보여주는 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 제한되는 것이 아니라 서로 다른 다양한 형상으로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 면적, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 제한되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 발명 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
또한 제 1, 제 2 등이 다양한 구성 요소들을 서술하기 위해서 사용되나, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성 요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성 요소는 본 발명의 기술적 사상 내에서 제 2 구성 요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 면적 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 면적 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하에서는 도면을 참조하여 본 발명에 대해 설명하기로 한다.
도 1a 내지 도 1d는 본 발명의 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1a 내지 도 1d를 참조하면, 본 발명의 일 실시예에 따른 표시 장치(100)는 영상을 표시하는 표시 패널(DP) 및 하나 이상의 광학 전자 장치(170, 170a, 170b)를 포함할 수 있다. 광학 전자 장치(170, 170a, 170b)는 카메라 또는 센서와 같이 빛을 수신하는 수광 장치를 포함할 수 있다.
표시 패널(DP)은 사용자에게 영상을 표시하기 위한 패널이다.
표시 패널(DP)은 영상을 표시하기 위한 표시 소자, 표시 소자를 구동하기 위한 구동 소자, 및 표시 소자 및 구동 소자로 각종 신호를 전달하는 라인 등을 구비할 수 있다. 표시 소자는 표시 패널(DP)의 종류에 따라 상이하게 정의될 수 있으며, 예를 들어, 표시 패널(DP)이 유기 발광 표시 패널인 경우, 표시 소자는 애노드, 발광층 및 캐소드를 포함하는 유기 발광 소자일 수 있다. 예를 들어, 표시 패널(DP)이 액정 표시 패널인 경우, 표시 소자는 액정 표시 소자일 수 있다.
이하에서는 표시 패널(DP)이 유기 발광 표시 패널인 것으로 가정하지만, 표시 패널(DP)이 유기 발광 표시 패널로 제한되는 것은 아니다.
한편, 표시 패널(DP)은 기판, 및 기판 상의 다수의 절연막, 트랜지스터층 및 발광 소자층 등을 포함하여 구성될 수 있다. 표시 패널(DP)은 영상 표시를 위하여 다수의 서브 화소 및 다수의 서브 화소를 구동하기 위한 각종 신호 라인을 포함할 수 있다. 신호 라인은 다수의 데이터 라인, 다수의 게이트 라인, 다수의 전원 라인 등을 포함할 수 있다. 이때, 다수의 서브 화소 각각은 트랜지스터층에 위치하는 트랜지스터 및 발광 소자층에 위치하는 발광 소자를 포함할 수 있다.
표시 패널(DP)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다.
표시 영역(DA)은 표시 패널(DP)에서 영상이 표시되는 영역이다.
표시 영역(DA)에는 다수의 화소를 구성하는 다수의 서브 화소 및 다수의 서브 화소를 구동하기 위한 회로가 배치될 수 있다. 다수의 서브 화소는 표시 영역(DA)을 구성하는 최소 단위로, 다수의 서브 화소 각각에 표시 소자가 배치될 수 있고, 다수의 서브 화소는 화소를 구성할 수 있다. 예를 들어, 다수의 서브 화소 각각에 애노드, 발광층 및 캐소드를 포함하는 유기 발광 소자가 배치될 수 있으나, 이에 제한되지 않는다. 또한, 다수의 서브 화소를 구동하기 위한 회로에는 구동 소자 및 라인 등이 포함될 수 있다. 예를 들어, 회로는 박막 트랜지스터, 스토리지 커패시터, 게이트 라인, 데이터 라인 등으로 이루어질 수 있으나, 이에 제한되지 않는다.
비표시 영역(NDA)은 영상이 표시되지 않는 영역이다.
비표시 영역(NDA)은 벤딩 되어 전면에서 보이지 않거나 케이스(미도시)에 의해 가려질 수 있으며 베젤 영역이라고도 한다.
도 1a 내지 도 1d에서 비표시 영역(NDA)이 사각형 형태의 표시 영역(DA)을 둘러싸고 있는 것으로 도시하였으나, 표시 영역(DA)과 비표시 영역(NDA)의 형태 및 배치는 도 1a 내지 도 1d에 도시된 예에 제한되지 않는다. 즉, 표시 영역(DA) 및 비표시 영역(NDA)은 플렉서블 표시 장치(100)를 탑재한 전자장치의 디자인에 적합한 형태일 수 있다. 예를 들어, 표시 영역(DA)의 예시적 형태는 오각형, 육각형, 원형, 타원형 등일 수도 있다.
비표시 영역(NDA)에는 표시 영역(DA)의 유기 발광 소자를 구동하기 위한 다양한 배선 및 회로 등이 배치될 수 있다. 예를 들어, 비표시 영역(NDA)에는 표시 영역(DA)의 다수의 서브 화소 및 회로로 신호를 전달하기 위한 링크 라인, GIP(Gate-In-Panel) 라인, 접지 라인(GND, GRD), 또는 게이트 드라이버 IC, 데이터 드라이버 IC와 같은 구동 IC 등이 배치될 수 있으나, 이에 제한되지 않는다.
예를 들어, 비표시 영역(NDA)에는 표시 영역(DA)을 둘러싸도록 배치되고, 서브 화소에 공통 전압을 인가하는 접지 라인(GND)을 포함할 수 있다. 예를 들어, 접지 라인(GND)은 하나 또는 둘 이상으로 형성될 수 있고, 접지 라인(GND)이 둘 이상 형성될 경우 표시 영역(DA)에 더 가깝게 위치한 접지 라인은 내부 접지 라인(GRD)이라고 할 수 있다.
또한, 도시하지는 않았지만 표시 장치(100)는 복수의 터치 전극을 포함하는 터치 감지부를 포함할 수 있다. 복수의 터치 전극에는 터치 신호를 전달하는 터치 라우팅 라인(TL)이 배치될 수 있다.
표시 장치(100)는, 다양한 신호를 생성하거나 표시 영역(DA) 내의 화소를 구동하기 위한, 다양한 부가 요소들을 더 포함할 수 있다. 화소를 구동하기 위한 부가 요소는 인버터 회로, 멀티플렉서, 정전기 방전(Electro Static Discharge; ESD) 회로 등을 포함할 수 있다. 표시 장치(100)는 화소의 구동 이외의 기능과 연관된 부가 요소도 포함할 수 있다. 예를 들어, 표시 장치(100)는 터치 감지 기능, 사용자 인증 기능(예; 지문 인식), 멀티 레벨 압력 감지 기능, 촉각 피드백(tactile feedback) 기능 등을 제공하는 부가 요소들을 더 포함할 수 있다. 상기 언급된 부가 요소들은 비표시 영역(NDA) 및/또는 연결 인터페이스와 연결된 외부 회로에 위치할 수 있다.
예를 들어, 표시 장치(100)의 비표시 영역(NDA)에는 패드 영역(PA)이 포함될 수 있다. 패드 영역(PA)에는 각종 신호 라인들이나 인쇄회로기판과 연결되는 패드들이 배치된다. 예를 들어, 비표시 영역(NDA)에서 표시 영역(DA)과 패드 영역(PA) 사이에는 벤딩 영역이 더 포함될 수 있다. 벤딩 영역이 벤딩되어 패드 영역(PA)은 표시 패널(DP)의 배면에 위치할 수 있으나, 이에 제한되지 않는다.
패드 영역(PA)은 비표시 영역(NDA)에 배치되고, 드라이버 집적회로(DIC)가 본딩되는 집적회로 본딩 패드 영역(COP)과, 비표시 영역(NDA)에 배치되며 연성인쇄회로가 본딩되는 필름 본딩 패드 영역(FOP)을 포함할 수 있다. 이때, 집적회로 본딩 패드 영역(COP)은 필름 본딩 패드 영역(FOP) 보다 표시 영역(DA)에 더 가깝게 위치할 수 있다.
도 1a 내지 도 1d를 참조하면, 표시 영역(DA)은 제1 광학 영역(DA1)과 일반 영역(NA)을 포함할 수 있으나, 이에 제한되지 않는다.
도 1a 내지 도 1d에서 하나 이상의 광학 전자 장치(170, 170a, 170b)는 표시 패널(DP)의 아래(시청 면의 반대 편)에 위치하는 전자 부품이다.
빛은 표시 패널(DP)의 전면(시청 면)으로 들어가서 표시 패널(DP)을 투과하여 표시 패널(DP)의 아래(시청 면의 반대편)에 위치하는 하나 이상의 광학 전자 장치(170, 170a, 170b)로 전달될 수 있다.
하나 이상의 광학 전자 장치(170, 170a, 170b)는 표시 패널(DP)을 투과한 빛을 수신하여, 수신된 빛에 따라 정해진 기능을 수행하는 장치일 수 있다.
예를 들어, 광학 전자 장치(170, 170a, 170b)는 카메라 또는 근접센서 중 어느 하나 이상을 포함할 수 있다.
전술한 바와 같이, 광학 전자 장치(170, 170a, 170b)는 광 수신이 필요한 장치이나, 표시 패널(DP)의 하부에 위치할 수 있다. 즉, 광학 전자 장치(170, 170a, 170b)는 표시 패널(DP)의 시청 면 반대편에 위치할 수 있다. 광학 전자 장치(170, 170a, 170b)는 플렉서블 표시 장치(100)의 전면에 노출되지 않는다. 따라서, 사용자가 플렉서블 표시 장치(100)의 전면을 바라볼 때 광학 전자 장치(170, 170a, 170b)가 보이지 않는다.
일 예로, 표시 패널(DP)의 하부에 위치하는 카메라는 전면을 촬영하는 전면 카메라이고, 카메라 렌즈로 볼 수도 있다.
광학 전자 장치(170, 170a, 170b)는 표시 패널(DP)의 표시 영역(DA)과 중첩되게 배치될 수 있다. 즉, 광학 전자 장치(170, 170a, 170b)는 표시 영역(DA) 내에 위치할 수 있다.
도 1a 내지 도 1d를 참조하면, 표시 영역(DA)은 일반 영역(NA)과 하나 이상의 광학 영역(DA1, DA2)을 포함할 수 있다.
하나 이상의 광학 영역(DA1, DA2)은 하나 이상의 광학 전자 장치(170, 170a, 170b)와 중첩되는 영역일 수 있다.
도 1a의 예시에 따르면, 표시 영역(DA)은 일반 영역(NA) 및 제1 광학 영역(DA1)을 포함할 수 있다. 여기서, 제1 광학 영역(DA1)의 적어도 일부는 제1 광학 전자 장치(170)와 중첩될 수 있다.
도 1a에 제1 광학 영역(DA1)이 원형인 구조를 도시하였으나, 본 발명의 실시예에 따른 제1 광학 영역(DA1)의 형상이 이에 한정되는 것은 아니다.
예를 들면, 도 1b에 도시된 바와 같이, 제1 광학 영역(DA1)의 형상은 팔각형으로 이루어질 수 있으며, 이외에도 다양한 다각형 형상으로 이루어질 수 있다.
도 1c의 예시에 따르면, 표시 영역(DA)은 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 포함할 수 있다. 도 1c의 예시에서, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 사이에는 일반 영역(NA)이 존재할 수 있다. 여기서, 제1 광학 영역(DA1)의 적어도 일부는 제1 광학 전자 장치(170a)와 중첩될 수 있고, 제2 광학 영역(DA2)의 적어도 일부는 제2 광학 전자 장치(170b)와 중첩될 수 있다.
도 1d의 예시에 따르면, 표시 영역(DA)은 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 포함할 수 있다. 도 1d의 예시에서, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 사이에는 일반 영역(NA)이 존재하지 않는다. 즉, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)은 서로 접할 수 있다. 여기서, 제1 광학 영역(DA1)의 적어도 일부는 제1 광학 전자 장치(170a)와 중첩될 수 있고, 제2 광학 영역(DA2)의 적어도 일부는 제2 광학 전자 장치(170b)와 중첩될 수 있다.
하나 이상의 광학 영역(DA1, DA2)은 영상 표시 구조 및 광 투과 구조가 모두 형성되어 있어야 한다. 즉, 하나 이상의 광학 영역(DA1, DA2)은 표시 영역(DA)의 일부 영역이므로, 하나 이상의 광학 영역(DA1, DA2)에는 영상 표시를 위한 서브 화소가 배치되어야 한다. 하나 이상의 광학 영역(DA1, DA2)에는 하나 이상의 광학 전자 장치(170, 170a, 170b)로 빛을 투과해주기 위한 광 투과 구조가 형성되어야 한다.
하나 이상의 광학 전자 장치(170, 170a, 170b)는 광 수신이 필요한 장치이지만, 표시 패널(DP)의 뒤(아래, 시청 면의 반대편)에 위치하여, 표시 패널(DP)을 투과한 빛을 수신하게 된다.
하나 이상의 광학 전자 장치(170, 170a, 170b)는 표시 패널(DP)의 전면(시청 면)에 노출되지 않는다. 따라서, 사용자가 플렉서블 표시 장치(100)의 전면을 볼 때, 광학 전자 장치(170, 170a, 170b)가 사용자에게 보이지 않는다.
예를 들어, 제1 광학 전자 장치(170, 170a)는 카메라일 수 있고, 제2 광학 전자 장치(170b)는 근접 센서, 조도 센서 등의 감지 센서일 수 있다. 예를 들어, 감지 센서는 적외선을 감지하는 적외선 센서일 수 있다.
이와 반대로, 제1 광학 전자 장치(170, 170a)가 감지 센서이고, 제2 광학 전자 장치(170b)가 카메라일 수 있다.
아래에서는, 설명의 편의를 위하여, 제1 광학 전자 장치(170, 170a)가 카메라이고, 제2 광학 전자 장치(170b)가 감지 센서인 것으로 예를 든다. 여기서, 카메라는 카메라 렌즈 또는 이미지 센서일 수 있다.
제1 광학 전자 장치(170, 170a)가 카메라인 경우, 이 카메라는 표시 패널(DP)의 뒤(아래)에 위치하지만, 표시 패널(DP0)의 전면 방향을 촬영하는 전면 카메라일 수 있다. 따라서, 사용자는 표시 패널(DP)의 시청 면을 보면서, 시청 면에 보이지 않는 카메라를 통해 촬영을 할 수 있다.
표시 영역(DA)에 포함된 일반 영역(NA) 및 하나 이상의 광학 영역(DA1, DA2)은 영상 표시가 가능한 영역들이지만, 일반 영역(NA)은 광 투과 구조가 형성될 필요가 없는 영역이고, 하나 이상의 광학 영역(DA1, DA2)은 광 투과 구조가 형성되어야 하는 영역이다.
따라서, 하나 이상의 광학 영역(DA1, DA2)은 일정 수준 이상의 투과율을 가져야 하고, 일반 영역(NA)은 광 투과성을 가지지 않거나 일정 수준 미만의 낮은 투과율을 가질 수 있다.
예를 들어, 하나 이상의 광학 영역(DA1, DA2)과 일반 영역(NA)은, 해상도, 서브 화소 배치 구조, 단위 면적당 서브 화소 개수, 전극 구조, 라인 구조, 전극 배치 구조, 또는 라인 배치 구조 등이 서로 다를 수 있다.
예를 들어, 하나 이상의 광학 영역(DA1, DA2)에서의 단위 면적당 서브 화소 개수는 일반 영역(NA)에서의 단위 면적당 서브 화소 개수보다 작을 수 있다. 즉, 하나 이상의 광학 영역(DA1, DA2)의 해상도는 일반 영역(NA)의 해상도보다 낮을 수 있다. 이때, 단위 면적당 서브 화소 개수는 해상도를 측정하는 단위이고, 1 인치(inch) 내 화소 개수를 의미하는 PPI(Pixels Per Inch)라고도 할 수 있다.
예를 들어, 제1 광학 영역(DA1) 내 단위 면적당 서브 화소 개수는 일반 영역(NA) 내 단위 면적당 서브 화소 개수보다 작을 수 있다. 제2 광학 영역(DA2) 내 단위 면적당 서브 화소 개수는 제1 광학 영역(DA1) 내 단위 면적당 서브 화소 개수 이상일 수 있다.
예를 들어 제1 광학 영역(DA1)의 해상도는 400 ppi 미만, 예를 들어, 200 ppi 내지 324 ppi일 수 있고, 일반 영역(NA)의 해상도는 400 ppi 이상일 수 있다.
제1 광학 영역(DA1)은 원형, 타원형, 사각형, 육각형, 또는 팔각형 등 다양한 모양을 가질 수 있다. 제2 광학 영역(DA2)은 원형, 타원형, 사각형, 육각형, 또는 팔각형 등 다양한 모양을 가질 수 있다. 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)은 동일한 모양을 가질 수도 있고 다른 모양을 가질 수 있다.
도 1c를 참조하면, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)이 접해 있는 경우, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 포함하는 전체 광학 영역 또한 원형, 타원형, 사각형, 육각형, 또는 팔각형 등 다양한 모양을 가질 수 있다.
아래에서는, 설명의 편의를 위하여, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 각각은 원형인 것을 예로 든다.
본 발명의 실시예에 따른 플렉서블 표시 장치(100)에서, 외부로 노출되지 않고 표시 패널(DP)의 하부에 숨겨져 있는 제1 광학 전자 장치(170, 170a)가 카메라인 경우, 본 발명의 실시예에 따른 플렉서블 표시 장치(100)는 UDC(Under Display Camera) 기술이 적용된 디스플레이라고 할 수 있다.
이에 따르면, 본 발명의 실시예에 따른 플렉서블 표시 장치(100)의 경우, 표시 패널(DP)에 카메라 노출을 위한 노치(Notch) 또는 카메라 홀이 형성되지 않아도 되기 때문에, 표시 영역(DA)의 면적 감소가 발생하지 않는다.
이에 따라, 표시 패널(DP)에 카메라 노출을 위한 노치(Notch) 또는 카메라 홀이 형성되지 않아도 되기 때문에, 베젤 영역의 크기가 줄어들 수 있고, 디자인 제약 사항이 없어져 디자인 설계의 자유도가 높아질 수 있다.
본 발명의 실시예에 따른 플렉서블 표시 장치(100)에, 하나 이상의 광학 전자 장치(170, 170a, 170b)가 표시 패널(DP)의 뒤에 숨겨져 위치함에도 불구하고, 하나 이상의 광학 전자 장치(170, 170a, 170b)는 정상적으로 빛을 수신하여 정해진 기능을 정상적으로 수행할 수 있어야 한다.
또한, 본 발명의 실시예에 따른 플렉서블 표시 장치(100)에서, 하나 이상의 광학 전자 장치(170, 170a, 170b)가 표시 패널(DP)의 뒤에 숨겨져 위치하고 표시 영역(DA)과 중첩되어 위치함에도 불구하고, 표시 영역(DA)에서 하나 이상의 광학 전자 장치(170, 170a, 170b)와 중첩되는 하나 이상의 광학 영역(DA1, DA2)에서 정상적인 영상 표시가 가능해야 한다.
이에, 본 발명의 일 실시예에 따른 표시 장치(100)는, 광학 전자 장치(170, 170a, 170b)와 중첩되는 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)의 투과율을 향상시킬 수 있는 구조를 가질 수 있다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 시스템 구성도이다.
도 2를 참조하면, 표시 장치(100)는, 영상 표시를 위한 구성 요소들로서, 표시 패널(DP) 및 디스플레이 구동 회로를 포함할 수 있다.
디스플레이 구동 회로는 표시 패널(DP)을 구동하기 위한 회로로서, 데이터 구동 회로(DDC), 게이트 구동 회로(GDC), 및 디스플레이 컨트롤러(DCTR) 등을 포함할 수 있다.
표시 패널(DP)은 영상이 표시되는 표시 영역(DA)과 영상이 표시되지 않는 비표시 영역(NDA)을 포함할 수 있다. 비표시 영역(NDA)은 표시 영역(DA)의 외곽 영역일 수 있으며, 베젤(bezel) 영역이라고도 할 수 있다. 비표시 영역(NDA)의 전체 또는 일부는 표시 장치(100)의 앞면에서 보이는 영역이거나, 벤딩되어 표시 장치(100)의 앞면에서 보이지는 않는 영역일 수도 있다.
표시 패널(DP)은 기판(SUB)과 기판(SUB) 상에 배치된 복수의 서브 화소들(SP)을 포함할 수 있다. 또한, 표시 패널(DP)은 복수의 서브 화소들(SP)을 구동하기 위하여, 여러 가지 종류의 신호 라인들을 더 포함할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)는 액정 표시 장치 등일 수도 있고, 표시 패널(DP)이 자체적으로 발광하는 자체 발광 표시 장치일 수 있다. 본 발명의 실시예들에 따른 표시 장치(100)가 자체 발광 표시 장치인 경우, 복수의 서브 화소들(SP) 각각은 발광 소자를 포함할 수 있다.
예를 들어, 본 발명의 실시예들에 따른 표시 장치(100)는 발광 소자가 유기 발광 다이오드(OLED: Organic Light Emitting Diode)로 구현된 유기 발광 표시 장치일 수 있다. 다른 예를 들어, 본 발명의 실시예들에 따른 표시 장치(100)는 발광 소자가 무기물 기반의 발광 다이오드로 구현된 무기 발광 표시 장치일 수 있다. 또 다른 예를 들어, 본 발명의 실시예들에 따른 표시 장치(100)는 발광 소자가 스스로 빛을 내는 반도체 결정인 퀀텀닷(Quantum Dot)으로 구현된 퀀텀닷 디스플레이 장치일 수 있다.
표시 장치(100)의 타입에 따라 복수의 서브 화소들(SP) 각각의 구조가 달라질 수 있다. 예를 들어, 표시 장치(100)가 서브 화소(SP)가 빛을 스스로 내는 자체 발광 표시 장치인 경우, 각 서브 화소(SP)는 스스로 빛을 내는 발광 소자, 하나 이상의 트랜지스터 및 하나 이상의 캐패시터를 포함할 수 있다.
예를 들어, 여러 가지 종류의 신호 라인들은 데이터 신호들(데이터 전압들 또는 영상 신호들이라고도 함)을 전달하는 복수의 데이터 라인들(DL) 및 게이트 신호들(스캔 신호들이라고도 함)을 전달하는 복수의 게이트 라인들(GL) 등을 포함할 수 있다.
복수의 데이터 라인들(DL) 및 복수의 게이트 라인들(GL)은 서로 교차할 수 있다. 복수의 데이터 라인들(DL) 각각은 제1 방향으로 연장되면서 배치될 수 있다. 복수의 게이트 라인들(GL) 각각은 제2 방향으로 연장되면서 배치될 수 있다.
여기서, 제1 방향은 열(Column) 방향이고 제2 방향은 행(Row) 방향일 수 있다. 또는 제1 방향은 행 방향이고 제2 방향은 열 방향일 수 있다.
데이터 구동 회로(DDC)는 복수의 데이터 라인들(DL)을 구동하기 위한 회로로서, 복수의 데이터 라인들(DL)로 데이터 신호들을 출력할 수 있다. 게이트 구동 회로(GDC)는 복수의 게이트 라인들(GL)을 구동하기 위한 회로로서, 복수의 게이트 라인들(GL)로 게이트 신호들을 출력할 수 있다.
디스플레이 컨트롤러(DCTR)는 데이터 구동 회로(DDC) 및 게이트 구동 회로(GDC)를 제어하기 위한 장치로서, 복수의 데이터 라인들(DL)에 대한 구동 타이밍과 복수의 게이트 라인들(GL)에 대한 구동 타이밍을 제어할 수 있다.
디스플레이 컨트롤러(DCTR)는 데이터 구동 회로(DDC)를 제어하기 위하여 데이터 구동 제어 신호(DCS)를 데이터 구동 회로(DDC)에 공급하고, 게이트 구동 회로(GDC)를 제어하기 위하여 게이트 구동 제어 신호(GCS)를 게이트 구동 회로(GDC)에 공급할 수 있다.
디스플레이 컨트롤러(DCTR)는 호스트 시스템(HSYS)으로부터 입력 영상 데이터를 수신하여, 입력 영상 데이터를 토대로 영상 데이터(Data)를 데이터 구동 회로(DDC)로 공급할 수 있다.
데이터 구동 회로(DDC)는 디스플레이 컨트롤러(DCTR)의 구동 타이밍 제어에 따라 복수의 데이터 라인들(DL)로 데이터 신호들을 공급할 수 있다.
데이터 구동 회로(DDC)는 디스플레이 컨트롤러(DCTR)로부터 디지털 형태의 영상 데이터들(Data)을 수신하고, 수신된 영상 데이터들(Data)을 아날로그 형태의 데이터 신호들로 변환하여 복수의 데이터 라인들(DL)로 출력할 수 있다.
게이트 구동 회로(GDC)는 디스플레이 컨트롤러(DCTR)의 타이밍 제어에 따라 복수의 게이트 라인들(GL)로 게이트 신호들을 공급할 수 있다. 게이트 구동 회로(GDC)는 각종 게이트 구동 제어 신호(GCS)와 함께 턴-온 레벨 전압에 해당하는 제1 게이트 전압 및 턴-오프 레벨 전압에 해당하는 제2 게이트 전압을 공급받아, 게이트 신호들을 생성하고, 생성된 게이트 신호들을 복수의 게이트 라인들(GL)로 공급할 수 있다.
게이트 구동 회로(GDC)는 디스플레이 컨트롤러(DCTR)로부터 공급된 게이트 구동 제어 신호(GCS)에 따라 게이트 라인(GL)에 게이트 신호를 공급한다. 게이트 구동 회로(GDC)는 GIP(Gate In Panel) 방식으로 표시 패널(100)의 일측 또는 양측에 배치될 수도 있다.
게이트 구동 회로(GDC)는 디스플레이 컨트롤러(DCTR)의 제어 하에 게이트 신호를 복수의 게이트 라인(GL)으로 순차적으로 출력한다. 게이트 구동 회로(GDC)는 시프트 레지스터(Shift register)를 이용하여 게이트 신호를 시프트 시킴으로써 그 신호들을 게이트 라인들(GL)에 순차적으로 공급할 수 있다.
게이트 신호는 유기 발광 표시 장치에서 스캔 신호(SC)와, 발광 제어 신호(EM)를 포함할 수 있다. 스캔 신호(SC)는 제1 게이트 전압과 제2 게이트 전압 사이에서 스윙하는 스캔 신호 펄스를 포함한다. 발광 제어 신호(EM)는 제3 게이트 전압과 제4 게이트 전압 사이에서 스윙하는 발광 제어 신호 펄스를 포함할 수 있다.
스캔 펄스는 데이터 전압(Vdata)에 동기되어 데이터가 기입될 라인의 서브 화소(SP)들을 선택한다. 발광 제어 신호(EM)는 각 서브 화소(SP)들의 발광 시간을 정의한다.
게이트 구동 회로(GDC)는 발광 제어 신호(EM)를 출력하는 발광 제어 신호 구동부(EDC)와 스캔 신호(SC)를 출력하는 적어도 하나 이상의 스캔 구동부(SDC)를 포함할 수 있다.
발광 제어 신호 구동부(EDC)는 디스플레이 컨트롤러(DCTR)로부터의 스타트 펄스와 시프트 클럭에 응답하여 발광 제어 신호(EM)를 출력하고, 시프트 클럭에 따라 발광 제어 신호 펄스를 순차적으로 시프트한다.
적어도 하나 이상의 스캔 구동부(SDC)는 디스플레이 컨트롤러(DCTR)로부터의 스타트 펄스(start pulse)와 시프트 클럭(Shift clock)에 응답하여 스캔 신호(SC)를 출력하고, 시프트 클럭 타이밍에 맞추어 스캔 신호 펄스를 시프트한다.
GIP 방식으로 배치되는 게이트 구동 회로(GDC)는 시프트 레지스터가 표시 영역(DA)의 양 측에서 대칭으로 구성될 수 있다. 또한, 게이트 구동 회로(GDC)는 표시 영역(DA) 일 측의 시프트 레지스터는 적어도 하나의 스캔 구동부(SDC) 및 발광 제어 신호 구동부(310)을 포함하고, 표시 영역(DA) 타 측의 시프트 레지스터는 적어도 하나의 스캔 구동부(SDC)를 각각 포함하도록 구성될 수 있다. 다만, 이에 한정되지 않고, 발광 제어 신호 구동부(EDC) 및 적어도 하나의 스캔 구동부(SDC)는 실시예에 따라 다르게 배치될 수 있다.
데이터 구동 회로(DDC)는 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식으로 표시 패널(DP)과 연결되거나, 칩 온 글래스(COG: Chip On Glass) 또는 칩 온 패널(COP: Chip On Panel) 방식으로 표시 패널(DP)의 본딩 패드에 연결되거나, 칩 온 필름(COF: Chip On Film) 방식으로 구현되어 표시 패널(DP)과 연결될 수 있다.
게이트 구동 회로(GDC)는 테이프 오토메티드 본딩(TAB) 방식으로 표시 패널(DP)과 연결되거나, 칩 온 글래스(COG) 또는 칩 온 패널(COP) 방식으로 표시 패널(DP)의 본딩 패드(Bonding Pad)에 연결되거나, 칩 온 필름(COF) 방식에 따라 표시 패널(DP)과 연결될 수 있다. 또는, 게이트 구동 회로(GDC)는 게이트 인 패널(GIP: GATE1 In Panel) 타입으로 표시 패널(DP)의 비표시 영역(NDA)에 형성될 수 있다. 게이트 구동 회로(GDC)는 기판 상에 배치되거나 기판에 연결될 수 있다. 즉, 게이트 구동 회로(GDC)는 GIP 타입인 경우 기판의 비표시 영역(NDA)에 배치될 수 있다. 게이트 구동 회로(GDC)는 칩 온 글래스(COG) 타입, 칩 온 필름(COF) 타입 등인 경우 기판에 연결될 수 있다.
한편, 데이터 구동 회로(DDC) 및 게이트 구동 회로(GDC) 중 적어도 하나의 구동 회로는 표시 패널(DP)의 표시 영역(DA)에 배치될 수도 있다. 예를 들어, 데이터 구동 회로(DDC) 및 게이트 구동 회로(GDC) 중 적어도 하나의 구동 회로는 서브 화소들(SP)과 중첩되지 않게 배치될 수도 있고, 서브 화소들(SP)과 일부 또는 전체가 중첩되게 배치될 수도 있다.
데이터 구동 회로(DDC)는 표시 패널(DP)의 일 측(예: 상측 또는 하측)에 연결될 수도 있다. 구동 방식, 패널 설계 방식 등에 따라, 데이터 구동 회로(DDC)는 표시 패널(DP)의 양 측(예: 상측과 하측)에 모두 연결되거나, 표시 패널(DP)의 4 측면 중 둘 이상의 측면에 연결될 수도 있다.
게이트 구동 회로(GDC)는 표시 패널(DP)의 일 측(예: 좌측 또는 우측)에 연결될 수도 있다. 구동 방식, 패널 설계 방식 등에 따라, 게이트 구동 회로(GDC)는 표시 패널(DP)의 양 측(예: 좌측과 우측)에 모두 연결되거나, 표시 패널(DP)의 4 측면 중 둘 이상의 측면에 연결될 수도 있다.
디스플레이 컨트롤러(DCTR)는, 데이터 구동 회로(DDC)와 별도의 부품으로 구현될 수도 있고, 또는 데이터 구동 회로(DDC)와 함께 통합되어 집적 회로로 구현될 수 있다.
디스플레이 컨트롤러(DCTR)는 통상의 디스플레이 기술에서 이용되는 타이밍 컨트롤러(Timing Controller)이거나, 타이밍 컨트롤러를 포함하여 다른 제어 기능도 더 수행할 수 있는 제어 장치일 수 있으며, 또는 타이밍 컨트롤러와 다른 제어 장치일 수도 있으며, 또는 제어 장치 내 회로일 수도 있다. 디스플레이 컨트롤러(DCTR)는, IC(Integrated Circuit), FPGA(Field Programmable GATE1 Array), ASIC(Application Specific Integrated Circuit), 또는 프로세서(Processor) 등의 다양한 회로나 전자 부품으로 구현될 수 있다.
디스플레이 컨트롤러(DCTR)는 인쇄 회로 기판, 연성 인쇄 회로 등에 실장 되고, 인쇄 회로 기판, 연성 인쇄 회로 등을 통해 데이터 구동 회로(DDC) 및 게이트 구동 회로(GDC)와 전기적으로 연결될 수 있다.
디스플레이 컨트롤러(DCTR)는, 미리 정해진 하나 이상의 인터페이스에 따라 데이터 구동 회로(DDC)와 신호를 송수신할 수 있다. 여기서, 예를 들어, 인터페이스는 LVDS (Low Voltage Differential Signaling) 인터페이스, EPI (Embedded Clock Point-to-Point Interface), SPI(Serial Peripheral Interface) 등을 포함할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)는 영상 표시 기능뿐만 아니라 터치 센싱 기능을 더 제공하기 위하여, 터치 센서와, 터치 센서를 센싱하여 손가락 또는 펜 등의 터치 오브젝트에 의해 터치가 발생했는지를 검출하거나 터치 위치를 검출하는 터치 센싱 회로를 포함할 수 있다.
터치 센싱 회로는 터치 센서를 구동하고 센싱하여 터치 센싱 데이터를 생성하여 출력하는 터치 구동 회로와, 터치 센싱 데이터를 이용하여 터치 발생을 감지하거나 터치 위치를 검출할 수 있는 터치 컨트롤러 등을 더 포함할 수 있다.
터치 센서는 복수의 터치 전극들을 포함할 수 있다. 터치 센서는 복수의 터치 전극들과 터치 구동 회로를 전기적으로 연결해주기 위한 복수의 터치 라인을 더 포함할 수 있다.
터치 센서는 표시 패널(DP)의 외부에 터치 패널 형태로 존재할 수도 있고 표시 패널(DP)의 내부에 존재할 수도 있다. 터치 센서가 터치 패널 형태로 표시 패널(DP)의 외부에 존재하는 경우, 터치 센서는 외장형이라고 한다. 터치 센서가 외장형인 경우, 터치 패널과 표시 패널(DP)은, 별도로 제작되어, 조립 과정에서 결합될 수 있다. 외장형의 터치 패널은 터치 패널용 기판 및 터치 패널용 기판 상의 복수의 터치 전극들 등을 포함할 수 있다.
터치 센서는 표시 패널(DP)의 내부에 존재하는 경우, 표시 패널(DP)의 제작 공정 중에 디스플레이 구동과 관련된 신호 라인들 및 전극들 등과 함께 기판(SUB) 상에 터치 센서가 형성될 수 있다.
터치 구동 회로(TDC)는 복수의 터치 전극들 중 적어도 하나로 터치 구동 신호를 공급하고, 복수의 터치 전극들 중 적어도 하나를 센싱하여 터치 센싱 데이터를 생성할 수 있다.
터치 센싱 회로는 셀프-캐패시턴스(Self-Capacitance) 센싱 방식 또는 뮤추얼-캐패시턴스(Mutual-Capacitance) 센싱 방식으로 터치 센싱을 수행할 수 있다.
터치 센싱 회로가 셀프-캐패시턴스 센싱 방식으로 터치 센싱을 수행하는 경우, 터치 센싱 회로는 각 터치 전극과 터치 오브젝트(예: 손가락, 펜 등) 사이의 캐패시턴스를 토대로 터치 센싱을 수행할 수 있다.
셀프-캐패시턴스 센싱 방식에 따르면, 복수의 터치 전극들 각각은 구동 터치 전극의 역할도 하고 센싱 터치 전극의 역할도 할 수 있다. 터치 구동 회로(TDC)는 복수의 터치 전극들의 전체 또는 일부를 구동하고 복수의 터치 전극들의 전체 또는 일부를 센싱할 수 있다.
터치 센싱 회로가 뮤추얼-캐패시턴스 센싱 방식으로 터치 센싱을 수행하는 경우, 터치 센싱 회로는 터치 전극들 사이의 캐패시턴스를 토대로 터치 센싱을 수행할 수 있다.
뮤추얼-캐패시턴스 센싱 방식에 따르면, 복수의 터치 전극들은 구동 터치 전극들과 센싱 터치 전극들로 나뉜다. 터치 구동 회로는 구동 터치 전극들을 구동하고 센싱 터치 전극들을 센싱할 수 있다.
터치 센싱 회로에 포함된 터치 구동 회로 및 터치 컨트롤러는 별도의 장치로 구현될 수도 있고, 하나의 장치로 구현될 수도 있다. 또한, 터치 구동 회로와 데이터 구동 회로(DDC)는 별도의 장치로 구현될 수도 있고, 하나의 장치로 구현될 수도 있다.
표시 장치(100)는 디스플레이 구동 회로 및/또는 터치 센싱 회로로 각종 전원을 공급하는 전원 공급 회로 등을 더 포함할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)는 스마트 폰, 태블릿 등의 모바일 단말기이거나 다양한 크기의 모니터나 텔레비전(TV) 등일 수 있으며, 이에 제한되지 않고, 정보나 영상을 표출할 수 있는 다양한 타입, 다양한 크기의 디스플레이일 수 있다.
전술한 바와 같이, 표시 패널(DP)에서 표시 영역(DA)은 일반 영역(NA) 및 하나 이상의 광학 영역(DA1, DA2)을 포함할 수 있다.
일반 영역(NA) 및 하나 이상의 광학 영역(DA1, DA2)은 영상 표시가 가능한 영역들이다. 하지만, 일반 영역(NA)은 광 투과 구조가 형성될 필요가 없는 영역이고, 하나 이상의 광학 영역(DA1, DA2)은 광 투과 구조가 형성되어야 하는 영역이다.
전술한 바와 같이, 표시 패널(DP)에서 표시 영역(DA)은 일반 영역(NA)과 함께, 하나 이상의 광학 영역(DA1, DA2)을 포함할 수 있지만, 설명의 편의를 위하여, 표시 영역(DA)이 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 모두 포함하는 경우(도 1b, 도 1c)를 가정한다.
도 3은 본 발명의 일 실시예에 따른 표시 패널에서 서브 화소의 등가 회로도이다.
도 3은 설명을 위해 화소 회로를 예시적으로 나타낼 뿐이고, 발광 신호(EM(n))가 인가되어 발광 소자(ED, 120)의 발광을 제어할 수 있는 구조라면 제한되지 않는다. 예를 들어, 화소 회로는 추가적인 스캔 신호 및 이에 연결된 스위칭 박막 트랜지스터, 추가적인 초기화 전압이 인가되는 스위칭 박막 트랜지스터를 포함할 수 있으며, 스위칭 소자의 연결 관계나 커패시터의 연결 위치도 다양하게 배치될 수 있다. 이하에서는 설명의 편의를 위해 도 3의 화소 회로 구조를 갖는 표시 장치를 설명한다.
도 3을 참조하면, 복수의 서브 화소(SP) 각각은 구동 트랜지스터(Td)를 갖는 화소 회로, 및 화소 회로에 연결된 발광 소자(ED, 120)를 포함할 수 있다.
표시 패널(DP)의 표시 영역(DA)에 포함된 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)에 배치된 서브 화소들(SP) 각각은, 발광 소자(ED, 120)와, 발광 소자(ED, 120)를 구동하기 위한 구동 트랜지스터(Td)와, 구동 트랜지스터(Td)를 동작시키기 위한 복수의 스캔 트랜지스터(T1~T7)와, 한 프레임 동안 일정 전압을 유지해주기 위한 커패시터(Cst) 등을 포함할 수 있다.
화소 회로는 발광 소자(ED, 120)에 흐르는 구동 전류를 제어하여 발광 소자(ED, 120)를 구동할 수 있다. 화소 회로는 구동 트랜지스터(Td), 제1 내지 제7 트랜지스터들(T1 내지 T7) 및 커패시터(Cst)를 포함할 수 있다. 트랜지스터들(DT, T1 내지 T7) 각각은 제1 전극, 제2 전극 및 게이트 전극을 포함할 수 있다. 제1 전극 및 제2 전극 중 하나는 소스 전극이고, 제1 전극 및 제2 전극 중 다른 하나는 드레인 전극일 수 있다.
트랜지스터들(DT, T1 내지 T7) 각각은 P TYPE 박막 트랜지스터 또는 N TYPE 박막 트랜지스터일 수 있다. 도 3의 실시예에서는 제1 트랜지스터(T1)와 제7 트랜지스터(T7)는 N TYPE 박막 트랜지스터고, 그외 나머지 트랜지스터들(DT, T2 내지 T6)은 P TYPE 박막 트랜지스터인 것으로 구성되어 있다. 다만, 이에 한정되지 않고, 실시예에 따라 트랜지스터들(DT, T1 내지 T7) 전부 또는 일부가 P TYPE 박막 트랜지스터이거나, N TYPE 박막 트랜지스터일 수 있다. 또한, N TYPE 박막 트랜지스터는 산화물 박막 트랜지스터일 수 있고, P TYPE 박막 트랜지스터는 다결정 실리콘 박막 트랜지스터일 수 있다.
이하에서는, 제1 트랜지스터(T1)와 제7 트랜지스터(T7)는 N TYPE 박막 트랜지스터이고, 그 외 나머지 트랜지스터들(DT, T2 내지 T6)은 P TYPE 박막 트랜지스터인 것으로 예시하여 설명한다. 따라서 제1 트랜지스터(T1) 와 제7 트랜지스터(T7)는 하이 전압이 인가되어 턴온 동작하고, 그 외 나머지 트랜지스터들(DT, T2 내지 T6)은 로우 전압이 인가되어 턴온 동작한다.
일 예에 따르면, 화소 회로를 구성하는 제1 트랜지스터(T1)는 보상 트랜지스터, 제2 트랜지스터(T2)는 데이터 공급 트랜지스터, 제3 및 제4 트랜지스터(T3, T4)는 발광 제어 트랜지스터, 제5 트랜지스터(T5)는 바이어스 트랜지스터, 제6 및 제7 트랜지스터(T6, T7)은 초기화 트랜지스터로 기능할 수 있다.
발광 소자(ED, 120)는 애노드 전극(혹은 애노드 전극) 및 캐소드 전극을 포함할 수 있다. 발광 소자(ED, 120)의 애노드 전극은 제5 노드(N5)에 연결되고, 캐소드 전극은 저전위 구동 전압(EVSS)에 연결될 수 있다.
구동 트랜지스터(Td)는 제2 노드(N2)에 연결되는 제1 전극, 제3 노드(N3)에 연결되는 제2 전극 및 제1 노드(N1)에 연결되는 게이트 전극을 포함할 수 있다. 구동 트랜지스터(Td)는 제1 노드(N1)의 전압(또는, 후술하는 커패시터(Cst)에 저장된 데이터 전압)에 기초하여 구동 전류(Id)를 발광 소자(ED, 120)에 제공할 수 있다.
제1 트랜지스터(T1)는 제1 노드(N1)에 연결되는 제1 전극, 제3 노드(N3)에 연결되는 제2 전극, 및 제1 스캔 신호(SC1(n))를 수신하는 게이트 전극을 포함할 수 있다. 제1 트랜지스터(T1)는 제1 스캔 신호(SC1(n))에 응답하여 턴온되고, 데이터 전압(Vdata제1 노드(N1) 및 제3 노드(N3) 사이에 다이오드 연결됨으로써 구동 트랜지스터(Td)의 문턱 전압(Vth)을 샘플링 할 수 있다. 이러한 제1 트랜지스터(T1)는 보상 트랜지스터일 수 있다.
커패시터(Cst)는 제1 노드(N1)와 제4 노드(N4) 사이에 연결되거나 형성될 수 있다. 커패시터(Cst)는 제공되는 고전위 구동 전압(EVDD)를 저장하거나 유지시킬 수 있다. 또한, 경우에 따라, 커패시터(Cst)는 1개 이상의 커패시터를 더 포함할 수도 있다.
제2 트랜지스터(T2)는 데이터 라인(DL)에 연결되는(또는, 데이터 전압(Vdata)를 수신하는) 제1 전극, 제2 노드(N2)에 연결되는 제2 전극, 및 제2 스캔 신호(SC2(n))를 수신하는 게이트 전극을 포함할 수 있다. 제2 트랜지스터(T2)는 제2 스캔 신호(SC2(n))에 응답하여 턴온되고, 데이터 전압(Vdata)를 제2 노드(N2)에 전달할 수 있다. 이러한 제2 트랜지스터(T2)는 데이터 공급 트랜지스터일 수 있다.
제3 트랜지스터(T3) 및 제4 트랜지스터(T4)(또는, 제1 및 제2 발광 제어 트랜지스터들)는 고전위 구동 전압(EVDD) 및 발광 소자(ED, 120) 사이에 연결되고, 구동 트랜지스터(Td)에 의해 생성되는 구동 전류(Id)가 이동하는 전류 이동 경로를 형성할 수 있다.
제3 트랜지스터(T3)는 제4 노드(N4)에 연결되어 고전위 구동 전압(EVDD)를 수신하는 제1 전극, 제2 노드(N2)에 연결되는 제2 전극, 및 발광 제어 신호(EM(n))를 수신하는 게이트 전극을 포함할 수 있다.
제4 트랜지스터(T4)는 제3 노드(N3)에 연결되는 제1 전극, 제5 노드(N5)(또는, 발광 소자(ED, 120)의 애노드 전극)에 연결되는 제2 전극, 및 발광 제어 신호(EM(n))를 수신하는 게이트 전극을 포함할 수 있다.
제3 및 제4 트랜지스터들(T3, T4)은 발광 제어 신호(EM(n))에 응답하여 턴온되고, 이 경우, 구동 전류(Id)가 발광 소자(ED, 120)에 제공되며, 발광 소자(ED, 120)는 구동 전류(Id)에 대응하는 휘도를 가지고 발광할 수 있다.
제5 트랜지스터(T5)는 바이어스 전압(Vobs)을 수신하는 제1 전극, 제2 노드(N2)에 연결되는 제2 전극, 및 제3 스캔 신호(SC3(n))를 수신하는 게이트 전극을 포함할 수 있다. 이러한 제5 트랜지스터(T5)는 바이어스 트랜지스터일 수 있다.
제6 트랜지스터(T6)는 제1 초기화 전압(Var)을 수신하는 제1 전극, 제5 노드(N5)에 연결되는 제2 전극, 및 제3 스캔 신호(SC3(n))를 수신하는 게이트 전극을 포함할 수 있다.
제6 트랜지스터(T6)는, 발광 소자(ED, 120)가 발광하기 전에(또는, 발광 소자(ED, 120)가 발광한 이후에), 제3 스캔 신호(SC3(n))에 응답하여 턴온되고, 제1 초기화 전압(Var)을 이용하여 발광 소자(ED, 120)의 애노드 전극(또는 화소 전극)을 초기화시킬 수 있다. 발광 소자(ED, 120)는 애노드 전극과 캐소드 전극 사이에 형성되는 기생 커패시터를 가질 수 있다. 그리고 발광 소자(ED, 120)가 발광하는 동안 기생 커패시터가 충전되어 발광 소자(ED, 120)의 애노드 전극이 특정 전압을 가질 수 있다. 따라서, 제6 트랜지스터(T6)를 통해 제1 초기화 전압(Var)을 발광 소자(ED, 120)의 애노드 전극에 인가함으로써 발광 소자(ED, 120)에 축적된 전하량을 초기화시킬 수 있다.
본 명세서에서 제5 및 제6 트랜지스터(T5, T6)의 게이트 전극은 제3 스캔 신호(SC3(n))를 공통으로 수신하는 것으로 구성되어 있다. 그러나 반드시 이에 한정되는 것은 아니고, 제5 및 제6 트랜지스터(T5, T6)의 게이트 전극은 별개의 스캔 신호를 수신하여 각각 독립적으로 제어되도록 구성될 수 있다.
제7 트랜지스터(T6)는 제2 초기화 전압(Vini)을 수신하는 제1 전극, 제1 노드(N1)에 연결되는 제2 전극, 및 제4 스캔 신호(SC4(n))를 수신하는 게이트 전극을 포함할 수 있다.
제7 트랜지스터(T7)는, 제4 스캔 신호(SC4(n))에 응답하여 턴온되고, 제2 초기화 전압(Vini)을 이용하여 구동 트랜지스터(Td)의 게이트 전극을 초기화시킬 수 있다. 구동 트랜지스터(Td)의 게이트 전극은 커패시터(Cst)에 저장된 고전위 구동 전압(EVDD)으로 인해 불필요한 전하가 잔류할 수 있다. 따라서, 제7 트랜지스터(T7)를 통해 제2 초기화 전압(Vini)을 구동 트랜지스터(Td)의 게이트 전극에 인가함으로써 잔류하는 전하량을 초기화시킬 수 있다.
한편, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나의 투과율을 높여주기 위한 하나의 방법으로서, 전술한 바와 같이 화소 밀집도 차등 설계 방식이 적용될 수 있다. 화소 밀집도 차등 설계 방식에 따르면, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나의 단위 면적 당 서브 화소의 개수가 일반 영역(NA)의 단위 면적 당 서브 화소 개수보다 적도록, 표시 패널(DP)이 설계될 수 있다.
하지만, 경우에 따라서는, 이와 다르게, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나의 투과율을 높여주기 위한 다른 방법으로서, 화소 크기 차등 설계 방식이 적용될 수 있다. 화소 크기 차등 설계 방식에 따르면, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나의 단위 면적 당 서브 화소 개수가 일반 영역(NA)의 단위 면적 당 서브 화소 개수와 동일 또는 유사하되, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나에 배치된 각 서브 화소(SP)의 크기(즉, 발광 영역 크기)가 일반 영역(NA)에 배치된 각 서브 화소(SP)의 크기(즉, 발광 영역 크기)보다 작아지도록, 표시 패널(DP)이 설계될 수 있다.
이하에서는, 설명의 편의를 위하여, 제1 광학 영역(DA1)과 제2 광학 영역(DA2) 중 적어도 하나의 투과율을 높여주기 위한 2가지 방법(화소 밀집도 차등 설계 방식, 화소 크기 차등 설계 방식) 중 화소 밀집도 차등 설계 방식이 적용된 것을 가정하여 설명한다.
도 4는 본 발명의 일 실시예에 따른 표시 패널에 있어, 표시 영역의 서브 화소의 배치를 보여주는 도면이다.
즉, 도 4는 본 발명의 실시예에 따른 표시 패널의 표시 영역에 포함된 3가지 영역(NA, DA1, DA2)에서의 서브 화소(SP)의 배치를 보여주고 있다.
도 4를 참조하면, 표시 영역에 포함된 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 각각에는 복수의 서브 화소(SP)가 배치될 수 있다.
일 예로, 복수의 서브 화소(SP)는 적색 빛을 발광하는 적색 서브 화소(Red SP), 녹색 빛을 발광하는 녹색 서브 화소(Green SP) 및 청색 빛을 발광하는 청색 서브 화소(Blue SP)를 포함할 수 있다.
이에 따라, 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 각각은, 적색 서브 화소(Red SP)의 발광 영역(EA), 녹색 서브 화소(Green SP)의 발광 영역(EA) 및 청색 서브 화소(Blue SP)의 발광 영역(EA)을 포함할 수 있다.
도 4를 참조하면, 일반 영역(NA)은 광 투과 구조를 포함하지 않고, 발광 영역(EA)을 포함할 수 있다.
하지만, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)은 발광 영역(EA)을 포함할 뿐만 아니라, 광 투과 구조도 포함하고 있어야 한다.
따라서, 제1 광학 영역(DA1)은 발광 영역(EA)과 제1 투과 영역(TA1)을 포함할 수 있고, 제2 광학 영역(DA2)은 발광 영역(EA)과 제2 투과 영역(TA2)을 포함할 수 있다.
발광 영역(EA)과 투과 영역(TA1, TA2)은 광 투과 가능 여부에 따라 구별될 수 있다. 즉, 발광 영역(EA)은 광 투과가 불가능한 영역일 수 있고, 투과 영역(TA1, TA2)은 광 투과가 가능한 영역일 수 있다.
또한, 발광 영역(EA)과 투과 영역(TA1, TA2)은 특정 메탈 층의 형성 유무에 따라 구별될 수 있다. 예를 들어, 발광 영역(EA)에는 캐소드 전극이 형성되어 있고, 투과 영역(TA1, TA2)에는 캐소드 전극이 형성되지 않을 수 있다. 또한, 발광 영역(EA)에는 차광층이 형성되어 있으나, 투과 영역(TA1, TA2)에는 차광층이 형성되지 않을 수 있다.
이때, 제1 광학 영역(DA1)은 제1 투과 영역(TA1)을 포함하고, 제2 광학 영역(DA2)은 제2 투과 영역(TA2)을 포함하기 때문에, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 모두는 빛이 투과할 수 있는 영역들이다.
이때, 제1 광학 영역(DA1)의 투과율(투과 정도)과 제2 광학 영역(DA2)의 투과율(투과 정도)는 동일할 수 있다.
이 경우, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)과 제2 광학 영역(DA2)의 제2 투과 영역(TA2)은 모양 또는 크기가 동일할 수 있다. 또는, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)과 제2 광학 영역(DA2)의 제2 투과 영역(TA2)은 모양이나 크기가 다르더라도, 제1 광학 영역(DA1) 내 제1 투과 영역(TA1)의 비율과 제2 광학 영역(DA2) 내 제2 투과 영역(TA2)의 비율이 동일할 수 있다.
이와 다르게, 제1 광학 영역(DA1)의 투과율(투과 정도)과 제2 광학 영역(DA2)의 투과율(투과 정도)는 서로 다를 수 있다.
이 경우, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)과 제2 광학 영역(DA2)의 제2 투과 영역(TA2)은 모양 또는 크기가 다를 수 있다. 또는, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)과 제2 광학 영역(DA2)의 제2 투과 영역(TA2)은 모양이나 크기가 동일하더라도, 제1 광학 영역(DA1) 내 제1 투과 영역(TA1)의 비율과 제2 광학 영역(DA2) 내 제2 투과 영역(TA2)의 비율이 서로 다를 수 있다.
예를 들어, 제1 광학 영역(DA1)이 중첩되는 제1 광학 전자 장치가 카메라이고, 제2 광학 영역(DA2)이 중첩되는 제2 광학 전자 장치가 감지 센서인 경우, 카메라는 감지 센서보다 더 큰 광량을 필요로 할 수 있다.
따라서, 제1 광학 영역(DA1)의 투과율(투과 정도)은 제2 광학 영역(DA2)의 투과율(투과 정도)보다 높을 수 있다.
이 경우, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)은 제2 광학 영역(DA2)의 제2 투과 영역(TA2)보다 더 큰 크기를 가질 수 있다. 또는, 제1 광학 영역(DA1)의 제1 투과 영역(TA1)과 제2 광학 영역(DA2)의 제2 투과 영역(TA2)은 크기가 동일하더라도, 제1 광학 영역(DA1) 내 제1 투과 영역(TA1)의 비율이 제2 광학 영역(DA2) 내 제2 투과 영역(TA2)의 비율보다 클 수 있다.
아래에서는, 설명의 편의를 위하여, 제1 광학 영역(DA1)의 투과율(투과 정도)이 제2 광학 영역(DA2)의 투과율(투과 정도)보다 큰 경우를 예로 들어 설명한다.
또한, 도 4에 도시된 바와 같이, 본 발명의 실시예에서는, 투과 영역(TA1, TA2)은 투명 영역이라고도 할 수 있으며, 투과율은 투명도라고도 할 수 있다.
또한, 도 4에 도시된 바와 같이, 본 발명의 실시예에서는, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)이 표시 패널의 표시 영역의 상단에 위치하고, 좌우로 나란히 배치되는 경우를 가정한다.
도 4를 참조하면, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)이 배치되는 가로 표시 영역을 제1 가로 표시 영역(HA1)이라고 하고, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)이 배치되지 않는 가로 표시 영역을 제2 가로 표시 영역(HA2)이라고 한다.
도 4를 참조하면, 제1 가로 표시 영역(HA1)은 일반 영역(NA), 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 포함할 수 있다. 반면에, 제2 가로 표시 영역(HA2)은 일반 영역(NA)만을 포함할 수 있다.
도 5a는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제1 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
도 5b는 본 발명의 일 실시예에 따른 표시 패널에 있어, 제2 광학 영역 및 일반 영역 각각에서의 신호 라인의 배치를 예로 들어 보여주는 도면이다.
즉, 도 5a는 본 발명의 실시예에 따른 표시 패널에서, 제1 광학 영역(DA1) 및 일반 영역 각각에서의 신호 라인의 배치를 보여주고 있으며, 도 5b는 본 발명의 실시예에 따른 표시 패널에서, 제2 광학 영역(DA2) 및 일반 영역 각각에서의 신호 라인의 배치를 보여주고 있다.
도 5a 및 도 5b에 도시된 제1 가로 표시 영역(HA1)은 표시 패널에서의 제1 가로 표시 영역(HA1)의 일부이고, 제2 가로 표시 영역(HA2)은 표시 패널에서의 제2 가로 표시 영역(HA2)의 일부이다.
도 5a에 도시된 제1 광학 영역(DA1)은 표시 패널에서의 제1 광학 영역(DA1)의 일부이고, 도 5b에 도시된 제2 광학 영역(DA2)은 표시 패널에서의 제2 광학 영역(DA2)의 일부이다.
도 5a 및 도 5b를 참조하면, 제1 가로 표시 영역(HA1)은 일반 영역, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 포함할 수 있다. 제2 가로 표시 영역(HA2)은 일반 영역을 포함할 수 있다.
표시 패널에는, 다양한 종류의 가로 라인(HL1, HL2)이 배치되고, 다양한 종류의 세로 라인(VLn, VL1, VL2)이 배치될 수 있다.
본 발명의 실시예에서, 가로 방향과 세로 방향은 교차하는 2개의 방향을 의미하는 것으로서, 가로 방향과 세로 방향은 보는 방향에 따라서 다를 수 있다. 일 예로, 본 발명의 실시예에서, 가로 방향은 하나의 게이트 라인이 연장되면서도 배치되는 방향을 의미하고, 세로 방향은 하나의 데이터 라인이 연장되면서 배치되는 방향을 의미할 수 있다. 이와 같이, 가로와 세로를 예로 든다.
도 5a 및 도 5b를 참조하면, 표시 패널에 배치되는 가로 라인은 제1 가로 표시 영역(HA1)에 배치되는 제1 가로 라인(HL1) 및 제2 가로 표시 영역(HA2)에 배치되는 제2 가로 라인(HL2)을 포함할 수 있다.
표시 패널에 배치되는 가로 라인은 게이트 라인일 수 있다. 즉, 제1 가로 라인(HL1)과 제2 가로 라인(HL2)은 게이트 라인일 수 있다. 게이트 라인은 서브 화소의 구조에 따라 다양한 종류의 게이트 라인을 포함할 수 있다.
도 5a 및 도 5b를 참조하면, 표시 패널에 배치되는 세로 라인은, 일반 영역에만 배치되는 일반 세로 라인(VLn), 제1 광학 영역(DA1)과 일반 영역을 모두 지나가는 제1 세로 라인(VL1) 및 제2 광학 영역(DA2)과 일반 영역을 모두 지나가는 제2 세로 라인(VL2)을 포함할 수 있다.
표시 패널에 배치되는 세로 라인은 데이터 라인, 구동 전압 라인 등을 포함할 수 있으며, 뿐만 아니라, 기준 전압 라인, 초기화 전압 라인 등을 더 포함할 수 있다. 즉, 일반 세로 라인(VLn), 제1 세로 라인(VL1) 및 제2 세로 라인(VL2)은 데이터 라인, 구동 전압 라인 등을 포함할 수 있으며, 뿐만 아니라, 기준 전압 라인, 초기화 전압 라인 등을 더 포함할 수 있다.
본 발명의 실시예에서, 제2 가로 라인(HL2)에서 "가로"라는 용어는 신호가 좌측(또는 우측)에서 우측(또는 좌측)으로 전달된다는 의미일 뿐, 제2 가로 라인(HL2)이 정확한 가로 방향으로만 직선 형태로 연장된다는 의미는 아닐 수 있다. 즉, 도 5a 및 도 5b에서, 제2 가로 라인(HL2)은 일직선 형태로 도시되어 있지만, 이와 다르게, 제2 가로 라인(HL2)은 꺾이거나 구부려진 부분을 포함할 수 있다. 마찬가지로, 제1 가로 라인(HL1) 또한 꺾이거나 구부려진 부분을 포함할 수 있다.
본 발명의 실시예에서, 일반 세로 라인(VLn)에서 "세로"라는 용어는 신호가 상측(또는 하측)에서 하측(또는 상측)으로 전달된다는 의미일 뿐, 일반 세로 라인(VLn)이 정확한 세로 방향으로만 직선 형태로 연장된다는 의미는 아니다. 즉, 도 5a 및 도 5b에서, 일반 세로 라인(VLn)은 일직선 형태로 도시되어 있지만, 이와 다르게, 일반 세로 라인(VLn)은 꺾이거나 구부려진 부분을 포함할 수 있다. 마찬가지로, 제1 세로 라인(VL1) 및 제2 세로 라인(VL2) 또한 꺾이거나 구부려진 부분을 포함할 수 있다.
도 5a를 참조하면, 제1 가로 영역(HA1)에 포함되는 제1 광학 영역(DA1)은 발광 영역과 제1 투과 영역을 포함할 수 있다. 제1 광학 영역(DA1) 내에서, 제1 투과 영역의 바깥 영역이 발광 영역을 포함할 수 있다.
도 5a를 참조하면, 제1 광학 영역(DA1)의 투과율 개선을 위하여, 제1 광학 영역(DA1)을 지나가는 제1 가로 라인(HL1)은 제1 광학 영역(DA1) 내 제1 투과 영역을 회피하여 지나갈 수 있다.
따라서, 제1 광학 영역(DA1)을 지나가는 제1 가로 라인(HL1) 각각은 각 제1 투과 영역의 외곽 테두리 밖을 우회하는 곡선 구간 또는 벤딩 구간 등을 포함할 수 있다.
이에 따라, 제1 가로 영역(HA1)에 배치되는 제1 가로 라인(HL1)과 제2 가로 영역(HA2)에 배치되는 제2 가로 라인(HL2)은 모양 또는 길이 등이 서로 다를 수 있다. 즉, 제1 광학 영역(DA1)을 지나가는 제1 가로 라인(HL1)과 제1 광학 영역(DA1)을 지나가지 않는 제2 가로 라인(HL2)은 모양 또는 길이 등이 서로 다를 수 있다.
또한, 제1 광학 영역(DA1)의 투과율 개선을 위하여, 제1 광학 영역(DA1)을 지나가는 제1 세로 라인(VL1)은 제1 광학 영역(DA1) 내 제1 투과 영역을 회피하여 지나갈 수 있다.
따라서, 제1 광학 영역(DA1)을 지나가는 제1 세로 라인(VL1) 각각은 각 제1 투과 영역의 외곽 테두리 밖을 우회하는 곡선 구간 또는 벤딩 구간 등을 포함할 수 있다.
이에 따라, 제1 광학 영역(DA1)을 지나가는 제1 세로 라인(VL1)과 제1 광학 영역(DA1)을 지나가지 않고 일반 영역에 배치되는 일반 세로 라인(VLn)은 모양 또는 길이 등이 서로 다를 수 있다.
도 5a를 참조하면, 제1 가로 영역(HA1) 내 제1 광학 영역(DA1)에 포함된 제1 투과 영역은 사선 방향으로 배열될 수 있다.
도 5a를 참조하면, 제1 가로 영역(HA1) 내 제1 광학 영역(DA1)에서, 좌우로 인접한 2개의 제1 투과 영역 사이에는 발광 영역이 배치될 수 있다. 제1 가로 영역(HA1) 내 제1 광학 영역(DA1)에서, 상하로 인접한 2개의 제1 투과 영역 사이에는 발광 영역이 배치될 수 있다.
도 5a를 참조하면, 제1 가로 영역(HA1)에 배치되는 제1 가로 라인(HL1), 즉, 제1 광학 영역(DA1)을 지나가는 제1 가로 라인(HL1)은 모두 제1 투과 영역의 외곽 테두리 밖을 우회하는 곡선 구간 또는 벤딩 구간을 적어도 하나는 포함할 수 있다.
도 5b를 참조하면, 제1 가로 영역(HA1)에 포함되는 제2 광학 영역(DA2)은 발광 영역과 제2 투과 영역(TA2)을 포함할 수 있다. 제2 광학 영역(DA2) 내에서, 제2 투과 영역(TA2)의 바깥 영역이 발광 영역을 포함할 수 있다.
제2 광학 영역(DA2) 내 발광 영역 및 제2 투과 영역(TA2)의 위치 및 배열 상태는, 도 5a에서의 제1 광학 영역(DA1) 내 발광 영역 및 제2 투과 영역의 위치 및 배열 상태와 동일할 수도 있다.
이와 다르게, 도 5b에 도시된 바와 같이, 제2 광학 영역(DA2) 내 발광 영역 및 제2 투과 영역(TA2)의 위치 및 배열 상태는, 도 5a에서의 제1 광학 영역(DA1) 내 발광 영역 및 제2 투과 영역의 위치 및 배열 상태와 다를 수 있다.
예를 들어, 도 5b를 참조하면, 제2 광학 영역(DA2) 내에서, 제2 투과 영역(TA2)은 가로 방향(좌우 방향)으로 배열될 수 있다. 가로 방향(좌우 방향)으로 인접한 2개의 제2 투과 영역(TA2) 사이에는 발광 영역이 배치되지 않을 수 있다. 또한, 제2 광학 영역(DA2) 내 발광 영역은 세로 방향(상하 방향)으로 인접한 제2 투과 영역(TA2) 사이에 배치될 수 있다. 즉, 2개의 제2 투과 영역(TA2) 행 사이에 발광 영역이 배치될 수 있다.
제1 가로 라인(HL1)은 제1 가로 영역(HA1) 내 제2 광학 영역(DA2)과 그 주변의 일반 영역을 지나갈 때, 도 5a에서와 동일한 형태로 지나갈 수 있다.
이와 다르게, 도 5b에 도시된 바와 같이, 제1 가로 라인(HL1)은 제1 가로 영역(HA1) 내 제2 광학 영역(DA2)과 그 주변의 일반 영역을 지나갈 때, 도 5a에서와 다른 형태로 지나갈 수 있다.
즉, 도 5b의 제2 광학 영역(DA2) 내 발광 영역 및 제2 투과 영역(TA2)의 위치 및 배열 상태와, 도 5a에서의 제1 광학 영역(DA1) 내 발광 영역 및 제2 투과 영역의 위치 및 배열 상태와 다르기 때문이다.
도 5b를 참조하면, 제1 가로 라인(HL1)은 제1 가로 영역(HA1) 내 제2 광학 영역(DA2)과 그 주변의 일반 영역을 지나갈 때, 곡선 구간이나 벤딩 구간 없이, 상하로 인접한 제2 투과 영역(TA2) 사이를 직선 형태로 지나갈 수 있다.
다시 말해, 하나의 제1 가로 라인(HL1)은 제1 광학 영역(DA1) 내에서 곡선 구간 또는 벤딩 구간을 갖지만, 제2 광학 영역(DA2) 내에서는 곡선 구간 또는 벤딩 구간을 갖지 않을 수 있다.
제2 광학 영역(DA2)의 투과율 개선을 위하여, 제2 광학 영역(DA2)을 지나가는 제2 세로 라인(VL2)은 제2 광학 영역(DA2) 내 제2 투과 영역(TA2)을 회피하여 지나갈 수 있다.
따라서, 제2 광학 영역(DA2)을 지나가는 제2 세로 라인(VL2) 각각은 각 제2 투과 영역(TA2)의 외곽 테두리 밖을 우회하는 곡선 구간 또는 벤딩 구간 등을 포함할 수 있다.
이에 따라, 제2 광학 영역(DA2)을 지나가는 제2 세로 라인(VL2)과 제2 광학 영역(DA2)을 지나가지 않고 일반 영역에 배치되는 일반 세로 라인(VLn)은 모양 또는 길이 등이 서로 다를 수 있다.
도 5a에 도시된 바와 같이, 제1 광학 영역(DA1)을 통과하는 제1 가로 라인(HL1)은 제1 투과 영역의 외곽 테두리 바깥을 우회하는 곡선 구간들 또는 벤딩 구간들을 가질 수 있다.
따라서, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)의 길이는, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)의 길이보다 조금은 더 길 수 있다.
이에 따라, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)의 저항(이하, 제1 저항이라고도 함)은, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)의 저항(이하, 제2 저항이라고도 함)보다 약간 클 수 있다.
도 5a 및 도 5b를 참조하면, 광 투과 구조에 따라, 제1 광학 전자 장치와 적어도 일부가 중첩되는 제1 광학 영역(DA1)은 복수의 제1 투과 영역을 포함하고, 제2 광학 전자 장치와 적어도 일부가 중첩되는 제2 광학 영역(DA2)은 복수의 제2 투과 영역(TA2)을 포함하기 때문에, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)은 일반 영역에 비해 단위 면적당 서브 화소 개수가 적을 수 있다.
제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)이 연결되는 서브 화소의 개수와, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)이 연결되는 서브 화소의 개수는 서로 다를 수 있다.
제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)이 연결되는 서브 화소의 개수(제1 개수)는, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)이 연결되는 서브 화소의 개수(제2 개수)보다 적을 수 있다.
제1 개수와 제2 개수 간의 차이는 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 각각의 해상도와 일반 영역의 해상도의 차이에 따라 달라질 수 있다. 예를 들어, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2) 각각의 해상도와 일반 영역의 해상도의 차이가 커질수록, 제1 개수와 제2 개수 간의 차이는 커질 수 있다.
전술한 바와 같이, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)이 연결되는 서브 화소의 개수(제1 개수)가 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)이 연결되는 서브 화소의 개수(제2 개수)보다 적기 때문에, 제1 가로 라인(HL1)이 주변의 다른 전극이나 라인과 중첩되는 면적이 제2 가로 라인(HL2)이 주변의 다른 전극이나 라인과 중첩되는 면적보다 작을 수 있다.
따라서, 제1 가로 라인(HL1)이 주변의 다른 전극이나 라인과 형성하는 기생 캐패시턴스(이하 제1 캐패시턴스라고 함)는 제2 가로 라인(HL2)이 주변의 다른 전극이나 라인과 형성하는 기생 캐패시턴스(이하 제2 캐패시턴스)보다 크게 작을 수 있다.
제1 저항 및 제2 저항 간의 대소 관계(제1 저항 ≥ 제2 저항) 및 제1 캐패시턴스 및 제2 캐패시턴스 간의 대소 관계(제1 캐패시턴스 ≪ 제2 캐패시턴스)를 고려할 때, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하는 제1 가로 라인(HL1)의 RC(Resistance-Capacitance) 값(이하, 제1 RC 값이라고도 함)은, 제1 광학 영역(DA1) 및 제2 광학 영역(DA2)을 통과하지 않고 일반 영역에만 배치되는 제2 가로 라인(HL2)의 RC 값(이하, 제2 RC 값이라고도 함)보다 휠씬 작을 수 있다(제1 RC 값 ≪ 제2 RC 값).
제1 가로 라인(HL1)의 제1 RC 값과 제2 가로 라인(HL2)의 제2 RC 값 간의 차이(아래에서, RC 로드(RC Load) 편차라고 함)로 인해, 제1 가로 라인(HL1)을 통한 신호 전달 특성과 제2 가로 라인(HL2)을 통한 신호 전달 특성이 달라질 수 있다.
이하에서는 표시 장치(100)의 일반 영역(NA)에 대한 보다 상세한 설명을 위해 도 2 내지 도 4를 함께 참조한다.
도 6은 도 1a 내지 도 1d의 표시 장치의 일반 영역(NA)을 확대하여 도시한 개략적인 평면도이다. 도 7은 도 6의 VII-VII'에 따른 개략적인 단면도이다. 도 8은 도 1a의 VIII-VIII'에 따른 개략적인 단면도이다.
도 6에서는 설명의 편의 상 복수의 서브 화소(SP) 및 복수의 터치 전극만을 도시하였다.
일반 영역(NA)에는 복수의 서브 화소(SP)가 포함될 수 있다. 복수의 서브 화소(SP)는 화면을 구성하는 최소 단위로, 복수의 서브 화소(SP)에 각각 대응되도록 복수의 발광 소자(ED, 120)를 포함할 수 있다. 즉, 복수의 서브 화소(SP)에는 각각 복수의 발광 소자(ED, 120)가 대응되도록 배치될 수 있으며, 이에 따라, 복수의 서브 화소(SP)는 복수의 발광 소자(ED, 120)로 표현될 수도 있다. 복수의 서브 화소(SP) 각각은 서로 다른 파장의 광을 발광할 수 있다. 예를 들어, 복수의 서브 화소(SP)는 적색 서브 화소(SPR), 녹색 서브 화소(SPG) 및 청색 서브 화소(SPB)를 포함할 수 있다. 다만, 이에 제한되지 않고 복수의 서브 화소(SP)는 백색 서브 화소를 더 포함할 수도 있다.
일반 영역(NA)에서 복수의 서브 화소(SP)의 사이에는 각각 서로 교차하는 형태의 메시 패턴을 가지는 터치 전극(140)이 배치될 수 있다. 따라서, 일반 영역에 배치된 복수의 서브 화소(SP)의 상면에서 사용자의 터치 입력을 감지할 수 있다.
이하에서는, 표시 장치(100)의 일반 영역(NA)의 단면 구조에 대한 보다 상세한 설명을 위해 도 7 및 도 8을 함께 참조한다.
일반 영역(NA)에서, 기판(SUB) 상부에 트랜지스터층(TRL)이 배치되고, 트랜지스터층(TRL) 상부에 평탄화층(PLN)이 배치될 수 있다. 또한, 평탄화층(PLN) 상부에 발광 소자층(EDL)이 배치되고, 발광 소자층(EDL) 상부에 봉지층(ENCAP)이 배치되며, 봉지층(ENCAP) 상부에 터치 감지층(TSL)이 배치되고, 터치 감지층(TSL) 상부에 보호층(PAC)이 배치될 수 있다. 또한, 보호층(PAC) 상부에 유기물층(PCL)이 배치되고, 유기물층(PCL) 상부에 편광층(POL)이 배치될 수 있다.
기판(SUB)은 표시 장치(100)에 포함된 다양한 구성 요소를 지지하기 위한 구성으로, 절연 물질로 이루어질 수 있다. 기판(SUB)은 제1 기판(110a)과 제2 기판(110b) 및 층간 절연막(110c)을 포함할 수 있다. 층간 절연막(110c)은 제1 기판(110a)과 제2 기판(110b) 사이에 배치될 수 있다. 이와 같이 기판(SUB)을 제1 기판(110a)과 제2 기판(110b) 및 층간 절연막(110c)으로 구성함으로써, 수분 침투를 방지할 수 있다. 예를 들어, 제1 기판(110a) 및 제2 기판(110b)은 폴리이미드(polyimide; PI) 기판일 수 있다.
일반 영역(NA)에서 트랜지스터층(TRL)에는, 구동 트랜지스터(Td)와 적어도 하나의 스위칭 트랜지스터(Ts) 등의 트랜지스터와 적어도 하나의 커패시터를 형성하기 위한 각종 패턴(131, 132, 133, 134, 231, 232, 233, 234), 각종 절연막(111a, 111b, 112, 113a, 113b, 114) 및 각종 금속 패턴(TM, GM, 135)이 배치될 수 있다.
이하, 트랜지스터층(TRL)의 적층 구조에 대하여 더욱 상세히 설명한다.
멀티 버퍼층(multi-buffer layer)(111a)이 제2 기판(110b) 위에 배치되고, 액티브 버퍼층(111b)이 멀티 버퍼층(111a) 위에 배치될 수 있다.
멀티 버퍼층(111a) 위에 금속층(135)이 배치될 수 있다.
여기서, 금속층(135)은 라이트 쉴드(light shield) 역할을 할 수 있으며, 차광층으로 지칭될 수도 있다.
금속층(135) 위에 액티브 버퍼층(111b)이 배치될 수 있다.
액티브 버퍼층(111b) 위에 구동 트랜지스터(Td)의 제1 액티브층(134)이 배치될 수 있다. 예를 들어, 제1 액티브층(134)은 다결정 실리콘(p-Si), 아몰포스 실리콘(a-Si), 또는 산화물 반도체로 형성될 수 있으나, 이에 제한되는 것은 아니다. 한편, 구동 트랜지스터(Td)는 액티브 버퍼층(111b) 상에 형성되며 제1 액티브층(134), 제1 액티브층(134)을 덮는 제1 게이트 절연막(112), 제1 게이트 절연막(112) 상에 배치된 제1 게이트 전극(131), 제1 게이트 전극(131)을 덮는 제1 층간 절연막(113a), 제1 층간 절연막(113a) 상에 배치된 제2 게이트 절연막(113b), 제2 게이트 절연막(113b) 상에 배치된 제3 층간 절연막(113c), 제3 층간 절연막(113c) 상에 배치된 제1 소스 전극(132) 및 제1 드레인 전극(133)을 포함한다.
제1 액티브층(134) 위에 제1 게이트 절연막(112)이 배치될 수 있다. 제1 게이트 절연막(112)은 산화 실리콘(SiOx), 실리콘 질화물(SiNx) 또는 이들의 복층으로 이루어질 수 있다
또한, 제1 게이트 절연막(112) 위에 구동 트랜지스터(Td)의 제1 게이트 전극(131)이 배치될 수 있다. 제1 게이트 전극(131)은 제1 게이트 절연층(112) 상에서 제1 액티브층(134)과 중첩하도록 배치된다. 제1 게이트 전극(131)은 다양한 도전성 물질, 예를 들어, 마그네슘(Mg), 알루미늄(Al), 니켈(Ni), 크롬(Cr), 몰리브덴(Mo), 텅스텐(W), 금(Au) 또는 이들의 합금 등으로 형성될 수 있으나, 이에 제한되는 것은 아니다.
구동 트랜지스터(Td)의 형성 위치와 다른 위치에서, 제1 게이트 절연막(112) 위에 게이트 물질층(GM)이 배치될 수 있다.
제1 게이트 전극(131) 및 게이트 물질층(GM) 위에 제1 층간 절연막(113a)이 배치될 수 있다. 제1 층간 절연막(113a) 위에 금속 패턴(TM)이 배치될 수 있다. 제1 층간 절연막(113a) 위에 배치된 금속 패턴(TM)을 덮으면서 제2 층간 절연막(113b)이 배치될 수 있다.
제2 층간 절연막(113b)은 제1 액티브층(134)으로부터 제2 액티브층(234)을 이격시키고, 제2 액티브층(234)을 형성할 수 있는 기반을 제공한다.
제2 층간 절연막(113b) 상에는 스위칭 트랜지스터(Ts)의 제2 액티브층(234)이 배치될 수 있다. 예를 들어, 제2 액티브층(234)은 다결정 실리콘, 아몰포스 실리콘, 또는 산화물 반도체로 형성될 수 있으나, 이에 제한되는 것은 아니다.
제2 액티브층(234) 위에 제2 게이트 절연막(113c)이 배치될 수 있다. 또한, 제2 게이트 절연막(113c) 위에 스위칭 트랜지스터(Ts)의 제2 게이트 전극(231)이 배치될 수 있다. 제2 게이트 전극(231)은 제2 게이트 막(113c) 상에서 제2 액티브층(234)과 중첩하도록 배치된다.
제2 게이트 절연막(113c)은 스위칭 트랜지스터(Ts)의 제2 액티브층(234)을 덮는다. 제2 게이트 절연막(113c)은 제2 액티브층(234) 위에 형성되기 때문에 무기막으로 구현된다. 예를 들어, 제2 게이트 절연막(113c)은 산화 실리콘(SiO2), 질화 실리콘(SiNx), 또는 이들의 복층 등일 수 있다.
제2 게이트 전극(231)은 금속 물질로 구성된다. 예를 들어, 제2 게이트 전극(231)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층일 수 있으나, 이에 한정되지 않는다.
한편, 스위칭 트랜지스터(Ts)는 제2 층간 절연막(113b) 상에 형성되며 제2 액티브층(234), 제2 액티브층(234)을 덮는 제2 게이트 절연막(113c), 제2 게이트 절연막(113c) 상에 배치된 제2 게이트 전극(231), 제2 게이트 전극(231)을 덮는 제3 층간 절연막(113c), 제3 층간 절연막(113c) 상에 배치된 제2 소스 전극(232) 및 제2 드레인 전극(233)을 포함한다.
스위칭 트랜지스터(Ts)는 제1 층간 절연막(113a)의 하부에 위치하며 제2 액티브층(234)과 중첩하는 게이트 물질층(GM)을 더 포함한다. 게이트 물질층(GM)은 제2 액티브층(234)으로 입사되는 광을 차단하여 스위칭 트랜지스터(Ts)의 신뢰성을 확보할 수 있다. 게이트 물질층(GM)은 제1 게이트 전극(131)과 동일한 물질로 형성되며 제1 게이트 절연막(112)의 상부 표면에 형성될 수 있다. 게이트 물질층(GM)은 제2 게이트 전극(234)과 전기적으로 연결되어 듀얼 게이트를 구성할 수도 있다. 제3 층간 절연막(113d) 위에는 구동 트랜지스터(Td)의 제1 소스 전극(132) 및 제1 드레인 전극(133)과 스위칭 트랜지스터(Ts)의 제2 소스 전극(232) 및 제2 드레인 전극(233)이 배치될 수 있다.
제2 소스 전극(232) 및 제2 드레인 전극(233)은 제1 소스 전극(132) 및 제1 드레인 전극(133)과 함께 제3 층간 절연막(113d) 상에서 동일한 물질로 동시에 형성함으로써 마스크 공정 수를 줄일 수 있다.
제1 소스 전극(132) 및 제1 드레인 전극(133)은, 제3 층간 절연막(113d), 제2 게이트 절연막(113c), 제2 층간 절연막(113b), 제1 층간 절연막(113a) 및 제1 게이트 절연막(112)에 구비된 컨택 홀을 통해, 제1 액티브층(134)의 일측과 타측에 각각 연결될 수 있다.
제2 소스 전극(232) 및 제2 드레인 전극(233)은, 제3 층간 절연막(113d) 및 제2 게이트 절연막(113c)에 구비된 컨택 홀을 통해, 제2 액티브층(234)의 일측과 타측에 각각 연결될 수 있다.
제1 소스 전극(132) 및 제1 드레인 전극(133)과 제2 소스 전극(232) 및 제2 드레인 전극(233)은 다양한 도전성 물질, 예를 들어, 마그네슘(Mg), 알루미늄(Al), 니켈(Ni), 크롬(Cr), 몰리브덴(Mo), 텅스텐(W), 금(Au) 또는 이들의 합금 등으로 이루어진 단일층 또는 다중층일 수 있으나, 이에 제한되는 것은 아니다.
제1 액티브층(134)에서 제1 게이트 전극(131)과 중첩되는 부분은 채널 영역이다. 제1 소스 전극(132) 및 제1 드레인 전극(133) 중의 하나는 제1 액티브층(134)에서 채널 영역의 일측과 연결되고, 나머지 하나는 제1 액티브층(134)에서 채널 영역의 타측과 연결된다.제2 액티브층(234)은 제1 액티브층(134)와 동일한 형태로 구성될 수 있으며, 제2 액티브층(234)이 산화물 반도체 물질로 구현되는 경우, 불순물이 도핑되지 않은 진성의 제2 채널 영역과 불순물이 도핑되어 도체화된 제2 소스 영역 및 제2 드레인 영역을 포함한다.
제1 소스 전극(132) 및 제1 드레인 전극(133)과 제2 소스 전극(232) 및 제2 드레인 전극(233) 위에 패시베이션층(114)이 배치될 수 있다. 패시베이션층(114)은 구동 트랜지스터(Td)를 보호하기 위한 것으로, 무기막, 예를 들어 실리콘 산화물(SiOx), 실리콘 질화물(SiNx) 또는 이들의 복층으로 이루어질 수 있다.
한편, 제1 게이트 절연막(112) 위에 게이트 물질층(GM)과 금속 패턴(TM)을 중첩하도록 배치하여 커패시터(Cst)를 구현할 수 있다. 금속 패턴(TM)은, 예를 들어, 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층일 수 있다.
커패시터(Cst)는 데이터 라인(DL)을 통해 인가되는 데이터 전압을 일정기간 저장하였다가 발광 소자(ED, 120)에 제공한다. 커패시터(Cst)는 서로 대응하는 두 개의 전극과 그 사이에 배치되는 유전체를 포함한다. 게이트 물질층(GM)과 금속 패턴(TM) 사이에는 제1 층간 절연막(113a)이 위치한다.
커패시터(Cst) 중 게이트 물질층(GM) 또는 금속 패턴(TM)은 스위칭 트랜지스터(Ts) 제2 소스 전극(232) 또는 제2 드레인 전극(233)과 전기적으로 연결될 수 있다. 하지만, 이에 한정되지 않고 화소 구동 회로에 따라 커패시터(Cst)의 연결 관계는 바뀔 수 있다.
또한, 멀티 버퍼층(111a) 위에 금속층(135)을 게이트 물질층(GM)과 금속 패턴(TM)에 추가로 중첩하도록 배치하여 이중 커패시터(Cst)로 구성할 수도 있다.
본 명세서의 실시예에서 적어도 하나의 스위칭 트랜지스터(Ts)는 산화물 반도체를 액티브층으로 사용한다. 산화물 반도체를 액티브층으로 사용하는 트랜지스터는 누설 전류 차단 효과가 우수하고, 다결정 실리콘을 액티브층으로 사용하는 트랜지스터에 비해 상대적으로 제조 비용이 저렴하다. 따라서, 소비전력을 감소시키고 제조 비용을 낮추기 위해 본 명세서의 실시예에 따른 화소 회로는 산화물 반도체 물질을 사용한 구동 트랜지스터 또는 적어도 하나의 스위칭 트랜지스터를 포함한다.
구동 트랜지스터를 포함하여 화소 회로를 구성하는 트랜지스터 모두 산화물 반도체를 이용하여 액티브층을 구현할 수도 있고, 일부 트랜지스터만 산화물 반도체를 이용하여 구현할 수도 있다.
다만, 산화물 반도체를 이용한 트랜지스터는 신뢰성을 확보하기가 어렵고, 다결정 실리콘을 이용한 트랜지스터는 동작 속도가 빠르고 신뢰성이 우수하므로, 본 명세서의 실시예는 산화물 반도체를 이용한 트랜지스터 및 다결정 실리콘을 이용한 트랜지스터를 모두 포함한다. 다만, 이에 한정되지 않고, 설계에 따라, 산화물 반도체를 이용한 트랜지스터만을 적용하거나, 다결정 실리콘을 이용한 트랜지스터만을 적용하여 화소 회로를 구성할 수도 있다.
트랜지스터층(TRL) 상부에 평탄화층(PLN)이 위치할 수 있다.
평탄화층(PLN)은 제1 평탄화층(115a) 및 제2 평탄화층(115b)을 포함할 수 있다. 평탄화층(PLN)은 구동 트랜지스터(Td)를 보호하고 그 상부를 평탄화한다.
제1 평탄화층(115a)은 패시베이션층(114) 위에 배치될 수 있다.
제1 평탄화층(115a) 위에 연결 전극(125)이 배치될 수 있다.
연결 전극(125)은 제1 평탄화층(115a)에 구비된 컨택 홀을 통해 제1 소스 전극(132) 및 제1 드레인 전극(133) 중의 하나와 연결될 수 있다.
연결 전극(125) 위에 제2 평탄화층(115b)이 배치될 수 있다.
제2 평탄화층(115b) 상부에 발광 소자층(EDL)이 위치할 수 있다.
이하, 발광 소자층(EDL)의 적층 구조를 상세히 살펴본다.
제2 평탄화층(115b) 위에 애노드(121)가 배치될 수 있다. 이때, 애노드(121)는 제2 평탄화층(115b)에 구비된 컨택 홀을 통해 연결 전극(125)과 전기적으로 연결될 수 있다. 애노드(121)는 금속성 물질로 형성될 수 있다.
표시 장치(100)가 발광 소자(ED, 120)에서 발광된 빛이 발광 소자(ED, 120)가 배치된 기판(SUB)의 상부로 발광되는 상부 발광(top emission) 방식인 경우, 애노드(121)는 투명 도전층 및 투명 도전층 상의 반사층을 더 포함할 수 있다. 투명 도전층은, 예를 들어, ITO, IZO 등과 같은 투명 도전성 산화물로 이루어질 수 있고, 반사층은, 예를 들어, 은(Ag), 알루미늄(Al), 금(Au), 몰리브덴(Mo), 텅스텐(W), 크롬(Cr) 또는 이들의 합금 등으로 이루어질 수 있다.
뱅크(116)가 애노드(121)를 덮으면서 배치될 수 있다. 뱅크(116)는 서브 화소의 발광 영역에 대응되는 부분이 오픈(open)될 수 있다. 뱅크(116)가 오픈 된 부분(이하, 오픈 영역이라 함)으로 애노드(121)의 일부가 노출될 수 있다. 이때, 뱅크(116)는 실리콘 질화물(SiNx), 실리콘 산화물(SiOx)과 같은 무기 절연 물질 또는 벤조사이클로부텐계 수지, 아크릴계 수지 또는 이미드계 수지와 같은 유기 절연 물질로 이루어질 수 있으나, 이에 제한되는 것은 아니다.
도시하지는 않았지만, 뱅크(116) 상에는 스페이서가 더 위치할 수 있다. 스페이서는 뱅크(116)와 동일한 물질로 구성될 수 있다.
발광층(122)이 뱅크(116)의 오픈 영역과 그 주변에 배치될 수 있다. 이에 따라, 발광층(122)은 뱅크(116)의 오픈 영역을 통해 노출된 애노드(121) 위에 배치될 수 있다.
발광층(122) 위에 캐소드(123)가 배치될 수 있다.
애노드(121), 발광층(122) 및 캐소드(123)에 의해 발광 소자(ED, 120)가 형성될 수 있다. 발광층(122)은 다수의 유기막을 포함할 수 있다.
상술한 발광 소자층(EDL) 상부에 봉지층(ENCAP)이 위치할 수 있다.
봉지층(ENCAP)은 단일층 구조 또는 다층 구조를 가질 수 있다. 예를 들어, 봉지층(ENCAP)은 제1 봉지층(117a), 제2 봉지층(117b) 및 제3 봉지층(117c)을 포함할 수 있다.
이때, 제1 봉지층(117a) 및 제3 봉지층(117c)은 무기막으로 구성되고, 제2 봉지층(117b)은 유기막으로 구성될 수 있다. 제1 봉지층(117a), 제2 봉지층(117b) 및 제3 봉지층(117c) 중에서 제2 봉지층(117b)이 가장 두껍고 평탄화층 역할을 수 있다.
제1 봉지층(117a)은 캐소드(123) 위에 배치되고, 발광 소자(ED, 120)와 가장 인접하게 배치될 수 있다. 제1 봉지층(117a)은 저온 증착이 가능한 무기 절연 재질로 형성될 수 있다. 예를 들어, 제1 봉지층(117a)은 질화 실리콘(SiNx), 산화 실리콘(SiOx), 산화질화 실리콘(SiON) 또는 산화 알루미늄(Al2O3) 등으로 구성될 수 있다. 제1 봉지층(117a)이 저온 분위기에서 증착 되기 때문에, 증착 공정 시, 고온 분위기에 취약한 유기물을 포함하는 발광층(122)이 손상되는 것을 방지할 수 있다.
제2 봉지층(117b)은 제1 봉지층(117a)보다 작은 면적으로 형성될 수 있다. 이 경우, 제2 봉지층(117b)은 제1 봉지층(117a)의 양 끝단을 노출시키도록 형성될 수 있다. 제2 봉지층(117b)은 플렉서블 표시 장치의 휘어짐에 따른 각 층들 간의 응력을 완화시키는 완충 역할 및 평탄화 성능을 강화하는 역할을 할 수 있다.
예를 들어, 제2 봉지층(117b)은 아크릴 수지, 에폭시 수지, 폴리이미드, 폴리에틸렌, 또는 실리콘옥시카본(SiOC) 등의 유기 절연 재질로 구성될 수 있다. 예를 들어, 제2 봉지층(117b)은 잉크젯 방식을 통해 형성될 수도 있으나, 이에 제한되지 않는다.
도시하지 않았지만, 봉지층(ENCAP) 상에는 컬러 필터가 배치될 수 있다.
도 8을 함께 참조하면, 비표시 영역(NDA)에는 봉지층(ENCAP)을 구성하는 제2 봉지층(117b)의 흐름을 차단하는 제1 댐(DAM1)이 배치될 수 있다. 제1 댐(DAM1)은 봉지층(ENCAP)이 무너지는 것을 방지해주기 위하여, 봉지층(ENCAP)의 경사면의 끝 지점 또는 그 근방에 하나 이상 배치될 수 있다. 하나 이상의 제1 댐(DAM1)은 표시 영역(DA)과 비표시 영역(NDA)의 경계 지점이나 경계 지점의 근방에 배치될 수 있다. 제1 댐(DAM1)은 적어도 유기물로 이루어진 1층 이상으로 이루어질 수 있다. 예를 들어, 제1 댐(DAM1)은 제2 평탄화층(115b)과 동일 층에 동일 물질로 이루어진 하층과, 뱅크(116)와 동일 층에 동일 물질로 이루어진 상층을 포함할 수 있으나, 이에 한정되지 않는다. 또한, 제1 댐(DAM1)은 상층 위에 스페이서와 동일 물질로 이루어진 층을 추가하여 제1 댐(DAM1)의 높이를 더욱 조절할 수 있으나, 이에 제한되지 않는다.
유기물을 포함하는 제2 봉지층(117b)은 제1 댐(DAM1) 중 가장 안쪽에 있는 댐의 내 측면에만 위치할 수 있다. 즉, 제2 봉지층(117b)은 모든 댐의 상부에 존재하지 않을 수 있다. 이와 다르게, 유기물을 포함하는 제2 봉지층(117b)은 제1 댐(DAM1) 중 적어도 가장 안쪽에 있는 댐의 상부에 위치할 수 있다. 즉, 제2 봉지층(117b)은 제1 댐(DAM1) 중 가장 안쪽에 있는 댐의 상부까지 확장되도록 위치할 수 있다. 또는, 제2 봉지층(117b)은 제1 댐(DAM1) 중 적어도 가장 안쪽에 있는 댐의 상부를 지나 제1 댐(DAM1) 중 바깥쪽에 위치한 댐의 상부까지 확장되도록 위치할 수도 있다.
제3 봉지층(117c)은 제2 봉지층(117b)이 형성된 기판(SUB) 상부에 제2 봉지층(117b) 및 제1 봉지층(117a) 각각의 상부면 및 측면을 덮도록 형성될 수 있다. 이때, 제3 봉지층(117c)은 외부의 수분이나 산소가 제1 봉지층(117a) 및 제2 봉지층(117b)으로 침투하는 것을 최소화하거나 차단할 수 있다. 예를 들어, 제3 봉지층(117c)은 질화 실리콘(SiNx), 산화 실리콘(SiOx), 산화질화 실리콘(SiON), 또는 산화 알루미늄(Al2O3) 등과 같은 무기 절연 재질로 구성될 수 있다.
상술한 봉지층(ENCAP) 상부에 터치 감지층(TSL)이 배치될 수 있다.
봉지층(ENCAP) 상부에 터치 버퍼막(118a)이 배치되고, 터치 버퍼막(118a) 위에 터치 전극(140)이 배치될 수 있다.
터치 전극(140)은 서로 다른 층에 위치하는 터치 센서 전극(141)과 브릿지 전극(142)을 포함할 수 있다. 터치 센서 전극(141)과 브릿지 전극(142) 사이에는 터치 층간 절연막(118b)이 배치될 수 있다.
예를 들어, 터치 센서 전극(141)은 서로 인접하게 배치되는 제1 터치 센서 전극, 제2 터치 센서 전극 및 제3 터치 센서 전극을 포함할 수 있다. 예를 들어, 제1 터치 센서 전극 및 제2 터치 센서 전극은 제1 방향으로 배열되지만, 제3 터치 센서 전극은 제1 터치 센서 전극 및 제2 터치 센서 전극과 교차되는 제2 방향으로 배열될 수 있다. 제1 터치 센서 전극 및 제2 터치 센서 전극은 서로 전기적으로 연결되지만, 제1 방향으로 배열된 제1 터치 센서 전극 및 제2 터치 센서 전극 사이에 제1 방향과 교차하는 제2 방향으로 배열된 제3 터치 센서 전극이 있는 경우, 제1 터치 센서 전극 및 제2 터치 센서 전극은 다른 층에 있는 브릿지 전극(142)을 통해 전기적으로 연결될 수 있다. 브릿지 전극(142)은 터치 층간 절연막(118b)에 의해 제3 터치 센서 전극과 절연될 수 있다.
다시 말하면, 제1 방향 및 제2 방향으로 배열된 복수의 터치 전극이 서로 교차하는 영역에서 서로 단락되는 것을 방지하기 위하여 제1 방향으로 연장된 복수의 터치 전극은 브릿지 전극(142)을 통해 전기적으로 연결될 수 있다.
터치 감지층(TSL)의 형성 시에, 공정에 이용되는 약액(현상액 또는 식각액 등) 또는 외부로부터의 수분 등이 발생할 수 있다. 터치 버퍼막(118a)을 배치하고 그 위에 터치 감지층(TSL)을 배치함으로써, 터치 감지층(TSL)의 제조 시의 약액이나 수분 등이 유기물을 포함하는 발광층(122)으로 침투하는 것을 방지해줄 수 있다. 이에 따라, 터치 버퍼막(118a)은 약액 또는 수분에 취약한 발광층(122)의 손상을 방지할 수 있다.
터치 버퍼막(118a)은 고온에 취약한 유기물을 포함하는 발광층(122)의 손상을 방지하기 위해, 일정 온도(예; 100℃이하의 저온에서 형성 가능하고 1 내지 3의 낮은 유전율을 가지는 유기 절연 재질로 형성될 수 있다. 예를 들어, 터치 버퍼막(118a)은 아크릴 계열, 에폭시 계열 또는 실록산(siloxane) 계열의 재질로 형성될 수 있다. 플렉서블 표시 장치의 휘어짐에 따라, 봉지층(ENCAP)이 손상될 수 있으며, 터치 버퍼막(118a) 상부에 위치하는 터치 센서 전극(141)이 깨질 수 있다. 플렉서블 표시 장치가 휘어지더라도, 유기 절연 재질로 구성되어 평탄화 성능을 가지는 터치 버퍼막(118a)은, 봉지층(ENCAP)의 손상 및 복수의 터치 전극(140)을 구성하는 터치 센서 전극(141) 및 브릿지 전극(142)의 깨짐 현상을 방지해줄 수 있다.
보호층(PAC, 119)이 복수의 터치 전극(140)을 덮도록 배치될 수 있다. 보호층(119)은 유기 절연막으로 구성될 수 있다.
보호층(119)을 덮도록 유기물층(PCL, 150)이 배치된다.
표시 장치(100)의 최상층에 유기 절연막으로 이루어진 보호층(119)만 배치될 경우, 보호층(119) 만으로는 보호층(119) 하부에 배치된 터치 감지층(TSL)에 의한 단차를 완벽히 보완하지 못하여, 사용자에게 복수의 터치 전극(140)에 기인한 얼룩이 시인되는 문제가 발생할 수 있다.
보호층(119)의 상부에 유기 절연막으로 이루어진 유기물층(150)을 추가함으로써 표시 장치(100)의 최상층에서의 단차를 방지하여 표시 장치(100)의 시인성을 개선할 수 있다.
유기물층(150)은 봉지층(ENCAP)의 제2 봉지층(117b)과 동일한 물질로 형성될 수 있으며, 예를 들어, 아크릴 수지, 에폭시 수지, 폴리이미드, 폴리에틸렌, 또는 실리콘옥시카본(SiOC) 등의 유기 절연 재질로 구성될 수 있다. 유기물층(150)은 잉크젯 방식을 통해 형성될 수도 있으나, 이에 제한되지 않는다.
도 8을 함께 참조하면, 비표시 영역(NDA)에 배치된 제1 댐(DAM1)의 외곽에는 제2 댐(DAM2)을 더 포함할 수 있다. 예를 들어, 제2 댐(DAM2)은 보호층(119)과 동일한 층에 동일한 물질로 형성될 수 있다. 제2 댐(DAM2)의 높이는 제1 댐(DAM1)의 높이보다 높을 수 있고, 유기물층(150)이 비표시 영역(NDA)에 배치되는 패드로 흐르는 것을 차단할 수 있다.
유기물층(150) 상에는 편광층(POL, 160)이 배치된다.
편광층(160)은 기판(SUB)의 표시 영역(DA) 상에서 외부 광의 반사를 억제한다. 표시 장치(100)가 외부에서 사용되는 경우, 외부 자연 광이 유입되어 발광 소자의 애노드(121)에 포함된 반사층에 의해 반사되거나, 또는 발광 소자(ED, 120)의 하부에 배치된 금속으로 구성된 전극에 의해 반사될 수 있다. 이와 같이 반사된 광들에 의해 표시 장치(100)의 영상이 시인되지 않을 수 있다. 편광층(160)은 외부에서 유입된 광을 특정 방향으로 편광하며, 반사된 광이 다시 표시 장치(100)의 외부로 방출되지 못하게 한다.
도시하지 않았지만, 편광층(160) 상에는 커버 글래스가 접착층에 의해 접착될 수 있다. 접착층은 표시 장치(100)의 각 구성 요소들을 서로 접착시키는 역할을 수행할 수 있으며, 예를 들어, 감압 접착제, 광투명접착제(Optical Clear Adhesive, OCR), 광투명레진(Optical Clear Resin, OCR) 등 광학적으로 투명한 디스플레이용 접착제를 사용하여 형성될 수 있으나, 이에 제한되지 않는다.
커버 글래스는 외부 충격으로부터 표시 장치(100)의 구성요소를 보호하고 스크래치 등의 손상이 발생하는 것을 방지할 수 있다.
이하에서는 표시 장치(100)의 제1 광학 영역(DA1)에 대한 보다 상세한 설명을 위해 도 9 및 도 10을 함께 참조한다.
도 9는 도 1a의 표시 장치의 제1 광학 영역(DA1)을 확대하여 도시한 개략적인 평면도이다. 도 10은 도 5의 X-X'에 따른 개략적인 단면도이다.
도 9에서는 설명의 편의 상 복수의 투과 영역, 복수의 서브 화소 및 복수의 터치 전극만을 도시하였다.
도 9 및 도 10을 함께 참조하면, 제1 광학 영역(DA1)은 복수의 투과 영역(TA) 및 복수의 투과 영역을 둘러싸는 복수의 서브 화소(SP)를 포함할 수 있다.
제1 광학 영역(DA1)의 투과 영역(TA) 및 투과 영역(TA)을 둘러싸는 복수의 서브 화소(SP) 모두는 기본적으로 기판(SUB), 트랜지스터층(TRL), 평탄화층(PLN), 발광 소자층(EDL), 봉지층(ENCAP), 터치센서층(TSL), 보호층(PAC), 유기물층(PCL) 및 편광층(POL)을 포함할 수 있다.제1 광학 영역(DA1)에 포함되는 기판(SUB), 트랜지스터층(TRL), 평탄화층(PLN), 발광 소자층(EDL), 봉지층(ENCAP), 터치센서층(TSL), 보호층(PAC), 유기물층(PCL) 및 편광층(POL)은 표시 패널(DP)의 일반 영역(NA)에 배치된 동일 참조 부호를 갖는 구성요소와 실질적으로 동일하므로 중복 설명은 생략하다.
먼저, 제1 광학 영역(DA1)에 배치된 투과 영역(TA)을 설명한다.
제1 광학 영역(DA1)의 투과 영역(TA)은 캐소드(123)가 뱅크(116)를 노출시키는 영역을 의미한다. 예를 들어, 복수의 투과 영역(TA)은 캐소드(123)와 같은 불투명한 구성이 제거됨에 따라 외부 광이 광학 전자 장치(170)까지 투과될 수 있는 영역이다.
구체적으로, 제1 광학 영역(DA1)의 하나의 서브 화소(SPG1)에 배치된 기판(SUB)과 각종 절연막(111a, 111b, 112, 113a, 113b, 114, 115a, 115b, 117a, 117b, 117c, PAC)은 제1 광학 영역(DA1)의 투과 영역(TA)에도 동일하게 배치될 수 있다.
다만, 제1 광학 영역(DA1)의 하나의 서브 화소(SPG1) 영역에서 절연 물질 이외에, 전기적인 특성이나 불투명한 특성을 갖는 물질층(예; 금속 물질층, 반도체층 등)은 제1 광학 영역(DA1)의 투과 영역(TA)에 배치되지 않을 수 있다.
예를 들어, 투과 영역(TA)은 발광 소자(ED, 120)에 포함된 캐소드(123)뿐 아니라, 트랜지스터와 관련된 금속 물질층(135, 131, GM, TM, 132, 133, 125)과 반도체층(134) 또한 투과 영역(TA)에 배치되지 않는다. 또한, 발광 소자(ED, 120)에 포함된 애노드(121) 또한 투과 영역(TA)에 배치되지 않을 수 있다. 발광층(122)은 투과 영역(TA)에 배치될 수도 있고 배치되지 않을 수도 있다. 또한, 복수의 터치 전극은 투과 영역(TA)에 배치되지 않는다. 다만, 본 발명이 이에 제한되지 않는다.
즉, 제1 광학 영역의 투과 영역(TA)은 광학 전자 장치(170)와 중첩되기 때문에, 광학 전자 장치(170)의 정상적인 동작을 위하여 투과 영역(TA)에는 금속 전극과 같은 불투명한 구성요소를 배치하지 않음으로써 투과 영역(TA)의 투과율을 높일 수 있다.
다음으로, 제1 광학 영역(DA1)에 배치되고, 복수의 투과 영역(TA)을 둘러싸는 복수의 서브 화소(SP) 중 하나의 투과 영역(TA)과 인접한 하나의 서브 화소(SPG1)가 배치된 영역을 설명한다.
제1 광학 영역(DA1)에서 하나의 투과 영역(TA)과 인접한 하나의 서브 화소(SPG1)가 배치된 영역은 복수의 터치 전극을 포함하는 터치 감지층(TSL)을 제외하면 표시 패널(DP)의 일반 영역(NA)의 구조와 실질적으로 동일하므로 중복 설명은 생략한다.
복수의 투과 영역(TA)을 둘러싸는 복수의 서브 화소(SP) 각각은 발광 소자(ED, 120) 및 구동 회로를 포함할 수 있다. 즉, 복수의 서브 화소(SP)에는 각각 복수의 발광 소자(ED, 120)가 대응되도록 배치될 수 있으며, 이에 따라, 복수의 서브 화소(SP)는 복수의 발광 소자(ED, 120)로 표현될 수도 있다.
종래에는 제1 광학 영역에 복수의 투과 영역 및 복수의 서브 화소가 배치될 경우, 복수의 서브 화소 사이를 서로 교차하는 형태의 복수의 터치 전극이 배치되고, 복수의 서브 화소 사이에 배치된 서로 교차하는 형태의 복수의 터치 전극은 복수의 투과 영역만을 회피하였다. 즉, 종래에는 복수의 투과 영역과 서로 교차하는 형태의 복수의 터치 전극은 매우 근접하게 존재하였다. 그러나, 이 경우 제1 광학 영역의 복수의 서브 화소의 사이마다 복수의 터치 전극이 존재하여 터치 라인이 복수의 서브 화소를 가려 시감 특성이 저하되는 문제가 있었다. 또한, 복수의 투과 영역과 복수의 터치 전극 사이의 간격이 좁기 때문에 복수의 투과 영역에서 터치 노이즈에 취약한 문제가 있었다.
이에, 본 발명의 일 실시예에 따른 표시 장치(100)에서는 제1 광학 영역(DA1)에 배치된 복수의 서브 화소(SP)를 복수의 투과 영역(TA)을 둘러싸는 복수의 서브 화소 그룹(PG)으로 그룹화하고, 제1 광학 영역(DA1)에서 복수의 터치 전극(140)은 복수의 투과 영역(TA) 중 하나의 투과 영역(TA)과, 복수의 서브 화소 그룹(PG) 중 하나의 서브 화소 그룹(PG)을 둘러싸는 폐곡선 형상을 가지도록 배치한다. 다시 말하면, 하나의 투과 영역(TA)과 하나의 서브 화소 그룹(PG)은 하나의 그룹(G)으로 구성될 수 있다.
예를 들어, 복수의 투과 영역(TA)을 둘러싸는 복수의 서브 화소 그룹(PG)은 각각 적색 서브 화소(SPR), 제1 녹색 서브 화소(SPG1), 청색 서브 화소(SPB) 및 제2 녹색 서브 화소(SPG2)를 포함할 수 있다.
제1 광학 영역(DA1)에 배치된 복수의 터치 전극(140)은, 복수의 투과 영역 중 하나의 투과 영역(TA)과 복수의 서브 화소 그룹 중 하나의 서브 화소 그룹(PG), 즉, 하나의 그룹(G)을 둘러싸도록 'x' 형상 또는 '+' 형상의 메시 패턴을 가지는 폐곡선 형상일 수 있다.
제1 광학 영역(DA1)에서 복수의 투과 영역(TA) 중 하나의 투과 영역(TA)과 복수의 서브 화소 그룹(PG) 중 하나의 서브 화소 그룹(PG) 사이, 즉 하나의 그룹(G) 내부에서 투과 영역(TA)과 복수의 서브 화소(SP)의 사이에는 터치 전극(140)이 배치되지 않아, 투과 영역(TA)에서의 서브 화소(SP) 가림 현상이 개선될 수 있고, 이에 따라 표시 장치(100)의 시감도가 개선될 수 있다.
도 9에서는 투과 영역(TA)이 원형인 것으로 도시되었으나, 투과 영역(TA)의 형태는 복수의 터치 전극(140)과의 접촉을 최소화하는 형태라면 제한되지 않을 수 있으며, 예를 들어, 원형, 삼각형, 타원형, 사각형 또는 다각형 등 다양한 형태일 수 있다.
또한, 터치 전극(140)은 하나의 그룹(G)을 둘러싸도록 배치됨에 따라 복수의 투과 영역(TA)과 서로 일정 간격 이상 이격되어, 복수의 투과 영역(TA)과 복수의 터치 전극(140)이 인접할 경우 발생할 수 있는 터치 노이즈 문제를 저감할 수 있다.
다만, 도 9를 참조하면, 터치 전극(140)이 하나의 그룹(G)을 둘러싸도록 배치되더라도, 제1 광학 영역(DA1) 내에서 복수의 투과 영역(TA)과 복수의 터치 전극(140)이 인접한 영역(Y)이 존재할 수 있다.
제1 광학 영역(DA1)의 복수의 투과 영역(TA)과 복수의 터치 전극(140)이 인접한 영역(Y)에서 터치 노이즈가 발생할 수 있다. 이를 해결하기 위하여 복수의 투과 영역(TA)을 축소할 경우, 제1 광학 영역(DA1)에서의 투과율이 저하되어 카메라 또는 센서와 같은 광학 전자 장치(170)의 동작이 제한될 수 있다.
이에, 본 발명의 일 실시예에 따른 표시 장치(100)에서는 복수의 투과 영역(TA)은 광학 전자 장치(170)가 정상적으로 동작하기 위한 투과율을 확보하는 한편, 봉지부(ENCAP)와 복수의 터치 전극(140) 사이에 복수의 차폐 패턴(145)을 배치한다.
복수의 차폐 패턴(145)은 접지되어, 복수의 투과 영역(TA)과 복수의 터치 전극(140)가 인접할 경우 발생할 수 있는 터치 노이즈를 효과적으로 차폐할 수 있다. 구체적으로, 복수의 차폐 패턴(145)은 그라운드 전압이 인가되는 접지 라인(GND)과 연결되어, 그라운드 전압을 인가받을 수 있다. 이에, 복수의 차폐 패턴(145)이 터치 구동 시 터치 노이즈를 차단하는 그라운드 역할을 수행할 수 있다. 이에 관한 상세한 설명은 도 11a 내지 도 11d를 참조하여 후술하기로 한다.
복수의 차폐 패턴(145)은 특히 투과 영역(TA) 및 투과 영역(TA)과 인접한 하나의 서브 화소(SP)의 경계 영역에서 복수의 터치 전극(140)에 중첩되게 배치될 수 있다.
이에, 투과 영역(TA)과 복수의 터치 전극(140) 사이가 인접할 경우 발생할 수 있는 터치 노이즈 신호가 복수의 차폐 패턴(145)에 의해 차폐되어 표시 장치(100)의 터치 노이즈 발생을 방지할 수 있다.
복수의 차폐 패턴(145)은 일반 영역(NA)에 배치되는 브릿지 전극(142)과 동일 층에 동일 물질로 배치될 수 있다.
이에 따라, 복수의 차폐 패턴(145) 형성 시 추가 마스크 적용 없이 브릿지 전극(142)과 동일한 마스크를 이용하여 복수의 차폐 패턴(145)을 형성할 수 있어, 공정 단계 감소 및 비용 절감이 가능하다.
복수의 차폐 패턴(145)의 폭은 복수의 터치 전극(140)의 폭과 같거나 클 수 있다. 복수의 차폐 패턴(145)의 폭이 복수의 터치 전극(140)의 폭보다 클 경우 복수의 차폐 패턴(145)에 의한 터치 노이즈 차폐 효과가 더욱 개선될 수 있다.
이하에서는, 복수의 차폐 패턴(145)이 접지되는 것에 대한 보다 상세한 설명을 위해 도 11a 내지 도 11d를 함께 참조한다.
도 11a는 도 1a의 X 영역을 나타낸 개략적인 평면도이다. 도 11b는 도 11a의 A 영역을 나타낸 개략적인 평면도이다. 도 11c는 도 11a의 B 영역을 나타낸 개락적인 평면도이다. 도 11d는 도 11c의 XI-XI'에 따른 단면도이다.
도 11a 및 도 11b를 함께 참조하면, 비표시 영역(NDA)에 배치된 접지 라인(GND)은 연결 라인(CL)을 통해 일반 영역(NA)과 제1 광학 영역(DA1)에 중첩되는 광학 전자 장치(170)까지 이어질 수 있다.
구체적으로, 접지 라인(GND)은 비표시 영역(NDA)으로부터 연장되어 연결 라인(CL)과 전기적으로 연결될 수 있다.
이때, 접지 라인(GND)은 복수의 터치 전극(141)과 동일 층에 배치되고, 동일 물질로 이루어질 수 있으며, 연결 라인(CL)은 접지 라인(GND)과 동일 층에 배치되고, 동일 물질로 이루어질 수 있다.
다시 말하면, 연결 라인(CL)은 비표시 영역(NDA)에 배치된 접지 라인(GND)과 전기적으로 연결되고, 접지 라인(GND)으로부터 분기된 것일 수 있다.
이하에서는, 도 11c 및 도 11d를 참조하여 제1 광학 영역(DA1)과 일반 영역(NA)의 연결 영역(B)에서 접지 라인(GND)의 연결을 설명한다.
일반 영역(NA)에서 접지 라인(GND)은 복수의 터치 전극(140)과 동일 층에 형성되고, 접지 라인(GND)으로부터 분기된 연결 라인(CL)은 제1 광학 영역(DA1)과 중첩되는 광학 전자 장치(170)까지 연결된다.
제1 광학 영역(DA1)과 일반 영역(NA)의 경계, 즉, 연결 영역(B 영역)에 배치된 컨택홀(CH)을 통해 접지 라인(GND)으로부터 분기된 연결 라인(CL)은 제1 광학 영역(DA1)에 배치된 복수의 차폐 패턴(145)에 접촉할 수 있다.
이에 따라, 비표시 영역(NDA)에 배치된 그라운드 라인(GND)이 제1 광학 영역(DA1)에 배치된 복수의 차폐 패턴(145)과 전기적으로 연결되어, 그라운드 전압을 인가받을 수 있다. 따라서, 복수의 차폐 패턴(145)은 터치 구동 시 터치 노이즈를 차단하는 그라운드 역할을 수행하여, 터치 노이즈를 효과적으로 차폐할 수 있다.
이하에서는 실시예 및 비교예를 통하여 상술한 본 발명의 효과를 보다 구체적으로 설명한다. 그러나, 이하의 실시예는 본 발명의 예시를 위한 것이며, 하기 실시예에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 12는 본 발명의 실시예 및 비교예에 따른 디스플레이 터치 노이즈(display touch noise, DTN) 시뮬레이션 결과이다.
본 발명의 효과에 대해서 알아보기 위해, 본 발명의 실시예로서 도 10에 도시된 바와 같이 제1 광학 영역에서 복수의 투과 영역과 인접한 복수의 터치 전극과 중첩하도록 복수의 차폐 패턴이 배치된 구조를 갖는 표시장치를 제조하였고, 본 발명의 비교예로서 제1 광학 영역에서 복수의 투과 영역과 인접한 복수의 터치 전극만이 배치된 구조를 갖는 표시 장치를 제조하였다.
도 12에서 나타난 바와 같이, 복수의 투과 영역과 인접한 복수의 터치 전극과 중첩하도록 배치된 복수의 차폐 패턴을 포함하는 실시예의 표시 장치의 경우, 복수의 투과 영역과 인접한 복수의 터치 전극만이 배치된 비교예의 표시 장치에 비해 터치 구동 시 터치 노이즈 레벨이 현저히 낮게 나타나는 것을 확인하였다.
위 실험을 통해, 본 발명의 표시 장치는 제1 광학 영역의 복수의 투과 영역과 인접한 복수의 터치 전극과 중첩하도록 복수의 차폐 패턴을 포함함으로써 터치 구동 시 터치 노이즈가 발생하는 것을 방지할 수 있음을 확인하였다.
도 13은 본 발명의 다른 실시예에 따른 플렉서블 표시 장치의 제1 광학 영역을 보여주는 평면도이다.
도 14는 도 13의 Z 영역을 확대하여 보여주는 도면이다.
우선, 도 13을 참조하면, 제1 광학 영역(DA1)은 중심 영역(910)과 중심 영역(910)의 외곽에 위치하는 베젤 영역(920)을 포함할 수 있다.
제1 광학 영역(DA1)은 복수개의 가로 라인(HL)을 포함할 수 있다. 복수의 가로 라인(HL)에 의하여 베젤 영역(920)에 위치하는 트랜지스터와 중심 영역(910)에 위치하는 발광 소자들이 연결될 수 있다.
실시예에 따른 플렉서블 표시 장치(100)는 라우팅 구조(940)를 포함할 수 있다. 라우팅 구조(940)를 포함함으로써, 중심 영역(910)이 소정 영역(a)만큼 확장될 수 있다. 라우팅 구조(940)에 의해 소정 영역(a)에 위치하는 화소가 베젤 영역(920)에 위치하는 트랜지스터와 연결될 수 있기 때문이다.
라우팅 구조(940)를 포함하는 제1 광학 영역(DA1)의 구조를 구체적으로 검토하면 다음과 같다.
도 14를 참조하면, 제1 광학 영역은 중심 영역(910)과 베젤 영역(920)에 위치하는 복수의 발광 소자(ED)를 포함할 수 있다. 제1 광학 영역이 복수의 발광 소자(ED)를 포함함으로써, 제1 광학 영역이 화면을 표시할 수 있다.
제1 광학 영역은 베젤 영역(920)에 위치하는 복수의 트랜지스터(1050)를 포함할 수 있다. 중심 영역(910)은 트랜지스터(1050)가 위치하지 않을 수 있다. 중심 영역(910)에 트랜지스터가 위치하지 않음으로써, 중심 영역(910)이 보다 높은 투과율을 가질 수 있다.
제1 광학 영역은 복수의 행을 포함하고, 제1 행(R1) 및 제2 행(R2)을 포함할 수 있다. 제1 광학 영역에 포함되는 복수의 행은, 제1 광학 영역을 가로 방향으로 가로지르는 임의의 영역으로서, 트랜지스터(1050)의 패턴에 의하여 규정될 수 있다.
플렉서블 표시 장치는, 중심 영역(910)에 위치하고 제1 행(R1)에 위치하는 발광 소자(ED) 및 베젤 영역(920)에 위치하고 제2 행(R2)에 위치하는 트랜지스터(1050)를 포함할 수 있다.
플렉서블 표시 장치는, 제1 행(R1)에 위치하는 발광 소자(ED)와 제2 행(R2)에 위치하는 트랜지스터(1050)를 전기적으로 연결하는 라우팅 구조(940)를 포함할 수 있다.
라우팅 구조(940)에 의하여, 서로 다른 행에 위치하는 트랜지스터(1050)와 발광 소자(ED)가 연결될 수 있으므로, 발광 소자(ED)보다 많은 수의 트랜지스터(1050)가 배치된 행에 위치한 트랜지스터(1050)와 그 보다 많은 수의 발광 소자(ED)가 배치된 행에 위치한 발광 소자(ED)를 서로 연결할 수 있다.
중심 영역(910)이 제1 행(R1)에서 포함하는 발광 소자(ED)의 수는 중심 영역(920)이 제2 행(R2)에서 포함하는 발광 소자(ED)의 수보다 더욱 클 수 있다. 따라서, 제1 행(R1)에 포함되는 발광 소자(ED)를 구동하기 위해서는 더욱 많은 수의 트랜지스터(1050)가 필요하며, 제2 행(R2)에 포함되는 발광 소자(ED)를 구동하기 위해서는 더욱 적은 수의 트랜지스터(1050)가 필요하다. 따라서, 베젤 영역(920)의 제2 행(R2)에 위치하는 트랜지스터(1050) 중 제2 행(R2)에 위치하는 발광 소자(ED)와 전기적으로 연결되지 않은 잉여 트랜지스터(1050)가 라우팅 구조(940)에 의해 제1 행(R1)에 위치하는 발광 소자(ED)와 전기적으로 연결될 수 있다.
중심 영역(910)은, 중심 영역(910) 전체에서 단위 면적당 화소의 숫자가 실질적으로 동일할 수 있다. 단위 면적당 화소의 숫자가 실질적으로 동일하다는 것은, 예를 들면, 하나의 화소 패턴이 중심 영역(910) 전체에서 실질적으로 균일한 것을 의미할 수 있다. 따라서, 중심 영역(910)과 중첩되는 면적이 제2 행(R2) 보다 큰 제1 행(R1)에는 보다 많은 수의 발광 소자(ED)가 위치할 수 있다.
예를 들어, 베젤 영역(920)이 제1 행(R1)에서 포함하는 트랜지스터(1050)의 수는 베젤 영역(920)이 제2 행(R2)에서 포함하는 트랜지스터(1050)의 수와 실질적으로 동일할 수 있다. 상기 예시에서, 중심 영역(910)이 제1 행(R1)에서 포함하는 발광 소자(ED)의 수가 더욱 많고 중심 영역(910)이 제2 행(R2)에서 포함하는 발광 소자(ED)의 수가 더욱 적다면 제2 행(R2)에 포함되는 트랜지스터(1050)의 일부는 제2 행(R2)에 위치하는 발광 소자(ED)와 전기적으로 연결되지 않고, 제1 행(R1)에 위치하는 발광 소자(ED)와 전기적으로 연결될 수 있다.
그리고, 베젤 영역(920)은 베젤 영역(920) 전체에서 단위 면적당 트랜지스터(1050)의 숫자가 실질적으로 동일할 수 있다. 단위 면적당 트랜지스터의 패턴이 실질적으로 동일하다는 것은, 베젤 영역(920) 전체에서 하나의 트랜지스터 패턴이 실질적으로 균일한 것을 의미할 수 있다.
베젤 영역(920)이 제1 행(R1)과 중첩되는 영역의 면적은, 베젤 영역(920)이 제2 행(R2)과 중첩되는 영역의 면적과 실질적으로 동일할 수 있다. 이러한 예시에서 베젤 영역(920)의 제1 행(R1)에 위치하는 트랜지스터(1050)의 수는 베젤 영역의 제2 행(R2)에 위치하는 트랜지스터(1050)의 수와 실질적으로 동일할 수 있다.
베젤 영역(920)이 이와 같을 경우 베젤 영역(920)의 행에 위치하는 트랜지스터(1050)의 숫자가 일정하게 유지될 수 있고, 라우팅 구조(940)에 의해 특정한 행의 잉여 트랜지스터가 다른 행의 잉여 발광 소자와 전기적으로 연결될 수 있으므로, 실시예에 따른 플렉서블 표시 장치가 비교예의 플렉서블 표시 장치보다 더욱 넓은 중심 영역(910)을 가질 수 있다.
본 발명의 다양한 실시예들에 따른 표시 장치는 다음과 같이 설명될 수 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 제1 광학 영역 및 일반 영역을 포함하는 표시 영역 및 비표시 영역을 포함하는 기판, 표시 영역에서 기판 상에 배치되는 평탄화층, 평탄화층 상에 배치되고, 애노드, 발광층 및 캐소드를 포함하는 복수의 발광 소자, 평탄화층 상에서 애노드의 끝단을 덮도록 배치되는 뱅크, 복수의 발광 소자 및 뱅크를 덮도록 배치된 봉지부, 봉지부 상에 배치되고, 복수의 터치 전극을 포함하는 터치 감지부, 및 제1 광학 영역에서 봉지부와 복수의 터치 전극 사이에 배치되는 복수의 차폐 패턴을 포함하고, 제1 광학 영역은 캐소드가 뱅크를 노출시키는 투과 영역을 포함한다.
본 발명의 다른 특징에 따르면, 기판의 하부에서, 제1 광학 영역과 중첩되어 배치되는 카메라 또는 센서를 더 포함할 수 있다.
본 발명의 다른 특징에 따르면, 복수의 차폐 패턴은 복수의 투과 영역과 복수의 발광 소자의 경계 영역에서 복수의 터치 전극에 중첩하도록 배치될 수 있다.
본 발명의 다른 특징에 따르면, 터치 감지부는, 터치 버퍼막, 터치 버퍼막 상에 배치되는 터치 층간 절연층, 터치 층간 절연층 상에 배치되고, 제1 방향 및 상기 제1 방향과 교차하는 제2 방향으로 배열되는 복수의 터치 전극, 및 제1 방향으로 배열되는 복수의 터치 전극을 연결하는 브릿지 전극을 포함할 수 있고, 브릿지 전극은 복수의 차폐 패턴과 동일 층에 배치될 수 있다.
본 발명의 다른 특징에 따르면, 복수의 차폐 패턴의 폭은 복수의 터치 전극의 폭보다 클 수 있다.
본 발명의 다른 특징에 따르면, 복수의 차폐 패턴은 접지될 수 있다.
본 발명의 다른 특징에 따르면, 복수의 차폐 패턴과 연결되는 접지 라인을 더 포함할 수 있다.
본 발명의 다른 특징에 따르면, 접지 라인은 복수의 터치 전극과 동일 층에 배치되고, 동일 물질로 이루어질 수 있다.
본 발명의 다른 특징에 따르면, 접지 라인과 복수의 차폐 패턴을 포함하는 연결 라인을 더 포함할 수 있다.
본 발명의 다른 특징에 따르면, 복수의 투과 영역은 원형, 삼각형, 타원형, 사각형 또는 다각형 형상일 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 제한하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 제한되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 제한적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
110a: 제1 기판
110b: 제2 기판
110c: 층간 절연막
111a: 멀티 버퍼층
111b: 액티브 버퍼층
112: 게이트 절연막
113a: 제1 층간 절연막
113b: 제2 층간 절연막
114: 패시베이션층
115a: 제1 평탄화층
115b: 제2 평탄화층
116: 뱅크
117a: 제1 봉지층
117b: 제2 봉지층
117c: 제3 봉지층
118a: 터치 버퍼막
118b: 터치 층간 절연막
119: 보호층
120: 발광 소자
121: 애노드
122: 발광층
123: 캐소드
125: 연결 전극
131: 게이트 전극
132: 소스 전극
133: 드레인 전극
134: 액티브층
135: 금속층
140: 터치 전극
141: 터치 센서 전극
142: 브릿지 전극
145: 차폐 패턴
150: 유기물층
160: 편광층
170: 광학 전자 장치
CL: 연결 라인
DA: 표시 영역
DA1: 제1 광학 영역
DA2: 일반 영역
DAM1: 제1 댐
DAM2: 제2 댐
DP: 표시 패널
EDL: 발광 소자층
ENCAP: 봉지층
G: 그룹
GND: 접지 라인
GM: 게이트 물질층
GRD: 내부 접지 라인
NDA: 비표시 영역
PAC: 보호층
PCL: 유기물층
PG: 서브 화소 그룹
PLN: 평탄화층
POL: 편광층
SP: 서브 화소
SPR: 적색 서브 화소
SPG, SPG1, SPG2: 녹색 서브 화소
SPB: 청색 서브 화소
SUB: 기판
TA: 투과 영역
TL: 터치 라우팅 배선
TM: 금속 패턴
TRL: 트랜지스터층
TSL: 터치 감지층
110b: 제2 기판
110c: 층간 절연막
111a: 멀티 버퍼층
111b: 액티브 버퍼층
112: 게이트 절연막
113a: 제1 층간 절연막
113b: 제2 층간 절연막
114: 패시베이션층
115a: 제1 평탄화층
115b: 제2 평탄화층
116: 뱅크
117a: 제1 봉지층
117b: 제2 봉지층
117c: 제3 봉지층
118a: 터치 버퍼막
118b: 터치 층간 절연막
119: 보호층
120: 발광 소자
121: 애노드
122: 발광층
123: 캐소드
125: 연결 전극
131: 게이트 전극
132: 소스 전극
133: 드레인 전극
134: 액티브층
135: 금속층
140: 터치 전극
141: 터치 센서 전극
142: 브릿지 전극
145: 차폐 패턴
150: 유기물층
160: 편광층
170: 광학 전자 장치
CL: 연결 라인
DA: 표시 영역
DA1: 제1 광학 영역
DA2: 일반 영역
DAM1: 제1 댐
DAM2: 제2 댐
DP: 표시 패널
EDL: 발광 소자층
ENCAP: 봉지층
G: 그룹
GND: 접지 라인
GM: 게이트 물질층
GRD: 내부 접지 라인
NDA: 비표시 영역
PAC: 보호층
PCL: 유기물층
PG: 서브 화소 그룹
PLN: 평탄화층
POL: 편광층
SP: 서브 화소
SPR: 적색 서브 화소
SPG, SPG1, SPG2: 녹색 서브 화소
SPB: 청색 서브 화소
SUB: 기판
TA: 투과 영역
TL: 터치 라우팅 배선
TM: 금속 패턴
TRL: 트랜지스터층
TSL: 터치 감지층
Claims (10)
- 제1 광학 영역 및 일반 영역을 포함하는 표시 영역 및 비표시 영역을 포함하는 기판;
상기 표시 영역에서 상기 기판 상에 배치되는 평탄화층;
상기 평탄화층 상에 배치되고, 애노드, 발광층 및 캐소드를 포함하는 복수의 발광 소자;
상기 평탄화층 상에서 상기 애노드의 끝단을 덮도록 배치되는 뱅크;
상기 복수의 발광 소자 및 상기 뱅크를 덮도록 배치된 봉지부;
상기 봉지부 상에 배치되고, 복수의 터치 전극을 포함하는 터치 감지부; 및
상기 제1 광학 영역에서 상기 봉지부와 상기 복수의 터치 전극 사이에 배치되는 복수의 차폐 패턴을 포함하고,
상기 제1 광학 영역은 상기 캐소드가 상기 뱅크를 노출시키는 복수의 투과 영역을 포함하는, 표시 장치. - 제1항에 있어서,
상기 기판의 하부에서, 상기 제1 광학 영역과 중첩되어 배치되는 광학 전자 장치를 더 포함하는, 표시 장치. - 제1항에 있어서,
상기 복수의 차폐 패턴은 상기 복수의 투과 영역과 상기 복수의 발광 소자의 경계 영역에서 상기 복수의 터치 전극에 중첩하도록 배치되는, 표시 장치. - 제1항에 있어서,
상기 터치 감지부는, 터치 버퍼막, 상기 터치 버퍼막 상에 배치되는 터치 층간 절연층, 상기 터치 층간 절연층 상에 배치되고, 제1 방향 및 상기 제1 방향과 교차하는 제2 방향으로 배열되는 상기 복수의 터치 전극, 및 상기 제1 방향으로 배열되는 상기 복수의 터치 전극을 연결하는 브릿지 전극을 포함하고,
상기 브릿지 전극은 상기 복수의 차폐 패턴과 동일 층에 배치되는, 표시 장치. - 제1항에 있어서,
상기 복수의 차폐 패턴의 폭은 상기 복수의 터치 전극의 폭보다 큰, 표시 장치. - 제1항에 있어서,
상기 복수의 차폐 패턴은 접지된, 표시 장치. - 제6항에 있어서,
상기 복수의 차폐 패턴과 연결되는 접지 라인을 더 포함하는, 표시 장치. - 제7항에 있어서,
상기 접지 라인은 상기 복수의 터치 전극과 동일 층에 배치되고, 동일 물질로 이루어지는, 표시 장치. - 제7항에 있어서,
상기 접지 라인과 상기 복수의 차폐 패턴을 연결하는 연결 라인을 더 포함하는, 표시 장치. - 제1항에 있어서,
상기 복수의 투과 영역은 원형, 삼각형, 타원형, 사각형 또는 다각형 형상인, 표시 장치.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220183492A KR20240101135A (ko) | 2022-12-23 | 2022-12-23 | 표시 장치 |
GB2318282.7A GB2626844A (en) | 2022-12-23 | 2023-11-30 | Display device |
CN202311635078.6A CN118251061A (zh) | 2022-12-23 | 2023-12-01 | 显示装置 |
US18/535,631 US20240215329A1 (en) | 2022-12-23 | 2023-12-11 | Display device |
JP2023210469A JP2024091516A (ja) | 2022-12-23 | 2023-12-13 | 表示装置 |
TW112149118A TW202427151A (zh) | 2022-12-23 | 2023-12-15 | 顯示裝置 |
DE102023135519.8A DE102023135519A1 (de) | 2022-12-23 | 2023-12-18 | Anzeigevorrichtung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220183492A KR20240101135A (ko) | 2022-12-23 | 2022-12-23 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20240101135A true KR20240101135A (ko) | 2024-07-02 |
Family
ID=89507773
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020220183492A KR20240101135A (ko) | 2022-12-23 | 2022-12-23 | 표시 장치 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20240215329A1 (ko) |
JP (1) | JP2024091516A (ko) |
KR (1) | KR20240101135A (ko) |
CN (1) | CN118251061A (ko) |
DE (1) | DE102023135519A1 (ko) |
GB (1) | GB2626844A (ko) |
TW (1) | TW202427151A (ko) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210086245A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 터치 센서를 포함하는 유기 발광 다이오드 표시 장치 및 그 제조 방법 |
KR20220170385A (ko) * | 2021-06-22 | 2022-12-30 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2022
- 2022-12-23 KR KR1020220183492A patent/KR20240101135A/ko unknown
-
2023
- 2023-11-30 GB GB2318282.7A patent/GB2626844A/en active Pending
- 2023-12-01 CN CN202311635078.6A patent/CN118251061A/zh active Pending
- 2023-12-11 US US18/535,631 patent/US20240215329A1/en active Pending
- 2023-12-13 JP JP2023210469A patent/JP2024091516A/ja active Pending
- 2023-12-15 TW TW112149118A patent/TW202427151A/zh unknown
- 2023-12-18 DE DE102023135519.8A patent/DE102023135519A1/de active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240215329A1 (en) | 2024-06-27 |
GB202318282D0 (en) | 2024-01-17 |
CN118251061A (zh) | 2024-06-25 |
GB2626844A (en) | 2024-08-07 |
TW202427151A (zh) | 2024-07-01 |
DE102023135519A1 (de) | 2024-07-04 |
JP2024091516A (ja) | 2024-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN115835691A (zh) | 基板、显示面板和包括该显示面板的显示装置 | |
US20240244933A1 (en) | Display device and method for manufacturing the same | |
US20230309353A1 (en) | Display panel and display device | |
US20230172017A1 (en) | Display panel and display device | |
KR20230103658A (ko) | 표시장치 | |
KR20240101135A (ko) | 표시 장치 | |
KR20240101147A (ko) | 표시 장치 | |
KR20240107714A (ko) | 표시 장치 | |
US20240224612A1 (en) | Display Apparatus | |
US20240224587A1 (en) | Organic light emitting display apparatus | |
KR20240120344A (ko) | 유기 발광 표시 장치 | |
US20240284733A1 (en) | Display Device | |
US20230172029A1 (en) | Display device and display panel | |
KR20240084283A (ko) | 플렉서블 표시 장치 | |
TW202439953A (zh) | 顯示裝置 | |
KR20240143471A (ko) | 표시 장치 | |
KR20240147338A (ko) | 표시 장치 | |
KR20240084288A (ko) | 플렉서블 표시 장치 | |
KR20230136292A (ko) | 표시 패널 및 표시 장치 | |
KR20230036012A (ko) | 표시 장치 및 표시 패널 | |
CN116133489A (zh) | 显示装置 | |
KR20230136285A (ko) | 표시 패널 및 표시 장치 | |
KR20240107968A (ko) | 광 투과부를 갖는 표시장치 | |
CN116322194A (zh) | 显示装置 |