[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR20210003680A - 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법 - Google Patents

탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법 Download PDF

Info

Publication number
KR20210003680A
KR20210003680A KR1020200079692A KR20200079692A KR20210003680A KR 20210003680 A KR20210003680 A KR 20210003680A KR 1020200079692 A KR1020200079692 A KR 1020200079692A KR 20200079692 A KR20200079692 A KR 20200079692A KR 20210003680 A KR20210003680 A KR 20210003680A
Authority
KR
South Korea
Prior art keywords
carbon
single crystal
silicon single
crystal wafer
wafer
Prior art date
Application number
KR1020200079692A
Other languages
English (en)
Inventor
웨이펑 취
시즈오 이가와
켄 스나카와
Original Assignee
신에쯔 한도타이 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 신에쯔 한도타이 가부시키가이샤 filed Critical 신에쯔 한도타이 가부시키가이샤
Publication of KR20210003680A publication Critical patent/KR20210003680A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B31/00Diffusion or doping processes for single crystals or homogeneous polycrystalline material with defined structure; Apparatus therefor
    • C30B31/06Diffusion or doping processes for single crystals or homogeneous polycrystalline material with defined structure; Apparatus therefor by contacting with diffusion material in the gaseous state
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/02Heat treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Thermal Sciences (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

본 발명은, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼를 준비하는 공정과, 상기 실리콘 단결정 웨이퍼에 대해, 탄소원자함유 화합물가스를 포함하는 분위기에 있어서, 제1의 RTA처리를 행하는 공정과, 상기 제1의 RTA처리보다 높은 온도에서, 상기 제1의 RTA처리에 연속하는 제2의 RTA처리를 행하는 공정을 갖고, 상기 제1 및 제2의 RTA처리에 의해, 상기 실리콘 단결정 웨이퍼에 대해, 공공을 주입함과 함께 탄소를 도프하고, 상기 실리콘 단결정의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도를 1×1017atoms/cm3 이상으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법이다. 이에 따라, 실리콘 단결정 웨이퍼의 표층의 탄소농도를 고농도로 하고, 또한 표면의 탄소농도분포를 균일하게 함으로써, 웨이퍼강도를 향상시킬 수 있는 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법이 제공된다.

Description

탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법{CARBON DOPE SILICON SINGLE CRYSTAL WAFER AND MANUCTURING METHOD OF THE SAME}
본 발명은, 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법에 관한 것이다.
반도체 디바이스 제조용의 기판으로서, 실리콘 단결정 웨이퍼가 널리 이용되고 있다. 또한, 반도체 디바이스의 제조프로세스 중에 혼입하는 금속불순물을 게터링하기 위해, 실리콘 단결정 웨이퍼에 게터링능력을 부여하는 것은 잘 알려져 있다. 그런데, 최근, 최첨단 디바이스의 제조조건은 저온화가 진행되고 있다. 제조프로세스에 있어서 금속불순물의 게터링사이트로서 작용하기 때문에, 저온프로세스 중에서도 산소석출에 의한 BMD(Bulk Micro Defect, 벌크미세결함)를 형성하기 쉬운, 탄소를 도프한 실리콘 단결정 웨이퍼가 사용되게 되었다.
또한, 실리콘 단결정 웨이퍼는, 질소 또는 탄소를 도프함으로써 웨이퍼강도가 향상되는 것도 잘 알려져 있다. 단, 질소는 실리콘 단결정 중의 확산속도가 빠르므로, 질소도프 실리콘 단결정 웨이퍼에서는, 디바이스 제작을 위한 열처리 중에 질소가 외방확산되어 버려, 높은 표층강도를 얻기 어렵다. 한편, 탄소는 확산계수가 적으므로, 탄소도프 실리콘 단결정 웨이퍼에서는, 표층강도를 향상시키는 것이 가능하다.
또한, 탄소도프한 고체촬상소자용 실리콘 단결정 웨이퍼는, 탄소가 전극으로부터의 캐리어의 주입을 억제하기 위해, 작은 암전류와 우수한 광감도를 달성하는 것이 알려져 있다(비특허문헌 1 참조).
또한, 실리콘 단결정 웨이퍼 중의 탄소는, 열처리 중에 발생하는 산소도너의 형성을 억제하는 효과를 갖는 것도 잘 알려져 있다(특허문헌 1 참조).
일본특허공개 특개2011-54656호 공보 일본특허공개 특개2018-190903호 공보
"Structural Elements of Ultrashallow Thermal Donors Formed in Silicon Crystals" A. Hara, T. Awano, Y. Ohno and I. Yonenaga: Jpn. J. Appl. Phys. 49 (2010) 050203.
실리콘 단결정 웨이퍼의 웨이퍼강도를 향상시키는 수법으로는, 실리콘 단결정 웨이퍼의 탄소도프나 질소도프, 웨이퍼를 고산소농도결정으로 하는 것, 웨이퍼 중에 산소석출을 시키는 것이 알려져 있다. 그러나, 쵸크랄스키법에 의해 실리콘 단결정(실리콘 단결정잉곳)을 성장시키는 단계에서, 결정에 탄소나 질소를 도프하면, 편석현상에 의해, 단결정화한 결정의 위치에 따라 불순물농도가 변화하고, 결정위치의 차이에 따른 산소석출량의 차이가 발생한다.
또한, 산소농도만으로 실리콘 단결정 웨이퍼의 산소석출량을 제어하려면 한도가 있고, 탄소나 질소를 도프하지 않고 고밀도의 산소석출량으로 제어하는 것은 곤란했었다.
나아가, 상기 서술한 최근의 디바이스공정의 저온화프로세스의 진전에 따라, 실리콘 단결정 웨이퍼에 있어서 점점 산소석출이 어려워지고 있으므로, 이러한 저온디바이스공정에 있어서도 원하는 산소석출량으로 제어할 수 있는 기술이 요망되고 있었다.
한편, 실리콘 단결정 웨이퍼를 탄소함유가스분위기에서 열처리함으로써, BMD를 고밀도로 제어하는 것이 제안되어 있다(특허문헌 2 참조). 그러나, 특허문헌 2에서는, 저항가열에 의해 열처리를 행하고 있으므로, 강온 중에 탄소가 외방확산하여, 웨이퍼 표면의 탄소농도를 충분히 높일 수 없어, 웨이퍼강도의 점에서는 불충분하였다.
본 발명은 상기의 문제를 감안하여 이루어진 것으로, 실리콘 단결정 웨이퍼의 표층의 탄소농도를 고농도로 하고, 또한 표면의 탄소농도분포를 균일하게 함으로써, 웨이퍼강도를 향상시킬 수 있는 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법을 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위해, 본 발명은, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼를 준비하는 공정과, 상기 실리콘 단결정 웨이퍼에 대해, 탄소원자함유 화합물가스를 포함하는 분위기에 있어서, 제1의 RTA처리를 행하는 공정과, 상기 제1의 RTA처리보다 높은 온도에서, 상기 제1의 RTA처리에 연속하는 제2의 RTA처리를 행하는 공정을 갖고, 상기 제1 및 제2의 RTA처리에 의해, 상기 실리콘 단결정 웨이퍼에 대해, 공공을 주입함과 함께 탄소를 도프하고, 상기 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도를 1×1017atoms/cm3 이상으로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법을 제공한다.
이러한 탄소도프 실리콘 단결정 웨이퍼의 제조방법이면, 급속가열·급속냉각에 의한 RTA(Rapid Thermal Annealing, 급속열처리)처리단계에서, 탄소와 공공을 함께 주입함으로써, 단결정화한 결정위치의 영향을 받지 않고 공공의 작용에 의해 탄소의 확산계수를 크게 할 수 있다. 그 결과, 탄소를 표면으로부터 균일하게 확산할 수 있음과 함께, 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 높일 수 있어, 높은 웨이퍼강도를 얻을 수 있다.
본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에 있어서는, 상기 제조하는 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도를 1×1015atoms/cm3 이상으로 하는 것이 바람직하다.
제조하는 웨이퍼의 벌크부의 탄소농도를 이와 같이 함으로써, 보다 높은 웨이퍼강도와 원하는 산소석출량으로 제어할 수 있다.
또한, 상기 준비하는 실리콘 단결정 웨이퍼의 산소농도를 11ppma 이상으로 하는 것이 바람직하다.
이와 같이, 준비하는 웨이퍼의 산소농도를 11ppma 이상으로 함으로써, 탄소도프 실리콘 단결정 웨이퍼에 있어서의 산소석출이 보다 용이해진다. 한편, 본 발명의 설명에 있어서, 산소농도는 JEITA기준으로 표시된다.
또한, 상기 제2의 RTA처리를 행하는 공정보다 후에, 상기 제1 및 제2의 RTA처리에 의해 상기 탄소도프 실리콘 단결정 웨이퍼의 표면에 형성된 아모퍼스탄화막을 제거하는 공정을 갖는 것이 바람직하다.
이와 같이, 표면에 형성된 아모퍼스탄화막을 제거함으로써, 디바이스 제작시에 다시 아모퍼스탄화막을 제거할 필요가 없다.
또한, 상기 준비하는 실리콘 단결정 웨이퍼를 Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 실리콘 단결정 웨이퍼로 하는 것이 바람직하다.
본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에 의해 제조한 실리콘 단결정 웨이퍼 중에는 탄소가 존재하고 있으므로, 어떠한 결함영역이어도 산소석출을 형성할 수 있는데, 준비하는 웨이퍼를 이러한 결함영역의 웨이퍼로 함으로써, 보다 산소석출이 쉬워진다.
또한, 상기 제1 및 제2의 RTA처리에 있어서의 분위기를, 탄화수소가스를 포함함과 함께, Ar 또는 NH3 혹은 Ar과 NH3의 양방을 포함하는 혼합분위기로 하는 것이 바람직하다.
이러한 분위기에서 열처리함으로써, 보다 효과적으로 탄소와 함께 공공을 주입할 수 있다.
또한, 상기 제1의 RTA처리를, 600℃ 이상 850℃ 이하의 온도에서, 5초 이상 60초 이하의 시간 유지함으로써 행하고, 상기 제2의 RTA처리를, 1100℃ 이상 실리콘 융점 이하의 온도에서, 10초 이상 150초 이하의 시간 유지함으로써 행하는 것이 바람직하다.
이러한 RTA처리의 조건에 의해, 보다 효과적으로 탄소와 함께 공공을 주입할 수 있다.
또한, 본 발명은, 탄소가 도프되고, 공공을 갖는 실리콘 단결정 웨이퍼로서, 상기 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도가 1×1017atoms/cm3 이상인 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼를 제공한다.
이러한 탄소도프 실리콘 단결정 웨이퍼는, 표면의 탄소농도가 1×1017atoms/cm3 이상으로 높으므로, 높은 웨이퍼강도를 얻을 수 있다.
또한, 상기 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도가 1×1015atoms/cm3 이상인 것이 바람직하다.
벌크부의 탄소농도를 이와 같이 함으로써, 보다 높은 웨이퍼강도와 원하는 산소석출량으로 제어할 수 있다.
또한, 상기 탄소도프 실리콘 단결정 웨이퍼의 산소농도가 11ppma 이상인 것이 바람직하다.
이러한 산소농도이면, 탄소도프 실리콘 단결정 웨이퍼에 있어서의 산소석출이 보다 용이해진다.
또한, 상기 탄소도프 실리콘 단결정 웨이퍼의 표면에 아모퍼스탄화막을 갖지 않는 것으로 할 수 있다.
이와 같이, 표면에 아모퍼스탄화막을 갖지 않는 탄소도프 실리콘 단결정 웨이퍼이면, 디바이스 제작시에 다시 아모퍼스탄화막을 제거할 필요가 없다.
또한, 상기 실리콘 단결정 웨이퍼가 Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 것이 바람직하다.
이러한 결함영역의 웨이퍼로 함으로써, 보다 산소석출이 쉬워진다.
본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법이면, RTA처리단계에서, 탄소와 공공을 함께 주입함으로써, 단결정화한 결정위치의 영향을 받지 않고 공공의 작용에 의해 탄소의 확산계수를 크게 할 수 있다. 그 결과, 탄소를 표면으로부터 균일하게 확산할 수 있음과 함께, 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 높일 수 있어, 높은 웨이퍼강도를 얻을 수 있다. 또한, 본 발명의 탄소도프 실리콘 단결정 웨이퍼는, 표면으로부터 0.1μm의 깊이의 범위의 탄소농도가 1×1017atoms/cm3 이상으로 높으므로, 높은 웨이퍼강도를 얻을 수 있다.
도 1은 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법의 일 예를 나타내는 플로우도이다.
도 2는 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에 있어서의 RTA처리의 온도프로파일의 개략을 나타내는 그래프이다.
도 3은 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법의 과정에 있어서의 탄화수소가스의 부착을 나타내는 개략단면도이다.
도 4는 실시예에 있어서의 탄소도프 실리콘 단결정 웨이퍼의 탄소농도분포를 SIMS에 의해 측정한 결과를 나타내는 그래프이다.
도 5는 비교예에 있어서의 탄소도프 실리콘 단결정 웨이퍼의 탄소농도분포를 SIMS에 의해 측정한 결과를 나타내는 그래프이다.
상기와 같이, 최근의 디바이스공정의 저온화프로세스의 진전에 따라, 실리콘 단결정 웨이퍼에 있어서 점점 산소석출이 어려워지고 있으므로, 이러한 저온디바이스공정에 있어서도 원하는 산소석출량으로 제어할 수 있는 기술이 요망되고 있었다. 본 발명자들은, 웨이퍼강도를 향상시키기 위해서는, 실리콘 단결정 웨이퍼에 탄소를 도프하고, 나아가, 웨이퍼 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 할 필요가 있는 것을 발견하였다. 또한, 본 발명자들은, 또한, 열처리단계에서 탄소와 공공을 함께 주입함으로써, 단결정화한 결정위치의 영향을 받지 않고 공공의 작용에 의해 탄소의 확산계수를 크게 함으로써 산소석출을 균일하게 증속성장시킬 수 있는 것을 발견하여, 본 발명을 완성시켰다.
본 발명은, 탄소도프 실리콘 단결정 웨이퍼의 제조방법으로서, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼를 준비하는 공정과, 상기 실리콘 단결정 웨이퍼에 대해, 탄소원자함유 화합물가스를 포함하는 분위기에 있어서, 제1의 RTA처리를 행하는 공정과, 상기 제1의 RTA처리보다 높은 온도에서, 상기 제1의 RTA처리에 연속하는 제2의 RTA처리를 행하는 공정을 갖고, 상기 제1 및 제2의 RTA처리에 의해, 상기 실리콘 단결정 웨이퍼에 대해, 공공을 주입함과 함께 탄소를 도프하고, 상기 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도를 1×1017atoms/cm3 이상으로 하는 것을 특징으로 한다.
우선, 도 1(a)에 나타낸 바와 같이, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼를 준비한다(공정a). 여기서 준비하는 실리콘 단결정 웨이퍼는, 쵸크랄스키법에 의해 인상된 실리콘 단결정잉곳으로부터 제작된 실리콘 단결정 웨이퍼로 하는 것이 바람직하다. 또한, 본 발명에 있어서 「탄소도프가 되어 있지 않다」는 것은, 의도적으로 탄소를 실리콘 단결정 웨이퍼에 첨가하고 있지 않다는 의미이며, 의도하지 않은 불가피적인 불순물로서 탄소를 포함하는 실리콘 단결정 웨이퍼는 「탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼」에 포함된다.
여기서 준비하는 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼는, 예를 들어, 이하와 같이 하여 준비할 수 있다. 우선, 쵸크랄스키법(CZ법)에 의해, 실리콘 단결정잉곳을 인상한다. 다음에, 실리콘 단결정잉곳을, 슬라이스, 연삭, 연마, 에칭 등의 공지의 방법에 의해 실리콘 단결정 웨이퍼로 가공한다(CW가공).
여기서 준비하는 실리콘 단결정 웨이퍼의 산소농도는, 11ppma 이상으로 하는 것이 바람직하다. 이 산소농도는 인상시의 조건을 조정함으로써 달성할 수 있다. 또한, 여기서 준비하는 실리콘 단결정 웨이퍼는, Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 실리콘 단결정 웨이퍼로 하는 것이 바람직하다. 이들 결함영역으로 이루어지는 실리콘 단결정 웨이퍼는, 인상시의 조건, 특히 인상속도를 조정함으로써 얻을 수 있다. 또한, 전면(全面)이 Nv영역으로 이루어지는 웨이퍼, 전면이 Ni영역으로 이루어지는 웨이퍼, 전면이 V영역으로 이루어지는 웨이퍼여도 되는데, 이것들이 혼재하는 웨이퍼여도 된다. 한편, 쵸크랄스키법으로 인상된 실리콘 단결정에서는, 결정제조공정에 있어서 점결함(공공, 격자간 실리콘)이 도입되고, 이것들이 응집되어 Grown-in결함을 형성하는 영역(V영역, I영역)과, 점결함이 응집되어 있지 않은 완전결정영역(N영역) 등이 존재한다. 또한, N영역 중에서도, 점결함의 응집은 일어나고 있지 않지만, 공공이 우세한 Nv영역과, 격자간 실리콘이 우세한 Ni영역이 존재한다.
다음에, 도 1(b)에 나타낸 바와 같이, 상기와 같이 준비한 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼에 대해, 탄소원자함유 화합물가스를 포함하는 분위기에 있어서, 제1의 RTA처리를 행한다(공정b).
다음에, 도 1(c)에 나타낸 바와 같이, 제1의 RTA처리보다 높은 온도에서, 제1의 RTA처리에 연속하는 제2의 RTA처리를 행한다(공정c).
제1 및 제2의 RTA처리에 있어서의 분위기를, 탄화수소가스를 포함함과 함께, Ar 또는 NH3 혹은 Ar과 NH3의 양방을 포함하는 혼합분위기로 하는 것이 바람직하다. 이러한 분위기에서 열처리함으로써, 보다 효과적으로 탄소와 함께 공공을 주입할 수 있다.
제1의 RTA처리와 제2의 RTA처리에 대하여, RTA처리의 온도프로파일의 개략을 도 2에 나타내었다. 제1의 RTA처리는, 600℃ 이상 850℃ 이하의 온도에서, 5초 이상 60초 이하의 시간 유지함으로써 탄화수소가스를 탄화하지 않도록 실리콘 단결정 웨이퍼 표면 전체에 부착시키는 것이 바람직하다. 또한, 제2의 RTA처리를, 1100℃ 이상 실리콘 융점 이하의 온도에서, 10초 이상 150초 이하의 시간 유지함으로써 실리콘 단결정 웨이퍼 표면에 부착한 탄소를 내방확산시키는 것이 바람직하다. 이러한 RTA처리의 조건에 의해, 보다 효과적으로 탄소와 함께 공공을 주입할 수 있다.
제1의 RTA처리(공정b) 및 제2의 RTA처리(공정c)에 의해, 실리콘 단결정 웨이퍼에 대해, 공공을 주입함과 함께 탄소를 도프할 수 있다. 또한, 본 발명은, RTA처리단계에서, 탄소와 공공을 함께 주입함으로써, 단결정화한 결정위치의 영향을 받지 않고 공공의 작용에 의해 탄소의 확산계수를 크게 할 수 있다. 그 결과, 탄소를 표면으로부터 균일하게 확산할 수 있음과 함께, 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 높일 수 있어, 높은 웨이퍼강도를 얻을 수 있다.
또한, 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에서는, 추가로, 제조하는 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도를 1×1015atoms/cm3 이상으로 할 수 있다.
이러한 웨이퍼두께방향의 탄소농도분포를 제어한 탄소의 분포로 할 수 있는 것은, 실리콘 단결정의 다이아몬드구조는 극간이 많고, 불순물을 확산시키기 쉬운 구조이기 때문이다. 특히 공공 우세의 상태에서는 공공의 작용에 의해 탄소가 매우 확산되기 쉬워진다. 이에 따라, 우선, 제1의 RTA에 의해, 도 3에 나타낸 바와 같이, 실리콘 단결정 웨이퍼W의 표면에 탄소를 균일하게 부착시킨다. 그 후의 제2의 RTA로, 실리콘 단결정 웨이퍼 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 할 수 있고, 또한, 바람직하게는 벌크영역의 탄소농도를 1×1015atoms/cm3 이상으로 제어할 수 있고, 높은 웨이퍼강도와 원하는 산소석출량으로 제어할 수 있다.
이와 같이, RTA의 2단 열처리에 의해 표면에 아모퍼스탄소막이 형성된다. 이것과 동시에 공공이 발생함으로써, 탄소가 내방확산되기 쉬워지고, 극표면의 탄소농도가 매우 높아진다. 또한 벌크부의 탄소농도는 열처리온도가 높은 제2의 RTA의 온도에서의 탄소의 고용도까지 확산시킬 수 있다.
또한, 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에서는, 추가로, 제2의 RTA처리(공정c)보다 후에, 도 1(d)에 나타낸 바와 같이, 제1의 RTA처리 및 제2의 RTA처리에 의해 탄소도프 실리콘 단결정 웨이퍼의 표면에 형성된 아모퍼스탄화막을 제거하는 공정(공정d)을 가질 수 있다.
상기와 같이 제1의 RTA처리 및 제2의 RTA처리에 의해 아모퍼스탄화막이 15nm 정도 형성되므로, 이것을 제거하는 것이 바람직하다. 이 공정은 임의공정인데, 표면에 형성된 아모퍼스탄화막을 제거함으로써, 디바이스 제작시에 다시 아모퍼스탄화막을 제거할 필요가 없다. 또한, 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도를 1×1017atoms/cm3 이상으로 할 수 있다면, 아모퍼스탄화막보다 깊게 표면을 연마하는 공정을 행해도 상관없다.
이러한 본 발명의 탄소도프 실리콘 단결정 웨이퍼의 제조방법에 의해 제조된 탄소도프 실리콘 단결정 웨이퍼는, 탄소가 도프되고, 공공을 갖는 실리콘 단결정 웨이퍼로서, 실리콘 단결정의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도가 1×1017atoms/cm3 이상으로 한 탄소도프 실리콘 단결정 웨이퍼이다. 또한, 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도가 1×1015atoms/cm3 이상인 것이 바람직하다.
또한, 탄소도프 실리콘 단결정 웨이퍼는, 산소농도가 11ppma 이상인 것이 바람직하고, Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 것이 바람직하다.
또한, 상기 공정(d)을 행함으로써, 탄소도프 실리콘 단결정 웨이퍼의 표면에 아모퍼스탄화막을 갖지 않는 웨이퍼로 할 수 있다.
이하, 실시예 및 비교예를 들어 본 발명을 구체적으로 설명하나, 이들 실시예는 본 발명을 한정하는 것은 아니다.
(실시예)
우선, 쵸크랄스키법에 의해 실리콘 단결정잉곳을 인상하고, 이것을 웨이퍼로 가공함으로써, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼로서, 직경 200mm, 결정면방위(100), P형, 통상저항, 산소농도 12ppma(JEITA), 탄소농도 2.5×1015atoms/cm3 미만, 결함영역이 Nv영역인 실리콘 단결정 웨이퍼를 준비하였다(공정a).
다음에, 제1 및 제2의 RTA처리를 다음과 같이 행하였다.
실리콘 단결정 웨이퍼를 RTA처리장치에 투입 후, 실온으로부터 800℃까지 승온한 후, 800℃에서 20초 유지하였다(공정b, 제1의 RTA). 이때의 분위기는 CH4+NH3/Ar에서, 2%탄소농도로 하였다.
다음에, 1200℃까지 승온하고, 1200℃에서 10초 유지하였다(공정c, 제2의 RTA). 이때의 분위기는 제1의 RTA로부터 연속으로 CH4+NH3/Ar에서, 2%탄소농도로 하였다. 그 후 강온하였다.
다음에, 실리콘 단결정 웨이퍼의 표면에 부착한 아모퍼스탄화막을 제거하였다(공정d). 이때는 절삭량 0.1μm 목표로 연마가공을 행하였다.
마지막으로, SIMS(이차이온질량분석법)를 이용하여, 제조한 탄소도프 실리콘 단결정 웨이퍼의 탄소농도의 깊이분포를 측정하였다. 그 결과를 도 4에 나타낸다. 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도는 1×1021atoms/cm3였다. 또한, 표면으로부터 0.1μm보다 깊은 영역의 탄소농도는 3×1016atoms/cm3 이상이고, 이는, 1200℃의 탄소고용도에 가까운 농도이다. 한편, SIMS에 의한 탄소농도의 검출하한은 약 7×1015atoms/cm3이다.
(비교예)
우선, 실시예와 마찬가지로, 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼로서, 직경 200mm, 결정면방위(100), P형, 통상저항, 산소농도 12ppma(JEITA), 탄소농도 2.5×1015atoms/cm3 미만, 결함영역이 Nv영역인 실리콘 단결정 웨이퍼를 준비하였다.
다음에, 종형열처리로를 이용하여 탄소도프열처리를 행하였다. 우선, 종형열처리로에 750℃에서 투입한 후 1000℃까지 10℃/min의 승온속도로 승온하였다. 그 후, 1000℃로부터 1200℃까지 3℃/min의 승온속도로 승온하고, 1200℃에서 60분 유지하고, -3℃/min의 강온속도로 강온하였다. 그 후, 700℃에서 종형열처리로로부터 취출하였다. 전열처리공정의 가스분위기는 탄소1%농도의 CO2+Ar으로 하였다.
마지막으로, 열처리한 웨이퍼의 표면산화막을 제거하여, SIMS의 탄소프로파일을 평가하였다. 그 결과를 도 5에 나타낸다. 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위의 탄소농도는 2×1016atoms/cm3이고, 깊이 2μm 부근의 탄소농도는 고용도에 가까워지는 3×1016atoms/cm3가 되고, 벌크방향으로 탄소농도가 저감되는 것이 확인되었다.
본 발명의 방법에 의해, 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도를 1×1017atoms/cm3 이상으로 할 수 있는 것을 알 수 있다.
한편, 본 발명은, 상기 실시형태로 한정되는 것은 아니다. 상기 실시형태는 예시이며, 본 발명의 특허청구의 범위에 기재된 기술적 사상과 실질적으로 동일한 구성을 가지며, 마찬가지의 작용효과를 나타내는 것은, 어떠한 것이어도 본 발명의 기술적 범위에 포함된다.

Claims (12)

  1. 탄소도프가 되어 있지 않은 실리콘 단결정 웨이퍼를 준비하는 공정과,
    상기 실리콘 단결정 웨이퍼에 대해, 탄소원자함유 화합물가스를 포함하는 분위기에 있어서, 제1의 RTA처리를 행하는 공정과,
    상기 제1의 RTA처리보다 높은 온도에서, 상기 제1의 RTA처리에 연속하는 제2의 RTA처리를 행하는 공정을 가지며,
    상기 제1 및 제2의 RTA처리에 의해, 상기 실리콘 단결정 웨이퍼에 대해, 공공을 주입함과 함께 탄소를 도프하고, 상기 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도를 1×1017atoms/cm3 이상으로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  2. 제1항에 있어서,
    상기 제조하는 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도를 1×1015atoms/cm3 이상으로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  3. 제1항에 있어서,
    상기 준비하는 실리콘 단결정 웨이퍼의 산소농도를 11ppma 이상으로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  4. 제1항에 있어서,
    상기 제2의 RTA처리를 행하는 공정보다 후에, 상기 제1 및 제2의 RTA처리에 의해 상기 탄소도프 실리콘 단결정 웨이퍼의 표면에 형성된 아모퍼스탄화막을 제거하는 공정을 갖는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  5. 제1항에 있어서,
    상기 준비하는 실리콘 단결정 웨이퍼를 Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 실리콘 단결정 웨이퍼로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  6. 제1항에 있어서,
    상기 제1 및 제2의 RTA처리에 있어서의 분위기를, 탄화수소가스를 포함함과 함께, Ar 또는 NH3 혹은 Ar과 NH3의 양방을 포함하는 혼합분위기로 하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  7. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 제1의 RTA처리를, 600℃ 이상 850℃ 이하의 온도에서, 5초 이상 60초 이하의 시간 유지함으로써 행하고,
    상기 제2의 RTA처리를, 1100℃ 이상 실리콘 융점 이하의 온도에서, 10초 이상 150초 이하의 시간 유지함으로써 행하는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼의 제조방법.
  8. 탄소가 도프되고, 공공을 갖는 실리콘 단결정 웨이퍼로서,
    상기 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm의 깊이의 범위에 있어서, 탄소농도가 1×1017atoms/cm3 이상인 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼.
  9. 제8항에 있어서,
    상기 탄소도프 실리콘 단결정 웨이퍼의 표면으로부터 0.1μm보다 깊은 영역에 있어서, 탄소농도가 1×1015atoms/cm3 이상인 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼.
  10. 제8항에 있어서,
    상기 탄소도프 실리콘 단결정 웨이퍼의 산소농도가 11ppma 이상인 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼.
  11. 제8항에 있어서,
    상기 탄소도프 실리콘 단결정 웨이퍼의 표면에 아모퍼스탄화막을 갖지 않는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼.
  12. 제8항 내지 제11항 중 어느 한 항에 있어서,
    상기 실리콘 단결정 웨이퍼가 Nv영역, Ni영역 및 V영역 중 어느 하나로 이루어지는 것을 특징으로 하는 탄소도프 실리콘 단결정 웨이퍼.
KR1020200079692A 2019-07-02 2020-06-30 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법 KR20210003680A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019123820A JP7207204B2 (ja) 2019-07-02 2019-07-02 炭素ドープシリコン単結晶ウェーハの製造方法
JPJP-P-2019-123820 2019-07-02

Publications (1)

Publication Number Publication Date
KR20210003680A true KR20210003680A (ko) 2021-01-12

Family

ID=73919372

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200079692A KR20210003680A (ko) 2019-07-02 2020-06-30 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법

Country Status (3)

Country Link
JP (1) JP7207204B2 (ko)
KR (1) KR20210003680A (ko)
CN (1) CN112176414B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023100164A (ja) 2022-01-05 2023-07-18 信越半導体株式会社 窒化物半導体基板及びその製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011054656A (ja) 2009-08-31 2011-03-17 Sumco Corp 高抵抗シリコンウェーハおよびその製造方法
JP2018190903A (ja) 2017-05-10 2018-11-29 グローバルウェーハズ・ジャパン株式会社 半導体ウェハの製造方法及び半導体ウェハ

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5296258A (en) * 1992-09-30 1994-03-22 Northern Telecom Limited Method of forming silicon carbide
US6576535B2 (en) * 2001-04-11 2003-06-10 Texas Instruments Incorporated Carbon doped epitaxial layer for high speed CB-CMOS
JP4853027B2 (ja) * 2006-01-17 2012-01-11 信越半導体株式会社 シリコン単結晶ウエーハの製造方法
JP5057903B2 (ja) * 2007-09-06 2012-10-24 三菱電機株式会社 炭化珪素半導体装置の製造方法
KR101657970B1 (ko) * 2009-04-13 2016-09-20 신에쯔 한도타이 가부시키가이샤 어닐 웨이퍼 및 어닐 웨이퍼의 제조방법, 그리고 디바이스의 제조방법
JP2010278216A (ja) * 2009-05-28 2010-12-09 Seiko Epson Corp 炭化シリコン膜の製造方法
JP2011054657A (ja) * 2009-08-31 2011-03-17 Sumco Corp 裏面照射型固体撮像素子用ウェーハの製造方法
CN102453958A (zh) * 2010-10-21 2012-05-16 上海华虹Nec电子有限公司 一种降低外延自掺杂效应的方法
JP5776669B2 (ja) * 2012-11-13 2015-09-09 株式会社Sumco エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP5776670B2 (ja) * 2012-11-13 2015-09-09 株式会社Sumco エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP6020342B2 (ja) * 2013-05-10 2016-11-02 信越半導体株式会社 シリコンエピタキシャルウェーハ及びシリコンエピタキシャルウェーハの製造方法
JP6737066B2 (ja) * 2016-08-22 2020-08-05 株式会社Sumco エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、及び固体撮像素子の製造方法
JP6724852B2 (ja) * 2017-04-19 2020-07-15 株式会社Sumco エピタキシャルシリコンウェーハのエピタキシャル層厚の測定方法、及びエピタキシャルシリコンウェーハの製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011054656A (ja) 2009-08-31 2011-03-17 Sumco Corp 高抵抗シリコンウェーハおよびその製造方法
JP2018190903A (ja) 2017-05-10 2018-11-29 グローバルウェーハズ・ジャパン株式会社 半導体ウェハの製造方法及び半導体ウェハ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"Structural Elements of Ultrashallow Thermal Donors Formed in Silicon Crystals" A. Hara, T. Awano, Y. Ohno and I. Yonenaga: Jpn. J. Appl. Phys. 49 (2010) 050203.

Also Published As

Publication number Publication date
JP7207204B2 (ja) 2023-01-18
JP2021008386A (ja) 2021-01-28
CN112176414B (zh) 2024-11-08
CN112176414A (zh) 2021-01-05

Similar Documents

Publication Publication Date Title
JP5188673B2 (ja) Igbt用のシリコンウェーハ及びその製造方法
KR101657970B1 (ko) 어닐 웨이퍼 및 어닐 웨이퍼의 제조방법, 그리고 디바이스의 제조방법
JP6044660B2 (ja) シリコンウェーハの製造方法
KR101684873B1 (ko) 실리콘 기판의 제조 방법 및 실리콘 기판
KR20080083326A (ko) 실리콘 단결정 웨이퍼의 제조방법
KR101703696B1 (ko) 실리콘 기판의 제조방법 및 실리콘 기판
WO2010131412A1 (ja) シリコンウェーハおよびその製造方法
TWI628317B (zh) 柴氏拉晶法生長單晶矽的方法
KR20210003680A (ko) 탄소도프 실리콘 단결정 웨이퍼 및 그의 제조방법
JP7188299B2 (ja) 炭素ドープシリコン単結晶ウェーハ及びその製造方法
JP2008166517A (ja) 半導体基板の製造方法
TWI855103B (zh) 摻雜碳之矽單晶晶圓及其製造方法
JP4978396B2 (ja) エピタキシャルウェーハの製造方法
CN115135818B (zh) 半导体硅晶片的制造方法
WO2021166895A1 (ja) 半導体シリコンウェーハの製造方法
WO2021166896A1 (ja) 半導体シリコンウェーハの製造方法
JP2002076005A (ja) シリコン単結晶ウエハ
TWI628321B (zh) 晶圓熱處理的方法(一)
CN107154353B (zh) 晶圆热处理的方法
JP2005064256A (ja) エピタキシャルウエーハの製造方法

Legal Events

Date Code Title Description
E902 Notification of reason for refusal