KR20100062216A - 송수신 시스템 및 신호 송수신 방법 - Google Patents
송수신 시스템 및 신호 송수신 방법 Download PDFInfo
- Publication number
- KR20100062216A KR20100062216A KR1020080120685A KR20080120685A KR20100062216A KR 20100062216 A KR20100062216 A KR 20100062216A KR 1020080120685 A KR1020080120685 A KR 1020080120685A KR 20080120685 A KR20080120685 A KR 20080120685A KR 20100062216 A KR20100062216 A KR 20100062216A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- switch
- reference voltage
- signal
- switch control
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 30
- 230000005540 biological transmission Effects 0.000 claims abstract description 52
- 239000000758 substrate Substances 0.000 claims description 10
- 239000011521 glass Substances 0.000 claims description 9
- 230000008054 signal transmission Effects 0.000 claims description 8
- 239000002184 metal Substances 0.000 claims description 7
- 102100029921 Dipeptidyl peptidase 1 Human genes 0.000 claims description 6
- 102100025012 Dipeptidyl peptidase 4 Human genes 0.000 claims description 6
- 101000793922 Homo sapiens Dipeptidyl peptidase 1 Proteins 0.000 claims description 6
- 101000908391 Homo sapiens Dipeptidyl peptidase 4 Proteins 0.000 claims description 6
- 229940090124 dipeptidyl peptidase 4 (dpp-4) inhibitors for blood glucose lowering Drugs 0.000 claims description 6
- 238000003491 array Methods 0.000 description 8
- 238000005094 computer simulation Methods 0.000 description 7
- 230000007423 decrease Effects 0.000 description 7
- 238000004088 simulation Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
- H03K19/018528—Interface arrangements of complementary type, e.g. CMOS with at least one differential stage
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Hardware Design (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Amplifiers (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
Description
Claims (24)
- 제1기준전압(VTOP) 및 제2기준전압(VBOT)을 스위칭하여 2개의 전압신호(V3, V4)를 생성하는 송신기(110); 및상기 2개의 전압신호(V3, V4)를 수신하는 수신기(150)를 구비하고,상기 송신기(110)는,상기 제1기준전압(VTOP) 및 상기 제2기준전압(VBOT)을 생성하는 기준전압생성기(111); 및상기 제1기준전압(VTOP)과 상기 제2기준전압(VBOT)을 스위칭하여 상기 2개의 전압신호(V3, V4)를 출력하는 스위치블록(115)을 구비하며,상기 수신기는,상기 2개의 전압신호(V3, V4)를 수신하는 저항(RRX)을 구비하는 송수신 시스템.
- 제1항에 있어서,상기 기준전압생성기(111)는, 제1기준전압생성기(112) 및 제2기준전압생성기(113)를 구비하며,상기 제1기준전압생성기(112)는,일 입력단자에 제1바이어스전압(VP)이 인가되는 제1차동연산증폭기(op1); 및일 단자는 제1전원전압(VDD)에 연결되고, 게이트에 연결된 상기 제1차동연산증폭기(op1)의 출력전압에 응답하여, 상기 제1차동연산증폭기(op1)의 다른 일 입력단자와 연결된 다른 일 단자로 상기 제1기준전압(VTOP)을 생성하는 제1모스트랜지스터(M1)를 구비하며,상기 제2기준전압생성기(113)는,일 입력단자에 제2바이어스전압(VN)이 인가되는 제2차동연산증폭기(op2); 및일 단자는 접지전압(GND)에 연결되고, 게이트에 연결된 상기 제2차동연산증폭기(op2)의 출력전압에 응답하여, 상기 제2차동연산증폭기(op2)의 다른 일 입력단자와 연결된 다른 일 단자로 상기 제2기준전압(VBOT)을 생성하는 제2모스트랜지스터(M2)를 구비하는 송수신 시스템.
- 제1항에 있어서, 상기 스위치블록(115)은,적어도 하나의 제1스위치제어신호(DNP1~DNP4)에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 제2전압신호(V4)를 출력하는 제1스위치어레이(SW1);적어도 하나의 제2스위치제어신호(DPP1~DPP4)에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 제1전압신호(V3)를 출력하는 제2스위치어레이(SW2);적어도 하나의 제3스위치제어신호(DPN1~DPN4)에 응답하여 상기 제2기준전압(VBOT)을 스위칭하여 상기 제2전압신호(V4)를 출력하는 제3스위치어레이(SW3); 및적어도 하나의 제4스위치제어신호(DNN1~DNN4)에 응답하여 상기 제2기준전 압(VBOT)을 스위칭하여 상기 제1전압신호(V3)를 출력하는 제4스위치어레이(SW4)를 구비하는 송수신 시스템.
- 제3항에 있어서,상기 제1스위치어레이(SW1)는, 상기 적어도 하나의 제1스위치제어신호(DNP1~DNP4) 중 해당 제1스위치제어신호에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 상기 제2전압신호(V4)로 출력하는 제1스위치트랜지스터를 적어도 하나 구비하며,상기 제2스위치어레이(SW2)는, 상기 적어도 하나의 제2스위치제어신호(DPP1~DPP4) 중 해당 제2스위치제어신호에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 상기 제1전압신호(V3)로 출력하는 제2스위치트랜지스터를 적어도 하나 구비하고,상기 제3스위치어레이(SW3)는, 상기 적어도 하나의 제4스위치제어신호(DPN1~DPN4) 중 해당 제3스위치제어신호에 응답하여 상기 제2기준전압(VBOT)을 스위칭하여 상기 제2전압신호(V4)로 출력하는 제3스위치트랜지스터를 적어도 하나 구비하며,상기 제4스위치어레이(SW4)는, 상기 적어도 하나의 제4스위치제어신호(DNN1~DNN4) 중 해당 제4스위치제어신호에 응답하여 상기 제2기준전압(VBOT)을 스위칭하여 상기 제1전압신호(V3)로 출력하는 제4스위치트랜지스터(M41~M44)를 적어도 하나 구비하는 송수신 시스템.
- 제3항에 있어서,상기 제1스위치어레이(SW1) 및 상기 제4스위치어레이(SW4) 쌍 그리고 상기 제2스위치어레이(SW2) 및 상기 제3스위치어레이(SW3) 쌍은 서로 배타적으로 턴 온 되고 턴 오프 되는 송수신 시스템.
- 제1항에 있어서, 상기 수신기는,상기 저항(RRX)의 양 단자에 강하된 전압을 등화시키는 등화기(151)를 더 구비하는 송수신 시스템.
- 제6항에 있어서, 상기 수신기는,상기 등화기(151)로부터 출력되는 신호의 크기를 비교하는 비교기(152)를 더 구비하는 송수신 시스템.
- 제1항에 있어서, 상기 전압신호는,클럭신호 또는 데이터인 송수신 시스템.
- 제1항에 있어서,상기 수신기는 유리 기판의 상부에 설치되며,상기 전송라인은 상기 유리 기판에 설치된 메탈라인을 포함하는 송수신 시스템.
- 제1항에 있어서, 상기 송수신 시스템은,포인트 투 포인트 방식으로 전압신호를 송수신하는 송수신 시스템.
- 제1항에 있어서, 상기 송수신 시스템은,DDI, OLED, PDP, LCD 및 플렉서블 D-IC에 적용되는 송수신 시스템.
- 디스플레이데이터를 2개의 전압신호로 변환하여 수신기인 소스드라이버로 전달하는 송신기인 타이밍 컨트롤러를 구비하는 송수신 시스템에 있어서,상기 타이밍컨트롤러(110)는,제1기준전압(VTOP) 및 제2기준전압(VBOT)을 생성하는 기준전압생성기(111); 및상기 제1기준전압(VTOP) 및 상기 제2기준전압(VBOT)을 스위칭하여 제1전압신호(V3) 및 제2전압신호(V4)로 출력하는 스위치블록(115)을 구비하며,상기 소스드라이버(150)는,상기 2개의 전압신호(V3, V4)를 수신하는 저항(RRX)을 구비하는 송수신 시스템.
- 제12항에 있어서, 상기 기준전압생성기(111)는 제1기준전압생성기(112) 및 제2기준전압생성기(113)를 구비하며,상기 제1기준전압생성기(112)는,일 입력단자에 제1바이어스전압(VP)이 인가되는 제1차동연산증폭기(op1); 및일 단자는 제1전원전압(VDD)에 연결되고, 게이트에 연결된 상기 제1차동연산증폭기(op1)의 출력전압에 응답하여, 상기 제1차동연산증폭기(op1)의 다른 일 입력단자와 연결된 다른 일 단자로 상기 제1기준전압(VTOP)을 생성하는 제1모스트랜지스터(M1)를 구비하며,상기 제2기준전압생성기(113)는,일 입력단자에 제2바이어스전압(VN)이 인가되는 제2차동연산증폭기(op2); 및일 단자는 접지전압(GND)에 연결되고, 게이트에 연결된 상기 제2차동연산증폭기(op2)의 출력전압에 응답하여, 상기 제2차동연산증폭기(op2)의 다른 일 입력단자와 연결된 다른 일 단자로 상기 제2기준전압(VBOT)을 생성하는 제2모스트랜지스터(M2)를 구비하는 송수신 시스템.
- 제12항에 있어서, 상기 스위치블록(115)은,적어도 하나의 제1스위치제어신호(DNP1~DNP4)에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 제2전압신호(V4)를 출력하는 제1스위치어레이(SW1);적어도 하나의 제2스위치제어신호(DPP1~DPP4)에 응답하여 상기 제1기준전 압(VTOP)을 스위칭하여 제1전압신호(V3)를 출력하는 제2스위치어레이(SW2);적어도 하나의 제3스위치제어신호(DPN1~DPN4)에 응답하여 상기 제2기준전압(VBOPT)을 스위칭하여 상기 제2전압신호(V4)를 출력하는 제3스위치어레이(SW3); 및적어도 하나의 제4스위치제어신호(DNN1~DNN4)에 응답하여 상기 제2기준전압(VBOPT)을 스위칭하여 상기 제1전압신호(V3)를 출력하는 제4스위치어레이(SW4)를 구비하는 송수신 시스템.
- 제14항에 있어서,상기 제1스위치어레이(SW1)는, 상기 적어도 하나의 제1스위치제어신호(DNP1~DNP4) 중 해당 제1스위치제어신호에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 상기 제2전압신호(V4)로 출력하는 제1스위치트랜지스터를 적어도 하나 구비하며,상기 제2스위치어레이(SW2)는, 상기 적어도 하나의 제2스위치제어신호(DPP1~DPP4) 중 해당 제2스위치제어신호에 응답하여 상기 제1기준전압(VTOP)을 스위칭하여 상기 제1전압신호(V3)로 출력하는 제2스위치트랜지스터를 적어도 하나 구비하고,상기 제3스위치어레이(SW3)는, 상기 적어도 하나의 제4스위치제어신호(DPN1~DPN4) 중 해당 제3스위치제어신호에 응답하여 상기 제2기준전압(VBOT)을 스위칭하여 상기 제2전압신호(V4)로 출력하는 제3스위치트랜지스터를 적어도 하나 구비하며,상기 제4스위치어레이(SW4)는, 상기 적어도 하나의 제4스위치제어신호(DNN1~DNN4) 중 해당 제4스위치제어신호에 응답하여 상기 제2기준전압(VBOT)을 스위칭하여 상기 제1전압신호(V3)로 출력하는 제4스위치트랜지스터를 적어도 하나 구비하는 송수신 시스템.
- 제14항에 있어서,상기 제1스위치어레이(SW1) 및 상기 제4스위치어레이(SW4) 쌍 그리고 상기 제2스위치어레이(SW2) 및 상기 제3스위치어레이(SW3) 쌍은 서로 배타적으로 턴 온 되고 턴 오프 되는 송수신 시스템.
- 제14항에 있어서,상기 적어도 하나의 제1스위치제어신호(DNP1~DNP4) 내지 상기 적어도 하나의 제4스위치제어신호(DNN1~DNN4)는 상기 디스플레이데이터에 의해 결정되는 송수신 시스템.
- 제14항에 있어서,상기 적어도 하나의 제1스위치제어신호(DNP1~DNP4) 내지 상기 적어도 하나의 제4스위치제어신호(DNN1~DNN4)는,상기 타이밍컨트롤러의 출력단자와 상기 소스드라이버의 출력단자 사이의 전 압이득 및 상기 전압신호의 주파수의 범위를 결정하는 밴드폭을 더 고려하여 결정되는 송수신 시스템.
- 제12항에 있어서,상기 타이밍컨트롤러와 상기 소스드라이버는 포인트 투 포인트 방식으로 상기 전압신호를 송수신하는 송수신 시스템.
- 송신기 및 수신기 사이의 신호 송수신 방법에 있어서,상기 송신기에서 송신하고자 하는 신호를 적어도 2개의 전압신호로 변환하는 단계; 및상기 변환된 전압신호를 상기 수신기에 전송하는 단계를 구비하며,상기 수신기는 유리 기판위에 설치되는 신호 송수신 방법.
- 제20항에 있어서,상기 변환된 전압신호를 저항을 통해 수신하는 단계를 더 구비하는 신호 송수신 방법.
- 제21항에 있어서,수신한 전압신호를 등화하는 단계; 및등화된 전압신호를 비교하는 단계를 더 구비하는 신호 송수신 방법.
- 제20항에 있어서,상기 송신기는 타이밍컨트롤러이고 상기 수신기는 소스드라이버인 신호 송수신 방법.
- 제20항에 있어서,DDI, OLED, PDP, LCD 및 플렉서블 D-IC에 적용되는 신호 송수신 방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080120685A KR20100062216A (ko) | 2008-12-01 | 2008-12-01 | 송수신 시스템 및 신호 송수신 방법 |
US12/603,705 US8773417B2 (en) | 2008-12-01 | 2009-10-22 | System and method for transmitting and receiving signals |
JP2009270622A JP2010130697A (ja) | 2008-12-01 | 2009-11-27 | 送受信システム及び信号送受信方法 |
TW098141028A TW201042933A (en) | 2008-12-01 | 2009-12-01 | System and method for transmitting and receiving signals |
CN200910258476.4A CN101764626B (zh) | 2008-12-01 | 2009-12-01 | 发射和接收信号的系统和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080120685A KR20100062216A (ko) | 2008-12-01 | 2008-12-01 | 송수신 시스템 및 신호 송수신 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20100062216A true KR20100062216A (ko) | 2010-06-10 |
Family
ID=42222401
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080120685A KR20100062216A (ko) | 2008-12-01 | 2008-12-01 | 송수신 시스템 및 신호 송수신 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8773417B2 (ko) |
JP (1) | JP2010130697A (ko) |
KR (1) | KR20100062216A (ko) |
CN (1) | CN101764626B (ko) |
TW (1) | TW201042933A (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI575874B (zh) | 2015-07-24 | 2017-03-21 | 晨星半導體股份有限公司 | 低電壓差分訊號驅動電路 |
CN106411312A (zh) * | 2015-07-31 | 2017-02-15 | 晨星半导体股份有限公司 | 低电压差分信号驱动电路 |
KR20180134464A (ko) | 2017-06-08 | 2018-12-19 | 에스케이하이닉스 주식회사 | 반도체 장치 및 시스템 |
CN209015701U (zh) * | 2018-10-25 | 2019-06-21 | 惠科股份有限公司 | 显示面板的电源电压控制电路及显示装置 |
CN110048738B (zh) * | 2019-04-18 | 2020-07-17 | 西安电子科技大学 | 饱和检测电路及基于自动增益管理的无线收发机 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3246178B2 (ja) * | 1994-05-11 | 2002-01-15 | ソニー株式会社 | 信号転送回路 |
US5541535A (en) | 1994-12-16 | 1996-07-30 | International Business Machines Corporation | CMOS simultaneous transmission bidirectional driver/receiver |
US6559723B2 (en) | 2001-09-04 | 2003-05-06 | Motorola, Inc. | Single ended input, differential output amplifier |
US20030142240A1 (en) | 2002-01-29 | 2003-07-31 | Koninklijke Philips Electronics N.V. | Device and method for interfacing digital video processing devices |
KR100900545B1 (ko) * | 2002-02-21 | 2009-06-02 | 삼성전자주식회사 | 디지털 인터페이스 송수신 회로를 갖는 평판 디스플레이장치 |
KR100878274B1 (ko) * | 2002-08-08 | 2009-01-13 | 삼성전자주식회사 | 표시 장치 |
JP4593915B2 (ja) | 2002-12-31 | 2010-12-08 | 三星電子株式会社 | 同時両方向入出力回路及び方法 |
KR101090248B1 (ko) | 2004-05-06 | 2011-12-06 | 삼성전자주식회사 | 칼럼 드라이버 및 이를 갖는 평판 표시 장치 |
KR100697281B1 (ko) * | 2005-03-17 | 2007-03-20 | 삼성전자주식회사 | 패키지 저항 변화에 따른 임피던스 부정합과 전압강하를방지할 수 있는 수신 방법 및 장치 |
JP2006146885A (ja) | 2005-10-07 | 2006-06-08 | Seiko Epson Corp | 送信回路、受信回路、差動インタフェース装置、表示コントローラ、表示ユニット及び電子機器 |
US8537905B2 (en) | 2006-03-09 | 2013-09-17 | Nxp B.V. | Method and system for adjusting interconnect voltage levels in low power high-speed differential interfaces |
KR100850206B1 (ko) * | 2006-12-26 | 2008-08-04 | 삼성전자주식회사 | 액정 표시 장치 및 그 화질 개선 방법 |
JP2008182727A (ja) * | 2008-02-18 | 2008-08-07 | Seiko Epson Corp | 送信回路、受信回路、差動インタフェース装置、表示コントローラ及び電子機器 |
-
2008
- 2008-12-01 KR KR1020080120685A patent/KR20100062216A/ko not_active Application Discontinuation
-
2009
- 2009-10-22 US US12/603,705 patent/US8773417B2/en active Active
- 2009-11-27 JP JP2009270622A patent/JP2010130697A/ja active Pending
- 2009-12-01 TW TW098141028A patent/TW201042933A/zh unknown
- 2009-12-01 CN CN200910258476.4A patent/CN101764626B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101764626B (zh) | 2014-03-19 |
US8773417B2 (en) | 2014-07-08 |
CN101764626A (zh) | 2010-06-30 |
TW201042933A (en) | 2010-12-01 |
JP2010130697A (ja) | 2010-06-10 |
US20100134467A1 (en) | 2010-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6836149B2 (en) | Versatile RSDS-LVDS-miniLVDS-BLVDS differential signal interface circuit | |
US20080116943A1 (en) | True-differential DVI/HDMI line driver | |
US8018446B2 (en) | Differential signaling system and display using the same | |
TWI687046B (zh) | 用於電壓模態信號發射器之兩階段式前饋等化器 | |
US7495474B2 (en) | Integrated circuit device and electronic instrument | |
US8525822B2 (en) | LCD panel driving circuit having transition slope adjusting means and associated control method | |
US20100045655A1 (en) | Display | |
WO2009079146A1 (en) | Replica bias circuit for high speed low voltage common mode driver | |
KR20100062216A (ko) | 송수신 시스템 및 신호 송수신 방법 | |
US8106684B2 (en) | High-speed low-voltage differential signaling system | |
CN110232040B (zh) | 模拟开关和电子设备 | |
Hwang et al. | A 32 Gb/s, 201 mW, MZM/EAM cascode push–pull CML driver in 65 nm CMOS | |
US6552582B1 (en) | Source follower for low voltage differential signaling | |
JP2012501150A (ja) | 差動電流駆動方式の送信部、差動電流駆動方式の受信部及び前記送信部と前記受信部を具備する差動電流駆動方式のインターフェースシステム | |
EP3381138B1 (en) | On-chip test interface for voltage-mode mach-zehnder modulator driver | |
KR101030957B1 (ko) | 차동전류 구동 방식의 인터페이스 시스템 | |
US7573298B2 (en) | Signal transmission circuit, data transfer control device and electronic device | |
US20160065395A1 (en) | Transmitter switching equalization for high speed links | |
JP3948446B2 (ja) | 半導体装置 | |
Kim et al. | Design of D-PHY chip for mobile display interface supporting MIPI standard | |
KR20120044518A (ko) | 평판표시장치 | |
US10445284B2 (en) | Display apparatus, signal transmitter, and data transmitting method for display apparatus | |
KR102646553B1 (ko) | 전압조정기 기반의 송신 이퀄라이제이션 장치 | |
KR100692813B1 (ko) | 액정 표시 장치의 구동 장치 및 그의 구동 방법 | |
KR100687631B1 (ko) | 저전력 대신호를 위한 구동기 및 이를 탑재한 이더넷송수신기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20081201 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20131128 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20081201 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20141208 Patent event code: PE09021S01D |
|
E601 | Decision to refuse application | ||
PE0601 | Decision on rejection of patent |
Patent event date: 20150212 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20141208 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |