KR20090115799A - 멀티-레벨 캐시 계층에서의 캐스트아웃들을 감소시키기 위한 장치 및 방법들 - Google Patents
멀티-레벨 캐시 계층에서의 캐스트아웃들을 감소시키기 위한 장치 및 방법들 Download PDFInfo
- Publication number
- KR20090115799A KR20090115799A KR1020097018158A KR20097018158A KR20090115799A KR 20090115799 A KR20090115799 A KR 20090115799A KR 1020097018158 A KR1020097018158 A KR 1020097018158A KR 20097018158 A KR20097018158 A KR 20097018158A KR 20090115799 A KR20090115799 A KR 20090115799A
- Authority
- KR
- South Korea
- Prior art keywords
- cache
- line
- level
- allocation
- higher level
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 230000015654 memory Effects 0.000 claims description 56
- 230000004044 response Effects 0.000 claims description 11
- 238000006073 displacement reaction Methods 0.000 claims description 4
- 230000008569 process Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 230000008859 change Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0893—Caches characterised by their organisation or structure
- G06F12/0897—Caches characterised by their organisation or structure with two or more cache hierarchy levels
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/12—Replacement control
- G06F12/121—Replacement control using replacement algorithms
- G06F12/128—Replacement control using replacement algorithms adapted to multidimensional cache systems, e.g. set-associative, multicache, multiset or multilevel
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0804—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1028—Power efficiency
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
Description
Claims (20)
- 변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법으로서,더 낮은 레벨의 캐시에서 변위될 라인을 선택하는 단계;상기 선택된 라인과 관련되고, 상기 선택된 라인이 더 높은 레벨의 캐시에 존재한다는 것을 나타내는 정보를 식별하는 단계; 및상기 식별된 정보에 기초하여, 상기 선택된 라인의 상기 더 높은 레벨의 캐시에서의 할당을 방지하는 단계를 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제1항에 있어서,상기 더 낮은 레벨의 캐시에서의 미스(miss)에 응답하여, 미스에 기인하는 상기 더 낮은 레벨의 캐시에서 할당되는 캐시 라인의 태그를 가진 할당 정보를 세이브하는 단계 ― 상기 할당 정보는 상기 캐시 라인이 상기 더 높은 레벨의 캐시에서 할당되었음을 나타냄 ― 를 더 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제1항에 있어서,상기 선택된 라인을 더티(dirty)한 것으로서 식별하는 단계; 및상기 선택된 라인을 상기 더 높은 레벨의 캐시에서 할당하는 단계를 더 포함 하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제1항에 있어서,상기 선택된 라인과 관련된 상기 식별된 정보가, 상기 선택된 라인이 상기 더 높은 레벨의 캐시에 존재하지 않는다는 것을 의미함을 결정하는 단계; 및상기 선택된 라인을 상기 더 높은 레벨의 캐시에서 할당하는 단계를 더 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제1항에 있어서,상기 선택된 라인을 더티하지 않은 것으로서 식별하는 단계를 더 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제2항에 있어서,상기 더 높은 레벨의 캐시로부터 데이터 유닛을 페치하는 단계; 및상기 데이터 유닛이 상기 더 높은 레벨의 캐시에 존재한다는 것을 의미하는 상태로 상기 할당 표시를 설정하는 단계를 더 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제2항에 있어서,상기 더 높은 레벨의 캐시 이상의 상기 메모리 계층의 레벨로부터 데이터 유닛을 페치하는 단계; 및상기 데이터 유닛이 상기 더 높은 레벨의 캐시에 존재하지 않는다는 것을 의미하는 상태로 상기 할당 표시를 설정하는 단계를 더 포함하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 제1항에 있어서,상기 더 높은 레벨의 캐시는 빅팀 캐시로서 동작하는,변위된 캐시 라인들의 할당을 감소시키기 위한 추적 방법.
- 캐스트아웃들을 감소시키는 방법으로서,레벨 X의 캐시에서의 미스에 응답하여, 상기 미스와 관련된 캐시 라인의 태그에서의 할당 정보를 상기 레벨 X의 캐시에 저장하는 단계 ― 상기 할당 정보는 상기 캐시 라인이 레벨 X+1의 캐시에 할당되었음을 나타냄 ―;상기 레벨 X의 캐시에서 변위될 라인을 선택하는 단계; 및상기 캐시 라인이 상기 레벨 X+1의 캐시에 할당되었다는 것을 나타내는, 상기 선택된 라인의 상기 할당 정보에 응답하여, 상기 레벨 X의 캐시로부터 상기 레벨 X+1의 캐시로의 상기 선택된 라인의 캐스트아웃을 방지하는 단계를 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 선택된 라인을 더티한 것으로서 식별하는 단계; 및상기 선택된 라인을 상기 레벨 X+1의 캐시에서 할당하는 단계를 더 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 선택된 라인과 관련된 상기 할당 정보가 상기 선택된 라인이 상기 레벨 X+1의 캐시에 존재하지 않는다는 것을 나타냄을 결정하는 단계; 및상기 선택된 라인을 상기 레벨 X+1의 캐시에서 할당하는 단계를 더 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 선택된 라인을 더티하지 않은 것으로서 식별하는 단계를 더 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 레벨 X+1의 캐시로부터 데이터 유닛을 페치하는 단계; 및상기 데이터 유닛이 상기 레벨 X+1의 캐시에 존재한다는 것을 의미하는 상태로 상기 할당 정보를 설정하는 단계를 더 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 레벨 X+1의 캐시 이상의 상기 메모리 계층의 레벨로부터 데이터 유닛을 페치하는 단계; 및상기 데이터 유닛이 상기 레벨 X+1의 캐시에 존재하지 않는다는 것을 의미하는 상태로 상기 할당 정보를 설정하는 단계를 더 포함하는,캐스트아웃들을 감소시키는 방법.
- 제9항에 있어서,상기 레벨 X의 캐시는 레벨 X의 명령어 캐시인,캐스트아웃들을 감소시키는 방법.
- 다수의 캐시 레벨들을 갖는 메모리 시스템으로서,각각이 할당 비트를 갖는 다수의 제1 캐시 라인들을 저장하도록 구성되는 더 낮은 레벨의 캐시 ― 각각의 할당 비트는 상기 할당 비트와 관련된 상기 제1 캐시 라인이 더 높은 레벨의 캐시에 할당되었는지 여부를 나타냄 ― ; 및선택된 제1 캐시 라인과 관련된 상기 할당 비트에 기초하여, 상기 다수의 제 1 캐시 라인들로부터 변위를 위해 선택된 제1 캐시 라인이 상기 더 높은 레벨의 캐시 라인과 중복되는 캐시 라인인지 여부를 결정하고, 상기 선택된 제1 캐시 라인의 상기 할당 비트에 응답하여 상기 더 높은 레벨의 캐시로의 상기 선택된 제1 캐시 라인의 캐스트아웃을 방지하도록 구성되는 캐스트아웃 논리 회로를 포함하는,메모리 시스템.
- 제16항에 있어서,상기 더 높은 레벨의 캐시는,다수의 제2 캐시 라인들; 및상기 더 낮은 레벨의 캐시에서의 미스에 응답하여, 상기 미스와 관련된 상기 캐시 라인이 상기 더 높은 레벨의 캐시에 할당되었는지 여부에 기초하여 할당 신호를 생성하도록 구성되는 논리 회로 ― 상기 할당 신호는 상기 미스와 관련된 상기 캐시 라인에서의 상기 할당 비트로서 저장을 위해 상기 더 낮은 레벨의 캐시로 전달됨 ― 를 포함하는,메모리 시스템.
- 제17항에 있어서,상기 캐스트아웃 논리 회로는, 상기 할당 신호의 상기 상태로 상기 할당 정보를 설정하는 것을 더 포함하는,메모리 시스템.
- 제16항에 있어서,상기 더 낮은 레벨의 캐시는 데이터 캐시인,메모리 시스템.
- 제17항에 있어서,상기 더 높은 레벨의 캐시는 단일화된 캐시(unified cache)인,메모리 시스템.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/669,245 | 2007-01-31 | ||
US11/669,245 US8078803B2 (en) | 2008-01-30 | 2008-01-30 | Apparatus and methods to reduce castouts in a multi-level cache hierarchy |
PCT/US2008/052507 WO2008095025A1 (en) | 2007-01-31 | 2008-01-30 | Apparatus and methods to reduce castouts in a multi-level cache hierarchy |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090115799A true KR20090115799A (ko) | 2009-11-06 |
KR101165132B1 KR101165132B1 (ko) | 2012-07-12 |
Family
ID=39512778
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020097018158A KR101165132B1 (ko) | 2007-01-31 | 2008-01-30 | 멀티-레벨 캐시 계층에서의 캐스트아웃들을 감소시키기 위한 장치 및 방법들 |
Country Status (10)
Country | Link |
---|---|
US (2) | US8078803B2 (ko) |
EP (2) | EP2118754B1 (ko) |
JP (4) | JP2010518487A (ko) |
KR (1) | KR101165132B1 (ko) |
CN (2) | CN102693187B (ko) |
BR (1) | BRPI0806865A2 (ko) |
CA (1) | CA2675046C (ko) |
MX (1) | MX2009008092A (ko) |
RU (1) | RU2438165C2 (ko) |
WO (1) | WO2008095025A1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101697515B1 (ko) * | 2015-12-15 | 2017-01-18 | 전남대학교산학협력단 | 캐시 라인의 태그 거리 상관관계를 이용한 캐시 교체 방법 및 임베디드 시스템 |
KR101862785B1 (ko) * | 2011-10-17 | 2018-07-06 | 삼성전자주식회사 | 타일 기반 렌더링을 위한 캐쉬 메모리 시스템 및 캐슁 방법 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008095025A1 (en) * | 2007-01-31 | 2008-08-07 | Qualcomm Incorporated | Apparatus and methods to reduce castouts in a multi-level cache hierarchy |
JP2010113593A (ja) | 2008-11-07 | 2010-05-20 | Sony Corp | 情報処理装置、情報処理方法及び情報処理プログラム |
EP2354953B1 (en) * | 2008-11-10 | 2014-03-26 | Fujitsu Limited | Information processing device and memory control device |
US20110202727A1 (en) * | 2010-02-18 | 2011-08-18 | Qualcomm Incorporated | Apparatus and Methods to Reduce Duplicate Line Fills in a Victim Cache |
US9201794B2 (en) | 2011-05-20 | 2015-12-01 | International Business Machines Corporation | Dynamic hierarchical memory cache awareness within a storage system |
US9021206B2 (en) | 2011-08-25 | 2015-04-28 | International Business Machines Corporation | Use of cache statistics to ration cache hierarchy access |
US10754779B2 (en) | 2013-01-17 | 2020-08-25 | Sony Interactive Entertainment Inc. | Information processing device and method for managing file |
WO2014149038A1 (en) * | 2013-03-20 | 2014-09-25 | Hewlett-Packard Development Company, L.P. | Caching data in a memory system having memory nodes at different hierarchical levels |
US9854052B2 (en) * | 2013-09-27 | 2017-12-26 | Sap Se | Business object attachments and expiring URLs |
JP2015088146A (ja) * | 2013-11-01 | 2015-05-07 | 株式会社ソニー・コンピュータエンタテインメント | 情報処理装置 |
JP2015176245A (ja) | 2014-03-13 | 2015-10-05 | 株式会社東芝 | 情報処理装置及びデータ構造 |
CN104932989B (zh) * | 2014-03-21 | 2020-05-19 | 三星电子株式会社 | 数据到高速缓冲层次低延迟层级中的机会性高速缓冲注入 |
US10216640B2 (en) | 2014-03-21 | 2019-02-26 | Samsung Electronics Co., Ltd. | Opportunistic cache injection of data into lower latency levels of the cache hierarchy |
JP2016057763A (ja) | 2014-09-08 | 2016-04-21 | 株式会社東芝 | キャッシュ装置、及びプロセッサ |
US9684602B2 (en) | 2015-03-11 | 2017-06-20 | Kabushiki Kaisha Toshiba | Memory access control device, cache memory and semiconductor device |
EP3572946B1 (en) * | 2017-03-08 | 2022-12-07 | Huawei Technologies Co., Ltd. | Cache replacement method, device, and system |
JP7139719B2 (ja) * | 2018-06-26 | 2022-09-21 | 富士通株式会社 | 情報処理装置、演算処理装置及び情報処理装置の制御方法 |
US11782919B2 (en) * | 2021-08-19 | 2023-10-10 | International Business Machines Corporation | Using metadata presence information to determine when to access a higher-level metadata table |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5564035A (en) * | 1994-03-23 | 1996-10-08 | Intel Corporation | Exclusive and/or partially inclusive extension cache system and method to minimize swapping therein |
US5737751A (en) | 1996-03-26 | 1998-04-07 | Intellectual Business Machines Corporation | Cache memory management system having reduced reloads to a second level cache for enhanced memory performance in a data processing system |
US5787478A (en) * | 1997-03-05 | 1998-07-28 | International Business Machines Corporation | Method and system for implementing a cache coherency mechanism for utilization within a non-inclusive cache memory hierarchy |
US6374330B1 (en) | 1997-04-14 | 2002-04-16 | International Business Machines Corporation | Cache-coherency protocol with upstream undefined state |
US6202129B1 (en) | 1998-03-31 | 2001-03-13 | Intel Corporation | Shared cache structure for temporal and non-temporal information using indicative bits |
TW451132B (en) * | 1998-12-15 | 2001-08-21 | Nippon Electric Co | System and method for cache processing |
US6564301B1 (en) | 1999-07-06 | 2003-05-13 | Arm Limited | Management of caches in a data processing apparatus |
US6282615B1 (en) * | 1999-11-09 | 2001-08-28 | International Business Machines Corporation | Multiprocessor system bus with a data-less castout mechanism |
US7024519B2 (en) * | 2002-05-06 | 2006-04-04 | Sony Computer Entertainment Inc. | Methods and apparatus for controlling hierarchical cache memory |
US6941421B2 (en) * | 2002-10-29 | 2005-09-06 | International Business Machines Corporation | Zero delay data cache effective address generation |
JP2006155080A (ja) * | 2004-11-26 | 2006-06-15 | Fujitsu Ltd | メモリ制御装置およびメモリ制御方法 |
US20060155934A1 (en) * | 2005-01-11 | 2006-07-13 | Ramakrishnan Rajamony | System and method for reducing unnecessary cache operations |
US7330941B2 (en) | 2005-03-23 | 2008-02-12 | Qualcomm Incorporated | Global modified indicator to reduce power consumption on cache miss |
DE102005015116A1 (de) | 2005-04-01 | 2006-10-05 | Webasto Ag | Kraftfahrzeugheizung |
WO2008095025A1 (en) | 2007-01-31 | 2008-08-07 | Qualcomm Incorporated | Apparatus and methods to reduce castouts in a multi-level cache hierarchy |
US20110202727A1 (en) | 2010-02-18 | 2011-08-18 | Qualcomm Incorporated | Apparatus and Methods to Reduce Duplicate Line Fills in a Victim Cache |
-
2008
- 2008-01-30 WO PCT/US2008/052507 patent/WO2008095025A1/en active Application Filing
- 2008-01-30 CA CA2675046A patent/CA2675046C/en not_active Expired - Fee Related
- 2008-01-30 RU RU2009132554/08A patent/RU2438165C2/ru not_active IP Right Cessation
- 2008-01-30 JP JP2009548426A patent/JP2010518487A/ja active Pending
- 2008-01-30 US US11/669,245 patent/US8078803B2/en not_active Expired - Fee Related
- 2008-01-30 CN CN201210029539.0A patent/CN102693187B/zh not_active Expired - Fee Related
- 2008-01-30 MX MX2009008092A patent/MX2009008092A/es active IP Right Grant
- 2008-01-30 KR KR1020097018158A patent/KR101165132B1/ko active IP Right Grant
- 2008-01-30 EP EP08728594.6A patent/EP2118754B1/en not_active Not-in-force
- 2008-01-30 EP EP12177727A patent/EP2527987A1/en not_active Withdrawn
- 2008-01-30 CN CN2008800033756A patent/CN101595462B/zh not_active Expired - Fee Related
- 2008-01-30 BR BRPI0806865-8A patent/BRPI0806865A2/pt not_active IP Right Cessation
-
2011
- 2011-11-09 US US13/292,651 patent/US8386716B2/en active Active
-
2012
- 2012-11-19 JP JP2012253468A patent/JP2013069322A/ja active Pending
-
2015
- 2015-01-16 JP JP2015006866A patent/JP6009589B2/ja not_active Expired - Fee Related
-
2016
- 2016-09-15 JP JP2016180526A patent/JP6392286B2/ja not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101862785B1 (ko) * | 2011-10-17 | 2018-07-06 | 삼성전자주식회사 | 타일 기반 렌더링을 위한 캐쉬 메모리 시스템 및 캐슁 방법 |
KR101697515B1 (ko) * | 2015-12-15 | 2017-01-18 | 전남대학교산학협력단 | 캐시 라인의 태그 거리 상관관계를 이용한 캐시 교체 방법 및 임베디드 시스템 |
Also Published As
Publication number | Publication date |
---|---|
CA2675046A1 (en) | 2008-08-07 |
CN101595462A (zh) | 2009-12-02 |
CN102693187A (zh) | 2012-09-26 |
KR101165132B1 (ko) | 2012-07-12 |
RU2438165C2 (ru) | 2011-12-27 |
JP2017033584A (ja) | 2017-02-09 |
MX2009008092A (es) | 2009-08-12 |
BRPI0806865A2 (pt) | 2014-04-29 |
US20080183967A1 (en) | 2008-07-31 |
US8386716B2 (en) | 2013-02-26 |
RU2009132554A (ru) | 2011-03-10 |
CN101595462B (zh) | 2012-04-25 |
EP2118754B1 (en) | 2013-07-03 |
JP2010518487A (ja) | 2010-05-27 |
JP2013069322A (ja) | 2013-04-18 |
EP2527987A1 (en) | 2012-11-28 |
JP2015111435A (ja) | 2015-06-18 |
US8078803B2 (en) | 2011-12-13 |
JP6009589B2 (ja) | 2016-10-19 |
US20120059995A1 (en) | 2012-03-08 |
JP6392286B2 (ja) | 2018-09-19 |
CN102693187B (zh) | 2016-03-30 |
CA2675046C (en) | 2013-07-30 |
WO2008095025A1 (en) | 2008-08-07 |
EP2118754A1 (en) | 2009-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101165132B1 (ko) | 멀티-레벨 캐시 계층에서의 캐스트아웃들을 감소시키기 위한 장치 및 방법들 | |
US7552288B2 (en) | Selectively inclusive cache architecture | |
US8930625B2 (en) | Weighted history allocation predictor algorithm in a hybrid cache | |
US10019368B2 (en) | Placement policy for memory hierarchies | |
US7596662B2 (en) | Selective storage of data in levels of a cache memory | |
US8473689B2 (en) | Predictive sequential prefetching for data caching | |
US9384134B2 (en) | Persistent memory for processor main memory | |
US8095734B2 (en) | Managing cache line allocations for multiple issue processors | |
US20130151777A1 (en) | Dynamic Inclusive Policy in a Hybrid Cache Hierarchy Using Hit Rate | |
US20130151778A1 (en) | Dynamic Inclusive Policy in a Hybrid Cache Hierarchy Using Bandwidth | |
US7809889B2 (en) | High performance multilevel cache hierarchy | |
US9043570B2 (en) | System cache with quota-based control | |
US20110055482A1 (en) | Shared cache reservation | |
US20110202727A1 (en) | Apparatus and Methods to Reduce Duplicate Line Fills in a Victim Cache | |
US20180052778A1 (en) | Increase cache associativity using hot set detection | |
US6601155B2 (en) | Hot way caches: an energy saving technique for high performance caches | |
US9552293B1 (en) | Emulating eviction data paths for invalidated instruction cache |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0105 | International application |
Patent event date: 20090831 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20110324 Patent event code: PE09021S01D |
|
PE0902 | Notice of grounds for rejection |
Comment text: Final Notice of Reason for Refusal Patent event date: 20111227 Patent event code: PE09021S02D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20120629 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20120705 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20120705 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20150630 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160629 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20160629 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170629 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20170629 Start annual number: 6 End annual number: 6 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20200416 |