[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR20080105356A - Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same - Google Patents

Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same Download PDF

Info

Publication number
KR20080105356A
KR20080105356A KR1020070052842A KR20070052842A KR20080105356A KR 20080105356 A KR20080105356 A KR 20080105356A KR 1020070052842 A KR1020070052842 A KR 1020070052842A KR 20070052842 A KR20070052842 A KR 20070052842A KR 20080105356 A KR20080105356 A KR 20080105356A
Authority
KR
South Korea
Prior art keywords
data
output
symbol
bit data
value
Prior art date
Application number
KR1020070052842A
Other languages
Korean (ko)
Inventor
고우석
문상철
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020070052842A priority Critical patent/KR20080105356A/en
Priority to PCT/KR2008/003055 priority patent/WO2008147139A2/en
Publication of KR20080105356A publication Critical patent/KR20080105356A/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/2707Simple row-column interleaver, i.e. pure block interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/02Arrangements for detecting or preventing errors in the information received by diversity reception
    • H04L1/06Arrangements for detecting or preventing errors in the information received by diversity reception using space diversity

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

A method and an apparatus for transmitting and receiving a signal are provided to be easily converted into a suggested signal transceiving system by using an existing signal transceiving network and reduce costs. A bit stream distributing unit(131) distributes input bit data in at least one mapper. Mapping units(132,133) include at least one mapper which maps the distributed bit data on symbol data according to a corresponding mapping method and outputs the bit data. A symbol merging unit(135) arranges symbol data output from each mapper of the mapping unit to output one symbol data stream.

Description

신호 송수신 방법 및 신호 송수신 장치{Method for signal transmitting and apparatus for the same, Method for signal receiving and apparatus for the same}Method for signal transmitting and apparatus for the same, Method for signal receiving and apparatus for the same

도 1은 본 발명에 따른 일 실시예로서, 신호 송신 장치를 개략적으로 나타낸 블록도1 is a block diagram schematically showing an apparatus for transmitting a signal as an embodiment according to the present invention;

도 2는 본 발명에 따른 일 실시예로서, 다중 맵퍼를 개략적으로 나타낸 블록도2 is a block diagram schematically showing a multi-mapper according to an embodiment of the present invention.

도 3은 본 발명에 따른 일 실시예로서, 비트 스트림 분배 방식을 나타낸 도면3 is a diagram illustrating a bit stream distribution scheme according to an embodiment of the present invention.

도 4는 본 발명에 따른 일 실시예로서, 옵티멀 성상(optimal constellation) 포인트의 위치를 개략적으로 나타낸 도면4 is a view schematically showing the position of an optimal constellation point as an embodiment according to the present invention.

도 5는 본 발명에 따른 일 실시예로서, 옵티멀 성상의 포인트를 결정하는 순서를 나타낸 순서도5 is a flowchart illustrating a procedure of determining a point of an optical constellation according to an embodiment of the present invention.

도 6은 본 발명에 따른 일 실시예로서, 16포인트를 갖는 옵티멀 성상을 개략적으로 나타낸 도면6 is a view schematically showing an optical constellation having 16 points as an embodiment according to the present invention.

도 7은 본 발명에 따른 일 실시예로서, 64포인트를 갖는 옵티멀 성상을 개략적으로 나타낸 도면7 is a diagram schematically showing an optical constellation having 64 points as an embodiment according to the present invention.

도 8은 본 발명에 따른 일 실시예로서, 256포인트를 갖는 옵티멀 성상을 개략적으로 나타낸 도면8 is a diagram schematically showing an optical constellation having 256 points as an embodiment according to the present invention.

도 9는 본 발명에 따른 일 실시예로서, 256포인트를 갖는 다른 옵티멀 성상을 개략적으로 나타낸 도면9 is a view schematically showing another optical constellation having 256 points as an embodiment according to the present invention.

도 10은 본 발명에 따른 일 실시예로서, 신호 수신 장치를 개략적으로 나타낸 블록도10 is a block diagram schematically showing an apparatus for receiving a signal as an embodiment according to the present invention.

도 11은 본 발명에 따른 일 실시예로서, 다중 디맵퍼를 개략적으로 나타낸 블록도11 is a block diagram schematically illustrating a multiple demapper as an embodiment according to the present invention.

도 12는 64포인트를 갖는 옵티멀 성상의 결정 경계(decision boundary)를 개략적으로 나타낸 블록도12 is a block diagram schematically illustrating a decision boundary of an optical constellation having 64 points;

도 13a는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 심볼 디맵퍼를 개략적으로 나타낸 도면FIG. 13A schematically illustrates a symbol demapper for demapping a received optical constellation symbol according to an embodiment of the present invention. FIG.

도 13b는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 다른 심볼 디맵퍼를 개략적으로 나타낸 도면FIG. 13B is a diagram schematically illustrating another symbol demapper for demapping a received optical constellation symbol according to an embodiment of the present invention. FIG.

도 14는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 과정을 개략적으로 나타낸 도면14 is a diagram schematically illustrating a process of demapping a received optical constellation symbol according to an embodiment of the present invention.

도 15는 본 발명에 따른 일 실시예로서, 가장자리(edge) 영역의 수신된 옵티멀 성상 심볼을 디맵핑하는 과정을 개략적으로 나타낸 도면FIG. 15 is a diagram schematically illustrating a process of demapping a received optical constellation symbol in an edge region according to an embodiment of the present invention. FIG.

도 16은 본 발명에 따른 일 실시예로서, 다중 인코딩을 이용한 신호 송신 장치를 개략적으로 나타낸 블록도16 is a block diagram schematically illustrating an apparatus for transmitting a signal using multiple encodings according to an embodiment of the present invention.

도 17은 본 발명에 따른 일 실시예로서, 다중 인코더를 개략적으로 나타낸 블록도17 is a block diagram schematically illustrating a multiple encoder as an embodiment according to the present invention.

도 18은 본 발명에 따른 일 실시예로서, 다중 인코딩된 신호를 수신하는 신호 수신 장치를 개략적으로 나타낸 블록도18 is a block diagram schematically illustrating a signal receiving apparatus for receiving a multi-encoded signal according to an embodiment of the present invention.

도 19는 본 발명에 따른 일 실시예로서, 다중 디코더를 개략적으로 나타낸 블록도19 is a block diagram schematically illustrating multiple decoders according to an embodiment of the present invention.

도 20은 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑을 이용한 신호 송신 장치를 개략적으로 나타낸 블록도20 is a block diagram schematically illustrating an apparatus for transmitting a signal using multiple encoding and multiple mapping according to an embodiment of the present invention.

도 21은 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑된 신호를 수신하는 신호 수신 장치를 개략적으로 나타낸 블록도21 is a block diagram schematically illustrating a signal receiving apparatus for receiving a multi-encoded and multi-mapped signal according to an embodiment of the present invention.

도 22는 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑된 신호를 수신하는 다른 신호 수신 장치를 개략적으로 나타낸 블록도FIG. 22 is a block diagram schematically illustrating another signal receiving apparatus for receiving multiple encodings and multiple mapped signals according to an embodiment of the present invention.

도 23은 본 발명에 따른 일 실시예로서, 채널 추정부를 개략적으로 나타낸 블록도23 is a block diagram schematically illustrating a channel estimator in accordance with an embodiment of the present invention.

도 24는 본 발명에 따른 일 실시예로서, 등화부를 개략적으로 나타낸 블록도24 is a block diagram schematically illustrating an equalization unit according to an embodiment of the present invention.

도 25는 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 신호 송신 장치를 개략적으로 나타낸 블록도25 is a block diagram schematically illustrating an apparatus for transmitting a signal according to a data symbol channel estimation method according to an embodiment of the present invention.

도 26은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 신호 수신 장치를 개략적으로 나타낸 블록도26 is a block diagram schematically illustrating an apparatus for receiving a signal according to a data symbol channel estimation method according to an embodiment of the present invention.

도 27은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 다른 신호 송신 장치를 개략적으로 나타낸 블록도27 is a block diagram schematically showing another signal transmission apparatus of a data symbol channel estimation method according to an embodiment of the present invention.

도 28은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 다른 신호 수신 장치를 개략적으로 나타낸 블록도28 is a block diagram schematically illustrating another signal receiving apparatus of a data symbol channel estimation method according to an embodiment of the present invention.

도 29는 본 발명에 따른 일 실시예로서, 또 다른 신호 송신 장치를 개략적으로 나타낸 블록도29 is a block diagram schematically showing another signal transmission apparatus according to an embodiment of the present invention.

도 30은 본 발명에 따른 일 실시예로서, 순방향 오류정정부를 개략적으로 나타낸 블록도30 is a block diagram schematically showing a forward error correction as an embodiment according to the present invention.

도 31은 본 발명에 따른 일 실시예로서, 입력 데이터를 인터리빙시키는 인터리버를 나타낸 도면31 illustrates an interleaver for interleaving input data according to an embodiment of the present invention.

도 32는 본 발명에 따른 일 실시예로서, 선형 프리코딩부를 개략적으로 나타낸 블록도32 is a block diagram schematically showing a linear precoding unit according to an embodiment of the present invention.

도 33(a) 내지 33(c)는 본 발명에 따른 일 실시예로서, 입력 데이터를 분산시키는 코드의 매트릭스를 나타낸 도면33 (a) to 33 (c) illustrate a matrix of codes for distributing input data according to an embodiment of the present invention.

도 34는 본 발명에 따른 일 실시예로서, 전송 프레임의 구조를 나타낸 도면34 is a diagram illustrating a structure of a transmission frame according to an embodiment of the present invention.

도 35는 본 발명에 따른 일 실시예로서, 신호 송신 장치에서 복수의 전송 경로를 갖는 경우를 개략적으로 나타낸 블록도35 is a block diagram schematically illustrating a case in which a signal transmission apparatus has a plurality of transmission paths according to an embodiment of the present invention.

도 36(a) 내지 36(e)는 본 발명에 따른 일 실시예로서, 입력 심볼을 분산시키는 2×2 코드 매트릭스의 일 예를 나타낸 도면36 (a) to 36 (e) illustrate an example of a 2x2 code matrix for distributing input symbols according to an embodiment of the present invention.

도 37은 본 발명에 따른 일 실시예로서, 인터리버의 일 예를 나타낸 도면37 is a diagram illustrating an example of an interleaver according to an embodiment of the present invention.

도 38은 본 발명에 따른 일 실시예로서, 도 37의 인터리버의 구체적인 예를 나타낸 도면38 is a diagram illustrating a specific example of the interleaver of FIG. 37 as an embodiment according to the present invention.

도 39는 본 발명에 따른 일 실시예로서, 다중 입출력 인코딩 방식의 일 예를 나타낸 도면39 is a diagram illustrating an example of a multiple input / output encoding scheme according to an embodiment of the present invention.

도 40(a)는 본 발명에 따른 일 실시예로서, 파일럿 심볼구간의 구조를 나타낸 도면40 (a) is a diagram showing the structure of a pilot symbol interval according to an embodiment of the present invention.

도 40(b)는 본 발명에 따른 일 실시예로서, 파일럿 심볼구간의 다른 구조를 나타낸 도면40 (b) illustrates another structure of a pilot symbol period according to an embodiment of the present invention.

도 41은 본 발명에 따른 일 실시예로서, 또 다른 신호 수신 장치를 개략적으로 나타낸 블록도41 is a block diagram schematically showing another signal receiving apparatus according to an embodiment of the present invention.

도 42(a)는 본 발명에 따른 일 실시예로서, 선형 프리코딩 디코더의 예를 개략적으로 나타낸 블록도42 (a) is a block diagram schematically showing an example of a linear precoding decoder as an embodiment according to the present invention.

도 42(b)는 본 발명에 따른 일 실시예로서, 선형 프리코딩 디코더의 또 다른 일 예를 개략적으로 나타낸 블록도42 (b) is a block diagram schematically illustrating another example of a linear precoding decoder according to an embodiment of the present invention.

도 43(a) 내지 43(c)는 본 발명에 따른 일 실시예로서, 분산된 심볼을 복원시키는 2×2 코드 매트릭스의 일 예를 나타낸 도면43 (a) to 43 (c) illustrate an example of a 2x2 code matrix for reconstructing distributed symbols according to an embodiment of the present invention.

도 44는 본 발명에 따른 일 실시예로서, 순방향 오류정정 복호부를 개략적으로 나타낸 블록도44 is a block diagram schematically showing a forward error correction decoding unit according to an embodiment of the present invention.

도 45는 본 발명에 따른 일 실시예로서, 신호 수신 장치에서 복수의 수신 경로를 갖는 경우를 개략적으로 나타낸 블록도45 is a block diagram schematically illustrating a case in which a signal receiving apparatus has a plurality of receiving paths according to an embodiment of the present invention.

도 46은 본 발명에 따른 일 실시예로서, 다중 입출력 디코딩 방식의 일 예를 나타낸 도면46 illustrates an example of a multiple input / output decoding scheme according to an embodiment of the present invention.

도 47은 본 발명에 따른 일 실시예로서, 도 46의 구체적인 예를 나타낸 도면47 is a view illustrating the specific example of FIG. 46 as an embodiment according to the present invention.

도 48은 본 발명에 따른 일 실시예로서, 신호 송신 방법의 순서를 나타낸 순서도48 is a flowchart illustrating a signal transmission method according to an embodiment of the present invention.

도 49는 본 발명에 따른 일 실시예로서, 신호 수신 방법의 순서를 나타낸 순서도49 is a flowchart illustrating a signal receiving method according to an embodiment of the present invention.

*도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

100 : 아웃터 인코더 110 : 인너 인코더100: outer encoder 110: inner encoder

120 : 제1인터리버 130 : 다중 맵퍼120: first interleaver 130: multiple mapper

140 : 선형 프리코딩부 150 : 제2인터리버140: linear precoding unit 150: second interleaver

160 : 프레임 형성부 170 : 변조부160: frame forming unit 170: modulator

180 : 전송부180: transmission unit

본 발명은 신호 송수신 방법 및 신호 송수신 장치에 관한 것으로서, 더욱 자세하게는 데이터 전송률을 높일 수 있는 신호 송수신 방법 및 송수신 장치에 관한 것이다.The present invention relates to a signal transmission and reception method and a signal transmission and reception apparatus, and more particularly, to a signal transmission and reception method and transmission and reception apparatus that can increase the data transmission rate.

사용자는 디지털 방송(Digital Broadcasting) 기술의 발전으로 인해 HD(High Definition)급의 동영상과 디지털 음향 등의 뛰어남을 경험하게 되었고, 압축 알고 리즘의 계속적인 발전과 하드웨어의 고성능화에 의해 앞으로 더 나은 환경을 접하게 될 것이다. 디지털 텔레비전(DTV)은 상기 디지털 방송신호를 수신하여 영상, 음성과 더불어 다양한 부가 서비스를 사용자에게 제공할 수 있다.The user has experienced superiority of HD (High Definition) video and digital sound due to the development of Digital Broadcasting technology, and improved environment in the future with the continuous development of compression algorithm and high performance of hardware. You will come across. The digital television (DTV) may receive the digital broadcast signal and provide various additional services in addition to video and audio to the user.

상기 디지털 방송의 보급과 더불어 더 나은 영상, 음향 등과 같은 서비스에 대한 요구가 증가하고 있고, 사용자가 원하는 데이터의 크기나 방송 채널의 수가 점차 커지고 있다.With the spread of digital broadcasting, demands for better services such as video and audio are increasing, and the size of data desired by the user and the number of broadcasting channels are gradually increasing.

그러나, 기존의 신호 송수신 방식으로는 증가하는 데이터의 크기나 방송 채널의 수를 감당하기 어렵게 되었다. 따라서, 기존의 신호 송수신 방식보다 채널의 대역폭 효율이 높고, 신호 송수신 네트워크 망을 구성하는 비용이 적게 요구되는 신호 송수신 기술에 대한 요구가 늘어나고 있다.However, it is difficult to cope with the increased data size and the number of broadcast channels using the conventional signal transmission and reception method. Therefore, there is an increasing demand for a signal transmission / reception technique that requires a higher bandwidth efficiency of a channel than a conventional signal transmission / reception scheme and requires less cost to construct a signal transmission / reception network.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 기존의 신호 송수신 네트워크 망을 이용할 수 있고, 데이터의 전송률을 높일 수 있는 신호 송수신 방법 및 송수신 장치를 제공하는 데 목적이 있다.The present invention has been made to solve the above problems, and an object of the present invention is to provide a signal transmitting / receiving method and a transmitting / receiving apparatus capable of using an existing signal transmitting / receiving network network and increasing a data transmission rate.

상기와 같은 문제점을 해결하기 위한 본 발명에 따른 신호 송신 장치는, 입력된 비트 데이터를 적어도 하나 이상의 맵퍼에 분배하는 비트 스트림 분배부, 상기 분배된 비트 데이터를 해당 매핑 방식에 따른 심볼 데이터로 맵핑하여 출력하는 맵퍼를 적어도 하나 이상 포함하는 맵핑부, 및 상기 맵핑부의 각 맵퍼에서 출력된 심볼 데이터를 정렬하여 하나의 심볼 데이터열을 출력하는 심볼 병합부를 포함한 다.A signal transmission apparatus according to the present invention for solving the above problems, the bit stream distribution unit for distributing the input bit data to at least one mapper, by mapping the distributed bit data to the symbol data according to the corresponding mapping scheme And a mapping unit including at least one mapper to output, and a symbol merging unit to align the symbol data output from each mapper of the mapping unit and output one symbol data string.

다른 관점에서 본 발명에 따른 신호 송신 장치는, 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 비트 스트림 분배부, 상기 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 인코더를 적어도 하나 이상 포함하는 인코딩부, 및 상기 인코딩부의 각 인코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 데이터 병합부를 포함한다.In another aspect, the apparatus for transmitting a signal includes a bit stream distribution unit for distributing input bit data to at least one encoder, and at least one encoder for encoding and outputting the distributed bit data according to a corresponding encoding method. And an data merging unit for arranging bit data output from each encoder and outputting one bit data string.

다른 관점에서 본 발명에 따른 신호 송신 장치는, 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정부, 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 제1인터리버, 및 상기 인터리빙된 데이터를 나누어 분배하여 적어도 하나 이상의 매핑 방식에 따라 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 다중 맵퍼를 포함한다.In another aspect, an apparatus for transmitting a signal according to the present invention includes a forward error correcting unit for encoding an input data so as to detect and correct an error, a first interleaver interleaving the error correction encoded data, and the interleaving unit. And a plurality of mappers configured to divide and distribute the divided data into symbol data according to at least one or more mapping methods, and to align the mapped symbol data to output a symbol data string.

다른 관점에서 본 발명에 따른 신호 송신 장치는, 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 아웃터 인코더, 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 인코더, 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 제1인터리버, 및 상기 인터리빙된 데이터를 심볼 데이터로 매핑(mapping)하여 출력하는 심볼 맵퍼를 포함한다.In another aspect, an apparatus for transmitting a signal may include an outer encoder for encoding and outputting the input bit data so as to prevent a transmission error of the input bit data, and using the at least one encoding scheme. A multi-encoder for encoding and sorting the encoded bit data to output a bit data string, a first interleaver for interleaving the output bit data string, and mapping the interleaved data to symbol data Contains the symbol mapper to output.

다른 관점에서 본 발명에 따른 신호 송신 장치는, 입력된 데이터에 대해 오 류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정부, 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 제1인터리버, 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 다중 맵퍼, 상기 심볼 데이터 열을 주파수 영역에서 분산시키고, 상기 분산된 데이터를 인터리빙(interleaving)하여 출력하는 페이딩 코딩부, 및 상기 페이딩 코딩되어 출력된 심볼 데이터를 전송 방식에 따른 프레임 데이터로 형성하는 프레임 형성부를 포함한다.In another aspect, an apparatus for transmitting a signal may include a forward error correcting unit configured to encode and detect an error on input data, a first interleaver interleaving the error correction encoded data, and the interleaving unit. A multi-mapper that maps the data to symbol data using at least one mapping method, aligns the mapped symbol data to output a symbol data string, and distributes the symbol data string in a frequency domain, And a fading coding unit for interleaving and outputting the data, and a frame forming unit for forming the fading coded symbol data output as frame data according to a transmission scheme.

본 발명에 따른 신호 송신 방법은, 입력된 비트 데이터를 적어도 하나 이상의 맵퍼에 분배하는 단계, 상기 각 맵퍼에 분배된 비트 데이터를 해당 매핑 방식에 따른 심볼 데이터로 각각 맵핑하여 출력하는 단계, 및 상기 맵핑된 각 심볼 데이터를 정렬하여 하나의 심볼 데이터 열을 출력하는 단계를 포함한다.The signal transmission method according to the present invention comprises the steps of: distributing input bit data to at least one mapper, mapping and outputting bit data distributed to each mapper to symbol data according to a corresponding mapping method, and the mapping And sorting each symbol data to output one symbol data string.

다른 관점에서 본 발명에 따른 신호 송신 방법은, 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 단계, 상기 각 인코더에 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 단계, 및 상기 출력된 각 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함한다.In another aspect, a signal transmission method according to the present invention includes distributing input bit data to at least one encoder, encoding and outputting bit data distributed to each encoder according to a corresponding encoding method, and outputting the output bit data. Sorting each bit data and outputting one bit data string.

다른 관점에서 본 발명에 따른 신호 송신 방법은, 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정 단계, 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 단계, 및 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계를 포함한다.In another aspect, a signal transmission method according to the present invention includes a forward error correction step of encoding an input data so that an error can be detected and corrected, interleaving the error correction encoded data, and the interleaved data. Mapping the symbol data to symbol data using at least one mapping scheme, and aligning the mapped symbol data to output a symbol data string.

다른 관점에서 본 발명에 따른 신호 송신 방법은, 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 단계, 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 단계, 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 단계, 및 상기 인터리빙된 데이터를 심볼 데이터로 매핑(mapping)하여 출력하는 단계를 포함한다.In another aspect, the signal transmission method according to the present invention includes encoding and outputting the input bit data so as to prevent a transmission error of the input bit data, and encoding the output data using at least one encoding scheme. And arranging the encoded bit data to output a bit data string, interleaving the output bit data string, and mapping and outputting the interleaved data to symbol data. Include.

다른 관점에서 본 발명에 따른 신호 송신 방법은, 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 단계, 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 단계, 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 단계, 및 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계를 포함한다.In another aspect, the signal transmission method according to the present invention includes encoding and outputting the input bit data so as to prevent a transmission error of the input bit data, and encoding the output data using at least one encoding scheme. And arranging the encoded bit data to output a bit data string, interleaving the output bit data string, and mapping the interleaved data to symbol data using at least one mapping method. (mapping) and sorting the mapped symbol data to output a symbol data string.

다른 관점에서 본 발명에 따른 신호 송신 방법은, 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정 단계, 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 단계, 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계, 상기 심볼 데이 터 열을 주파수 영역에서 분산시키고, 상기 분산된 데이터를 인터리빙(interleaving)하여 출력하는 단계, 및 상기 페이딩 코딩되어 출력된 심볼 데이터를 전송 방식에 따른 프레임 데이터로 형성하는 단계를 포함한다.In another aspect, a signal transmission method according to the present invention includes a forward error correction step of encoding an input data so that an error can be detected and corrected, interleaving the error correction encoded data, and interleaving the interleaved data. Mapping at least one mapping method to symbol data, arranging the mapped symbol data to output a symbol data string, distributing the symbol data string in a frequency domain, and distributing the distributed data. Interleaving and outputting the result, and forming the faded coded symbol data into frame data according to a transmission scheme.

본 발명에 따른 신호 수신 장치는, 입력된 심볼 데이터를 적어도 하나 이상의 디맵퍼에 분배하는 심볼 분배부, 상기 분배된 심볼 데이터를 해당 디매핑 방식에 따른 비트 데이터로 디맵핑하여 출력하는 디맵퍼를 적어도 하나 이상 포함하는 디맵핑부, 및 상기 디맵핑부의 각 디맵퍼에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함한다.The apparatus for receiving a signal according to the present invention includes at least a symbol distribution unit for distributing input symbol data to at least one demapper, and a demapper for demapping and distributing the distributed symbol data into bit data according to a corresponding demapping scheme. And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each demapper of the de-mapping unit.

다른 관점에서 본 발명에 따른 신호 수신 장치는, 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 비트 스트림 분배부, 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 디코더를 적어도 하나 이상 포함하는 디코딩부, 및 상기 디코딩부의 각 디코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함한다.In another aspect, the apparatus for receiving a signal includes a bit stream distributor for distributing input bit data to at least one decoder, and at least one decoder for decoding and outputting the distributed bit data according to a corresponding decoding scheme. And a bit stream reconstruction unit for arranging bit data output from each decoder and outputting one bit data string.

다른 관점에서 본 발명에 따른 신호 수신 장치는, 입력된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 비트 데이터로 디맵핑하고, 상기 디맵핑된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 디맵퍼, 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 제1디인터리버, 및 상기 디인터리빙된 데이터를 디코딩하여 오류를 검출하고 수정하는 순방향 오류정정 복호부를 포함한다.In another aspect, an apparatus for receiving a signal according to the present invention divides and distributes input symbol data to demap bit data according to at least one or more demapping schemes, and sorts the demapped bit data to output a bit data string. And a multiple demapper, a first deinterleaver for deinterleaving the output bit data stream to restore order, and a forward error correction decoding unit for detecting and correcting errors by decoding the deinterleaved data.

다른 관점에서 본 발명에 따른 신호 수신 장치는, 입력된 심볼 데이터를 비 트 데이터로 디맵핑하여 출력하는 심볼 디맵퍼, 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 제1디인터리버, 상기 디인터리빙된 데이터를 적어도 하나 이상의 디코딩 방식에 분배하여 디코딩하고, 상기 디코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 디코더, 및 상기 다중 디코더에서 출력된 비트 데이터를 해당 디코딩 방식에 따라 다시 디코딩하여 출력하는 아웃터 디코더를 포함한다.In another aspect, an apparatus for receiving a signal may include: a symbol demapper for demapping input symbol data into bit data and outputting the first signal; a first deinterleaver for deinterleaving the output bit data string and restoring an order; A multiple decoder for distributing and decoding deinterleaved data to at least one decoding scheme, aligning the decoded bit data to output a bit data string, and re-decoding the bit data output from the multiple decoder according to a corresponding decoding scheme An outer decoder for outputting.

다른 관점에서 본 발명에 따른 신호 수신 장치는, 수신된 프레임 데이터의 파일럿 삽입 위치에 포함된 심볼 데이터와 파일럿을 추출하여, 상기 프레임 데이터에 포함된 심볼 데이터를 복원하는 프레임 파싱부, 생성된 파일럿과 상기 파일럿 삽입 위치에서 추출된 파일럿을 이용하여 채널을 추정하고, 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값과 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 채널 추정부, 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 등화부, 및 상기 등화된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 하나의 비트 데이터 열을 출력하는 다중 디맵퍼를 포함한다.In another aspect, an apparatus for receiving a signal may include: a frame parser configured to extract symbol data and a pilot included in a pilot insertion position of received frame data, and restore symbol data included in the frame data; A channel is estimated using the pilot extracted at the pilot insertion position, and the channel is estimated using the equalized value of the symbol data extracted at the pilot insertion position and the determined value of the symbol data extracted at the pilot insertion position. An estimator, an equalizer for equalizing the reconstructed symbol data using the channel information estimated by the channel estimator, and dividing and equalizing the equalized symbol data to determine a symbol value according to at least one demapping scheme, The bit data corresponding to each of the determined values is calculated to generate one bit data string. Contains multiple demappers for output.

다른 관점에서 본 발명에 따른 신호 수신 장치는, 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 프레임 파싱부, 상기 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 채널 추정부, 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 등화부, 및 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 심볼 디맵퍼를 포함한다.In another aspect, an apparatus for receiving a signal may include a frame parsing unit for parsing received frame data, restoring and outputting symbol data, and using an equalized value of the symbol data and a determined value of the symbol data. A channel estimator for estimating a channel, an equalizer for equalizing the reconstructed symbol data using the channel information estimated by the channel estimator, and a symbol value of the equalized symbol data according to a corresponding demapping scheme And a symbol demapper for calculating and outputting bit data corresponding to each of the determined values.

본 발명에 따른 신호 수신 방법은, 입력된 심볼 데이터를 적어도 하나 이상의 디맵퍼에 분배하는 단계, 상기 분배된 심볼 데이터를 해당 디매핑 방식에 따른 비트 데이터로 디맵핑하여 출력하는 단계, 및 상기 각 디맵핑되어 출력된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함한다.In accordance with another aspect of the present invention, there is provided a signal receiving method comprising: distributing input symbol data to at least one demapper, demapping the distributed symbol data into bit data according to a corresponding demapping scheme, and outputting each of the de-maps. And sorting the mapped bit data to output one bit data string.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 단계, 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 단계, 및 상기 각 디코딩되어 출력된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함한다.In another aspect, a signal receiving method according to the present invention includes distributing input bit data to at least one or more decoders, decoding and outputting the distributed bit data according to a corresponding decoding scheme, and outputting each of the decoded and output signals. And sorting the bit data to output one bit data string.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 입력된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 비트 데이터로 디맵핑하고, 상기 디맵핑된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계, 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 단계, 및 상기 디인터리빙된 데이터를 디코딩하여 오류를 검출하고 수정하는 순방향 오류정정 단계를 포함한다.In another aspect, the signal receiving method according to the present invention divides and divides input symbol data into bit data according to at least one or more demapping schemes, and arranges one bit data string by aligning the demapped bit data. Outputting, deinterleaving the output bit data sequence to restore order, and decoding the deinterleaved data to detect and correct errors.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 입력된 심볼 데이터를 비트 데이터로 디맵핑하여 출력하는 단계, 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 단계, 상기 디인터리빙된 데이터를 나누어 분배하여 적어도 하나 이상의 디코딩 방식에 따라 디코딩하고, 상기 디코딩된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계, 및 상기 출력된 비트 데이터 열을 해당 디코딩 방식에 따라 다시 디코딩하여 출력하는 단계를 포함한다.In another aspect, a signal receiving method according to the present invention includes: demapping input symbol data into bit data and outputting the data, deinterleaving the output bit data string to restore an order, and dividing the deinterleaved data. Distributing and decoding according to at least one decoding scheme, arranging the decoded bit data to output one bit data string, and decoding and outputting the output bit data string again according to a corresponding decoding scheme. Include.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 수신된 프레임 데이터의 파일럿 삽입 위치에 포함된 심볼 데이터와 파일럿을 추출하여, 상기 프레임 데이터에 포함된 심볼 데이터를 복원하는 단계, 생성된 파일럿과 상기 파일럿 삽입 위치에서 추출된 파일럿을 이용하여 채널을 추정하고, 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값과 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계, 상기 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계, 및 상기 등화된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 하나의 비트 데이터 열을 출력하는 단계를 포함한다.In another aspect, the method for receiving a signal according to the present invention includes extracting symbol data and pilot included in a pilot insertion position of received frame data, restoring symbol data included in the frame data, generated pilot and the pilot Estimating a channel using the pilot extracted at the insertion position and estimating the channel using the equalized value of the symbol data extracted at the pilot insertion position and a determined value of the symbol data extracted at the pilot insertion position, Equalizing the reconstructed symbol data by using estimated channel information, and dividing and distributing the equalized symbol data to determine a symbol value according to at least one demapping scheme, and bit data corresponding to each of the determined values Calculating and outputting one bit data string.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 단계, 상기 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계, 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계, 및 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 단계를 포함한다.In another aspect, a signal receiving method according to the present invention includes parsing received frame data, restoring and outputting symbol data, and using a channel value by using an equalized value of the symbol data and a determined value of the symbol data. Estimating a symbol, equalizing the reconstructed symbol data using the channel information estimated by the channel estimator, and determining a symbol value of the equalized symbol data according to a corresponding demapping scheme, and determining the determined values. Computing and outputting the bit data corresponding to the.

다른 관점에서 본 발명에 따른 신호 수신 방법은, 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 단계, 상기 심볼 데이터의 등화된 값을 이용하여, 각 부반송파(subcarrier)의 전송 채널에 대한 채널 상태를 추정하는 단계, 상기 채널 상태 추정 단계에서 추정된 채널 가운데 채널 상태가 좋은 채널로 수신된 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계, 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계, 및 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 단계를 포함한다.In another aspect, a signal receiving method according to the present invention includes parsing received frame data, restoring and outputting symbol data, and transmitting each subcarrier using an equalized value of the symbol data. Estimating a channel state for a channel, estimating a channel using an equalized value of symbol data received as a channel having a good channel state among the channels estimated in the channel state estimating step and a determination value of the symbol data; Equalizing the reconstructed symbol data using the channel information estimated by the channel estimator, and determining a symbol value of the equalized symbol data according to a corresponding demapping scheme, and bit data corresponding to each determined value. Comprising the step of outputting.

본 발명의 다른 목적, 특성 및 이점들은 첨부한 도면을 참조한 실시 예들의 상세한 설명을 통해 명백해질 것이다.Other objects, features and advantages of the present invention will become apparent from the following detailed description of embodiments taken in conjunction with the accompanying drawings.

아울러, 본 발명에서 사용되는 용어는 가능한 한 현재 널리 사용되는 일반적인 용어를 선택하였으나, 특정한 경우는 출원인이 임의로 선정한 용어도 있으며 이 경우 해당되는 발명의 설명 부분에서 상세히 그 의미를 기재하였으므로, 단순한 용어의 명칭이 아닌 용어가 가지는 의미로서 본 발명을 파악하여야 함을 밝혀 두고자 한다.In addition, the terms used in the present invention was selected as a general term widely used as possible now, but in certain cases, the term is arbitrarily selected by the applicant, in which case the meaning is described in detail in the corresponding description of the invention, It is to be clear that the present invention is to be understood as the meaning of terms rather than names.

이와 같이 구성된 본 발명에 따른 신호 송수신 방법 및 신호 송수신 장치의 동작을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.Operation of the signal transmission and reception method and the signal transmission and reception device according to the present invention configured as described above will be described in detail with reference to the accompanying drawings.

도 1은 본 발명에 따른 일 실시예로서, 신호 송신 장치를 개략적으로 나타낸 블록도이다. 상기 도 1의 신호 송신 장치는 방송 신호 등 비디오 데이터를 전송하 는 신호 송신 시스템이 될 수 있다. 예를 들어, DVB(digital video broadcasting) 시스템에 따른 신호 송신 시스템일 수 있다. 도 1을 참조하여 본 발명에 따른 신호 송신 시스템의 실시예를 설명하면 다음과 같다.1 is a block diagram schematically showing a signal transmission apparatus according to an embodiment according to the present invention. The signal transmission apparatus of FIG. 1 may be a signal transmission system for transmitting video data such as a broadcast signal. For example, it may be a signal transmission system according to a digital video broadcasting (DVB) system. An embodiment of a signal transmission system according to the present invention will be described with reference to FIG. 1.

도 1의 실시예는 아웃터 인코더(Outer encoder)(100), 인너 인코더(Inner encoder)(110), 제1인터리버(interleaver)(120), 다중 맵퍼(mapper)(130), 선형 프리코딩부(140), 제2인터리버(150), 프레임 형성부(frame builder)(160), 변조부(modulator)(170) 및 전송부(180)를 포함한다.1 illustrates an outer encoder 100, an inner encoder 110, a first interleaver 120, a multiple mapper 130, and a linear precoding unit ( 140, a second interleaver 150, a frame builder 160, a modulator 170, and a transmitter 180.

상기 아웃터 인코더(100)와 인너 인코더(110)는 각각 입력된 신호를 부호화하여 출력함으로써, 전송되는 데이터에 발생한 오류를 수신기에서 검출하고, 상기 오류를 수정할 수 있도록 한다. 즉, 상기 아웃터 인코더(100)와 인너 인코더(110)는 순방향 오류정정부(Forward Error Correcting : FEC)로 볼 수 있다.The outer encoder 100 and the inner encoder 110 encode and output the input signal, respectively, so that an error occurring in the transmitted data can be detected by the receiver and the error can be corrected. That is, the outer encoder 100 and the inner encoder 110 may be regarded as forward error correcting (FEC).

상기 아웃터 인코더(100)는 입력된 신호에 대해 전송 에러를 방지할 수 있도록 즉, 송신 성능을 향상시키기 위해 입력 데이터를 부호화하고, 인너 인코더(110)는 송신 신호에 에러 발생을 대비하여 송신할 신호를 다시 부호화한다. 상기 각 인코더의 종류는, 해당하는 신호 송신 시스템에서 사용하는 코딩 방식에 따라 다를 수 있다.The outer encoder 100 encodes input data so as to prevent a transmission error on an input signal, that is, to improve transmission performance, and the inner encoder 110 transmits a signal to be transmitted in preparation for an error in the transmission signal. Encode again. The type of each encoder may vary according to a coding scheme used in a corresponding signal transmission system.

제1인터리버(120)는 상기 인너 인코더(110)에서 출력된 신호가 전송될 경우 겪을 수 있는 버스트 에러(burst error)에 강인하도록 데이터 열을 랜덤한 위치로 분산시키는 역할을 한다. 예를 들어, 상기 제1인터리버(120)에는 블록(block) 인터리빙 방식이나 컨벌루션(convolution) 인터리빙 방식 등이 사용될 수 있다. 상기 제1인터리버(120)의 종류는 해당하는 신호 송신 시스템에서 사용하는 방식에 따라 다를 수 있다.The first interleaver 120 distributes the data sequence to a random position so as to be robust to a burst error that may occur when the signal output from the inner encoder 110 is transmitted. For example, a block interleaving method or a convolution interleaving method may be used for the first interleaver 120. The type of the first interleaver 120 may vary depending on the method used in the corresponding signal transmission system.

다중 맵퍼(130)는 상기 제1인터리버(120)에서 인터리빙된 데이터를 전송 방식에 따른 심볼(symbol)로 매핑한다. 상기 다중 맵퍼(130)는 복수의 매핑 방식을 혼합하여 사용함으로써, 입력된 데이터를 심볼 데이터로 매핑한다. 상기 매핑 방식으로 QAM(Quadrature Amplitude Modulation), QPSK(Quadrature Phase Shift Keying), APSK(Amplitude Phase Shift Keying), PAM(Pulse Amplitude Modulation), 옵티멀 성상(optimal constellation) 등이 사용될 수 있다.The multiple mapper 130 maps the data interleaved in the first interleaver 120 into symbols according to a transmission scheme. The multiple mapper 130 mixes a plurality of mapping schemes to map the input data into symbol data. Quadrature Amplitude Modulation (QAM), Quadrature Phase Shift Keying (QPSK), Amplitude Phase Shift Keying (APSK), Pulse Amplitude Modulation (PAM), and Optimal Constellation may be used as the mapping scheme.

상기와 같은 다중 매핑방식을 사용하여, 작은 성상(constellation) 사이즈(size)에 매핑하는 방식으로부터는 SNR(Signal to Noise Ratio) 이득을 얻을 수 있고, 큰 성상 사이즈에 매핑하는 방식으로부터는 전송률 이득(capacity gain)을 얻을 수 있다. 따라서, 상기 매핑방식의 혼합 비율을 조절하여 SNR과 전송률 사이의 이득을 조정할 수 있고, 전송 효율을 높일 수 있다.Using the multiple mapping scheme as described above, a signal to noise ratio (SNR) gain can be obtained from a method of mapping to a small constellation size, and a rate gain ( capacity gain) can be obtained. Therefore, the gain between the SNR and the data rate can be adjusted by adjusting the mixing ratio of the mapping scheme, and the transmission efficiency can be improved.

도 2는 본 발명에 따른 일 실시예로서, 다중 맵퍼를 개략적으로 나타낸 블록도이다. 상기 다중 맵퍼(130)는 비트 스트림 분배부(131), 제1맵퍼(132), 제2맵퍼(133), …, 제N맵퍼(134), 및 심볼 인터리버(135)를 포함한다.2 is a block diagram schematically illustrating a multiple mapper according to an embodiment of the present invention. The multiple mapper 130 may include a bit stream distributor 131, a first mapper 132, a second mapper 133,. , An N-th mapper 134, and a symbol interleaver 135.

상기 비트 스트림 분배부(131)는 입력된 비트 데이터를 여러 개의 맵퍼에 분배한다. 상기 비트 스트림 분배부(131)는 상기 각 맵퍼의 매핑 방식에 따라 심볼에 매핑하기 위해 필요한 수의 비트 데이터를 분배한다.The bit stream distributor 131 distributes the input bit data to a plurality of mappers. The bit stream distributor 131 distributes the required number of bit data to map to a symbol according to the mapping method of each mapper.

도 3은 본 발명에 따른 일 실시예로서, 비트 스트림 분배 방식을 나타낸 도 면이다. 즉, 상기 비트 스트림 분배 방식은 상기 비트 스트림 분배부(131)에서 비트 스트림을 분배하는 방식의 일 예를 나타낸다.3 is a diagram illustrating a bit stream distribution scheme according to an embodiment of the present invention. That is, the bit stream distribution method represents an example of a method of distributing a bit stream in the bit stream distribution unit 131.

상기 도 3의 비트 스트림 분배 방식은, 입력되는 비트 데이터를 매트릭스(Matrix) 형태의 저장 공간(memory space)에 일정 패턴으로 저장하고, 상기 저장 패턴과 다른 패턴으로 데이터를 읽어 출력한다. 상기와 같은 경우, 일종의 가상 인터리버(virtual interleaver)의 효과를 얻을 수 있다. In the bit stream distribution method of FIG. 3, the input bit data is stored in a matrix-type storage space in a predetermined pattern, and the data is read and output in a pattern different from the storage pattern. In this case, the effect of a kind of virtual interleaver can be obtained.

설명의 편의를 위해, 입력된 비트 데이터를 분배할 맵퍼의 개수가 2개인 경우를 가정한다. 예를 들어, 상기 비트 스트림 분배부(131)에 입력된 한 블럭의 길이를 M×N 비트(bit)라고 할 때, 상기 블록을 M등분으로 나누어 저장공간에 1열 1행 위치에서부터 채운다. 1열의 1행에서부터 시작하여 1열의 M행까지 데이터를 저장하며, 상기 1열이 다 채워지면 그 다음 열(2열)의 1행에서부터 시작하여 M행까지 데이터를 저장한다. 상기와 같은 순서로 N열의 M행까지 데이터를 저장할 수 있다. 이때, 상기 저장공간의 MSB(Most Significant Bit) 위치는 좌측 최상단이며, LSB(Least Significant Bit) 위치는 우측 최하단이다.For convenience of explanation, it is assumed that the number of mappers for distributing input bit data is two. For example, when the length of one block input to the bit stream distribution unit 131 is M × N bits, the blocks are divided into M equal parts and filled in the storage space from one row to one row. Data is stored starting from row 1 of column 1 up to row M, and when the column 1 is filled up, data is stored starting from row 1 of the next column (column 2) up to row M. Data can be stored up to M rows of N columns in the above order. In this case, the MSB (Most Significant Bit) position of the storage space is at the top left, and the LSB (Least Significant Bit) position is at the bottom right.

상기 2개의 맵퍼에서, 첫 번째와 두 번째 맵퍼의 심볼에 대한 비트 비율이 M-R : M 이라고 할 경우, 상기 저장공간에 저장된 데이터를 각각 M-R개의 행과 R개의 행으로 나누어 분배한다. 상기 나누어진 비트 데이터는 행 방항으로 출력된다. 즉, 1행 1열의 데이터에서부터 시작하여 1행 N열까지 해당 행의 데이터를 읽어서 출력하고, 해당 행의 데이터를 모두 읽으면, 다음 아래 행(2행)의 1열부터 시작하여 우측 방향으로 해당 행의 데이터를 읽어서 출력한다. 상기와 같은 순서로 M-R행 까지 데이터를 읽어서 첫 번째 맵퍼에 출력한다. 그리고 나머지 R개의 행에 대해서도 행 방향으로 데이터를 읽어서 두 번째 맵퍼에 출력한다. In the two mappers, when the bit ratio of the symbols of the first and second mappers is M-R: M, the data stored in the storage space is divided into M-R rows and R rows, respectively. The divided bit data is output in a row manner. In other words, starting from the data of 1 row and 1 column, reading the data of the row up to 1 row N column, and reading all the data of the row, starting from the 1 column of the next lower row (row 2) to the right direction Read and output the data. In the same order as above, data is read to M-R line and output to the first mapper. The data of the remaining R rows is also read in the row direction and output to the second mapper.

상기 실시 예에서 블록의 크기, 저장 패턴, 읽기 패턴 등은 하나의 실시 예이며 이는 구현 예에 따라 달라질 수 있다. 예를 들어, 입력된 비트 데이터를 입력된 순서대로 각 맵퍼에 분배하는 것도 가능하다.In the above embodiment, the size of the block, the storage pattern, the read pattern, and the like are one embodiment, which may vary depending on the embodiment. For example, it is also possible to distribute the input bit data to each mapper in the input order.

상기 비트 스트림 분배부(131)에서 분배된 비트 데이터는 각 맵퍼(제1맵퍼(132) 내지 제N맵퍼(134))에 출력된다. 상기 제1맵퍼(132) 내지 제N맵퍼(134)는 입력된 비트 데이터를 심볼 데이터로 매핑하는 매핑부로 볼 수 있다. 상기 각 맵퍼는 해당 매핑 방식에 따라서, 입력된 비트 데이터를 심볼 데이터로 매핑한다. 상기 매핑 방식으로 QAM, QPSK, APSK, PAM, 옵티멀 성상(optimal constellation) 등이 사용될 수 있다.The bit data distributed by the bit stream distributor 131 is output to each mapper (first mapper 132 to N-th mapper 134). The first mapper 132 to the N-th mapper 134 may be viewed as a mapping unit that maps the input bit data into symbol data. Each mapper maps the input bit data into symbol data according to a corresponding mapping scheme. QAM, QPSK, APSK, PAM, optimal constellation, etc. may be used as the mapping scheme.

상기 각 맵퍼(제1맵퍼(132) 내지 제N맵퍼(134))는 같은 종류의 매핑 방식을 사용하면서, 한 심볼에 포함되는 비트 데이터의 수를 다르게 할 수도 있고, 각 맵퍼마다 다른 종류의 매핑 방식을 사용할 수도 있다. 예를 들어, 제1맵퍼(132) 내지 제N맵퍼(134) 모두 QAM 방식을 사용하면서, 제1맵퍼(132)는 16QAM, 제2맵퍼(133)는 64QAM, 제N맵퍼(134)는 256QAM으로 심볼 매핑하도록 할 수 있다. 또는, 제1맵퍼(132)는 QAM 방식으로 매핑하고, 제N맵퍼(134)는 옵티멀 성상 방식으로 매핑할 수 있다. 상기 예는 구현예에 따라 달라질 수 있다.Each of the mappers (the first mapper 132 to the N-th mapper 134) may use the same type of mapping scheme, and may vary the number of bit data included in one symbol, and different types of mapping for each mapper. You can also use the method. For example, while the first mapper 132 to the N-th mapper 134 all use the QAM method, the first mapper 132 is 16QAM, the second mapper 133 is 64QAM, and the N-th mapper 134 is 256QAM. Symbol mapping. Alternatively, the first mapper 132 may map in a QAM manner, and the N-th mapper 134 may map in an optical constellation manner. The example may vary depending on the embodiment.

이하 설명의 편의를 위해, 상기 각 맵퍼(제1맵퍼(132) 내지 제N맵퍼(134))는 옵티멀 성상(optima constellation)방식을 사용하면서, 한 심볼에 포함되는 비트 데이터의 수를 다르게 하는 경우를 가정하여 설명한다. 예를 들어, 제1맵퍼(132)는 16포인트 옵티멀 성상, 제2맵퍼(133)는 64포인트 옵티멀 성상, 제N맵퍼(134)는 256포인트 옵티멀 성상을 사용할 수 있다.For convenience of description, each of the mappers (first mapper 132 to N-th mapper 134) uses an optimal constellation method while varying the number of bit data included in one symbol. It is assumed to be described. For example, the first mapper 132 may use a 16-point optical constellation, the second mapper 133 may use a 64-point optical constellation, and the N-th mapper 134 may use a 256-point optical constellation.

도 4는 본 발명에 따른 일 실시예로서, 옵티멀 성상(optimal constellation) 포인트의 위치를 개략적으로 나타낸 도면이다. 옵티멀 성상 매핑을 위해 상기 포인트가 사용될 수 있다. 상기 성상 포인트의 숫자는 파워를 나타낸다.4 is a diagram schematically showing the position of an optimal constellation point according to an embodiment of the present invention. The point can be used for optical constellation mapping. The number of constellation points represents power.

상기 옵티멀 성상 포인트들의 x축 값은 홀수(1, 3, 5, …) 또는 짝수(2, 4, 6, …)가 될 수 있으며, y축 값은

Figure 112007039834020-PAT00001
의 정수배가 될 수 있다.The x-axis value of the optical constellation points may be odd (1, 3, 5, ...) or even (2, 4, 6, ...), the y-axis value
Figure 112007039834020-PAT00001
It can be an integer multiple of.

예를 들어, x축 위에 위치한 포인트의 경우 1, 3, 5, …의 홀수 값을 가지며, 파워는 각각 1, 9, 25, … 이다. y축 위에 위치한 포인트의 경우

Figure 112007039834020-PAT00002
,
Figure 112007039834020-PAT00003
,
Figure 112007039834020-PAT00004
의 값을 가지며, 파워는 각각 3, 27, 75, … 이다. 파워가 13인 포인트의 경우, x축 값은 1이고, y축 값은
Figure 112007039834020-PAT00005
이다. 파워가 7인 포인트의 경우, x축 값은 2이고, y축 값은
Figure 112007039834020-PAT00006
이다. For example, for points located on the x-axis, 1, 3, 5,... Power values are 1, 9, 25,... to be. for points on the y axis
Figure 112007039834020-PAT00002
,
Figure 112007039834020-PAT00003
,
Figure 112007039834020-PAT00004
And the powers are 3, 27, 75,... to be. For points with a power of 13, the x-axis value is 1 and the y-axis value is
Figure 112007039834020-PAT00005
to be. For points with power of 7, the x-axis value is 2 and the y-axis value is
Figure 112007039834020-PAT00006
to be.

상기와 같이 포인트를 원형에 가깝게 위치시키고, 가능한 포인트의 위치를 DC위치에서 멀리함으로써, 전송 파워를 효율적으로 사용할 수 있다. As described above, by placing the point as close to the circle as possible and as far as possible from the DC position, the transmission power can be used efficiently.

상기 도 4와 같은 포인트들의 위치 이외에, 상기 포인트들을 x축, y축, 또는 원점에 대하여 대칭 시켜 얻어진 위치를 사용할 수도 있다. 또는, 상기 포인트들의 위치를 원점을 축으로 임의의 각도로 회전시켜 얻어진 위치를 사용할 수도 있다. 이는 구현 예에 따라 달라질 수 있다.In addition to the positions of the points shown in FIG. 4, a position obtained by symmetrical with respect to the x-axis, y-axis, or origin may be used. Alternatively, the positions obtained by rotating the positions of the points at arbitrary angles about the origin may be used. This may vary depending on implementation.

도 5는 본 발명에 따른 일 실시예로서, 옵티멀 성상의 포인트를 결정하는 순서를 나타낸 순서도이다. 상기 도 4와 같은 성상 포인트 가운데 필요한 수의 옵티멀 성상 포인트를 얻는다.5 is a flowchart illustrating a procedure of determining an optical constellation point according to an embodiment of the present invention. The required number of optical constellation points is obtained among the constellation points as shown in FIG. 4.

먼저, 상기 도 4와 같은 성상 포인트 가운데 가장 작은 파워를 가지는 성상 포인트를 선택한다(S500). 그리고 상기 선택된 성상 포인트의 수와 필요한 성상 포인트의 수를 비교한다(S510). 만약, 상기 선택된 성상 포인트의 수가 더 적으면, 다시 S500 단계를 수행하여 선택되지 않은 포인트 가운데 가장 작은 파워를 가지는 성상 포인트를 선택한다. 만약 상기 선택된 성상 포인트의 수가 더 크면, 넘은 포인트의 수만큼 파워가 큰 순서대로 성상 포인트를 제거한다(S520). 상기와 같은 과정을 통해 원하는 수의 성상 포인트를 얻을 수 있으며, 상기 얻어진 성상 포인트를 이용하여 입력된 데이터를 심볼 데이터로 매핑할 수 있다.First, a constellation point having the smallest power among constellation points as shown in FIG. 4 is selected (S500). In operation S510, the number of the selected constellation points and the number of necessary constellation points are compared. If the selected number of constellation points is smaller, step S500 is performed again to select constellation points having the smallest power among the unselected points. If the number of the selected constellation points is larger, the constellation points are removed in order of increasing power by the number of points exceeded (S520). Through the above process, a desired number of constellation points can be obtained, and the input data can be mapped to symbol data using the obtained constellation points.

도 6 내지 도 9는 본 발명에 따른 일 실시예로서, 상기와 같은 방식에 따라 선택된 포인트를 갖는 옵티멀 성상을 개략적으로 나타낸 도면이다. 즉, 도 6내지 도 9은 각각 16포인트, 64포인트, 256포인트, 256포인트를 갖는 옵티멀 성상을 개략적으로 나타낸 도면이다. 다만, 도 8의 경우에는 상기 도 4에서 설명한 성상 포인트 위치와 다른 위치를 가지는 다른 실시예의 경우로서, DC위치에 가까운 성상 포인트를 가지는 경우이다.6 to 9 are schematic diagrams showing an optical constellation having a point selected according to the above-described exemplary embodiment according to the present invention. That is, FIGS. 6 to 9 schematically show an optical constellation having 16 points, 64 points, 256 points, and 256 points, respectively. However, FIG. 8 is a case of another embodiment having a position different from that of the constellation point described with reference to FIG. 4, and has a constellation point close to the DC position.

상기에서 설명한 바와 같이, 상기 도 6 내지 도 9의 포인트들의 위치 이외 에, 상기 포인트들을 x축, y축, 또는 원점에 대하여 대칭 시켜 얻어진 위치를 사용할 수도 있다. 또는, 상기 포인트들의 위치를 원점을 축으로 임의의 각도로 회전시켜 얻어진 위치를 사용할 수도 있다. 이는 구현 예에 따라 달라질 수 있다.As described above, in addition to the positions of the points of FIGS. 6 to 9, a position obtained by symmetry of the points with respect to the x-axis, the y-axis, or the origin may be used. Alternatively, the positions obtained by rotating the positions of the points at arbitrary angles about the origin may be used. This may vary depending on implementation.

상기 각 맵퍼(제1맵퍼(132) 내지 제N맵퍼(134))는 상기와 같이 정해진 포인트 수를 갖는 옵티멀 성상 매핑 방식에 따라, 입력된 데이터를 심볼 매핑하여 출력한다.Each mapper (the first mapper 132 to the N-th mapper 134) performs symbol symbol mapping on the input data according to the optical constellation mapping method having a predetermined number of points as described above.

심볼 인터리버(135)는 상기 각 맵퍼에서 출력된 심볼데이터를 인터리빙하여 하나의 심볼열로 정렬하여 출력한다. 상기 인터리빙 방식으로 블록 인터리빙 방식, 컨벌루션 인터리빙, 또는 상기 심볼들을 하나의 블럭(block)으로 정한 후 블럭의 순서에 해당하는 어드레스(address)를 비트 역전시킨 순서로 출력하는 비트 역전 어드레싱(bit-reversed addressing)을 이용한 인터리빙 방식 등을 사용할 수 있다. 또는 상기 심볼을 인터리빙 시키지 않고, 단순히 상기 각 맵퍼에서 출력된 심볼데이터를 정해진 순서대로 단순히 정렬하여 출력할 수도 있다. 이는 구현 예에 따라 달라질 수 있다.The symbol interleaver 135 interleaves the symbol data output from the respective mappers, sorts them into one symbol string, and outputs the result. Bit-reversed addressing, in which the block interleaving method, the convolutional interleaving method, or the symbols are designated as one block, and then the addresses corresponding to the order of the blocks are output in the order of bit inversion. ) May be used for interleaving. Alternatively, the symbol data output from the respective mappers may be simply arranged in a predetermined order and output without interleaving the symbols. This may vary depending on implementation.

선형 프리코딩부(140)는 입력된 심볼 데이터를 여러 개의 출력 심볼 데이터에 분산시켜, 주파수 선택적 페이딩(frequency selective fading) 채널을 겪었을 때 모든 정보가 페이딩으로 손실될 확률을 줄여준다.The linear precoding unit 140 distributes the input symbol data to a plurality of output symbol data, thereby reducing the probability that all information is lost due to fading when undergoing a frequency selective fading channel.

제2인터리버(150)는 상기 선형프리코딩부(140)에서 출력된 심볼 데이터를 다시 인터리빙하여, 상기 심볼 데이터가 동일한 주파수 선택적인 페이딩을 겪지 않도록 한다. 상기 제2인터리버(150)에는 블록 인터리빙 방식이나 컨벌루션 인터리빙 방식 등이 사용될 수 있다.The second interleaver 150 interleaves the symbol data output from the linear precoding unit 140 again so that the symbol data does not experience the same frequency selective fading. A block interleaving method or a convolutional interleaving method may be used for the second interleaver 150.

프레임 형성부(160)는 상기 인터리빙된 신호를 직교 주파수 다중 분할(Orthogonal Frequency Division Multiplex : OFDM) 방식으로 변조할 수 있도록, 데이터 구간에 파일럿(pilot) 신호를 삽입하여 프레임을 형성한다.The frame forming unit 160 forms a frame by inserting a pilot signal in a data section so that the interleaved signal can be modulated by an orthogonal frequency division multiplex (OFDM) scheme.

변조부(170)는 상기 프레임 형성부(160)에서 출력된 데이터들을 각각 OFDM의 부반송파(sub carrier)들에 실어 전송할 수 있도록 가드 구간(guard interval)을 삽입하여 변조한다. 전송부(180)는 변조부(170)에서 출력된 보호 구간과 데이터 구간을 가진 디지털 형식의 신호를 아날로그 신호로 변환하여 송신(transmit)한다.The modulator 170 inserts and modulates a guard interval so that the data output from the frame former 160 can be carried on subcarriers of OFDM. The transmitter 180 converts a digital signal having a guard period and a data period output from the modulator 170 into an analog signal and transmits the signal.

도 10은 본 발명에 따른 일 실시예로서, 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 도 10의 실시예는 DVB 수신 장치 등에 포함될 수 있다.10 is a block diagram schematically illustrating an apparatus for receiving a signal according to an embodiment of the present invention. The embodiment of FIG. 10 may be included in a DVB receiving apparatus.

도 10의 본 발명에 따른 실시예는 수신부(1000), 동기부(1010), 복조부(1020), 프레임 파싱(parsing)부(1030), 제1디인터리버(deinterleaver)(1040), 선형 프리코딩 디코더(1050), 다중 디맵퍼(demapper)(1060), 제2디인터리버(1070), 인너 디코더(inner decoder)(1080) 및 아웃터 디코더(outer decoder)(1090)를 포함한다.10, the receiver 1000, the synchronizer 1010, the demodulator 1020, the frame parsing unit 1030, the first deinterleaver 1040, and the linear free unit are illustrated in FIG. 10. A coding decoder 1050, a multiple demapper 1060, a second deinterleaver 1070, an inner decoder 1080, and an outer decoder 1090 are included.

수신부(1000)는 수신된 RF 신호의 주파수 대역을 다운 컨버전(down conversion)한 후 디지털 신호로 변환하여 출력한다. 동기부(1010)는 수신부(1000)에서 출력된 수신 신호의 주파수 영역과 시간 영역의 동기를 획득하여 출력한다. 상기 동기부(1010)는 주파수 영역 신호의 동기 획득을 위해 복조부(1020)가 출력하는 데이터의 주파수 영역의 오프셋(offset) 결과를 이용할 수 있다.The receiver 1000 down-converts the frequency band of the received RF signal and converts the frequency band into a digital signal. The synchronizer 1010 obtains and outputs a synchronization between a frequency domain and a time domain of the received signal output from the receiver 1000. The synchronization unit 1010 may use an offset result of the frequency domain of the data output by the demodulator 1020 to obtain synchronization of the frequency domain signal.

복조부(1020)는 상기 동기부(1010)에서 출력된 수신 데이터를 복조하고, 가드구간(guard interval)을 제거한다. 이를 위해 복조부(1020)는 수신 데이터를 주파수 영역으로 변환시키고, 서브 캐리어(sub carrier)에 분산된 데이터 값을 각각의 부반송파에 할당되었던 값으로 디코딩한다. 프레임 파싱부(1030)는 상기 복조부(1020)에서 복조된 신호의 프레임 구조에 따라 파일럿 심볼을 제외하고 데이터 심볼 구간의 심볼 데이터를 출력할 수 있다.The demodulator 1020 demodulates the received data output from the synchronizer 1010 and removes a guard interval. To this end, the demodulator 1020 converts the received data into the frequency domain, and decodes the data values distributed in the subcarriers into values assigned to each subcarrier. The frame parser 1030 may output symbol data of a data symbol period excluding a pilot symbol according to the frame structure of the signal demodulated by the demodulator 1020.

제1디인터리버(1040)는 상기 프레임 파싱부(1030)에서 출력된 데이터 열에 대해 디인터리빙(de-interleaving)을 수행하여 데이터를 인터리빙되기 전의 순서로 복원시킨다. 상기 제1디인터리버(1040)는 상기 도 1의 제2인터리버(150)에서 인터리빙한 방식에 대응되는 방식에 따라 디인터리빙하여 데이터 열의 순서를 복원한다.The first deinterleaver 1040 performs de-interleaving on the data string output from the frame parser 1030 to restore the data in the order before interleaving. The first deinterleaver 1040 is deinterleaved according to a method corresponding to the method interleaved by the second interleaver 150 of FIG. 1 to restore the order of data columns.

선형 프리코딩 디코더(1050)는 신호 송신 장치에서 데이터를 분산한 과정의 역과정을 수행하여, 상기 선형 프리코딩 디코더(1050)에 입력된 데이터에 분산되어 있는 본래의 데이터를 복원한다.The linear precoding decoder 1050 performs a reverse process of distributing the data in the signal transmission apparatus, and restores original data dispersed in the data input to the linear precoding decoder 1050.

다중 디맵퍼(1060)는 상기 선형 프리코딩 디코더(1050)에서 복원된 심볼 데이터를 비트열로 복원할 수 있다. 상기 다중 디맵퍼(1060)의 디매핑 방식은 상기 도 1과 같은 송신 장치의 다중 맵퍼(130)에서 사용한 매핑 방식에 대응되는 방식을 사용한다. 상기에서 설명한 바와 같이, 상기 도 1의 다중 맵퍼(130)에서 옵티멀 성상 매핑 방식에 따라 다른 비트 수를 갖는 심볼 데이터로 다중 매핑하였다고 가정한다.The multiple demapper 1060 may reconstruct the symbol data reconstructed by the linear precoding decoder 1050 into a bit string. The demapping scheme of the multiple demapper 1060 uses a scheme corresponding to the mapping scheme used by the multiple mapper 130 of the transmitting apparatus as shown in FIG. 1. As described above, it is assumed that the multiple mapper 130 of FIG. 1 performs multiple mapping to symbol data having a different number of bits according to the optical constellation mapping scheme.

도 11은 본 발명에 따른 일 실시예로서, 다중 디맵퍼를 개략적으로 나타낸 블록도이다. 상기 다중 디맵퍼(1060)는 심볼 디인터리버(161), 제1디맵퍼(162), 제2디맵퍼(163), …, 제N디맵퍼(164), 및 비트 스트림 복원부(165)를 포함한다.11 is a block diagram schematically illustrating a multiple demapper according to an embodiment of the present invention. The multiple demapper 1060 includes a symbol deinterleaver 161, a first demapper 162, a second demapper 163,. , N-th demapper 164, and bit stream reconstruction unit 165.

심볼 디인터리버(161)는 입력된 심볼 데이터를 디인터리빙(deinterleaving)하여 본래의 심볼 데이터 순서를 복원한다. 상기 디인터리버(161)의 디인터리빙 방식은 상기 도 2의 다중 맵퍼(130)에서 심볼 인터리버(135)가 인터리빙한 방식에 대응되는 방식을 사용한다. 그리고 상기 심볼 디인터리버(161)는 디인터리빙된 심볼 데이터를, 매핑된 방식에 해당하는 디맵퍼로 전송한다.The symbol deinterleaver 161 deinterleaves the input symbol data to restore the original symbol data order. The deinterleaving method of the deinterleaver 161 uses a method corresponding to a method in which the symbol interleaver 135 interleaves in the multiple mapper 130 of FIG. 2. The symbol deinterleaver 161 transmits the deinterleaved symbol data to a demapper corresponding to the mapped scheme.

각 디맵퍼(제1디맵퍼(162) 내지 제N디맵퍼(164))는 상기 수신된 심볼 데이터를 해당하는 디맵핑 방식에 따라 비트 데이터로 변환한다. 상기 제1디맵퍼(162) 내지 제N디맵퍼(164)는 입력된 심볼 데이터를 비트 데이터로 디맵핑하는 디맵핑부로 볼 수 있다. 상기 제1디맵퍼(162) 내지 제N디맵퍼(164)의 디맵핑 방식은 도 2의 제1맵퍼(132) 내지 제N맵퍼(134)의 맵핑 방식에 각각 대응된다.Each demapper (first demapper 162 through N-th demapper 164) converts the received symbol data into bit data according to a corresponding demapping scheme. The first demapper 162 to N-th demapper 164 may be regarded as a demapping unit for demapping input symbol data into bit data. The demapping schemes of the first demapper 162 to the Nth demapper 164 correspond to the mapping methods of the first mapper 132 to the N-th mapper 134 of FIG. 2, respectively.

도 12는 64포인트를 갖는 옵티멀 성상의 결정 경계(decision boundary)를 개략적으로 나타낸 블록도이다. 상기 도 2의 각 맵퍼(제1맵퍼(132) 내지 제N맵퍼(134)) 가운데 하나의 맵퍼에서 64 포인트 옵티멀 성상(optimal constellation) 방식에 따라 심볼 맵핑한 경우, 상기 맵퍼와 대응되는 수신측의 디맵퍼에서는 상기 도 12와 같은 결정 경계를 이용하여, 수신된 심볼 데이터를 디맵핑한다. 옵티멀 성상 매핑 방식의 경우, 전송 파워를 효율적으로 사용하기 위해 벌집 구조의 성상을 가지며, 디맵퍼에서는 상기 도 12와 같이 심볼마다 육각형의 결정 경계를 갖는다. 다만, 가장 가장자리에 위치한 포인트에 해당하는 심볼은 육각형이 아닌 한 쪽면이 터진 형태의 결정 경계를 갖는다.12 is a block diagram schematically illustrating a decision boundary of an optical constellation having 64 points. When one of the mappers (first mapper 132 to N-th mapper 134) of FIG. 2 is symbol-mapped according to a 64-point optimal constellation scheme, the mapper of the receiving side corresponding to the mapper The demapper demaps the received symbol data using the decision boundary shown in FIG. 12. In the case of the optical constellation mapping scheme, the constellation has a honeycomb constellation in order to efficiently use transmission power, and the demapper has a hexagonal crystal boundary for each symbol as shown in FIG. However, the symbol corresponding to the point located at the edge has a crystal boundary of one side that is not hexagonal.

입력된 심볼 데이터가 상기 도 12와 같은 결정 경계 가운데 특정 육각형 내에 위치한 것으로 결정되면, 디맵퍼는 상기 입력된 심볼 데이터를 상기 특정 육각형에 해당하는 포인트의 심볼로 디맵핑한다.If it is determined that the input symbol data is located within a specific hexagon among the decision boundaries as shown in FIG. 12, the demapper demaps the input symbol data into a symbol of a point corresponding to the specific hexagon.

도 13a는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 심볼 디맵퍼를 개략적으로 나타낸 도면이고, 도 13b는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 다른 심볼 디맵퍼를 개략적으로 나타낸 도면이다.FIG. 13A is a diagram schematically illustrating a symbol demapper for demapping a received optical constellation symbol according to an embodiment of the present invention, and FIG. 13B is a diagram illustrating a received optical constellation symbol as an embodiment according to the present invention. FIG. Is a diagram schematically illustrating another symbol demapper to be mapped.

디맵퍼는 상기 도 12와 같은 옵티멀 성상의 결정 경계 전체를 한번에 이용하여 심볼 디맵핑을 할 수도 있고, 상기 도 13a, 13b의 디맵퍼와 같이 직사각형 형태의 결정 경계를 사용하여 심볼 디맵핑을 할 수도 있다.The demapper may perform symbol demapping using the entire crystal boundary of the optical property as shown in FIG. 12 at once, or may perform symbol demapping using a rectangular crystal boundary as in the demappers of FIGS. 13A and 13B. have.

상기 도 13a의 디맵퍼는 제1결정부(3000), 제2결정부(1302), 제1회전부(1304), 제3결정부(1306), 제4결정부(1308), 제2회전부(1310), 제5결정부(1312), 제6결정부(1314), 및 비트 변환부(1316)를 포함한다. The demapper of FIG. 13A includes a first determining part 3000, a second determining part 1302, a first rotating part 1304, a third determining part 1306, a fourth determining part 1308, and a second rotating part ( 1310, a fifth decision unit 1312, a sixth decision unit 1314, and a bit converter 1316.

상기 디맵퍼에 심볼 데이터가 입력되면, 제1결정부(1300)는 육각형의 결정 경계 영역마다 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치하는지 결정한다. 제2결정부(1302)는 입력된 심볼 데이터가 성상 가장자리(constellation edge) 영역, 즉, 도 12와 같은 전체 결정 경계에서 도형을 이루지 않는 가장자리 영역에 위치하는 지에 대하여 결정을 내린다. 상기 제2결정부(1302)는 상기 가장자리 영역 가운데 실선으로 구분되는 결정 경계 영역에 위치하는지 결정한다. 상기 제1결정부(1300)와 제2결정부(1302)는 회전하지 않은 결정 경계를 이용하여, 입력된 심볼 데이터의 위치를 결정하는 결정부이다.When the symbol data is input to the demapper, the first determination unit 1300 determines that the input symbol data has the rectangular shape by using the rectangular crystal boundary area using two faces facing each of the hexagonal crystal boundary areas. Determine if it is located in the boundary area. The second determination unit 1302 determines whether the input symbol data is located in a constellation edge region, that is, an edge region that does not form a shape at the entire crystal boundary as shown in FIG. 12. The second determination unit 1302 determines whether the second determination unit 1302 is located in a crystal boundary region divided by a solid line among the edge regions. The first determination unit 1300 and the second determination unit 1302 are determination units that determine the position of the input symbol data by using a non-rotating decision boundary.

제1회전부(1304)는 상기 제1결정부(1300)와 제2결정부(1302)에서 사용된 결정 경계 전체를 60도 회전시키는 역할을 한다. 상기 제1회전부(1304)에서 출력된 데이터는 제3결정부(1306)에 입력된다. 상기 제3결정부(1306)는 상기 60도 회전된 전체 결정 경계 영역 가운데, 육각형의 결정 경계 영역마다 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치하는지 결정한다. 제4결정부(1308)는 입력된 심볼 데이터가 성상 가장자리 영역에 위치하는지에 대하여 결정을 내린다. 상기 제4결정부(1308)는 상기 가장자리 영역 가운데 1점 쇄선으로 구분되는 결정 경계 영역에 위치하는지 결정한다. 상기 제3결정부(1306)와 제4결정부(1308)는 1회 회전, 즉 60도 회전한 결정 경계를 이용하여, 입력된 심볼 데이터의 위치를 결정하는 결정부이다.The first rotating unit 1304 rotates the entire crystal boundary used by the first determining unit 1300 and the second determining unit 1302 by 60 degrees. Data output from the first rotating unit 1304 is input to the third determining unit 1306. The third crystal part 1306 uses the rectangular crystal boundary region using two faces facing each of the hexagonal crystal boundary regions among the entire crystal boundary regions rotated by 60 degrees. Determine if it is located in the boundary area of the decision. The fourth decision unit 1308 determines whether the input symbol data is located in the constellation edge region. The fourth determination unit 1308 determines whether the fourth determination unit 1308 is located in a crystal boundary region divided by a dashed-dotted line among the edge regions. The third determination unit 1306 and the fourth determination unit 1308 are determination units that determine the position of the input symbol data by using the determination boundary rotated once, that is, rotated by 60 degrees.

제2회전부(1310)는 상기 제3결정부(1306)와 제4결정부(1308)에서 사용된 결정 경계 전체를 다시 60도 회전시키는 역할을 한다. 상기 제2회전부(1310)에서 출력된 데이터는 제5결정부(1312)에 입력된다. 제5결정부(1312)는 상기 다시 60도가 회전된 전체 결정 경계 영역 가운데 육각형의 결정 경계 영역마다 마주보는 두 면을 이용한 직사각형 형태의 결정 경계를 이용하여, 입력된 심볼 데이터가 상기 직 사각형 형태의 결정 경계에 위치하는지 결정한다. 제6결정부(1314)는 입력된 심볼 데이터가 성상 가장자리 영역에 위치하는지에 대하여 결정을 내린다. 상기 제6결정부(1314)는 상기 가장자리 영역 가운데 점선으로 구분되는 결정 경계 영역에 위치하는지 결정한다. 상기 제5결정부(1312)와 제6결정부(1314)는 2회 회전, 즉 본래 결정 경계와 비교하여 120도 회전한 결정 경계를 이용하여, 입력된 심볼 데이터의 위치를 결정하는 결정부이다.The second rotating unit 1310 rotates the entire crystal boundary used by the third determining unit 1306 and the fourth determining unit 1308 again by 60 degrees. Data output from the second rotating unit 1310 is input to the fifth determining unit 1312. The fifth crystal part 1312 uses a rectangular crystal boundary using two faces facing each other of the hexagonal crystal boundary regions among the entire crystal boundary regions rotated by 60 degrees again, so that the input symbol data has a rectangular shape. Determine if you are on the decision boundary. The sixth decision unit 1314 determines whether the input symbol data is located in the constellation edge region. The sixth decision unit 1314 determines whether the sixth decision unit 1314 is located in a crystal boundary region divided by a dotted line among the edge regions. The fifth determination unit 1312 and the sixth determination unit 1314 are determination units that determine the position of the input symbol data by using the determination boundary rotated twice, that is, rotated 120 degrees compared with the original determination boundary. .

상기 제2결정부(1302), 제4결정부(1308), 제6결정부(1314)에서 성상 가장자리 영역에 대하여 결정하는 경우, x축, y축에 평행한 위치에 대한 결정은 새츄레이션(saturation) 기법을 사용하고, 사선 형태의 위치에 대한 결정은 상기 사선에 해당하는 직선 방정식을 이용하여 결정한다.When the second determination unit 1302, the fourth determination unit 1308, and the sixth determination unit 1314 determine the constellation edge region, the determination of the position parallel to the x-axis and the y-axis is performed by saturation ( saturation) technique, and the determination of the position of the oblique form is determined by using the linear equation corresponding to the oblique line.

비트 변환부(1316)는 상기 각 결정부에서 결정된 정보 즉, 입력된 심볼 데이터를 대응되는 포인트의 심볼로 결정한 값을 이용하여, 상기 결정된 심볼 값에 해당하는 비트 데이터로 변환한다. The bit converter 1316 converts the information determined by the determination units, that is, the input symbol data into the bit data corresponding to the determined symbol value by using the value determined as the symbol of the corresponding point.

상기와 같이 2회의 회전과 6번의 결정 과정을 모두 수행할 수도 있고, 상기 6번의 결정 가운데 특정 결정에 의하여, 수신된 심볼 데이터에 대응되는 포인트의 심볼이 결정되면, 더 이상의 회전이나 결정은 하지 않고 바로 비트 변환부(1016)에 상기 결정 정보를 출력하여 비트 데이터로 변환할 수도 있다. 이는 구현 예에 따라 달라질 수 있다.As described above, both the two rotations and the six decision processes may be performed. If a symbol of a point corresponding to the received symbol data is determined by a specific decision among the six determinations, no further rotation or determination is performed. The decision information may be directly output to the bit converter 1016 and converted into bit data. This may vary depending on implementation.

도 13b는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 다른 심볼 디맵퍼를 개략적으로 나타낸 도면이다. 상기 도 13b의 심볼 디맵퍼 는 피드백(feed-back)을 이용한 반복(recursive) 디코딩 방식의 실시예이다.FIG. 13B is a diagram schematically illustrating another symbol demapper for demapping a received optical constellation symbol according to an embodiment of the present invention. The symbol demapper of FIG. 13B is an embodiment of a recursive decoding method using feedback.

상기 도 13b의 심볼 디맵퍼는 버퍼(1320), 선택부(1322), 제1결정부(1324), 제2결정부(1326), 회전부(1328), 및 비트 변환부(1330)를 포함한다.The symbol demapper of FIG. 13B includes a buffer 1320, a selector 1322, a first determiner 1324, a second determiner 1326, a rotater 1328, and a bit converter 1330. .

버퍼(1320)는 입력된 심볼 데이터를 임시 저장하였다 출력한다. 선택부(1322)는 상기 버퍼(1320)에서 출력된 심볼 데이터와 회전부(1328)에서 출력된 심볼 데이터를 입력받아, 하나의 심볼 데이터를 출력한다. 상기 선택부(1322)는 반복 디코딩을 수행하는 경우 상기 회전부(1328)에서 피드백된 심볼 데이터를 출력하며, 새로운 심볼 데이터에 대하여 결정 과정을 수행하는 경우 상기 버퍼(1320)로부터 입력된 심볼 데이터를 출력한다.The buffer 1320 temporarily stores and outputs the input symbol data. The selector 1322 receives the symbol data output from the buffer 1320 and the symbol data output from the rotation unit 1328, and outputs one symbol data. The selector 1322 outputs symbol data fed back from the rotating unit 1328 when iterative decoding is performed, and outputs symbol data input from the buffer 1320 when a decision process is performed on new symbol data. do.

제1결정부(1324)는 육각형의 결정 경계 영역마다 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치하는지 결정한다. 그리고 제2결정부(1326)는 입력된 심볼 데이터가 성상 가장자리(constellation edge) 영역, 즉, 도 12와 같은 전체 결정 경계에서 도형을 이루지 않는 가장자리 영역에 위치하는 지에 대하여 결정을 내린다. 상기 제2결정부(1326)는 회전된 횟수에 따라, 각각 실선(0회 회전), 1점 쇄선(1회 회전), 점선(2회 회전)으로 구분되는 결정 경계 영역에 위치하는지 결정한다. 회전부(1328)는 상기 제1결정부(1324)와 제2결정부(1326)에서 사용된 결정 경계 전체를 60도 회전시키는 역할을 한다.The first determination unit 1324 determines whether the input symbol data is located in the rectangular crystal boundary region by using a rectangular crystal boundary region using two faces facing each other in the hexagonal crystal boundary region. The second determination unit 1326 determines whether the input symbol data is located in a constellation edge region, that is, an edge region that does not form a shape at the entire crystal boundary as shown in FIG. 12. The second determination unit 1326 determines whether the second determination unit 1326 is located in a crystal boundary region divided by a solid line (0 rotation), a dashed chain (1 rotation), and a dotted line (2 rotation), respectively. The rotating unit 1328 rotates the entire crystal boundary used by the first and second determination units 1324 and 1326 by 60 degrees.

비트 변환부(1330)는 상기 각 결정부에서 결정된 정보 즉, 입력된 심볼 데이터를 대응되는 포인트의 심볼로 결정한 값을 이용하여, 상기 결정된 심볼 값에 해 당하는 비트 데이터로 변환한다. The bit converter 1330 converts the information determined by the determiner, that is, the input symbol data into the bit data corresponding to the determined symbol value by using a value determined as a symbol of a corresponding point.

상기 13b의 심볼 디맵퍼는 2회의 회전과 6번의 결정 과정을 모두 수행할 수도 있고, 반복 디코딩 과정 중에 상기 제1결정부(1324)와 제2결정부(1326)에서, 입력된 심볼 데이터에 대응되는 포인트의 심볼을 결정하면 바로 비트 변환부(1330)에 상기 결정 정보를 출력하여 비트 데이터로 변환할 수도 있다. 이는 구현 예에 따라 달라질 수 있다.The symbol demapper of 13b may perform both two rotations and six determinations. The symbol demapper of 13b corresponds to the input symbol data in the first determination unit 1324 and the second determination unit 1326 during the iterative decoding process. When the symbol of the point to be determined is determined, the determination information may be immediately output to the bit converter 1330 and converted into bit data. This may vary depending on implementation.

도 14는 본 발명에 따른 일 실시예로서, 수신된 옵티멀 성상 심볼을 디맵핑하는 과정을 개략적으로 나타낸 도면이고, 도 15는 본 발명에 따른 일 실시예로서, 가장자리(edge) 영역의 수신된 옵티멀 성상 심볼을 디맵핑하는 과정을 개략적으로 나타낸 도면이다.FIG. 14 is a diagram schematically illustrating a process of demapping a received optical constellation symbol according to an embodiment of the present invention, and FIG. 15 is a diagram illustrating received optical of an edge region as an embodiment according to the present invention. A diagram schematically illustrating a process of demapping constellation symbols.

상기 도 14는 전체 결정 경계 가운데 4개의 육각형 형태의 결정 경계 영역을 나타낸 도면이다. 상기 도면은 상기 도 13a 또는 도 13b의 결정부 가운데, 육각형의 결정 경계 영역에서 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치하는지 결정하는 결정부의 결정 과정을 나타낸다.14 is a view showing four hexagonal crystal boundary regions among the entire crystal boundaries. The figure determines whether symbol data is located in the rectangular crystal boundary region using the rectangular crystal boundary region using two surfaces facing each other in the hexagonal crystal boundary region among the crystal portions of FIG. 13A or 13B. The decision process of the decision part is shown.

우선, 회전하지 않은 첫 번째 결정 경계 형태에서, 육각형의 결정 경계 영역마다 좌우의 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치하는지 결정한다. 상기 결정이 끝나면 상기 결정 경계 전체를 60도 회전시켜, 다시 육각형의 결정 경계 영역마다 좌우의 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 포함되는지 결정한다. 그리고 결정 경계 전체를 다시 60도 회전시켜, 육각형의 결정 경계 영역마다 좌우의 마주보는 두 면을 이용한 직사각형 형태의 결정 경계를 이용하여, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 포함되는지 결정한다. 상기 도 14에서 두 번째 결정 경계 형태와 세 번째 결정 경계 형태는 상기 회전을 거치면서 결정과정을 거치는 영역을 중첩적으로 표현하였다. First, in the first non-rotating crystal boundary form, the input symbol data is positioned in the rectangular crystal boundary region using a rectangular crystal boundary region using two opposite sides of the hexagonal crystal boundary region. Determine. After the determination is completed, the entire crystal boundary is rotated by 60 degrees, and the input symbol data is converted into the rectangular crystal boundary by using a rectangular crystal boundary region using two opposite sides of each hexagonal crystal boundary region. Determine if it is included in the zone. Then, the entire crystal boundary is rotated by 60 degrees again to determine whether the input symbol data is included in the rectangular crystal boundary region by using the rectangular crystal boundary using two opposite sides of the hexagonal crystal boundary region. do. In FIG. 14, the second crystal boundary shape and the third crystal boundary shape superimpose the regions undergoing the crystallization process while the rotation is performed.

상기와 같이 2회 회전을 통해, 상기 직사각형 형태의 결정 경계 영역은 육각형 내부의 모든 영역을 커버할 수 있다. 따라서, 상기 육각형의 결정 경계 영역 각각에 대해, 상기 육각형의 결정 경계 영역을 갖는 포인트에 대응되는 심볼로 디맵핑할 수 있다.Through two rotations as described above, the rectangular crystal boundary region may cover all regions inside the hexagon. Therefore, for each of the hexagonal crystal boundary regions, it is possible to demap to a symbol corresponding to a point having the hexagonal crystal boundary region.

구현 예에 따라, 입력된 심볼 데이터가 상기 직사각형 형태의 결정 경계 영역에 위치한 것으로 인식되면, 남은 회전과 결정을 수행하지 않고 결정 과정을 마무리할 수도 있다. 그리고, 상기 설명에서는 육각형의 좌우 마주보는 두 면을 이용한 직사각형 형태의 결정 경계 영역을 이용하였으나, 좌우 면 이외, 다른 마주보는 두 면을 이용한 영역, 예를 들어, 비스듬히 기울어진 직사각형 형태의 결정 경계 영역을 이용할 수도 있다.According to an embodiment, if it is recognized that the input symbol data is located in the crystal boundary region of the rectangular shape, the determination process may be completed without performing the remaining rotation and determination. In the above description, although a rectangular crystal boundary region using two opposite sides of a hexagon is used, an area using two opposite sides other than the left and right sides, for example, an obliquely inclined rectangular boundary region, is used. Can also be used.

상기 도 15는 64포인트 옵티멀 성상 매핑 방식의 전체 결정 경계를 나타낸 도면이다. 상기 도 15는 상기 도 13a, 13b의 결정부 가운데 입력된 심볼 데이터가 성상 가장자리(constellation edge) 영역, 즉, 도형을 이루지 않는 가장자리 영역에 위치하는 지에 대하여 결정을 내리는 결정부의 결정 과정을 나타낸다.15 is a diagram illustrating an entire decision boundary of the 64-point optical constellation mapping method. FIG. 15 illustrates a determination process of a decision unit for making a determination as to whether the symbol data input among the determination units of FIGS. 13A and 13B is located in a constellation edge region, that is, an edge region that does not form a figure.

우선, 회전하지 않은 첫 번째 결정 경계 형태에서, 입력된 심볼 데이터가 성상 경계 영역 가운데, 실선으로 구분되는 영역에 위치하는지 결정한다. 상기 결정이 끝나면 상기 결정 경계 전체를 60도 회전시켜, 성상 경계 영역 가운데, 1점 쇄선으로 구분되는 영역에 위치하는지 결정한다. 그리고 결정 경계 전체를 다시 60도 회전시켜, 점선으로 구분되는 영역에 위치하는지 결정한다.First, in the first non-rotating decision boundary form, it is determined whether the input symbol data is located in a region separated by a solid line among the constellation boundary regions. After the determination is completed, the entire crystal boundary is rotated by 60 degrees to determine whether it is located in a region separated by a dashed line among constellation boundary regions. Then, the entire crystal boundary is rotated 60 degrees again to determine whether it is located in the area divided by a dotted line.

구현 예에 따라, 상기 실선으로 구분되는 영역, 1점 쇄선으로 구분되는 영역, 점선으로 구분되는 영역의 순서가 바뀔 수도 있다. 예를 들어, 도 15의 첫 번째 결정 경계 형태에서 점선으로 구분되는 영역의 결정 후에, 회전에 따라 각각 실선(1회 회전), 1점 쇄선(2회 회전)으로 구분되는 영역의 결정을 할 수도 있다.According to an embodiment, the order of the area divided by the solid line, the area divided by the dashed-dotted line, and the area divided by the dotted line may be changed. For example, after the determination of the area divided by the dotted line in the first crystal boundary form of FIG. 15, the area divided by the solid line (one rotation) and the dashed-dotted line (two rotation) may be determined according to the rotation. have.

제2디인터리버(1070)는 상기 다중 디맵퍼(1060)에서 디맵팽된 비트 데이터 열에 대해 인터리빙의 역과정을 수행한다. 상기 제2디인터리버(1070)는 도 1의 제1인터리버(120)에 대응되는 디인터리빙을 수행한다. 인너 디코더(inner decoder)(1080)는 상기 디인터리빙된 데이터를 복호하여 데이터에 포함된 에러를 정정할 수 있다. 그리고, 아웃터 디코더(outer decoder)(1090)는 상기 인너 디코더(1080)에서 디코딩된 비트 데이터에 대해 다시 에러 정정 복호 과정을 수행하여 출력한다. 상기 인너 디코더(1080)과 아웃터 디코더(1090)는 각각 도 1의 인너 인코더(110), 아웃터 인코더(100)에 대응되는 디코딩 방식에 따라 데이터를 디코딩한다.The second deinterleaver 1070 performs an inverse process of interleaving on the bit data string demapped by the multiple demapper 1060. The second deinterleaver 1070 performs deinterleaving corresponding to the first interleaver 120 of FIG. 1. An inner decoder 1080 may correct the error included in the data by decoding the deinterleaved data. The outer decoder 1090 performs an error correction decoding process on the bit data decoded by the inner decoder 1080 and outputs the same. The inner decoder 1080 and the outer decoder 1090 decode data according to decoding methods corresponding to the inner encoder 110 and the outer encoder 100 of FIG. 1, respectively.

도 16은 본 발명에 따른 일 실시예로서, 다중 인코딩을 이용한 신호 송신 장치를 개략적으로 나타낸 블록도이다. 상기 도 16의 실시예는 아웃터 인코더(1600), 다중 인코더(1610), 제1인터리버(interleaver)(1620), 트렐리스(Trellis) 코드 변조부(1630), 선형 프리코딩부(1640), 제2인터리버(1650), 프레임 형성부(frame builder)(1660), 변조부(modulator)(1670) 및 전송부(1680)를 포함한다.16 is a block diagram schematically illustrating an apparatus for transmitting a signal using multiple encodings according to an embodiment of the present invention. The embodiment of FIG. 16 includes an outer encoder 1600, a multiple encoder 1610, a first interleaver 1620, a trellis code modulator 1630, a linear precoding unit 1640, The second interleaver 1650, a frame builder 1660, a modulator 1670, and a transmitter 1680 are included.

상기 아웃터 인코더(1600)와 다중 인코더(1610)는 각각 입력된 신호를 부호화하여 출력함으로써, 전송되는 데이터에 발생한 오류를 수신기에서 검출하고, 상기 오류를 수정할 수 있도록 한다. 즉, 상기 아웃터 인코더(1600)와 다중 인코더(1610)는 순방향 오류정정부(Forward Error Correcting : FEC)로 볼 수 있다.The outer encoder 1600 and the multiple encoder 1610 encode and output input signals, respectively, so that an error occurring in the transmitted data can be detected by the receiver and the error can be corrected. That is, the outer encoder 1600 and the multiple encoder 1610 may be regarded as forward error correcting (FEC).

상기 아웃터 인코더(1600)는 입력된 신호에 대한 송신 성능을 향상시키기 위해 입력 데이터를 부호화한다. 상기 인코더의 종류는, 해당하는 신호 송신 시스템에서 사용하는 코딩 방식에 따라 다를 수 있다.The outer encoder 1600 encodes input data to improve transmission performance for the input signal. The type of encoder may vary depending on the coding scheme used in the corresponding signal transmission system.

다중 인코더(1610)는 송신 과정에서 발생할 수 있는 에러에 대비하여 상기 아웃터 인코더(1600)에서 인코딩된 데이터를 다시 부호화한다. 상기 다중 인코더(1610)는 복수의 인코딩 방식을 혼합하여 사용함으로써, 입력된 데이터를 부호화한다. 예를 들어, 상기 인코딩 방식으로 컨벌루션(convolution) 코딩, RS(Reed-Solomon) 코딩, LDPC(Low Density Parity Check) 코딩, 터보(Turbo) 코딩 방식 등이 사용될 수 있다.The multiple encoder 1610 re-encodes the data encoded by the outer encoder 1600 in preparation for an error that may occur in the transmission process. The multiple encoder 1610 encodes the input data by mixing a plurality of encoding schemes. For example, convolutional coding, Reed-Solomon (RS) coding, low density parity check (LDPC) coding, turbo coding, and the like may be used as the encoding scheme.

상기와 같은 다중 인코딩 방식을 사용하여, 낮은 코드율(code rate)을 갖는 인코딩 방식으로부터는 SNR(Signal to Noise Ratio) 이득을 얻을 수 있고, 높은 코드율(code rate)을 갖는 인코딩 방식으로부터는 전송률 이득(capacity gain)을 얻을 수 있다. 따라서, 상기 인코딩 방식의 혼합 비율을 조절하여 SNR과 전송률 사이 의 이득을 조정할 수 있고, 전송 효율을 높일 수 있다.By using the multiple encoding scheme as described above, a signal to noise ratio (SNR) gain can be obtained from an encoding scheme having a low code rate, and a transmission rate can be obtained from an encoding scheme having a high code rate. Gain can be obtained. Therefore, by adjusting the mixing ratio of the encoding scheme, it is possible to adjust the gain between the SNR and the transmission rate, and increase the transmission efficiency.

도 17은 본 발명에 따른 일 실시예로서, 다중 인코더를 개략적으로 나타낸 블록도이다. 상기 다중 인코더(1610)는 비트 스트림 분배부(1611), 제1인코더(1612), 제2인코더(1613), …, 제N인코더(1614), 및 비트 스트림 복원부(1615)를 포함한다.17 is a block diagram schematically illustrating a multiple encoder according to an embodiment of the present invention. The multiple encoder 1610 includes a bit stream distribution unit 1611, a first encoder 1612, a second encoder 1613,... And an N-th encoder 1614 and a bit stream recovery unit 1615.

상기 비트 스트림 분배부(1611)는 입력된 비트 데이터를 여러 개의 인코더에 분배한다. 상기 비트 스트림 분배부(1611)는 상기 각 인코더의 인코딩 방식에 따라 필요한 수의 비트 데이터를 분배한다. 상기 비트 스트림 분배부(1611)는 입력된 비트 데이터를 상기 도 3과 같은 비트 스트림 분배 방식에 따라 분배할 수도 있고, 입력된 비트 데이터가 입력된 순서대로 각 맵퍼에 분배할 수도 있다. 상기와 같은 분배 방식은 구현 예에 따라 달라질 수 있다.The bit stream distributor 1611 distributes the input bit data to a plurality of encoders. The bit stream distributor 1611 distributes the required number of bit data according to the encoding scheme of each encoder. The bit stream distribution unit 1611 may distribute the input bit data according to the bit stream distribution scheme as shown in FIG. 3, or may distribute the input bit data to each mapper in the order in which the input bit data is input. Such a distribution scheme may vary depending on implementation.

상기 비트 스트림 분배부(1611)에서 분배된 비트 데이터는 각 인코더(제1인코더(1612) 내지 제N인코더(1614))에 출력된다. 상기 제1인코더(1612) 내지 제N인코더(1614)는 입력된 비트 데이터를 부호화하여 출력하는 인코딩부로 볼 수 있다. 각 인코더는 해당 인코딩 방식에 따라서, 입력된 비트 데이터를 부호화한다. 예를 들어, 상기 인코딩 방식으로 컨벌루션(convolution) 코딩, RS(Reed-Solomon) 코딩, LDPC(Low Density Parity Check) 코딩, 터보(Turbo) 코딩 방식 등이 사용될 수 있다.The bit data distributed by the bit stream distribution unit 1611 is output to each encoder (the first encoder 1612 to the Nth encoder 1614). The first encoder 1612 to the Nth encoder 1614 may be regarded as an encoding unit that encodes and outputs the input bit data. Each encoder encodes input bit data according to the corresponding encoding scheme. For example, convolutional coding, Reed-Solomon (RS) coding, low density parity check (LDPC) coding, turbo coding, and the like may be used as the encoding scheme.

상기 각 인코더(제1인코더(1612) 내지 제N인코더(1614))는 같은 종류의 인코딩 방식을 사용하면서, 코드율을 다르게 할 수도 있고, 각 인코더마다 다른 종류의 인코딩 방식을 사용할 수도 있다. 예를 들어, 제1인코더(1612) 내지 제N인코더(1614) 모두 LDPC 방식을 사용하면서, 각 맵퍼의 코드 율을 다르게 할 수 있다. 또는, 제1인코더(1612)는 LDPC 방식으로 인코딩하고, 제N맵퍼(1614)는 터보 코딩 방식으로 인코딩할 수 있다. 상기 예는 구현예에 따라 달라질 수 있다.Each of the encoders (the first encoder 1612 to the Nth encoder 1614) may use the same type of encoding scheme, and may have a different code rate, or may use a different type of encoding scheme for each encoder. For example, while the first encoder 1612 to the Nth encoder 1614 use the LDPC method, the code rate of each mapper can be changed. Alternatively, the first encoder 1612 may encode the LDPC method, and the N-th mapper 1614 may encode the turbo coding method. The example may vary depending on the embodiment.

비트 스트림 복원부(1615)는 상기 각 인코더에서 출력된 비트 데이터를 수신하여 하나의 비트 데이터 열로 복원(merging)한다. 상기 비트 스트림 복원부(1615)는 상기 비트 스트림 분배부(1615)의 분배 방식의 역으로 복원할 수도 있으나, 다른 정하여진 룰에 따라 하나의 비트 데이터 열로 복원할 수도 있다. 이는 구현 예에 따라 달라질 수 있으며, 상기 복원 방식에 따라 가상 인터리빙(virtual interleaving) 효과를 얻을 수도 있다. The bit stream recovery unit 1615 receives the bit data output from each of the encoders and recovers the bit data into one bit data string. The bit stream recovery unit 1615 may restore the inverse of the distribution method of the bit stream distribution unit 1615, or may restore the data to one bit data string according to another predetermined rule. This may vary depending on implementations, and a virtual interleaving effect may be obtained according to the restoration scheme.

제1인터리버(1620)는 상기 다중 인코더(1610)에서 출력된 신호가 전송될 경우 겪을 수 있는 버스트 에러(burst error)에 강인하도록 데이터 열을 랜덤한 위치로 분산시키는 역할을 한다. 예를 들어, 상기 제1인터리버(1620)에는 블록(block) 인터리빙 방식이나 컨벌루션(convolution) 인터리빙 방식 등이 사용될 수 있다. 상기 제1인터리버(1620)의 종류는 해당하는 신호 송신 시스템에서 사용하는 방식에 따라 다를 수 있다.The first interleaver 1620 distributes the data sequence to a random position so as to be robust to a burst error that may occur when a signal output from the multiple encoder 1610 is transmitted. For example, a block interleaving method or a convolution interleaving method may be used for the first interleaver 1620. The type of the first interleaver 1620 may vary depending on the method used in the corresponding signal transmission system.

트렐리스 코드 변조부(1630)는 상기 제1인터리버(1620)로부터 수신된 비트 데이터를 부호화된(coded) 심볼 데이터로 매핑한다. 상기 트렐리스 코드 변조부(1630) 대신에 일반적인 심볼 맵퍼를 사용하는 경우, QAM(Quadrature Amplitude Modulation), QPSK(Quadrature Phase Shift Keying), APSK(Amplitude Phase Shift Keying), PAM(Pulse Amplitude Modulation) 등과 같은 매핑 방식을 사용하여 비트 데이터를 심볼로 매핑할 수 있다.The trellis code modulator 1630 maps the bit data received from the first interleaver 1620 into coded symbol data. In the case of using a general symbol mapper instead of the trellis code modulator 1630, quadrature amplitude modulation (QAM), quadrature phase shift keying (QPSK), amplitude phase shift keying (APSK), pulse amplitude modulation (PAM), and the like. You can use the same mapping to map bit data into symbols.

선형 프리코딩부(1640)는 입력된 심볼 데이터를 여러 개의 출력 심볼 데이터에 분산시켜, 주파수 선택적 페이딩(frequency selective fading) 채널을 겪었을 때 모든 정보가 페이딩으로 손실될 확률을 줄여준다.The linear precoding unit 1640 distributes the input symbol data into a plurality of output symbol data to reduce the probability that all information is lost due to fading when subjected to a frequency selective fading channel.

제2인터리버(1650)는 상기 선형프리코딩부(1640)에서 출력된 심볼 데이터를 다시 인터리빙하여, 상기 심볼 데이터가 동일한 주파수 선택적인 페이딩을 겪지 않도록 한다. 상기 제2인터리버(1650)에는 블록 인터리빙 방식이나 컨벌루션 인터리빙 방식 등이 사용될 수 있다.The second interleaver 1650 interleaves the symbol data output from the linear precoding unit 1640 again so that the symbol data does not experience the same frequency selective fading. The second interleaver 1650 may use a block interleaving method or a convolutional interleaving method.

프레임 형성부(1660)는 상기 인터리빙된 신호를 직교 주파수 다중 분할(Orthogonal Frequency Division Multiplex : OFDM) 방식으로 변조할 수 있도록, 데이터 구간에 파일럿(pilot)을 삽입하여 프레임을 형성한다.The frame forming unit 1660 forms a frame by inserting a pilot in a data section so that the interleaved signal can be modulated by an orthogonal frequency division multiplex (OFDM) scheme.

변조부(1670)는 상기 프레임 형성부(1660)에서 출력된 데이터들을 각각 OFDM의 부반송파(sub carrier)들에 실어 전송할 수 있도록 가드 구간(guard interval)을 삽입하여 변조한다. 전송부(1680)는 변조부(1670)에서 출력된 보호 구간과 데이터 구간을 가진 디지털 형식의 신호를 아날로그 신호로 변환하여 송신(transmit)한다.The modulator 1670 inserts and modulates a guard interval so that the data output from the frame forming unit 1660 can be carried on subcarriers of OFDM. The transmitter 1680 converts a digital signal having a guard interval and a data interval output from the modulator 1670 into an analog signal and transmits the signal.

도 18은 본 발명에 따른 일 실시예로서, 다중 인코딩된 신호를 수신하는 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 도 18의 실시예는 DVB 수신 장치 등에 포함될 수 있다.18 is a block diagram schematically illustrating a signal receiving apparatus for receiving a multi-encoded signal according to an embodiment of the present invention. The embodiment of FIG. 18 may be included in a DVB receiving apparatus.

도 18의 본 발명에 따른 실시예는 수신부(1800), 동기부(1810), 복조부(1820), 프레임 파싱(parsing)부(1830), 제1디인터리버(deinterleaver)(1840), 선형 프리코딩 디코더(1850), 트렐리스 코드 복호부(1860), 제2디인터리버(1870), 다중 디코더(decoder)(1880) 및 아웃터 디코더(1890)를 포함한다.An embodiment according to the present invention of FIG. 18 includes a receiver 1800, a synchronizer 1810, a demodulator 1820, a frame parsing unit 1830, a first deinterleaver 1840, and a linear free. A coding decoder 1850, a trellis code decoder 1860, a second deinterleaver 1870, a multiple decoder 1880, and an outer decoder 1890 are included.

상기 도 18의 수신 장치는 도 10에서 설명한 바와 동일하다. 이하 상기 도 10과 다른 부분에 대해 설명하도록 한다. 18 is the same as the receiver described with reference to FIG. 10. Hereinafter, different parts from FIG. 10 will be described.

트렐리스 코드 복호부(1860)는 선형 프리코딩 디코더(1850)에서 복원된 심볼 데이터를 비트열로 복원할 수 있다. 상기 트렐리스 코드 복호부(1860)는 상기 도 16의 트렐리스 코드 변조부(1630)에서 매핑한 방식에 대응되는 방식을 사용하여 심볼 데이터를 디맵핑한다.The trellis code decoder 1860 may restore the symbol data recovered by the linear precoding decoder 1850 into a bit string. The trellis code decoder 1860 demaps symbol data using a method corresponding to the method mapped by the trellis code modulator 1630 of FIG. 16.

다중 디코더(1880)는 제2디인터리버(1870)에서 디인터리빙된 비트 데이터를 입력받아 송신 측에서 인코딩한 방식에 따라 각각 디코딩한다. The multiple decoder 1880 receives the deinterleaved bit data from the second deinterleaver 1870 and decodes the bits according to a method encoded by the transmitter.

도 19는 본 발명에 따른 일 실시예로서, 다중 디코더를 개략적으로 나타낸 블록도이다. 상기 다중 디코더(1880)는 비트 스트림 분배부(1881), 제1디코더(1882), 제2디코더(1883), …, 제N디코더(1884), 및 비트 스트림 복원부(185)를 포함한다.19 is a block diagram schematically illustrating multiple decoders according to an embodiment of the present invention. The multiple decoder 1880 includes a bit stream distributor 1188, a first decoder 1882, a second decoder 1883,. , An N-th decoder 1884, and a bit stream reconstruction unit 185.

비트 스트림 분배부(1881)는 입력된 비트 데이터를 여러 개의 디코더에 분배한다. 상기 비트 스트림 분배부(1881)는 상기 도 17의 다중 인코더에서 비트 스트림 복원부(1615)가 하나의 비트 데이터 열로 복원(merging)한 방식에 대응되는 방식에 따라 비트 데이터를 분배한다. 즉, 다중 인코더의 비트 스트림 복원부(1615) 가 비트 데이터를 입력받아 비트 데이터 열을 만든 방식의 반대로 비트 데이터를 분배한다.The bit stream distributor 188 distributes the input bit data to a plurality of decoders. The bit stream distributor 188 distributes bit data according to a method corresponding to a method in which the bit stream recovery unit 1615 merges into one bit data string in the multiple encoder of FIG. 17. That is, the bit stream recovery unit 1615 of the multiple encoder receives the bit data and distributes the bit data as opposed to the method of forming the bit data string.

상기 비트 스트림 분배부(1881)에서 분배된 비트 데이터는 각 디코더(제1디코더(1882) 내지 제N디코더(1884))에 출력된다. 상기 제1디코더(1882) 내지 제N디코더(1884)는 입력된 비트 데이터를 디코딩하여 출력하는 디코딩부로 볼 수 있다. 각 디코더는 해당 디코딩 방식에 따라서, 입력된 비트 데이터를 부호화한다. 상기 디코딩 방식은 상기 도 17의 다중 인코더에서 인코딩한 방식에 대응되는 방식을 사용한다.The bit data distributed by the bit stream distributor 188 is output to each decoder (first decoder 1882 to Nth decoder 1884). The first decoder 1882 to the Nth decoder 1884 may be viewed as a decoding unit for decoding and outputting input bit data. Each decoder encodes the input bit data according to the corresponding decoding scheme. The decoding method uses a method corresponding to the method encoded by the multiple encoder of FIG. 17.

비트 스트림 복원부(1885)는 상기 각 디코더에서 출력된 비트 데이터를 수신하여 하나의 비트 데이터 열로 복원(merging)한다. 상기 비트 스트림 복원부(1885)는 상기 비트 스트림 분배부(1611)에서 비트 데이터를 분배한 방식의 역으로 순서를 복원한다.The bit stream recovery unit 1885 receives the bit data output from the respective decoders, and recovers the bit data into one bit data string. The bit stream recovery unit 1885 restores the order in the reverse of the manner in which the bit data distribution unit 1611 distributes the bit data.

아웃터 디코더(outer decoder)(1890)는 상기 다중 디코더(1880)에서 디코딩된 비트 데이터에 대해 다시 에러 정정 복호 과정을 수행하여 출력한다. 즉, 상기 다중 디코더(1880)과 아웃터 디코더(1890)는 각각 도 16의 다중 인코더(1610), 아웃터 인코더(1600)에 대응되는 디코딩 방식에 따라 데이터를 디코딩한다.The outer decoder 1890 performs an error correction decoding process on the bit data decoded by the multiple decoder 1880 and outputs the same. That is, the multiple decoder 1880 and the outer decoder 1890 decode data according to decoding methods corresponding to the multiple encoder 1610 and the outer encoder 1600 of FIG. 16, respectively.

도 20은 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑을 이용한 신호 송신 장치를 개략적으로 나타낸 블록도이다. 상기 도 20과 같이 도 16과 도 18에서 설명한 다중 인코딩 방식과 다중 맵핑 방식을 모두 사용하여 신호 송신 장치를 구현할 수도 있다.20 is a block diagram schematically illustrating an apparatus for transmitting a signal using multiple encoding and multiple mapping according to an embodiment of the present invention. As shown in FIG. 20, a signal transmission apparatus may be implemented using both the multiple encoding scheme and the multiple mapping scheme described with reference to FIGS. 16 and 18.

상기 신호 송신 장치는, 아웃터 인코더(2000), 다중 인코더(2010), 제1인터리버(2020), 다중 맵퍼(2030), 선형 프리코딩부(2040), 제2인터리버(2050), 프레임 형성부(2060), 변조부(2070), 및 전송부(2080)를 포함하며, 상기 각 블록에 대한 설명은 상기 도 1과 도 16에서 각각 설명한 바와 같다.The signal transmission apparatus includes an outer encoder 2000, a multiple encoder 2010, a first interleaver 2020, a multiple mapper 2030, a linear precoding unit 2040, a second interleaver 2050, and a frame forming unit ( 2060, a modulator 2070, and a transmitter 2080, and the description of each block is the same as described above with reference to FIGS. 1 and 16, respectively.

도 21은 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑된 신호를 수신하는 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 도 21의 신호 수신 장치는 상기 도 20과 같은 신호 송신 장치에 대응되며, 수신부(2100), 동기부(2110), 복조부(2120), 프레임 파싱(parsing)부(2130), 제1디인터리버(deinterleaver)(2140), 선형 프리코딩 디코더(2150), 다중 디맵퍼(2160), 제2디인터리버(2170), 다중 디코더(decoder)(2180) 및 아웃터 디코더(2190)를 포함한다. 마찬가지로 상기 신호 수신 장치의 각 블록에 대한 설명은 상기 도 10과 도 18에서 각각 설명한 바와 같다.21 is a block diagram schematically illustrating a signal receiving apparatus for receiving multiple encoding and multiple mapped signals according to an embodiment of the present invention. The signal receiving apparatus of FIG. 21 corresponds to the signal transmitting apparatus of FIG. 20, and includes a receiver 2100, a synchronizer 2110, a demodulator 2120, a frame parsing unit 2130, and a first device. An interleaver 2140, a linear precoding decoder 2150, a multiple demapper 2160, a second deinterleaver 2170, a multiple decoder 2180, and an outer decoder 2190. Likewise, the description of each block of the signal receiving apparatus is the same as described with reference to FIGS. 10 and 18.

도 22는 본 발명에 따른 일 실시예로서, 다중 인코딩과 다중 매핑된 신호를 수신하는 다른 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 신호 수신 장치는 수신부(2200), 동기부(2210), 복조부(2220), 프레임 파싱(parsing)부(2230), 제1디인터리버(deinterleaver)(2240), 등화부(equalizer)(2250), 선형 프리코딩 디코더(2260), 다중 디맵퍼(2270), 채널 추정부(channel estimator)(2280), 제2디인터리버(2290), 다중 디코더(2292) 및 아웃터 디코더(2294)를 포함한다.FIG. 22 is a block diagram schematically illustrating another signal receiving apparatus for receiving multiple encoding and multiple mapped signals according to an embodiment of the present invention. The signal receiver includes a receiver 2200, a synchronizer 2210, a demodulator 2220, a frame parsing unit 2230, a first deinterleaver 2240, and an equalizer 2250. ), A linear precoding decoder 2260, a multiple demapper 2270, a channel estimator 2280, a second deinterleaver 2290, a multiple decoder 2292 and an outer decoder 2294. .

다중 매핑 방식이 적용되는 시스템의 경우, 작은 성상(constellation) 사이 즈(size)를 갖는 심볼은 큰 성상 사이즈를 갖는 심볼에 비해서 상대적으로 낮은 최소 요구 SNR을 가진다. 따라서, 전송률(capacity)을 더욱 증가시키기 위해서 작은 성상 사이즈를 갖는 심볼을 파일럿(pilot) 심볼처럼 활용할 수 있다. 즉, 별도의 파일럿을 사용하지 않거나, 또는 일부 파일럿의 기능을 작은 성상 사이즈를 갖는 심볼을 이용하여 수행함으로써, 줄어든 파일럿의 수만큼 전송률이 증가한다. 상기 작은 성상 사이즈를 갖는 심볼을 이용하는 경우, 상기 심볼을 수신하여 결정한 값을 기준으로 채널을 추정한다.In a system to which a multiple mapping scheme is applied, a symbol having a small constellation size has a relatively low minimum required SNR compared to a symbol having a large constellation size. Therefore, in order to further increase the capacity, a symbol having a small constellation size may be used as a pilot symbol. That is, by not using a separate pilot or by performing a function of some pilots using a symbol having a small constellation size, the transmission rate is increased by the number of pilots reduced. In the case of using the symbol having the small constellation size, the channel is estimated based on the value determined by receiving the symbol.

상기 큰 성상 사이즈를 갖는 심볼의 최소 요구 SNR은 상대적으로 작은 성상 사이즈를 갖는 심볼의 최소 요구 SNR보다 높다. 따라서, 큰 성상 사이즈를 갖는 심볼이 복호화되는 SNR 구간에서는 작은 성상 사이즈를 갖는 심볼의 신뢰도(reliability)가 상대적으로 높아 파일럿 심볼로 사용할 수 있다.The minimum required SNR of the symbol with the large constellation size is higher than the minimum required SNR of the symbol with the relatively small constellation size. Therefore, in an SNR section in which a symbol having a large constellation size is decoded, reliability of a symbol having a small constellation size is relatively high and thus can be used as a pilot symbol.

상기 작은 성상 사이즈를 갖는 심볼과 큰 성상 사이즈를 갖는 심볼의 구분은 구현자의 구현 예에 따라 달라질 수 있다. 예를 들어, 특정 성상 포인트 이상을 큰 성상 사이즈로 구분하는 경우, 상기 기준이 되는 포인트의 수는 구현 예에 따라 달라질 수 있다.The division of the symbol having the small constellation size and the symbol having the large constellation size may vary depending on the implementation of the implementer. For example, in the case where a specific constellation point or more is divided into a large constellation size, the number of reference points may vary according to implementation.

상기와 같이 작은 성상 사이즈를 갖는 심볼 데이터와 큰 성상 사이즈를 갖는 심볼 데이터로 다중 맵핑한 경우, 신호 송신 장치에서는 상기 다중 맵핑된 심볼 데이터에 대해 파일럿을 삽입하여 전송할 수 있다. 상기에서 설명한 바와 같이 작은 성상 사이즈를 갖는 심볼 데이터를 파일럿 심볼로 사용하는 경우, 신호 송신 장치는 상기 파일럿의 삽입 위치에 파일럿 대신 상기 작은 성상 사이즈를 갖는 심볼 데 이터를 삽입하여 전송할 수 있다.When multiple mapping is performed on the symbol data having a small constellation size and the symbol data having a large constellation size as described above, the signal transmission apparatus may insert and transmit a pilot to the multi-mapped symbol data. As described above, when symbol data having a small constellation size is used as a pilot symbol, the signal transmission apparatus may insert and transmit the symbol data having the small constellation size instead of a pilot at an insertion position of the pilot.

상기 작은 성상 사이즈를 갖는 심볼 데이터를 파일럿 삽입 위치에 삽입하는 경우, 파일럿의 삽입 위치 전부에 대해 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입할 수도 있고, 일부 위치에만 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하고 나머지 위치에는 파일럿을 삽입할 수도 있다.When the symbol data having the small constellation size is inserted into a pilot insertion position, symbol data having the small constellation size may be inserted into all of the pilot insertion positions, and symbol data having the small constellation size may be inserted only at a part of the positions. You can also insert the pilot in the rest position.

예를 들어, 상기 도 20과 같은 신호 송신장치에서 프레임 형성부(2060)는 파일럿 삽입 위치 전부에 대해 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하여 프레임을 형성할 수 있다. 또는, 상기 프레임 형성부(2060)는 일부 위치에만 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하고 나머지 위치에는 파일럿을 삽입하여 프레임을 형성할 수 있다. 채널 상황, 송수신 시스템 등을 고려하여 상기 방식 가운데 적당한 방식을 선택하여 구현할 수 있다.For example, in the signal transmission apparatus as shown in FIG. 20, the frame forming unit 2060 may form a frame by inserting symbol data having a small constellation size for all pilot insertion positions. Alternatively, the frame forming unit 2060 may form a frame by inserting symbol data having a small constellation size only in a part of the position and inserting a pilot in the remaining position. In consideration of the channel situation, the transmission and reception system, etc., an appropriate method may be selected and implemented.

상기 도 20의 경우 다중 인코딩 방식도 사용되었으나, 상기 다중 인코딩 방식이 아닌 일반적인 인너 인코딩 방식으로 인코딩한 경우에도 적용 가능하다.In the case of FIG. 20, a multiple encoding scheme is also used, but it is also applicable to a case of encoding with a general inner encoding scheme instead of the multiple encoding scheme.

상기 도 22는, 상기 도 20과 같은 신호 송신 장치에서 작은 사이즈를 갖는 심볼 데이터를 파일럿 심볼로 사용하여 신호를 전송한 경우, 상기 신호를 수신하여 처리하는 장치를 나타낸 도면이다.22 is a diagram illustrating an apparatus for receiving and processing a signal when a signal is transmitted using a symbol data having a small size as a pilot symbol in the apparatus for transmitting a signal as shown in FIG. 20.

이하 설명의 편의를 위해, 상기 도 22의 블록 가운데 상기 도 21의 블록과 중복되지 않는 부분을 중심으로 설명한다.For convenience of description, the following description will be given based on portions of the block of FIG. 22 that do not overlap with the block of FIG. 21.

프레임 파싱부(2230)는 복조부(2220)에서 복조된 프레임 데이터를 파싱한다. 상기와 같이 신호 송신 장치에서 파일럿 삽입 위치 전부에 대해 작은 성상 사이즈 를 갖는 심볼 데이터를 삽입하여 프레임을 형성한 경우, 상기 프레임 파싱부(2230)는 파일럿 위치에 삽입된 상기 심볼 데이터를 추출하여 나머지 심볼 데이터와 함께 복원한다. 만약, 상기 신호 송신 장치에서 파일럿 삽입 위치 가운데 일부 위치에만 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하고, 나머지 위치에는 파일럿을 삽입하여 프레임을 형성한 경우, 상기 프레임 파싱부(2230)는 상기 작은 성상 사이즈를 갖는 심볼 데이터와 함께 파일럿을 추출하여 심볼 데이터를 복원한다.The frame parser 2230 parses the frame data demodulated by the demodulator 2220. When the frame is formed by inserting the symbol data having a small constellation size for all pilot insertion positions in the signal transmission apparatus as described above, the frame parsing unit 2230 extracts the symbol data inserted at the pilot positions to extract the remaining symbols. Restore with the data. If, in the signal transmission apparatus, symbol data having a small constellation size is inserted only at a part of pilot insertion positions, and a pilot is inserted at the remaining positions, the frame parsing unit 2230 may perform the small constellation size. The pilot data is extracted together with the symbol data having a to recover the symbol data.

이하 설명의 편의를 위해 파일럿 삽입 위치 가운데 일부 위치에만 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하고, 나머지 위치에는 파일럿을 삽입하여 프레임을 형성한 경우를 중심으로 설명한다.For convenience of explanation, the following description will focus on a case in which symbol data having a small constellation size is inserted in only some of the pilot insertion positions and a pilot is inserted in the remaining positions.

채널 추정부(2280)는 상기 프레임 파싱부(2230)에서 출력된 파일럿과 다중 디맵퍼(2270)의 입출력 정보를 이용하여 전송 채널을 추정한다. 상기 프레임 파싱부(2230)에서 출력된 파일럿을 이용하여 채널을 추정하는 경우, k번째 반송파(carrier)에 실려 수신된 파일럿을 Pr(k)라 하고, 수신 측에서 알고 있는 약속된 파일럿을 Pt(k)라고 할 경우, 채널 전달 함수(Channel Transfer Function : CTF)는 다음 수학식 1과 같다.The channel estimator 2280 estimates a transmission channel using the pilot output from the frame parser 2230 and input / output information of the multiple demapper 2270. When estimating a channel using the pilot output from the frame parsing unit 2230, a pilot received on a k-th carrier is referred to as P r (k) and a promised pilot known by the receiver is referred to as P r. In the case of t (k), a channel transfer function (CTF) is represented by Equation 1 below.

Figure 112007039834020-PAT00007
Figure 112007039834020-PAT00007

상기 Hp(k)는 파일럿을 이용하여 추정된 채널 전달 함수를 말한다.H p (k) refers to a channel transfer function estimated using a pilot.

또한, 파일럿 삽입 위치에 삽입된 작은 성상 사이즈를 갖는 심볼 데이터를 이용하여 채널을 추정하는 경우, 상기 수신된 심볼 데이터, 즉, 다중 디맵퍼(2270)에 입력되는 심볼 데이터를 Yr(k)라 하고, 결정된 심볼 데이터, 즉, 다중 디맵퍼(2270)에서 출력되는 심볼 데이터를 Yt(k)라고 할 경우, 채널 전달 함수는 다음 수학식 2와 같다.In addition, when estimating a channel using symbol data having a small constellation size inserted at a pilot insertion position, the received symbol data, that is, symbol data input to the multiple demapper 2270 is referred to as Y r (k). When the determined symbol data, that is, symbol data output from the multiple demapper 2270 is Y t (k), the channel transfer function is expressed by Equation 2 below.

Figure 112007039834020-PAT00008
Figure 112007039834020-PAT00008

상기 Hd(k)는 작은 성상 사이즈를 갖는 심볼 데이터를 이용하여 추정된 채널 전달 함수를 말한다. 상기 나누기 연산은 직접 디바이더(divider)를 설계하여 수행할 수도 있고, 분모의 역수를 계산하거나 분자와 곱하여 수행할 수도 있다. 또는, 상기 분모의 역수 값을 저장하는 롬 테이블(ROM Table)을 참조하여 분자와 곱하여 수행할 수도 있다. 또는, 분모와 분자에 각각 분모의 켤레 복소수(complex conjugate) 값을 곱하여 상기 켤레 복소수가 곱해진 분모의 역수 값을 롬 테이블을 사용하여 구하고, 상기 분모의 켤레 복소수 값이 곱해진 분자와 상기 역수 값을 곱하여 수행할 수도 있다. 이는 구현 예에 따라 달라질 수 있다. The H d (k) refers to a channel transfer function estimated using symbol data having a small constellation size. The division operation may be performed by directly designing a divider, or may be performed by calculating the inverse of the denominator or multiplying by a numerator. Alternatively, the multiplication may be performed by referring to a ROM table that stores the reciprocal value of the denominator. Alternatively, the reciprocal value of the denominator multiplied by the complex conjugate of the denominator and the numerator complex number are multiplied, respectively, to obtain a reciprocal value of the denominator multiplied by the complex complex number. It can also be done by multiplying by. This may vary depending on implementation.

신호 송신 장치에서 파일럿 심볼을 전혀 사용하지 않은 경우에는, 상기 수학식 2와 같이 작은 성상 사이즈를 갖는 심볼 데이터를 이용한 채널 전송 함수만을 얻을 수 있다.When no pilot symbol is used in the signal transmission apparatus, only a channel transfer function using symbol data having a small constellation size can be obtained as shown in Equation 2 above.

상기 수학식 1 또는 2에서 추정된 채널 전송 함수는 채널 등화에 사용될 수 있다. 수신기에서는 상기 추정된 값 가운데, 하나의 값을 선택하여 채널을 등화하거나, 상기 추정된 2개의 값을 보간하여 등화할 수 있다. 예를 들어, 채널 상황 등을 고려하여 하나의 값을 선택하거나, 특정 추정 값이 급격히 변동하는 경우 다른 추정 값을 선택하여 사용하는 등 구현 예에 따라 선택 방법이 달라 질 수 있다. 또는, 상기 추정된 2개의 값을 선형 보간 등을 통해 보간하여 얻어진 값으로 등화할 수도 있다. The channel transfer function estimated in Equation 1 or 2 may be used for channel equalization. The receiver may equalize a channel by selecting one value among the estimated values, or equalize by interpolating the two estimated values. For example, the selection method may vary depending on the implementation, such as selecting one value in consideration of channel conditions, or selecting and using a different estimated value when a specific estimated value changes abruptly. Alternatively, the estimated two values may be equalized to values obtained by interpolation through linear interpolation or the like.

도 23은 본 발명에 따른 일 실시예로서, 채널 추정부를 개략적으로 나타낸 블록도이다. 상기 채널 추정부는 결정부(2300), 제1연산부(2310), 제1곱셈부(2320), 제2곱셈부(2330), 제2연산부(2340), 파일럿 생성부(2350), 제3연산부(2360), 제3곱셈부(2370), 제4곱셈부(2380), 및 제4연산부(2390)를 포함한다. 만약, 파일럿 심볼을 삽입하지 않는 방식을 사용하는 경우라면, 상기 파일럿 생성부(2350), 제3연산부(2360), 제3곱셈부(2370), 제4곱셈부(2380), 및 제4연산부(2390)는 사용되지 아니한다.23 is a block diagram schematically illustrating a channel estimator according to an embodiment of the present invention. The channel estimator includes a determiner 2300, a first operator 2310, a first multiplier 2320, a second multiplier 2330, a second calculator 2340, a pilot generator 2350, and a third calculator. 2360, a third multiplication unit 2370, a fourth multiplication unit 2380, and a fourth operation unit 2390. If the pilot symbol is not inserted, the pilot generator 2350, the third operator 2360, the third multiplier 2370, the fourth multiplier 2380, and the fourth operator (2390) shall not be used.

상기 도 23의 채널 추정부는 분모와 분자에 각각 분모의 켤레 복소수(complex conjugate) 값을 곱하여 상기 켤레 복소수가 곱해진 분모의 역수 값을 구하고, 상기 분모의 켤레 복소수 값이 곱해진 분자와 상기 역수 값을 곱하여 채널 전송 함수를 구하는 예를 나타낸다.The channel estimator of FIG. 23 multiplies the denominator and the numerator by the complex conjugate value of the denominator to obtain the inverse value of the denominator multiplied by the conjugate complex number, and the numerator and the reciprocal value of the denominator complex multiplied by the denominator. This is an example of obtaining a channel transfer function by multiplying by.

우선, 상기 심볼 디맵퍼(2270)에 입력되는 파일럿 심볼 데이터(상기 예에서는 작은 성상 사이즈를 갖는 심볼 데이터)와 상기 심볼 디맵퍼(2270)에서 출력된 파일럿 심볼 데이터는 결정부(2300)로 입력된다. 상기 결정부(2300)는 상기 심볼 디맵퍼(2270)에서 출력된 심볼 데이터를 제1연산부(2310)와 제1곱셈부(2320)로 출력한다.First, pilot symbol data (symbol data having a small constellation size in this example) input to the symbol demapper 2270 and pilot symbol data output from the symbol demapper 2270 are input to the determination unit 2300. . The determiner 2300 outputs the symbol data output from the symbol demapper 2270 to the first operator 2310 and the first multiplier 2320.

상기 제1연산부(2310)는 상기 입력된 심볼 데이터의 켤레 복소수(complex conjugate) 값을 구하여 제1곱셈부(2320)와 제2곱셈부(2330)로 출력한다. 제1곱셈부(2320)는 상기 결정부(2300)에서 출력된 심볼 데이터와 제1연산부(2310)에서 출력된 켤레 복소수 값을 곱하여 제2연산부(2340)로 출력한다. 제2곱셈부(2330)는 상기 결정부(2300)에 입력되는 심볼 데이터 가운데 심볼 디맵퍼(2270)에 입력되는 심볼 데이터와 제1연산부(2310)에서 출력된 켤레 복소수 값을 곱하여 제2연산부(2340)로 출력한다.The first operator 2310 obtains a complex conjugate value of the input symbol data and outputs the complex conjugate value to the first multiplier 2320 and the second multiplier 2330. The first multiplier 2320 multiplies the symbol data output from the determiner 2300 and the conjugate complex value output from the first operator 2310 and outputs the multiplied complex value to the second operator 2340. The second multiplier 2330 may multiply the symbol data input to the symbol demapper 2270 and the conjugate complex value output from the first operator 2310 among the symbol data input to the determiner 2300 to perform a second operation. 2340).

제2연산부(2340)는 제1곱셈부(2320)에서 출력된 값에 대응되는 역수 값을 구하고, 상기 역수 값을 제2곱셈부(2330)에서 출력된 값과 곱하여 출력한다.The second calculator 2340 obtains an inverse value corresponding to the value output from the first multiplier 2320, and multiplies the inverse value by the value output from the second multiplier 2330.

파일럿 심볼을 이용하여 채널 전송 함수를 추정하는 경우, 프레임 파싱부(2230)에서 추출된 파일럿 심볼을 이용한다. 파일럿 생성부(2350)는 송신 측과 미리 약속된 파일럿 심볼을 생성한다. 상기 생성된 파일럿 심볼은 제3연산부(2360)와 제3곱셈부(2370)로 출력된다.When estimating a channel transfer function using the pilot symbols, the pilot symbols extracted by the frame parser 2230 are used. The pilot generator 2350 generates a pilot symbol previously promised with the transmitting side. The generated pilot symbols are output to the third operator 2360 and the third multiplier 2370.

상기 제3연산부(2360)는 상기 입력된 파일럿 심볼의 켤레 복소수(complex conjugate) 값을 구하여 제3곱셈부(2370)와 제4곱셈부(2380)로 출력한다. 제3곱셈부(2370)는 상기 파일럿 생성부(2350)에서 출력된 파일럿 심볼과 제3연산부(2360)에서 출력된 켤레 복소수 값을 곱하여 제4연산부(2390)로 출력한다. 제4곱셈 부(2380)는 상기 프레임 파싱부(2230)에서 추출된 파일럿 심볼과 제3연산부(2360)에서 출력된 켤레 복소수 값을 곱하여 제4연산부(2390)로 출력한다.The third operation unit 2360 obtains a complex conjugate value of the input pilot symbol and outputs the complex conjugate value to the third multiplier 2370 and the fourth multiplier 2380. The third multiplier 2370 multiplies the pilot symbol output from the pilot generator 2350 by the conjugate complex value output from the third operator 2360 and outputs the multiplied complex value to the fourth operator 2390. The fourth multiplier 2380 multiplies the pilot symbol extracted by the frame parser 2230 and the conjugate complex value output from the third operator 2360 and outputs the multiplied complex value to the fourth operator 2390.

제4연산부(2390)는 제3곱셈부(2370)에서 출력된 값에 대응되는 역수 값을 구하고, 상기 역수 값을 제4곱셈부(2380)에서 출력된 값과 곱하여 출력한다.The fourth calculator 2390 obtains an inverse value corresponding to the value output from the third multiplier 2370, and multiplies the inverse value by the value output from the fourth multiplier 2380.

제1디인터리버(2240)는 상기 프레임 파싱부(2230)에서 출력된 심볼 데이터를 디인터리빙하여 순서를 복원한다. 상기 디인터리빙된 데이터는 등화부(2250)로 출력된다. 상기 등화부(2250)는 채널 추정부(2280)에서 추정된 채널에 대한 채널 전송 함수를 이용하여 상기 순서가 복원된 심볼 데이터에 대해 전송 채널에 의한 왜곡을 보상한다.The first deinterleaver 2240 deinterleaves the symbol data output from the frame parser 2230 to restore the order. The deinterleaved data is output to the equalizer 2250. The equalizer 2250 compensates the distortion due to the transmission channel for the symbol data whose order is reconstructed by using a channel transfer function for the channel estimated by the channel estimator 2280.

예를 들어, 상기 등화부(2250)는 상기 채널 왜곡을 보상하기 위해 제로 포싱(zero forcing) 등화 방식을 사용할 수 있다. 수신 측에 수신된 심볼은 전송 심볼과 채널 전송 함수의 곱의 형태로 나타낼 수 있으므로, 수신된 심볼을 추정된 채널 전송 함수로 나누어 주면 전송 심볼 데이터 값을 복원할 수 있다. 즉, 수신된 심볼 데이터 값을 Yr(k), 추정된 채널 전송 함수를 H(k)라고 하면, 복원된 심볼 데이터 값 Yeq(k)는 수학식 3과 같다.For example, the equalizer 2250 may use a zero forcing equalization scheme to compensate for the channel distortion. Since the received symbol can be represented as a product of the transmission symbol and the channel transmission function, dividing the received symbol by the estimated channel transmission function can restore the transmission symbol data value. That is, if the received symbol data value is Yr (k) and the estimated channel transfer function is H (k), the recovered symbol data value Y eq (k) is expressed by Equation 3 below.

Figure 112007039834020-PAT00009
Figure 112007039834020-PAT00009

도 24는 본 발명에 따른 일 실시예로서, 등화부를 개략적으로 나타낸 블록도 이다. 상기 등화부(2250)는 보간부(2400), 제5연산부(2410), 제5곱셈부(2420), 제6곱셈부(2430), 및 제6연산부(2440)를 포함한다. 상기 도 24의 등화부는 상기에서 설명한 바와 같은 제로 포싱 등화 방식을 구현한 예이다. 24 is a block diagram schematically illustrating an equalizer according to an embodiment of the present invention. The equalizer 2250 includes an interpolator 2400, a fifth operator 2410, a fifth multiplier 2420, a sixth multiplier 2430, and a sixth operator 2440. The equalizer of FIG. 24 is an example of implementing the zero forcing equalization scheme as described above.

상기 도 6에서의 나누기 연산을 수행하는 데에는 상기에서 설명한 바와 같이 여러가지 방법이 있으나, 도 24의 등화부에서는 상기 도 23에서 나누기 연산을 수행한 것과 동일한 과정을 사용한다.There are various methods for performing the division operation in FIG. 6 as described above. However, the equalizer of FIG. 24 uses the same process as the division operation in FIG.

보간부(2400)는 입력된 채널 전송 함수 값을 전 대역(bandwidth)의 값으로 보간(interpolation)한다. 상기 보간부(2400)에서 보간된 채널 전송 함수 값은 제5연산부(2410)와 제5곱셈부(2420)로 출력된다. 제5연산부(2410)는 상기 보간부(2400)에서 출력된 채널 전송 함수의 켤레 복소수(complex conjugate) 값을 계산하여 출력한다. The interpolator 2400 interpolates the input channel transfer function value to a value of full bandwidth. The channel transfer function values interpolated by the interpolator 2400 are output to the fifth operator 2410 and the fifth multiplier 2420. The fifth operator 2410 calculates and outputs a complex conjugate value of the channel transfer function output from the interpolator 2400.

제5곱셈부(2420)는 상기 보간부(2400)에서 출력된 채널 전송 함수 값과 상기 제5연산부(2410)에서 출력된 채널 전송 함수의 켤레 복소수 값을 곱셈 연산하여 제6연산부(2440)로 출력한다. 제6곱셈부(2430)는 제5연산부(2410)에서 출력된 켤레 복소수 값을 수신된 심볼 데이터에 곱셈 연산하여 제6연산부(2440)로 출력한다.The fifth multiplier 2420 multiplies the channel transfer function value output from the interpolator 2400 and the conjugate complex value of the channel transfer function output from the fifth operator 2410 to the sixth operator 2440. Output The sixth multiplier 2430 multiplies the conjugate complex value output from the fifth operator 2410 by the received symbol data and outputs the result to the sixth operator 2440.

제6연산부(2440)는 제5곱셈부(2420)에서 출력된 값에 대응되는 역수 값을 구하고, 상기 역수 값을 제6곱셈부(2430)에서 출력된 값과 곱하여 출력한다.The sixth operator 2440 obtains an inverse value corresponding to the value output from the fifth multiplier 2420, and multiplies the inverse value by the value output from the sixth multiplier 2430.

상기 등화부(2250)에서 등화된 심볼 데이터는 선형 프리코딩 디코더(2250)로 출력된다. 상기 선형 프리코딩 디코더(2250)는 분산된 심볼 데이터를 복원하여 출력하며, 상기 복원된 심볼 데이터는 다중 디맵퍼(2270)와 채널 추정부(2280)로 입 력된다. The symbol data equalized by the equalizer 2250 is output to the linear precoding decoder 2250. The linear precoding decoder 2250 reconstructs and outputs distributed symbol data, and the reconstructed symbol data is input to the multiple demapper 2270 and the channel estimator 2280.

다중 디맵퍼(2270)는 각 디맵퍼를 이용하여 수신된 심볼 데이터를 디맵핑하여 대응되는 비트 데이터를 출력한다. 그리고, 상기 다중 디맵퍼(2270)는 작은 성상 사이즈를 가지는 심볼 데이터에 대하여 결정된 심볼 데이터 값을 채널 추정부(2280)로 전송한다. 또는, 상기 작은 성상 사이즈를 가지는 심볼 데이터에 대하여 디매핑된 비트 데이터를 상기 채널 추정부(2280)로 출력할 수 있다. 채널의 추정은 심볼 데이터 단위에서 이루어지므로, 작은 성상 사이즈를 가지는 심볼 데이터에 대하여 디매핑된 비트 데이터를 상기 채널 추정부(2280)로 출력하는 경우, 상기 도 23의 결정부(2300)는 상기 입력받은 비트 데이터에 해당하는 심볼 데이터를 다시 결정하여야 한다.The multiple demapper 2270 demaps the received symbol data using each demapper and outputs corresponding bit data. The multiple demapper 2270 transmits the symbol data value determined for the symbol data having a small constellation size to the channel estimator 2280. Alternatively, the demapped bit data of the symbol data having the small constellation size may be output to the channel estimator 2280. Since channel estimation is performed in the unit of symbol data, when outputting de-mapped bit data for symbol data having a small constellation size to the channel estimating unit 2280, the determination unit 2300 of FIG. The symbol data corresponding to the received bit data must be determined again.

제2디인터리버(2290)는 상기 다중 디맵퍼(2270)에서 수신된 비트 데이터를 디인터리빙하여 순서를 복원한다. 다중 디코더(2292)는 상기 순서가 복원된 비트 데이터를 다중 인코딩된 방식에 따라 다중 디코딩하여 출력한다. 만약 신호 송신 장치에서 다중 인코딩 방식을 사용하지 않고 하나의 인코딩 방식을 사용한 경우, 다중 디코더는 사용되지 않으며 상기 인코딩 방식에 대응되는 하나의 디코딩 방식이 사용된다.The second deinterleaver 2290 deinterleaves the bit data received by the multiple demapper 2270 to restore the order. The multiple decoder 2292 multiplexes and outputs the reconstructed bit data according to a multiple encoded scheme. If a signal transmission apparatus does not use multiple encoding schemes but uses one encoding scheme, multiple decoders are not used and one decoding scheme corresponding to the encoding scheme is used.

도 25는 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 신호 송신 장치를 개략적으로 나타낸 블록도이다. 상기 신호 송신 장치는 아웃터 인코더(2500), 인너 인코더(2510), 제1인터리버(2520), 트렐리스 코드 변조부(2530), 선형 프리코딩부(2540), 제2인터리버(2550), 프레임 형성부(2560), 변조부(2570), 및 전송부(2580)를 포함한다.25 is a block diagram schematically illustrating an apparatus for transmitting a signal of a data symbol channel estimation method according to an embodiment of the present invention. The signal transmitter includes an outer encoder 2500, an inner encoder 2510, a first interleaver 2520, a trellis code modulator 2530, a linear precoding unit 2540, a second interleaver 2550, and a frame. A forming unit 2560, a modulator 2570, and a transmitter 2580 are included.

상기에서 설명한 바와 같이 파일럿의 삽입 위치 전부에 대해 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하거나, 일부 위치에만 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하고 나머지 위치에는 파일럿을 삽입한 경우, 상기 파일럿 삽입 위치에 삽입된 심볼 데이터를 결정하고, 상기 결정된 심볼 데이터를 기반으로 채널을 추정할 수 있다. 상기 방식의 경우 채널 추정 성능을 높일 수 있고, 파일럿 심볼을 사용하지 않거나 일부만을 사용함으로써, 시스템 전체의 전송률(capacity)을 높일 수 있다.As described above, when the symbol data having the small constellation size is inserted in all the insertion positions of the pilot, or the symbol data having the small constellation size is inserted in only a partial position, and the pilot is inserted in the remaining positions, the pilot insertion is performed. The symbol data inserted at the position may be determined, and a channel may be estimated based on the determined symbol data. In the case of the above scheme, channel estimation performance can be increased, and the entire system can be increased by not using pilot symbols or using only a part of the pilot symbols.

그러나, 낮은 SNR 환경에서 결정 오류(decision error)가 발생하게 되면, 채널 추정에 오류가 발생할 수 있고, 상기 에러를 갖는 채널 추정 값으로 보상된 데이터의 에러는 더욱 커지게 되어 에러 확산(error propagation) 현상이 발생할 수 있다.However, if a decision error occurs in a low SNR environment, an error may occur in the channel estimation, and an error of data compensated with the channel estimation value having the error may become larger, resulting in error propagation. Symptoms may occur.

상기 에러 확산 현상을 방지하기 위해, 상기 수신된 심볼 데이터에 대한 결정 값 가운데 신뢰도(reliability)가 높은 결정 값만을 이용하여 채널을 추정하도록 한다.In order to prevent the error spreading phenomenon, the channel is estimated using only a decision value having high reliability among decision values for the received symbol data.

예를 들어, 상기 도 25와 같은 신호 송신 장치에서 파일럿의 삽입 위치 전부에 대해 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입한 경우를 가정한다. 상기 도 25의 신호 송신 장치와 도 20의 신호 송신 장치의 각 블록은 동일하며, 다만 다중 맵핑 방식 대신에 트렐리스 코드 변조 방식을 사용한 경우이다. 상기 트렐리스 코드 변조 방식 또한, 일 예이며 QAM. QPSK, 옵티멀 성상 방식과 같은 다른 심 볼 매핑 방식이 사용될 수도 있다. 상기 도 25의 신호 송신 장치에 대한 설명은 상기 도 20의 경우와 동일하다.For example, it is assumed that the symbol data having the small constellation size is inserted into all of the pilot insertion positions in the signal transmission apparatus as shown in FIG. Each block of the apparatus for transmitting signals of FIG. 25 and the apparatus for transmitting signals of FIG. 20 is the same, except that the trellis code modulation method is used instead of the multiple mapping method. The trellis code modulation scheme is also an example and QAM. Other symbol mapping schemes such as QPSK, optical constellation schemes may be used. The description of the signal transmission device of FIG. 25 is the same as that of FIG. 20.

다만, 상기 도 25의 프레임 형성부(2560)는 파일럿을 삽입하지 않고, 파일럿 삽입 위치에 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입하였으므로, 상기 파일럿 삽입 위치에 삽입된 심볼 데이터를 추출하여 나머지 심볼 데이터와 함께 복원한다.However, since the frame forming unit 2560 of FIG. 25 inserts the symbol data having the small constellation size at the pilot insertion position without inserting the pilot, the symbol data inserted at the pilot insertion position is extracted to extract the remaining symbol data. Restore with

도 26은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 신호 수신 장치는 수신부(2600), 동기부(2602), 복조부(2604), 프레임 파싱(parsing)부(2608), 제1디인터리버(deinterleaver)(2610), 등화부(equalizer)(2612), 선형 프리코딩 디코더(2614), 트렐리스 코드 복호부(2616), 채널 상태(channel state) 추정부(2618), 채널 추정부(channel estimator)(2620), 제2디인터리버(2622), 인너 디코더(2624) 및 아웃터 디코더(2626)를 포함한다. 상기 도 26의 신호 수신 장치는 상기 도 25와 같은 신호 송신 장치에서 송신한 신호를 수신하여 처리한다.FIG. 26 is a block diagram schematically illustrating a signal receiving apparatus of a data symbol channel estimation method according to an embodiment of the present invention. The signal receiver includes a receiver 2600, a synchronizer 2602, a demodulator 2604, a frame parsing unit 2608, a first deinterleaver 2610, an equalizer 2612. ), Linear precoding decoder 2614, trellis code decoder 2616, channel state estimator 2618, channel estimator 2620, second deinterleaver 2622 , An inner decoder 2624 and an outer decoder 2626. The signal receiving apparatus of FIG. 26 receives and processes a signal transmitted from the signal transmitting apparatus as shown in FIG.

상기 도 26의 신호 수신 장치는 상기 도 22의 신호 수신 장치와 대응되며, 이하 설명의 편의를 위해, 차이점을 중심으로 설명하도록 한다.The signal receiving apparatus of FIG. 26 corresponds to the signal receiving apparatus of FIG. 22, and for convenience of description, the following description will be made based on differences.

수신된 프레임 데이터에는 파일럿이 삽입되어 있지 않고, 파일럿 삽입 위치에 상기 작은 성상 사이즈를 갖는 심볼 데이터를 삽입되어 있으므로, 상기 도 26의 프레임 파싱부(2608)는 상기 파일럿 삽입 위치에 삽입된 심볼 데이터를 추출하여 나머지 심볼 데이터와 함께 복원한다.Since the pilot is not inserted into the received frame data, and symbol data having the small constellation size is inserted at the pilot insertion position, the frame parsing unit 2608 of FIG. 26 stores the symbol data inserted at the pilot insertion position. Extract and restore with the rest of the symbol data.

채널 상태 추정부(2618)는 각 심볼 데이터 위치 즉, 각 부반송파에 대한 전송 채널의 상태를 추정한다. 상기 채널 상태를 추정하기 위해 심볼 데이터 결정에 사용하는 LLR(Log-Likelihood Ratio) 값이나, 채널의 SNR 등을 사용할 수 있다. 상기 채널 상태를 추정하는 부반송파는 상기 파일럿 삽입 위치에 삽입된 심볼 데이터를 전송하는 부반송파일 수도 있고, 프레임에 포함된 그 이외의 심볼 데이터를 전송하는 부반송파일 수도 있다.The channel state estimator 2618 estimates the state of the transmission channel for each symbol data position, that is, each subcarrier. In order to estimate the channel state, a Log-Likelihood Ratio (LLR) value used for symbol data determination or an SNR of a channel may be used. The subcarrier estimating the channel state may be a subcarrier file for transmitting symbol data inserted at the pilot insertion position or a subcarrier file for transmitting other symbol data included in a frame.

채널 추정부(2620)는 상기 채널 상태 추정부(2618)에서 추정된 각 채널의 상태를 이용하여 상태가 좋은 채널을 판단하고, 상기 상태가 좋은 채널에서 수신된 심볼 데이터를 이용하여 채널을 추정한다. 예를 들어, 상기 상태가 좋은 채널은 채널의 SNR이 높거나, LLR 값이 큰 경우를 들 수 있다. 또한, 상기와 같은 정보들 이외에 작은 성상 사이즈를 갖는 심볼 데이터나 낮은 코드율로 코딩된 심볼 데이터를 수신한 채널에 대해 높은 신뢰도를 적용하면, 채널 추정 에러를 더욱 줄일 수 있다.The channel estimator 2620 determines a channel having a good state by using the state of each channel estimated by the channel state estimator 2618, and estimates a channel by using symbol data received from the channel having a good state. . For example, the good channel may be a case in which the SNR of the channel is high or the LLR value is high. In addition, if a high reliability is applied to a channel that receives symbol data having a small constellation size or symbol data coded at a low code rate in addition to the above information, the channel estimation error can be further reduced.

상기 채널 추정부(2620)는 상기 상태가 좋은 채널에 대하여 수신된 심볼 데이터와 트렐리스 코드 복호부(2616)에서 결정된 심볼 데이터를 이용하여 채널 추정 함수를 얻을 수 있다. 등화부(2612)는 상기 채널 추정부(2620)에서 출력된 채널 추정 함수를 이용하여 수신된 심볼 데이터의 채널 왜곡을 보상한다.The channel estimator 2620 may obtain a channel estimation function by using the received symbol data for the good channel and the symbol data determined by the trellis code decoder 2616. The equalizer 2612 compensates for the channel distortion of the received symbol data by using the channel estimation function output from the channel estimator 2620.

상기에서 설명한 결정된 심볼 데이터를 이용하여 채널을 추정하는 방식과 함께 다중 인코딩 방식 또는 다중 맵핑 방식을 사용할 수 있다. 즉, 상기 결정된 심볼 데이터를 이용하여 채널을 추정하는 방식에 상기 다중 인코딩방식과 다중 맵핑 방식을 개별적으로 함께 사용할 수도 있고, 모두 적용하여 사용할 수도 있다.In addition to the method of estimating the channel using the determined symbol data described above, a multiple encoding scheme or a multiple mapping scheme may be used. That is, the multiple encoding scheme and the multiple mapping scheme may be separately used together or may be applied to the scheme of estimating the channel using the determined symbol data.

도 27은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 다른 신호 송신 장치를 개략적으로 나타낸 블록도이고, 도 28은 본 발명에 따른 일 실시예로서, 데이터 심볼 채널 추정 방식의 다른 신호 수신 장치를 개략적으로 나타낸 블록도이다.27 is a block diagram schematically illustrating another signal transmission apparatus of a data symbol channel estimation method according to an embodiment of the present invention, and FIG. 28 is another signal of the data symbol channel estimation method according to an embodiment of the present invention. A block diagram schematically showing a receiving device.

상기 도 27의 신호 송신 장치는 아웃터 인코더(2700), 다중 인코더(2710), 제1인터리버(2720), 다중 맵퍼(2730), 선형 프리코딩부(2740), 제2인터리버(2750), 프레임 형성부(2760), 변조부(2770), 및 전송부(2780)를 포함하며, 도 28의 신호 수신 장치는 상기 신호 수신 장치는 수신부(2800), 동기부(2802), 복조부(2804), 프레임 파싱(parsing)부(2806), 제1디인터리버(deinterleaver)(2808), 등화부(equalizer)(2810), 선형 프리코딩 디코더(2812), 다중 디맵퍼(2814), 채널 상태(channel state) 추정부(2816), 채널 추정부(channel estimator)(2818), 제2디인터리버(2820), 다중 디코더(2822) 및 아웃터 디코더(2824)를 포함한다.The signal transmission apparatus of FIG. 27 includes an outer encoder 2700, a multiple encoder 2710, a first interleaver 2720, a multiple mapper 2730, a linear precoding unit 2740, a second interleaver 2750, and frame formation. And a signal receiver 2760, a modulator 2770, and a transmitter 2780. The signal receiver of FIG. 28 includes a receiver 2800, a synchronizer 2802, a demodulator 2804, A frame parsing unit 2806, a first deinterleaver 2808, an equalizer 2810, a linear precoding decoder 2812, a multiple demapper 2814, a channel state ) Includes an estimator 2816, a channel estimator 2818, a second deinterleaver 2820, a multiple decoder 2822, and an outer decoder 2824.

상기 도 27과 도 28의 예는 결정된 심볼 데이터를 이용하여 채널을 추정하는 방식에 다중 인코딩 방식과 다중 맵핑 방식을 모두 사용한 예이며, 각 블록에 대한 설명은 상기 각 실시 예에서 설명한 바와 같다.27 and 28 are examples of using both a multiple encoding scheme and a multiple mapping scheme in a method of estimating a channel using the determined symbol data, and the description of each block is the same as described in the above embodiments.

상기에서 설명한 각 실시 예의 경우, 다중 입출력(Multi Input Multi Output : MIMO) 기술과 결합하여 사용될 수 있다. 이하 설명의 편의를 위해, 상기 각 실시 예 가운데 도 1의 신호 송신 장치에 대해 다중 입출력 기술을 결합한 예에 대해서만 설명하도록 한다. Each embodiment described above may be used in combination with a multi-input multi-output (MIMO) technology. For convenience of explanation, only the example in which multiple input / output technologies are combined with respect to the signal transmission apparatus of FIG. 1 will be described.

도 29는 본 발명에 따른 일 실시예로서, 또 다른 신호 송신 장치를 개략적으로 나타낸 블록도이다. 상기 송수신 시스템은 다중 입출력을 위한 MIMO(Multi Input Multi Output)를 사용할 수 있다. 상기 도 29의 송신 장치는 상기 도 1과 같은 송신 장치에 다중 입출력 방식이 적용된 경우이다. 이하 도 29를 참조하여 본 발명에 따른 신호 송신 시스템의 실시예를 설명하면 다음과 같다.29 is a block diagram schematically illustrating another signal transmission apparatus according to an embodiment of the present invention. The transmission and reception system may use MIMO (Multi Input Multi Output) for multiple input and output. The transmitter of FIG. 29 is a case where a multiple input / output method is applied to the transmitter of FIG. Hereinafter, an embodiment of a signal transmission system according to the present invention will be described with reference to FIG. 29.

도 29의 실시예는 순방향 오류정정부(FEC(Forward Error Correction) encoder)(2900), 제1인터리버(interleaver)(2910), 심볼맵퍼(symbol mapper)(2920), 선형 프리코딩부(2930), 제2인터리버(2940), 다중 입출력 인코더(2950), 프레임 형성부(frame builder)(2960), 변조부(2970) 및 전송부(2980)를 포함한다. 상기 도 29의 실시예는 상기 신호 전송 시스템에서 신호가 처리되는 과정을 중심으로 설명한 것이다.The embodiment of FIG. 29 includes a forward error correction (FEC) encoder 2900, a first interleaver 2910, a symbol mapper 2920, and a linear precoding unit 2930. , A second interleaver 2940, a multiple input / output encoder 2950, a frame builder 2960, a modulator 2970, and a transmitter 2980. 29 illustrates a process of processing a signal in the signal transmission system.

순방향 오류정정부(2900)는 입력된 신호를 부호화하여 출력함으로써, 전송되는 데이터에 발생한 오류를 수신기에서 검출하고, 상기 오류를 수정할 수 있도록 한다. 상기 순방향 오류정정부(2900)는 상기 도 1의 아웃터 인코더(100)와 인너 인코더(110)에 대응된다.The forward error correcting unit 2900 encodes and outputs an input signal, thereby allowing the receiver to detect an error in the transmitted data and correct the error. The forward error correcting unit 2900 corresponds to the outer encoder 100 and the inner encoder 110 of FIG. 1.

도 30은 본 발명에 따른 일 실시예로서, 순방향 오류정정부를 개략적으로 나타낸 블록도이다. 상기 도 30의 순방향 오류정정부는 도 29와 같은 송신 시스템에 사용될 수 있다. 상기 순방향 오류정정부는 아웃터 인코더(outer encoder)와 인너 인코더(inner encoder)로서 BCH(Bose-Chaudhuri-Hocquenghem) 인코더(2902)와 LDPC(Low Density Parity Check) 인코더(2904)를 포함한다.30 is a block diagram schematically illustrating a forward error correction as an embodiment according to the present invention. The forward error correction of FIG. 30 may be used in the transmission system of FIG. 29. The forward error correcting unit includes a BCH (Bose-Chaudhuri-Hocquenghem) encoder 2902 and a Low Density Parity Check (LDPC) encoder 2904 as an outer encoder and an inner encoder.

LDPC 코드는 오류정정부호의 일종으로 데이터의 정보유실 확률을 가능한 한 적게 할 수 있다. 상기 LDPC 인코더(2904)는 블록의 길이를 크게 하여 전송 데이터가 전송 에러에 강인한 특성을 가지도록 할 수 있다. 또한, 블록 사이즈의 증가로 인한 하드웨어 복잡도 증가를 막기 위해서, 패리티 비트(parity bit)의 밀도를 작게 하여 복호화기의 복잡도를 감소시켜 줄 수 있다.The LDPC code is a type of error correcting code that can reduce the probability of data loss as much as possible. The LDPC encoder 2904 can increase the length of the block so that the transmission data can be robust to transmission errors. In addition, in order to prevent an increase in hardware complexity due to an increase in the block size, the complexity of the decoder may be reduced by decreasing the density of parity bits.

수신측의 출력 데이터에 에러 플로어(error floor)가 발생하는 것을 방지하기 위해, 추가적인 아웃터 인코더(outer encoder)로 BCH 인코더(2902)를 상기 LDPC 인코더(2904)에 연결(concatenate) 시킨다. 만약, 에러 플로어를 무시할 수 있을 정도의 LDPC 인코더(2904)가 사용된다면 상기 BCH 인코더(2902)는 사용되지 않을 수도 있다. 또는, 상기 BCH 인코더 이외의 다른 인코더를 아웃터 인코더로 사용할 수도 있다.In order to prevent an error floor from occurring in the output data of the receiver, a BCH encoder 2902 is concatenated with the LDPC encoder 2904 using an additional outer encoder. If the LDPC encoder 2904 is large enough to ignore the error floor, the BCH encoder 2902 may not be used. Alternatively, an encoder other than the BCH encoder may be used as the outer encoder.

상기 BCH 인코더(2902)와 LDPC 인코더(2904)를 거쳐 순방향 오류정정 인코딩된 데이터는 제1인터리버(2910)로 출력된다.Forward error correction encoded data is output to the first interleaver 2910 through the BCH encoder 2902 and the LDPC encoder 2904.

상기 제1인터리버(2910)는 전송 시 발생하는 버스트 에러(burst error)에 강인하도록, 상기 순방향 오류정정부(2900)에서 출력된 데이터 열을 섞어 랜덤한 위치로 분산시킨다. 상기 제1인터리버(2910)에는 컨벌루션 인터리버(convolution interleaver), 블록 인터리버(block interleaver) 등을 사용할 수 있으며, 이는 전송 시스템에 따라 달라질 수 있다.The first interleaver 2910 mixes and distributes the data strings output from the forward error correction unit 2900 to a random position so as to be robust to a burst error occurring during transmission. A convolution interleaver, a block interleaver, or the like may be used for the first interleaver 2910, which may vary depending on a transmission system.

도 31은 본 발명에 따른 일 실시예로서, 입력 데이터를 인터리빙시키는 인터리버를 나타낸 도면이다. 상기 도 31의 인터리버는 블록 인터리버의 한 종류로 상 기 제1인터리버(2910)에 사용될 수 있는 인터리버의 한 예이다.FIG. 31 illustrates an interleaver for interleaving input data according to an embodiment of the present invention. The interleaver of FIG. 31 is an example of an interleaver that may be used for the first interleaver 2910 as a block interleaver.

상기 도 31의 인터리버는 매트릭스(Matrix) 형태의 저장 공간(memory space)에 입력되는 데이터를 일정 패턴으로 저장하고, 상기 저장 패턴과 다른 패턴으로 데이터를 읽어 출력한다. 예를 들어, 도 31의 인터리버는 Nr의 행과 Nc의 열로 이루어진 저장공간(Nr×Nc)을 가지며, 상기 인터리버에 입력된 데이터는 상기 저장공간의 1열 1행 위치에서부터 채워진다. 1열의 1행에서부터 시작하여 1열의 Nr행까지 데이터를 저장하며, 상기 1열이 다 채워지면 그 다음 열(2열)의 1행에서부터 시작하여 Nr행까지 데이터를 저장한다. 상기와 같은 순서로 Nc열의 Nr행까지 데이터를 저장할 수 있다.The interleaver of FIG. 31 stores data input to a matrix-type storage space in a predetermined pattern, and reads and outputs data in a pattern different from the storage pattern. For example, the interleaver of FIG. 31 has a storage space (Nr × Nc) consisting of a row of Nr and a column of Nc, and data input to the interleaver is filled from the position of one column, one row of the storage space. Data is stored starting from row 1 of column 1 up to row Nr of column 1, and when the column 1 is filled up, data is stored starting from row 1 of the next column (column 2) up to row Nr. Data can be stored up to Nr rows of Nc columns in the above order.

그리고 상기 저장공간에 저장된 데이터를 읽는 경우에는, 저장공간의 1행 1열의 데이터에서부터 시작하여 1행 Nc열까지 해당 행의 데이터를 읽어서 출력한다. 그리고 해당 행의 데이터를 모두 읽으면, 다음 아래 행(2행)의 1열부터 시작하여 우측 방향으로 해당 행의 데이터를 읽어서 출력한다. 상기와 같은 순서로 Nr행의 Nc열까지 데이터를 읽어서 출력할 수 있다. 이때, 데이터 블록의 MSB(Most Significant Bit) 위치는 좌측 최상단이며, LSB(Least Significant Bit) 위치는 우측 최하단이다.When reading the data stored in the storage space, the data of the row is read and output from the data of the first row to the first column of the storage space up to the first row Nc column. If all the data of the row is read, starting from the first column of the next lower row (row 2), the data of the row is read and output in the right direction. Data can be read and output up to Nc columns of Nr rows in the same order as described above. At this time, the MSB (Most Significant Bit) position of the data block is at the top left, and the LSB (Least Significant Bit) position is at the bottom right.

상기 인터리버의 저장 블록의 크기, 저장 패턴, 읽기 패턴 등은 하나의 실시 예이며 이는 구현 예에 따라 달라질 수 있다.A size, a storage pattern, a read pattern, and the like of the storage block of the interleaver are one embodiment, which may vary depending on the implementation.

상기 제1인터리버(2910)에서 인터리빙된 데이터는 심볼맵퍼(2920)에 입력된다. 심볼맵퍼(symbol mapper)(2920)는 상기에서 설명한 옵티멀 성상(optimal constellation) 방식의 매핑 방식을 사용할 수 있다.The interleaved data in the first interleaver 2910 is input to the symbol mapper 2920. The symbol mapper 2920 may use the above-described optimal constellation mapping scheme.

선형 프리코딩부(2930)는 입력된 심볼 데이터를 여러 개의 출력 심볼 데이터에 분산시켜, 주파수 선택적 페이딩 채널을 겪었을 때 모든 정보가 페이딩으로 손실될 확률을 줄여준다.The linear precoding unit 2930 distributes the input symbol data into a plurality of output symbol data, thereby reducing the probability that all information is lost due to fading when experiencing a frequency selective fading channel.

도 32는 본 발명에 따른 일 실시예로서, 선형 프리코딩부를 개략적으로 나타낸 블록도이다. 상기 프리코딩부(2930)는 직/병렬 변환부(2932), 인코딩부(2934) 및 병/직렬 변환부(2936)를 포함한다.32 is a block diagram schematically illustrating a linear precoding unit according to an embodiment of the present invention. The precoding unit 2930 includes a serial / parallel conversion unit 2932, an encoding unit 2934, and a parallel / serial conversion unit 2936.

직/병렬 변환부(2932)는 입력된 데이터를 병렬(parallel) 데이터로 변환한다. 인코딩부(2934)는 상기 병렬 데이터를 인코딩 매트릭싱(matrixing)을 통해 여러 개의 데이터에 분산시킨다.The serial / parallel converter 2932 converts the input data into parallel data. The encoding unit 2934 distributes the parallel data into a plurality of data through encoding matrixing.

상기 인코딩 매트릭스는 출력 심볼과 입력 심볼을 비교해서, 상기 두 심볼이 틀릴 확률인 PEP(Pairwise Error Probability)가 최소화되도록 설계한다. PEP를 최소화하도록 설계하여 선형 프리코딩을 통해서 얻는 다이버시티 이득(diversity gain)과 코딩 이득(coding gain)을 최대로 할 수 있다.The encoding matrix is designed to compare an output symbol with an input symbol so that Pairwise Error Probability (PEP), which is a probability that the two symbols are wrong, is minimized. Designed to minimize PEP, the diversity gain and coding gain obtained through linear precoding can be maximized.

또한, 상기 인코딩 매트릭스를 통해 선형 프리코딩된 심볼의 최소 유클리드 거리(Euclidean distance)가 최대가 되도록 하면, 수신단에서 ML(Maximum Likelihood) 디코더를 사용할 경우 오류 확률(error probability)을 최소화시킬 수 있다.In addition, when the minimum Euclidean distance of a linear precoded symbol is maximized through the encoding matrix, an error probability may be minimized when the receiver uses a maximum likelihood (ML) decoder.

도 33(a)는 본 발명에 따른 일 실시예로서, 입력 데이터를 분산시키는 코드의 매트릭스를 나타낸 도면이다. 상기 도 33(a)는 상기 입력 데이터를 여러 개의 출력 데이터에 분산시키는 인코딩 매트릭스의 일 예로서 vanderMonde 매트릭스로 불린다. 입력 데이터들은 출력 데이터의 개수(L) 길이로 병렬 배열될 수 있다.33 (a) is a diagram illustrating a matrix of codes for distributing input data according to an embodiment of the present invention. 33 (a) is called a vanderMonde matrix as an example of an encoding matrix for distributing the input data into a plurality of output data. The input data may be arranged in parallel in the length (L) of the output data.

상기 매트릭스의 θ는 다음 수학식으로 표현될 수 있으며, 다른 방식으로도 정의가 가능하다. 상기 vanderMonde 매트릭스는 수학식 4으로 그 매트릭스 성분을 조절할 수 있다.Θ of the matrix may be expressed by the following equation, and may be defined in other ways. The vanderMonde matrix can adjust the matrix component by Equation 4.

상기 매트릭스는 각 입력 데이터를 대응되는 수학식 4의 위상만큼 회전시켜서 출력 데이터에 반영한다. 따라서, 상기 매트릭스의 특성에 따라 입력되는 값들을 적어도 둘 이상의 출력 값들로 분산시킬 수 있다.The matrix rotates each input data by the phase of the corresponding Equation 4 to reflect the input data. Therefore, the input values may be distributed among at least two output values according to the characteristics of the matrix.

Figure 112007039834020-PAT00010
Figure 112007039834020-PAT00010

수학식 4에서 L은 출력 데이터의 개수를 나타낸다. 도 32의 인코딩부(2934)로 입력되는 입력 데이터 군을 x라 하고, 상기 매트릭스에 의해 인코딩부(2934)에서 코딩되어 출력되는 데이터 군을 y라고 하면, y는 다음 수학식 5와 같다.In Equation 4, L represents the number of output data. Assuming that the input data group input to the encoding unit 2934 of FIG. 32 is x and the data group coded and output from the encoding unit 2934 by the matrix is y, y is represented by Equation 5 below.

Figure 112007039834020-PAT00011
Figure 112007039834020-PAT00011

도 33(b)는 본 발명에 따른 일 실시예로서, 입력 데이터를 분산시키는 다른 코드의 매트릭스를 나타낸 도면이다. 상기 도 33(b)는 상기 입력 데이터를 여러 개의 출력 데이터에 분산시키는 인코딩 매트릭스의 일 예로서 Hadamard 매트릭스로 불린다. 상기 도 33(b)의 매트릭스는 임의의 L=2k의 크기로 확장된 일반적인 형태이며, 'L'은 각 입력 심볼들을 분산시킬 출력 심볼들의 개수를 나타낸다.33 (b) is a diagram illustrating another code matrix for distributing input data according to an embodiment of the present invention. 33 (b) is called an Hadamard matrix as an example of an encoding matrix for distributing the input data into a plurality of output data. The matrix of FIG. 33 (b) is a general form extended to an arbitrary size of L = 2k , and 'L' represents the number of output symbols to distribute each input symbol.

상기 매트릭스의 출력 심볼은 L개의 입력 심볼의 합과 차로 얻을 수 있다. 다시 말하면, 각 입력 심볼은 L개의 출력 심볼에 분산시킬 수 있다.The output symbols of the matrix can be obtained by the sum and difference of the L input symbols. In other words, each input symbol can be spread over L output symbols.

상기 도 33(b)의 매트릭스의 경우에도, 도 32의 인코딩부(2934)로 입력되는 입력 데이터 군을 x라 하고, 상기 매트릭스에 의해 인코딩부(2934)에서 코딩되어 출력되는 데이터 군을 y라고 하면, y는 상기 매트릭스와 x의 곱이 된다.In the case of the matrix of FIG. 33B, the input data group input to the encoding unit 2934 of FIG. 32 is x, and the data group coded and output from the encoding unit 2934 by the matrix is y. Y is the product of the matrix and x.

도 33(c)는 본 발명에 따른 일 실시예로서, 입력 데이터를 분산시키는 다른 코드의 매트릭스를 나타낸 도면이다. 상기 도 33(c)는 상기 입력 데이터를 여러 개의 출력 데이터에 분산시키는 인코딩 매트릭스의 일 예로서 Golden code로 불린다. 상기 Golden code는 특별한 형태의 4x4 매트릭스이며, 서로 다른 두 개의 2x2 매트릭스가 교대로 사용되는 것으로 해석할 수 있다.33 (c) is a diagram illustrating another code matrix for distributing input data according to an embodiment of the present invention. 33 (c) is called Golden code as an example of an encoding matrix for distributing the input data into a plurality of output data. The golden code is a special type of 4x4 matrix, and can be interpreted as two different 2x2 matrices alternately used.

상기 도 33(c)의 C는 골든 코드(golden code)의 코드 매트릭스(code matrix)를 나타내며, 상기 코드 매트릭스 내의 x1, x2, x3, x4는 상기 인코딩부(2934)에 입력되는 심볼 데이터를 나타낸다. 그리고 상기 코드 매트릭스 내의 각 상수들은 코드 매트릭스의 특성을 결정짓는다. 상기 코드 매트릭스의 각 상수들과 입력 심볼 데이터들로 계산된 행과 열의 값들은 출력 심볼 데이터를 나타낸다. 상기 심볼 데이터의 출력 순서는 구현 예에 따라 룰이 정의될 수 있다.C of FIG. 33C shows a code matrix of a golden code, and x1, x2, x3, and x4 in the code matrix represent symbol data input to the encoding unit 2934. . Each constant in the code matrix determines a characteristic of the code matrix. The values of the rows and columns calculated from the respective constants and input symbol data of the code matrix represent output symbol data. A rule may be defined in the output order of the symbol data according to the implementation example.

병/직렬 변환부(2936)는 상기 인코딩부(2934)에서 수신된 데이터를 다시 직 렬(serial) 데이터로 변환하여 출력한다.The parallel / serial converter 2936 converts the data received by the encoder 2934 back to serial data and outputs the serial data.

제2인터리버(2940)는 상기 선형 프리코딩부(2930)에서 출력된 심볼 데이터를 다시 인터리빙(interleaving)한다. 즉, 상기 제2인터리버(2940)에서 인터리빙을 수행하여, 상기 선형 프리코딩부(2930)에서 출력된 데이터들에 분산되어 있는 심볼 데이터가 동일한 주파수 선택적 페이딩을 겪지 않도록 한다. 상기 제2인터리버(2940)에는 컨벌루션 인터리버(convolution interleaver), 블록 인터리버(block interleaver) 등을 사용할 수 있다.The second interleaver 2940 interleaves the symbol data output from the linear precoding unit 2930 again. That is, interleaving is performed in the second interleaver 2940 so that symbol data dispersed in data output from the linear precoding unit 2930 does not experience the same frequency selective fading. A convolution interleaver, a block interleaver, or the like may be used for the second interleaver 2940.

상기 선형 프리코딩부(2930)와 제2인터리버(2940)는 전송하고자 하는 데이터를 채널의 주파수 선택적 페이딩에 강인하도록 처리하는 부분으로, 주파수 선택적 페이딩 코딩부로 볼 수 있다.The linear precoding unit 2930 and the second interleaver 2940 process the data to be transmitted to be robust to the frequency selective fading of the channel, and may be viewed as a frequency selective fading coding unit.

다중 입출력 인코더(2950)는 상기 제2인터리버(2940)에서 인터리빙된 데이터를 복수의 전송 안테나에 실리도록 인코딩한다. 다중 입출력 인코딩 방식에는 크게 공간 다중화(Spatial Multiplexing) 방식과 공간 다이버시티(Spatial Diversity) 방식이 있다. 공간 다중화는 송신기와 수신기에 다중의 안테나를 이용하여, 서로 다른 데이터를 동시에 전송함으로써 시스템의 대역폭을 더 증가시키지 않고, 보다 고속의 데이터를 전송할 수 있는 방식이다. 공간 다이버시티는 다중의 송신 안테나에서 같은 정보의 데이터를 전송하여 송신 다이버시티(diversity)를 얻는 방식이다.The multiple input / output encoder 2950 encodes the data interleaved by the second interleaver 2940 to be carried on a plurality of transmission antennas. There are two types of multiple input / output encoding methods, spatial multiplexing and spatial diversity. Spatial multiplexing is a method in which multiple antennas are transmitted to a transmitter and a receiver to transmit different data at the same time, thereby transmitting data at higher speed without further increasing the bandwidth of the system. Spatial diversity is a method of obtaining transmit diversity by transmitting data of the same information from multiple transmit antennas.

이때, 공간 다이버시티(spatial diversity) 방식의 다중 입출력 인코더(2950)로는 STBC(space-time block code)와 SFBC(space-frequency block code), STTC(space-time trellis code) 등이 사용될 수 있다. 공간 다중화(Spatial multiplex) 방식의 다중 입출력 인코더(2950)로는 단순히 데이터열을 송신 안테나 개수만큼 분리하여 전송하는 방식과 FDFR(full-diversity full-rate) code, LDC(linear dispersion code), V-BLAST(Vertical-Bell Lab. layered space-time)와 D-BLAST (diagonal-BLAST) 같은 방식이 사용될 수 있다.In this case, a space diversity time input / output encoder 2950 may use a space-time block code (STBC), a space-frequency block code (SFBC), a space-time trellis code (STTC), or the like. The spatial multiplex multiple input / output encoder 2950 simply transmits data streams by separating the number of transmit antennas, full-diversity full-rate (FDFR) code, linear dispersion code (LDC), and V-BLAST. (Vertical-Bell Lab. Layered space-time) and D-BLAST (diagonal-BLAST) can be used.

프레임 형성부(2960)는 상기 프리코딩된 신호를 OFDM(Orthogonal Frequency Division Multiplex) 방식으로 변조할 수 있도록 파일럿(pilot) 신호를 삽입하여 프레임을 형성한다.The frame forming unit 2960 forms a frame by inserting a pilot signal to modulate the precoded signal in an orthogonal frequency division multiplex (OFDM) scheme.

도 34는 본 발명에 따른 일 실시예로서, 전송 프레임의 구조를 나타낸 도면이다. 상기 전송 프레임은 파일럿 캐리어(pilot carrier) 정보를 포함하는 파일럿 심볼 구간과 데이터 정보만을 포함하는 데이터 심볼 구간으로 구성된다.34 is a diagram illustrating a structure of a transmission frame according to an embodiment of the present invention. The transmission frame is composed of a pilot symbol period including pilot carrier information and a data symbol period including only data information.

상기 도 34에서 하나의 프레임은 M개의 구간을 포함하며, M-1개의 데이터 심볼 구간과 프리앰블(preamble)로 사용되는 한 개의 파일럿 심볼 구간으로 나뉜다. 그리고 상기와 같은 구조를 갖는 프레임이 반복된다.In FIG. 34, one frame includes M intervals, and is divided into M-1 data symbol intervals and one pilot symbol interval used as a preamble. The frame having the above structure is repeated.

각 심볼 구간에는 직교 주파수 다중 분할 (Orthogonal Frequency Division Multiplex : OFDM)방식의 각 서브 캐리어(sub carrier)의 수만큼 캐리어 정보가 포함된다. 파일럿 심볼 구간의 파일럿 캐리어 정보는 PAPR(Peak to Average Power Ratio)을 낮추기 위해 랜덤한 데이터로 구성된다. 그리고 상기 파일럿 캐리어 정보는 주파수 도메인(frequency domain)에서 자기상관값(auto-correlation)이 임펄스(impulse)인 형태를 갖는다.Each symbol period includes carrier information as many as the number of subcarriers of an Orthogonal Frequency Division Multiplex (OFDM) scheme. The pilot carrier information of the pilot symbol interval is composed of random data in order to lower the peak to average power ratio (PAPR). The pilot carrier information has a form in which auto-correlation is an impulse in the frequency domain.

데이터 심볼 구간에는 파일럿 캐리어 정보가 포함되지 않으며, 따라서 데이터 양(data capacity)을 늘릴 수 있다. DVB의 경우를 예를 들면, 파일럿 캐리어가 전체 유효 캐리어에서 차지하는 비율이 약 10%정도 되므로, 데이터 양(data capacity)의 증가율은 다음 수학식 6과 같다.Pilot carrier information is not included in the data symbol interval, and thus data capacity can be increased. For example, in the case of DVB, since the ratio of pilot carriers to total effective carriers is about 10%, the rate of increase of data capacity is expressed by the following equation.

Figure 112007039834020-PAT00012
Figure 112007039834020-PAT00012

상기 수학식 6에서 △는 증가율을 나타내며, M은 하나의 프레임에 포함된 구간의 수이다.In Equation 6, Δ represents an increase rate, and M is the number of sections included in one frame.

변조부(2970)는 상기 프레임 형성부(2960)에서 출력된 데이터들을 각각 OFDM의 부반송파(sub carrier)들에 실어 전송할 수 있도록 가드 구간(guard interval)을 삽입하여 변조한다. 전송부(2980)는 변조부(2970)에서 출력된 보호 구간과 데이터 구간을 가진 디지털 형식의 신호를 아날로그 신호로 변환하여 송신(transmit)한다.The modulator 2970 inserts a guard interval to modulate the data output from the frame forming unit 2960 on subcarriers of OFDM. The transmitter 2980 converts a digital signal having a guard period and a data period output from the modulator 2970 into an analog signal and transmits the signal.

도 35는 본 발명에 따른 일 실시예로서, 신호 송신 장치에서 복수의 전송 경로를 갖는 경우를 개략적으로 나타낸 블록도이다. 이하 설명의 편의를 위해 전송 경로가 2개인 경우를 예로 하여 설명한다.35 is a block diagram schematically illustrating a case in which a signal transmission apparatus has a plurality of transmission paths according to an embodiment of the present invention. For convenience of explanation, the following description will be given by using two transmission paths as an example.

도 35의 실시예는 순방향 오류정정부(3500), 제1인터리버(interleaver)(3510), 심볼맵퍼(symbol mapper)(3520), 선형 프리코딩부(3530), 제2인터리버(3540), 다중입출력 인코더(3550), 제1프레임 형성부(frame builder)(3560), 제2프레임 형성부(3565), 제1변조부(3570), 제2변조부(3575), 제1전송부(3580) 및 제2전송부(3585)를 포함한다.The embodiment of FIG. 35 includes a forward error corrector 3500, a first interleaver 3510, a symbol mapper 3520, a linear precoding unit 3530, a second interleaver 3540, and multiplexing. I / O encoder 3550, first frame builder 3560, second frame former 3565, first modulator 3570, second modulator 3575, first transmitter 3580 ) And a second transmitter 3585.

순방향 오류정정부(3500)에서 다중 입출력 인코더(3550)까지의 신호 처리 과정은 상기 도 29에서 설명한 바와 동일하다.Signal processing from the forward error correction 3500 to the multiple input / output encoder 3550 is the same as described with reference to FIG. 29.

순방향 오류정정부(3500)는 BCH 인코더와 LDPC 인코더를 포함하며, 입력된 데이터를 오류정정 부호화하여 출력한다. 상기 출력된 데이터는 제1인터리버(3510)에서 인터리빙되어 데이터 열의 순서가 섞인다. 상기 제1인터리버(3510)에는 컨벌루션 인터리버, 블록 인터리버 등이 사용될 수 있다.The forward error correcting unit 3500 includes a BCH encoder and an LDPC encoder, and outputs an error correction coded input data. The output data is interleaved in the first interleaver 3510 to mix the data sequence. A convolution interleaver, a block interleaver, and the like may be used for the first interleaver 3510.

심볼맵퍼(symbol mapper)(3520)는 상기에서 설명한 옵티멀 성상 방식의 매핑 방식에 따라, 입력받은 데이터를 심볼 데이터로 매핑한다.The symbol mapper 3520 maps the received data into symbol data according to the above-described optical constellation mapping method.

선형 프리코딩부(3530)는 직/병렬 변환부, 인코딩부 및 병/직렬 변환부를 포함한다.The linear precoding unit 3530 includes a serial / parallel converter, an encoder, and a parallel / serial converter.

도 36(a) 내지 36(e)는 본 발명에 따른 일 실시예로서, 입력 심볼을 분산시키는 2×2 코드 매트릭스의 일 예를 나타낸 도면이다. 도 36(a) 내지 36(e)의 코드 매트릭스는 상기 도 35와 같은 송신 장치에 적용될 수 있으며, 상기 선형 프리코딩부(3530)의 인코딩부에 입력된 2개의 데이터를 2개의 출력 데이터에 분산시킨다. 36 (a) to 36 (e) illustrate an example of a 2x2 code matrix for distributing input symbols according to an embodiment of the present invention. The code matrixes of FIGS. 36 (a) to 36 (e) may be applied to a transmission apparatus as shown in FIG. 35, and two data input to the encoding unit of the linear precoding unit 3530 are distributed to two output data. Let's do it.

도 36(a)의 매트릭스는 상기 도 33(a)에서 설명한 vanderMonde 매트릭스의 실시예이다. The matrix of FIG. 36A is an embodiment of the vanderMonde matrix described with reference to FIG. 33A.

상기 도 36(a)의 매트릭스는 두 입력 데이터 가운데 첫번째 입력 데이터와 위상이 45도(

Figure 112007039834020-PAT00013
) 회전된 두번째 입력 데이터를 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터와 위상이 225도(
Figure 112007039834020-PAT00014
) 회전된 두번째 입력 데이터를 더하여 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는
Figure 112007039834020-PAT00015
로 나누어 스케일링(scaling)한다.The matrix of FIG. 36 (a) is 45 degrees out of phase with the first of the two input data.
Figure 112007039834020-PAT00013
) Adds the second rotated input data and outputs it as the first output data. The phase is 225 degrees with the first input data.
Figure 112007039834020-PAT00014
) Add the rotated second input data and output it as the second output data. And each output data
Figure 112007039834020-PAT00015
Scaling by dividing by.

도 36(b)의 매트릭스는 상기 도 33(b)에서 설명한 Hadamard 매트릭스의 실시예이다. The matrix of FIG. 36 (b) is an embodiment of the Hadamard matrix described in FIG. 33 (b).

상기 도 36(b)의 매트릭스는 두 입력 데이터 가운데 첫번째 입력 데이터와 두번째 입력 데이터를 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터에서 두번째 입력 데이터를 빼서 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는

Figure 112007039834020-PAT00016
로 나누어 스케일링(scaling)한다.The matrix of FIG. 36 (b) adds the first input data and the second input data among the two input data and outputs the first output data. The second input data is subtracted from the first input data and output as the second output data. And each output data
Figure 112007039834020-PAT00016
Scaling by dividing by.

도 36(c)는 본 발명에 따른 일 실시예로서, 상기 도 35에 적용될 수 있는 입력 심볼을 분산시키는 코드 매트릭스의 또 다른 일 예를 나타낸 도면이다. 상기 도 36(c)의 매트릭스는 도 33(a), 도 33(b), 도 33(c)에서 설명한 매트릭스가 아닌 또 다른 코드의 실시예이다.36 (c) illustrates another example of a code matrix for distributing input symbols applicable to FIG. 35 according to an embodiment of the present invention. The matrix of FIG. 36C is an embodiment of another code other than the matrix described with reference to FIGS. 33A, 33B, and 33C.

상기 도 36(c)의 매트릭스는 두 입력 데이터 가운데 위상이 45도(

Figure 112007039834020-PAT00017
) 회 전된 첫번째 입력 데이터와 위상이 -45도(
Figure 112007039834020-PAT00018
) 회전된 두번째 입력 데이터를 더하여 첫번째 출력 데이터로 출력하며, 위상이 45도 회전된 첫번째 입력 데이터에서 위상이 -45도 회전된 두번째 입력 데이터를 빼서 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는
Figure 112007039834020-PAT00019
로 나누어 스케일링한다.The matrix of FIG. 36 (c) has a phase of 45 degrees between two input data.
Figure 112007039834020-PAT00017
) The first input data rotated and the phase is -45 degrees (
Figure 112007039834020-PAT00018
The second input data rotated is added to the first output data, and the second input data rotated by -45 degrees is subtracted from the first input data rotated by 45 degrees to output the second output data. And each output data
Figure 112007039834020-PAT00019
Divide by to scale.

도 36(d)는 본 발명에 따른 일 실시예로서, 상기 도 35에 적용될 수 있는 입력 심볼을 분산시키는 코드 매트릭스의 또 다른 일 예를 나타낸 도면이다. 상기 도 36(d)의 매트릭스는 도 33(a), 도 33(b), 도 33(c)에서 설명한 매트릭스가 아닌 또 다른 코드의 실시예이다.36 (d) illustrates another example of a code matrix for distributing input symbols applicable to FIG. 35 according to an embodiment of the present invention. The matrix of FIG. 36 (d) is another embodiment of the code other than the matrix described with reference to FIGS. 33A, 33B, and 33C.

상기 도 36(d)의 매트릭스는 0.5를 곱한 첫번째 입력 데이터를 두번째 입력 데이터와 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터에서 0.5를 곱한 두번째 입력 데이터를 빼서 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는

Figure 112007039834020-PAT00020
로 나누어 스케일링한다.The matrix of FIG. 36 (d) adds the first input data multiplied by 0.5 to the second input data and outputs the first output data, and subtracts the second input data multiplied by 0.5 from the first input data and outputs the second output data. And each output data
Figure 112007039834020-PAT00020
Divide by to scale.

도 36(e)는 본 발명에 따른 일 실시예로서, 상기 도 35에 적용될 수 있는 입력 심볼을 분산시키는 코드 매트릭스의 또 다른 일 예를 나타낸 도면이다. 상기 도 36(e)의 매트릭스는 도 33(a), 도 33(b), 도 33(c)에서 설명한 매트릭스가 아닌 또 다른 코드의 실시예이다. 상기 도 36(e)의 '*'는 입력되는 데이터에 대한 켤레 복소수(complex conjugate)를 의미한다.FIG. 36 (e) is a diagram illustrating another example of a code matrix for distributing an input symbol applicable to FIG. 35 according to an embodiment of the present invention. The matrix of FIG. 36 (e) is another embodiment of code other than the matrix described with reference to FIGS. 33A, 33B, and 33C. '*' In FIG. 36 (e) indicates a complex conjugate with respect to input data.

상기 도 36(e)의 매트릭스는 두 입력 데이터 가운데 위상이 90도(

Figure 112007039834020-PAT00021
) 회전된 첫번째 입력 데이터와 두번째 입력 데이터를 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터의 켤레 복소수와 위상이 -90(
Figure 112007039834020-PAT00022
)도 회전된 두번째 입력 데이터의 켤레 복소수를 더하여 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는
Figure 112007039834020-PAT00023
로 나누어 스케일링한다.36 (e), the phase of the two input data is 90 degrees (
Figure 112007039834020-PAT00021
) The first input data and the second input data rotated are added to output the first output data. The complex number and phase of the first input data are -90 (
Figure 112007039834020-PAT00022
) Also outputs the second output data by adding the complex conjugate of the rotated second input data. And each output data
Figure 112007039834020-PAT00023
Divide by to scale.

제2인터리버(3540)는 상기 선형 프리코딩부(3530)에서 출력된 심볼 데이터를 다시 인터리빙(interleaving)한다. 상기 제2인터리버(3540)에는 컨벌루션 인터리버(convolution interleaver), 블록 인터리버(block interleaver) 등을 사용할 수 있다. 상기 제2인터리버(3540)는 상기 선형 프리코딩부(3530)에서 출력된 데이터들에 분산되어 있는 심볼 데이터가 동일한 주파수 선택적 페이딩을 겪지 않도록 섞어주는 역할을 하는 것이므로, 그 종류는 송수신 시스템의 구현 예에 따라 달라질 수 있다.The second interleaver 3540 interleaves the symbol data output from the linear precoding unit 3530 again. A convolution interleaver, a block interleaver, or the like may be used for the second interleaver 3540. Since the second interleaver 3540 mixes symbol data dispersed in the data output from the linear precoding unit 3530 so as not to experience the same frequency selective fading, the type of the second interleaver 3540 is an implementation example of a transmission / reception system. It may vary.

블록 인터리버를 사용하는 경우 인터리버의 길이는 구현 예에 따라 달라질 수 있다. 인터리버의 길이가 OFDM 심볼 길이보다 작거나 같으면, 인터리빙은 한 OFDM 심볼 내의 영역에서만 이루어지고, 인터리버의 길이가 OFDM 심볼 길이보다 길면, 여러 심볼에 걸쳐서 인터리빙이 이루어질 수 있다.In the case of using the block interleaver, the length of the interleaver may vary depending on implementation. If the length of the interleaver is less than or equal to the OFDM symbol length, interleaving is performed only in an area within one OFDM symbol, and if the length of the interleaver is longer than the OFDM symbol length, interleaving may be performed over several symbols.

도 37은 본 발명에 따른 일 실시예로서, 인터리버의 일 예를 나타낸 도면이 다. 상기 도 37의 인터리버는 심볼 길이 N을 갖는 OFDM 시스템에 대한 인터리버의 실시예로서 상기 도 35와 같은 송신 장치의 제2인터리버(3540)에 사용될 수 있다.37 is a diagram illustrating an example of an interleaver according to an embodiment of the present invention. The interleaver of FIG. 37 may be used in the second interleaver 3540 of the transmitting apparatus as shown in FIG. 35 as an embodiment of the interleaver for the OFDM system having the symbol length N.

N은 인터리버의 길이를 나타내며, i는 상기 인터리버의 길이만큼의 값 즉, 0에서 N-1까지의 정수 값을 갖는다. n은 송신 시스템에서 유효 전송 캐리어 만큼의 개수를 가진다. ∏(i)는 modulo-N 연산으로 이루어진 순열을 가리키며, dn은 N/2 값을 제외하고 유효 전송 캐리어 영역에 있는 ∏(i)값을 순서대로 갖는다. k는 실제 전송 캐리어의 인덱스 값을 나타내며, 상기 dn에서 N/2을 빼서 전송 대역폭의 가운데가 DC가 되도록 한다. P는 순열 상수로 구현 예에 따라 달라질 수 있다.N represents the length of the interleaver, i has a value equal to the length of the interleaver, that is, an integer value from 0 to N-1. n has the number of effective transport carriers in the transmission system. ∏ (i) denotes a permutation of modulo-N operations, and d n has values of ∏ (i) in the effective transport carrier region in order except N / 2 values. k represents the index value of the actual transport carrier, so that d / 2 is subtracted from d n so that the center of the transmission bandwidth is DC. P is a permutation constant and may vary depending on the embodiment.

도 38은 본 발명에 따른 일 실시예로서, 도 37의 인터리버의 구체적인 예를 나타낸 도면이다. 상기 도 38의 예는 OFDM 심볼의 길이와 인터리버의 길이(N)는 2048로 설정되었고, 유효 전송 캐리어의 개수는 1536(1792-256)개로 설정되었다.38 is a diagram illustrating a specific example of the interleaver of FIG. 37 according to an embodiment of the present invention. In the example of FIG. 38, the length of an OFDM symbol and the length N of an interleaver are set to 2048, and the number of effective transmission carriers is set to 1536 (1792-256).

따라서, i는 0~2047의 정수이고, n은 0~1535의 정수이다. ∏(i)는 modulo-2048 연산으로 이루어진 순열이고, dn은 256≤∏(i)≤1792인 값에 대하여, 1024(N/2)를 제외하고 순서대로 ∏(i)값을 갖는다. k는 상기 dn에서 1024를 뺀 값이다. P는 13을 갖는다.Therefore, i is an integer of 0-2047, n is an integer of 0-1535. ∏ (i) is a permutation of modulo-2048 operations, and d n has a value of ∏ (i) in order except 1024 (N / 2) for a value of 256 ≦ ∏ (i) ≦ 1792. k is a value obtained by subtracting 1024 from d n . P has 13.

상기와 같은 인터리버를 이용하여, 입력되는 데이터(i)에 대응되는 데이터(k)를 출력하므로, 인터리버의 길이(N) 만큼의 데이터에 대하여 순서를 섞어서 전송할 수 있다.Since the data k corresponding to the input data i is output using the interleaver as described above, the data of the length N of the interleaver can be mixed and transmitted.

상기 인터리빙된 데이터는 다중 입출력 인코더(3550)로 출력되며, 상기 다중 입출력 인코더(3550)는 입력된 심볼 데이터를 복수의 전송 안테나에 실리도록 인코딩하여 출력한다. 예를 들어, 두 개의 전송 경로를 갖는 경우, 상기 다중 입출력 인코더(3550)는 프리코딩된 데이터를 제1프레임 형성부(3560) 또는 제2프레임 형성부(3565)로 출력한다.The interleaved data is output to the multiple input / output encoder 3550, and the multiple input / output encoder 3550 encodes and outputs the input symbol data to be carried on the plurality of transmission antennas. For example, when there are two transmission paths, the multiple input / output encoder 3550 outputs precoded data to the first frame forming unit 3560 or the second frame forming unit 3565.

공간 다이버시티 방식의 경우, 상기 제1프레임 형성부(3560)와 제2프레임 형성부(3565)로 각각 같은 정보의 데이터가 출력되고, 공간 다중화 방식으로 인코딩한 경우, 상기 제1프레임 형성부(3560)와 제2프레임 형성부(3565)로 각각 다른 데이터가 출력된다.In the case of the spatial diversity method, data of the same information is output to the first frame forming unit 3560 and the second frame forming unit 3565, respectively, and the first frame forming unit ( Different data is output to the 3560 and the second frame forming unit 3565, respectively.

도 39는 본 발명에 따른 일 실시예로서, 다중 입출력 인코딩 방식의 일 예를 나타낸 도면이다. 상기 도 39의 실시예는 다중 입출력 인코딩 방식 가운데 하나인 STBC로 상기 도 35와 같은 송신 장치에 사용될 수 있다. 상기 인코딩 방식은 하나의 예이며, 다른 다중 입출력 인코딩 방식의 적용이 배제되지 않는다.39 is a diagram illustrating an example of a multiple input / output encoding scheme according to an embodiment of the present invention. The embodiment of FIG. 39 is STBC, which is one of multiple input / output encoding schemes, and may be used in a transmitting apparatus as shown in FIG. The encoding scheme is one example, and the application of other multiple input / output encoding schemes is not excluded.

상기 STBC 인코더의 예에서 T는 심볼 전송 주기를 나타내며, s는 전송할 입력 심볼을, y는 출력 심볼을 나타낸다. *는 켤레 복소수(complex conjugate)를 나타내며, Tx #1, Tx #2는 각각 전송 안테나 1, 2를 나타낸다.In the example of the STBC encoder, T denotes a symbol transmission period, s denotes an input symbol to be transmitted, and y denotes an output symbol. * Denotes a complex conjugate, and Tx # 1 and Tx # 2 denote transmission antennas 1 and 2, respectively.

상기 예에 따르면, 시간 t에서 Tx #1은 s0를, Tx #2는 s1을 전송하고, 시간 t+T에서 Tx #1은 -s1 *를, Tx #2는 s0 *을 전송한다. 각 전송 안테나에서는 전송 주기 내에서 s0와 s1의 같은 정보의 데이터를 송신한다. 따라서, 상기 인코딩 방식은 공간 다이버시티 방식의 하나임을 알 수 있다.According to the above example, at time t Tx # 1 transmits s 0 , Tx # 2 transmits s 1 , and at time t + T Tx # 1 transmits -s 1 * and Tx # 2 transmits s 0 * do. Each transmitting antenna transmits data of the same information of s 0 and s 1 within a transmission period. Accordingly, it can be seen that the encoding scheme is one of spatial diversity schemes.

제1프레임 형성부(3560)와 제2프레임 형성부(3565)는 상기 각 수신된 신호를 OFDM(orthogonal frequency division multiplex) 방식으로 변조할 수 있도록 파일럿 신호가 삽입된 프레임을 형성한다.The first frame forming unit 3560 and the second frame forming unit 3565 form a frame into which a pilot signal is inserted so as to modulate each of the received signals in an orthogonal frequency division multiplex (OFDM) scheme.

상기 프레임은 한 개의 파일럿 심볼 구간과 M-1개의 데이터 심볼 구간을 포함한다. 상기 도 35의 송신 시스템이 복수 개의 안테나를 사용하여 다중 입출력 인코딩을 수행하는 경우, 수신측에서 각 전송 경로(path)를 구별할 수 있도록 파이럿 심볼의 구조가 결정되어야 한다.The frame includes one pilot symbol period and M-1 data symbol periods. When the transmission system of FIG. 35 performs multiple input / output encoding using a plurality of antennas, a structure of a pilot symbol should be determined so that each transmission path can be distinguished from a receiving side.

도 40(a)은 본 발명에 따른 일 실시예로서, 파일럿 심볼구간의 구조를 나타낸 도면이다. 상기 도 40(a)의 파일럿 심볼구간의 구조는 도 39와 같이 2개의 전송 경로를 갖도록 다중 입출력 인코딩을 수행하는 경우에 사용될 수 있다.40 (a) is a diagram showing the structure of a pilot symbol interval according to an embodiment of the present invention. The structure of the pilot symbol interval of FIG. 40 (a) may be used when multiple input / output encoding is performed to have two transmission paths as shown in FIG.

상기 도 40(a)의 경우, 두 전송 경로를 구별하기 위해 파일럿 캐리어 정보를 인터리빙시켜 짝수(even), 홀수(odd) 파일럿으로 나눈다. 예를 들어, 파일럿 심볼 구간에 짝수의 파일럿 캐리어 정보를 포함하는 프레임 데이터의 경우 0번 안테나를 통해서 전송하며, 파일럿 심볼 구간에 홀수의 파일럿 캐리어 정보를 포함하는 프레임 데이터의 경우 1번 안테나를 통해서 전송한다. 따라서, 수신측에서는 상기 파일럿 심볼 구간의 해당 캐리어 인덱스를 이용하여 각 전송 경로를 구별할 수 있다.In case of FIG. 40A, pilot carrier information is interleaved and divided into even and odd pilots in order to distinguish two transmission paths. For example, frame data including even pilot carrier information in a pilot symbol period is transmitted through antenna 0, and frame data including odd pilot carrier information in a pilot symbol period is transmitted through antenna 1. do. Accordingly, the receiving side can distinguish each transmission path using the corresponding carrier index of the pilot symbol interval.

상기 실시예의 경우, 하나의 심볼에서 절반의 서브 캐리어(subcarrier)에 해당하는 채널을 추정할 수 있다. 따라서, 짧은 코히어런스 시간(coherence time)을 갖는 전송 채널에 대해서도 높은 채널 추정(channel estimation) 성능을 얻을 수 있다.In the above embodiment, a channel corresponding to half of subcarriers may be estimated in one symbol. Therefore, high channel estimation performance can be obtained even for a transmission channel having a short coherence time.

도 40(b)는 본 발명에 따른 일 실시예로서, 파일럿 심볼구간의 다른 구조를 나타낸 도면이다. 상기 도 40(b)의 경우에도 도 39와 같이 2개의 전송 경로를 갖도록 다중 입출력 인코딩을 수행하는 경우에 사용될 수 있다.40 (b) illustrates another structure of a pilot symbol section according to an embodiment of the present invention. 40 (b) may also be used when multiple input / output encoding is performed to have two transmission paths as shown in FIG. 39.

상기 도 40(b)의 경우 Hadamard 타입의 파일럿 심볼 구간의 실시예를 나타낸다. 상기 실시 예는 두 전송 경로를 구별하기 위해 심볼 구간 단위로 Hadamard 변환을 수행한다. 따라서 짝수 심볼 구간에는 각 전송 경로를 위한 두 파일럿 캐리어 정보가 합해진 값을 포함하고, 홀수 심볼 구간에는 두 파일럿 캐리어 정보의 차 값을 포함한다. 40 (b) shows an embodiment of a Hadamard type pilot symbol interval. In the above embodiment, Hadamard transformation is performed in units of symbol intervals to distinguish two transmission paths. Accordingly, the even symbol interval includes the sum of two pilot carrier information for each transmission path, and the odd symbol interval includes the difference between two pilot carrier information.

예를 들어, 짝수 심볼 구간에는 0번 안테나를 통해 전송할 파일럿 캐리어 정보(a)와 1번 안테나를 통해 전송할 파일럿 캐리어 정보(b)가 합해진 값(a+b)을 포함하며, 홀수 심볼 구간에는 0번 안테나를 통해 전송할 파일럿 캐리어 정보(a)와 1번 안테나를 통해 전송할 파일럿 캐리어 정보(b)의 차 값(a-b)을 포함한다. 수신측에서는 수신된 파일럿 인덱스를 통해 두 파일럿 캐리어 정보의 합/차를 알고 있는 경우, 각 전송 경로를 구별할 수 있다.For example, the even symbol interval includes a pilot value of a carrier (a) to be transmitted through antenna 0 and a pilot value of pilot carrier information (b) to be transmitted through antenna 1 (a + b). And a difference value ab of pilot carrier information a to be transmitted through the first antenna and pilot carrier information b to be transmitted through the first antenna. If the receiving side knows the sum / difference of the two pilot carrier information through the received pilot index, each transmission path can be distinguished.

상기 실시예의 경우, 모든 서브 캐리어에 해당하는 채널을 추정할 수 있으므로, 각 전송 경로에 대해서 처리할 수 있는 채널의 지연 확산(delay spread)이 심볼 길이만큼 확장될 수 있다.In the above embodiment, since channels corresponding to all subcarriers can be estimated, delay spread of a channel that can be processed for each transmission path can be extended by a symbol length.

상기 도 40(b)의 도면은 상기 두 파일럿 캐리어 정보의 구분이 용이하도록 도시된 것으로, 주파수 영역에서의 두 파일럿 캐리어 정보를 모두 도시하였다. 짝수 심볼 구간과 홀수 심볼 구간 도면의 경우, 두 파일럿 캐리어 정보의 임펄스는 같은 주파수 지점에 위치한다. 짝수 심볼 구간 도면의 경우, 구분의 용이를 위해 0번 안테나를 통해 전송할 파일럿 캐리어 정보와 1번 안테나를 통해 전송할 파일럿 캐리어 정보의 위치를 차이가 나도록 도시한 것이고, 상기 파일럿 캐리어 정보는 같은 주파수 지점에 위치한다.40 (b) is a diagram for easily distinguishing the two pilot carrier information, and shows both the pilot carrier information in the frequency domain. In the case of the even symbol interval and the odd symbol interval diagram, impulses of two pilot carrier information are located at the same frequency point. In the case of the even-symbol interval diagram, the positions of the pilot carrier information to be transmitted through the antenna 0 and the pilot carrier information to be transmitted through the antenna 1 are shown to be different for ease of division, and the pilot carrier information is located at the same frequency point. Located.

상기 도 40(a)와 40(b)의 실시예는 전송 경로가 2개인 경우의 예이며, 전송 경로가 그 이상인 경우에는 파일럿 캐리어 정보를 홀,짝수가 아닌 전송 경로의 수만큼 구분될 수 있도록 나누거나, 심볼 구간 단위로 Hadamard 변환을 수행할 수 있다.40 (a) and 40 (b) are examples of two transmission paths, and when the transmission path is longer, pilot carrier information may be distinguished by the number of transmission paths, not odd or even. You can divide or perform Hadamard transformation on a symbol interval basis.

제1변조부(3570)와 제2변조부(3575)는 상기 제1프레임 형성부(3560)와 제2프레임 형성부(3565)에서 출력된 데이터들을 각각 OFDM의 부반송파(sub carrier)들에 실어 전송할 수 있도록 변조한다.The first modulator 3570 and the second modulator 3575 carry data output from the first frame former 3560 and the second frame former 3565 on subcarriers of OFDM, respectively. Modulate for transmission.

제1전송부(3580)와 제2전송부(3585)는 각각 제1변조부(3570)와 제2변조부(3575)에서 출력된 보호 구간과 데이터 구간을 가진 디지털 형식의 신호를 아날로그 신호로 변환하고, 상기 변환된 아날로그 신호를 송신(transmit)한다.The first transmitter 3580 and the second transmitter 3585 respectively convert a digital signal having a guard interval and a data interval output from the first modulator 3570 and the second modulator 3575 into analog signals. Convert, and transmit the converted analog signal.

도 41은 본 발명에 따른 일 실시예로서, 또 다른 신호 수신 장치를 개략적으로 나타낸 블록도이다. 상기 도 41의 실시예는 다중 입출력 방식에 따라 송신된 신호를 수신하는 수신 장치를 나타낸다. 상기 도 41의 수신 장치는 상기 도 10과 같은 수신 장치에 다중 입출력 방식이 적용된 경우이다.41 is a block diagram schematically illustrating another signal receiving apparatus according to an embodiment of the present invention. 41 illustrates a receiver for receiving a signal transmitted according to a multiple input / output scheme. The receiving device of FIG. 41 is a case where a multiple input / output method is applied to the receiving device of FIG.

도 41의 본 발명에 따른 실시예는 수신부(4100), 동기부(4110), 복조부(4120), 프레임 파싱(parsing)부(4130), 다중 입출력 디코더(4140), 제1디인터리 버(deinterleaver)(4150), 선형 프리코딩 디코더(4160), 심볼디맵퍼(4170), 제2디인터리버(4180) 및 순방향 오류정정 복호부(4190)를 포함한다. 상기 도 41의 실시예는 상기 신호 수신 시스템에서 신호가 처리되는 과정을 중심으로 설명한 것으로, 수신 경로의 수가 정해진 것은 아니다.41, the receiver 4100, the synchronizer 4110, the demodulator 4120, the frame parsing unit 4130, the multiple input / output decoder 4140, and the first deinterleaver a deinterleaver 4150, a linear precoding decoder 4160, a symbol demapper 4170, a second deinterleaver 4180, and a forward error correction decoder 4190. 41 illustrates a process of processing a signal in the signal receiving system, and the number of receiving paths is not determined.

수신부(4100)는 수신된 RF 신호의 주파수 대역을 다운 컨버전(down conversion)한 후 디지털 신호로 변환하여 출력한다. 동기부(4110)는 수신부(4100)에서 출력된 수신 신호의 주파수 영역과 시간 영역의 동기를 획득하여 출력한다. 상기 동기부(4110)는 주파수 영역 신호의 동기 획득을 위해 복조부(4120)가 출력하는 데이터의 주파수 영역의 오프셋(offset) 결과를 이용할 수 있다.The receiver 4100 down-converts the frequency band of the received RF signal and converts the frequency band into a digital signal. The synchronizer 4110 obtains and outputs a synchronization between a frequency domain and a time domain of the received signal output from the receiver 4100. The synchronization unit 4110 may use an offset result of the frequency domain of data output by the demodulator 4120 to obtain synchronization of the frequency domain signal.

복조부(4120)는 상기 동기부(4110)에서 출력된 수신 데이터를 복조하고, 가드구간을 제거한다. 이를 위해 복조부(4120)는 수신 데이터를 주파수 영역으로 변환시키고, 서브 캐리어(sub carrier)에 분산된 데이터 값을 각각의 부반송파에 할당되었던 값으로 디코딩한다.The demodulator 4120 demodulates the received data output from the synchronizer 4110 and removes the guard interval. To this end, the demodulator 4120 converts the received data into the frequency domain, and decodes the data values distributed in the subcarriers into values assigned to each subcarrier.

프레임 파싱부(4130)는 상기 복조부(4120)에서 복조된 신호의 프레임 구조에 따라 파일럿 심볼을 제외하고 데이터 심볼 구간의 심볼 데이터를 출력할 수 있다.The frame parser 4130 may output symbol data of a data symbol period excluding pilot symbols according to the frame structure of the signal demodulated by the demodulator 4120.

다중 입출력 디코더(4140)는 상기 프레임 파싱부(4130)에서 출력한 데이터를 수신하여 디코딩한 후 하나의 데이터 열을 출력한다. 상기 다중 입출력 디코더(4140)는 상기 도 29의 다중 입출력 인코더(2950)에서 복수의 전송 안테나에 실리도록 인코딩한 방식에 대응되는 방식에 따라 디코딩하여 하나의 데이터 열을 출력한다.The multiple input / output decoder 4140 receives and decodes the data output from the frame parser 4130 and outputs one data string. The multiple input / output decoder 4140 outputs one data string by decoding according to a scheme corresponding to a scheme encoded by the multiple input / output encoder 2950 of FIG. 29 so as to be carried on a plurality of transmission antennas.

제1디인터리버(4150)는 상기 다중 입출력 디코더(4140)에서 출력된 데이터 열에 대해 디인터리빙(de-interleaving)을 수행하여 데이터를 인터리빙되기 전의 순서로 복원시킨다. 상기 제1디인터리버(4150)는 상기 도 29의 제2인터리버(2940)에서 인터리빙한 방식에 대응되는 방식에 따라 디인터리빙하여 데이터 열의 순서를 복원한다.The first deinterleaver 4150 performs de-interleaving on the data string output from the multiple input / output decoder 4140 to restore the data in the order before interleaving. The first deinterleaver 4150 is deinterleaved according to a method corresponding to the method interleaved by the second interleaver 2940 of FIG. 29 to restore the order of data columns.

선형 프리코딩 디코더(4160)는 신호 송신 장치에서 데이터를 분산한 과정의 역과정을 수행하여 데이터를 복원한다.The linear precoding decoder 4160 restores data by performing an inverse process of distributing data in the signal transmission apparatus.

도 42(a)는 본 발명에 따른 일 실시예로서, 선형 프리코딩 디코더의 예를 개략적으로 나타낸 블록도이다. 상기 선형 프리코딩 디코더(4160)는 직/병렬 변환부(4162), 제1디코딩부(4164) 및 병/직렬 변환부(4166)를 포함한다.42 (a) is a block diagram schematically illustrating an example of a linear precoding decoder as an embodiment according to the present invention. The linear precoding decoder 4160 includes a serial / parallel converter 4162, a first decoder 4164, and a parallel / serial converter 4166.

직/병렬 변환부(4162)는 입력된 데이터를 병렬(parallel) 데이터로 변환한다. 제1디코딩부(4164)는 상기 병렬 데이터를 디코딩 매트릭싱(matrixing)을 통해 분산되어진 데이터들로부터 본래의 데이터를 복원한다. 상기 디코딩을 수행하는 디코딩 매트릭스는 신호 송신 장치의 인코딩 매트릭스의 역 매트릭스(inverse matrix)가 된다. 예를 들어, 상기 신호 송신 장치에서 도 33(a), 33(b), 33(c)와 같은 vanderMonde 매트릭스, Hadamard 매트릭스, Golden code 등을 사용하여 인코딩을 한 경우, 상기 제1디코딩부(4164)는 각각 상기 매트릭스들의 역 매트릭스를 이용하여 분산된 데이터를 본래의 데이터로 복원한다.The serial / parallel conversion unit 4422 converts the input data into parallel data. The first decoding unit 4164 recovers the original data from data distributed through decoding matrixing of the parallel data. The decoding matrix performing the decoding becomes an inverse matrix of the encoding matrix of the signal transmission apparatus. For example, when the signal transmission apparatus encodes using a vanderMonde matrix, a Hadamard matrix, a Golden code, or the like as shown in FIGS. 33A, 33B, 33C, and the like, the first decoding unit 4164 is used. ) Respectively restore the distributed data to the original data using the inverse matrix of the matrices.

병/직렬 변환부(4166)는 상기 제1디코딩부(4164)에서 수신된 병렬 데이터를 다시 직렬(serial) 데이터로 변환하여 출력한다.The parallel / serial converter 4166 converts the parallel data received by the first decoder 4164 back to serial data and outputs the serial data.

도 42(b)는 본 발명에 따른 일 실시예로서, 선형 프리코딩 디코더의 또 다른 일 예를 개략적으로 나타낸 블록도이다. 상기 선형 프리코딩 디코더(4160)는 직/병렬 변환부(4161), 제2디코딩부(4163) 및 병/직렬 변환부(4165)를 포함한다.42 (b) is a block diagram schematically illustrating another example of a linear precoding decoder according to an embodiment of the present invention. The linear precoding decoder 4160 includes a serial / parallel converter 4141, a second decoder 4416, and a parallel / serial converter 4165.

직/병렬 변환부(4161)는 입력된 데이터를 병렬(parallel) 데이터로 변환하고, 병/직렬 변환부(4165)는 상기 제2디코딩부(4163)에서 수신된 병렬 데이터를 다시 직렬(serial) 데이터로 변환하여 출력한다. 제2디코딩부(4163)는 ML(Maximum Likelihood) 디코딩을 이용하여 상기 직/병렬 변환부(4161)에서 출력된 병렬 데이터에 분산되어 있는 본래의 데이터를 복원하여 출력한다.The serial / parallel converter 4141 converts the input data into parallel data, and the parallel / serial converter 4165 serializes the parallel data received by the second decoder 4416 again. Convert it to data and output it. The second decoder 4403 recovers original data distributed in parallel data output from the serial / parallel converter 4411 using maximum likelihood (ML) decoding.

상기 제2디코딩부(4163)는 송신기에서의 전송 방식을 고려한 ML 디코더로서, 수신된 심볼 데이터를 상기 전송 방식에 대응되도록 ML 디코딩하여 상기 병렬 데이터에 분산되어 있는 본래의 데이터를 복원한다. 즉, 상기 ML 디코더는 송신단에서의 인코딩 룰(encoding rule)을 고려하여 수신된 심볼 데이터를 ML 디코딩한다.The second decoder 4403 is an ML decoder considering a transmission scheme in a transmitter. The second decoding unit 4403 restores original data distributed in the parallel data by ML decoding the received symbol data to correspond to the transmission scheme. That is, the ML decoder decodes the received symbol data in consideration of an encoding rule at the transmitting end.

도 43(a) 내지 43(c)는 본 발명에 따른 일 실시예로서, 분산된 심볼을 복원시키는 2×2 코드 매트릭스의 일 예를 나타낸 도면이다. 도 43(a) 내지 43(c)의 코드 매트릭스는 상기 도 33(a) 내지 도 33(c)의 인코딩 매트릭스가 아닌 도 36(c) 내지 도 36(e)의 2×2 형태의 인코딩 매트릭스에 대응되는 역 매트릭스이다. 상기 매트릭스는 선형 프리코딩 디코더(4160)의 디코딩부에 입력된 2개의 데이터에 분산되어 있는 데이터를 복원하여 출력한다.43 (a) to 43 (c) illustrate an example of a 2x2 code matrix for reconstructing distributed symbols according to an embodiment of the present invention. The code matrix of FIGS. 43 (a) to 43 (c) is not the encoding matrix of FIGS. 33 (a) to 33 (c), but the encoding matrix of the 2 × 2 form of FIGS. 36 (c) to 36 (e). Is the inverse matrix corresponding to. The matrix reconstructs and outputs data dispersed in two data input to the decoding unit of the linear precoding decoder 4160.

도 43(a)는 본 발명에 따른 일 실시예로서, 2×2 코드 매트릭스의 일 예를 나타낸 도면이다. 상기 도 43(a)의 매트릭스는 상기 도 36(c)의 인코딩 매트릭스에 대응되는 디코딩 매트릭스이다.43 (a) is a diagram illustrating an example of a 2x2 code matrix according to an embodiment of the present invention. The matrix of FIG. 43 (a) is a decoding matrix corresponding to the encoding matrix of FIG. 36 (c).

상기 도 43(a)의 매트릭스는 두 입력 데이터 가운데 위상이 -45도(

Figure 112007039834020-PAT00024
) 회전된 첫번째 입력 데이터와 위상이 -45도(
Figure 112007039834020-PAT00025
) 회전된 두번째 입력 데이터를 더하여 첫번째 출력 데이터로 출력하며, 위상이 45도 회전된 첫번째 입력 데이터에서 위상이 45도 회전된 두번째 입력 데이터를 빼서 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는
Figure 112007039834020-PAT00026
로 나누어 스케일링한다.The matrix of FIG. 43 (a) has a phase of -45 degrees between two input data.
Figure 112007039834020-PAT00024
) The first input data rotated and the phase is -45 degrees (
Figure 112007039834020-PAT00025
The second input data rotated is added to the first output data, and the second input data rotated by 45 degrees is subtracted from the first input data rotated by 45 degrees to output the second output data. And each output data
Figure 112007039834020-PAT00026
Divide by to scale.

도 43(b)는 본 발명에 따른 일 실시예로서, 2×2 코드 매트릭스의 다른 일 예를 나타낸 도면이다. 상기 도 43(b)의 매트릭스는 상기 도 36(d)의 인코딩 매트릭스에 대응되는 디코딩 매트릭스이다.FIG. 43 (b) illustrates another example of a 2 × 2 code matrix according to an embodiment of the present invention. FIG. The matrix of FIG. 43 (b) is a decoding matrix corresponding to the encoding matrix of FIG. 36 (d).

상기 도 43(b)의 매트릭스는 0.5를 곱한 첫번째 입력 데이터를 두번째 입력 데이터와 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터에서 0.5를 곱한 두번째 입력 데이터를 빼서 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는

Figure 112007039834020-PAT00027
로 나누어 스케일링한다.The matrix of FIG. 43 (b) adds first input data multiplied by 0.5 to second input data and outputs the first output data. Subtracts second input data multiplied by 0.5 from the first input data and outputs the second input data. And each output data
Figure 112007039834020-PAT00027
Divide by to scale.

도 43(c)는 본 발명에 따른 일 실시예로서, 2×2 코드 매트릭스의 다른 일 예를 나타낸 도면이다. 상기 도 43(c)의 매트릭스는 상기 도 36(e)의 인코딩 매트릭스에 대응되는 디코딩 매트릭스이다. 상기 도 43(c)의 '*'는 입력되는 데이터에 대한 켤레 복소수(complex conjugate)를 의미한다.FIG. 43 (c) is a diagram illustrating another example of a 2 × 2 code matrix according to an embodiment of the present invention. FIG. The matrix of FIG. 43 (c) is a decoding matrix corresponding to the encoding matrix of FIG. 36 (e). '*' In FIG. 43 (c) means a complex conjugate with respect to input data.

상기 도 43(c)의 매트릭스는 위상이 -90도(

Figure 112007039834020-PAT00028
) 회전된 첫번째 입력 데이터와 두번째 입력 데이터의 켤레 복소수를 더하여 첫번째 출력 데이터로 출력하며, 첫번째 입력 데이터와 위상이 -90도(
Figure 112007039834020-PAT00029
) 회전된 두번째 입력 데이터의 켤레 복소수를 더하여 두번째 출력 데이터로 출력한다. 그리고 상기 각 출력 데이터는
Figure 112007039834020-PAT00030
로 나누어 스케일링한다.The matrix of FIG. 43 (c) has a phase of −90 degrees (
Figure 112007039834020-PAT00028
The first input data is rotated and the complex of the second input data is added to output the first output data. The first input data and the phase are -90 degrees (
Figure 112007039834020-PAT00029
) Adds the complex conjugate of the rotated second input data and outputs it as the second output data. And each output data
Figure 112007039834020-PAT00030
Divide by to scale.

심볼디맵퍼(4170)는 상기 선형 프리코딩 디코더(4160)에서 디코딩된 심볼 데이터를 비트열로 복원할 수 있다. 상기 심볼디맵퍼(4170)은 상기에서 설명한 옵티멀 성상 방식의 디맵핑 방식을 이용하여 비트열을 복원한다.The symbol demapper 4170 may restore the symbol data decoded by the linear precoding decoder 4160 into a bit string. The symbol demapper 4170 restores a bit string using the demapping method of the optical constellation method described above.

제2디인터리버(4180)는 상기 심볼디맵퍼(4170)에서 출력된 데이터 열에 대해 디인터리빙(de-interleaving)을 수행하여 데이터를 인터리빙되기 전의 순서로 복원시킨다. 상기 제2디인터리버(4180)는 상기 도 29의 제1인터리버(2910)에서 인터리빙한 방식에 대응되는 방식에 따라 디인터리빙하여 데이터 열의 순서를 복원한다. The second deinterleaver 4180 performs de-interleaving on the data string output from the symbol demapper 4170 to restore the data in the order before interleaving. The second deinterleaver 4180 deinterleaves the data sequence by deinterleaving according to a method corresponding to the interleaving method of the first interleaver 2910 of FIG. 29.

순방향 오류정정 복호부(4190)는 상기 순서가 복원된 데이터를 순방향 오류정정 복호화하여 수신 데이터에 발생한 오류를 검출하고, 상기 오류를 수정할 수 있다.The forward error correction decoder 4190 may forward error correct and decode the data whose order has been restored, detect an error occurring in the received data, and correct the error.

도 44는 본 발명에 따른 일 실시예로서, 순방향 오류정정 복호부를 개략적으 로 나타낸 블록도이다. 상기 순방향 오류정정 복호부(4190)는 도 29의 순방향 오류정정부(2900)에 대응되며, 인너 디코더(inner decoder)와 아웃터 디코더(outer decoder)로서 LDPC 디코더(4192)와 BCH 디코더(4194)를 포함한다.44 is a block diagram schematically showing a forward error correction decoding unit according to an embodiment of the present invention. The forward error correction decoding unit 4190 corresponds to the forward error correction unit 2900 of FIG. 29, and replaces the LDPC decoder 4192 and the BCH decoder 4194 as an inner decoder and an outer decoder. Include.

LDPC 디코더(4192)는 채널에서 발생한 전송 에러를 검출하여 오류를 정정하고, BCH 디코더(4194)는 상기 LDPC 디코더(4192)에서 디코딩된 데이터의 잔류 오류를 정정하여 에러 플로어(error floor)를 제거한다.The LDPC decoder 4192 corrects an error by detecting a transmission error occurring in a channel, and the BCH decoder 4194 corrects a residual error of data decoded by the LDPC decoder 4192 to remove an error floor. .

도 45는 본 발명에 따른 일 실시예로서, 신호 수신 장치에서 복수의 수신 경로를 갖는 경우를 개략적으로 나타낸 블록도이다. 이하 설명의 편의를 위해 수신 경로가 2개인 경우를 예로 하여 설명한다.45 is a block diagram schematically illustrating a case in which a signal receiving apparatus has a plurality of receiving paths according to an embodiment of the present invention. For convenience of explanation, the following description will be given by using two reception paths as an example.

도 45의 실시예는 제1수신부(4500), 제2수신부(4505), 제1동기부(4510), 제2동기부(4515), 제1복조부(4520), 제2복조부(4525), 제1프레임 파싱부(4530), 제2프레임 파싱부(4535), 다중 입출력 디코더(4540), 제3디인터리버(4550), 선형 프리코딩 디코더(4560), 심볼디맵퍼(4570), 제4디인터리버(4580) 및 순방향 오류정정 복호부(4590)를 포함한다.45 illustrates a first receiver 4500, a second receiver 4505, a first synchronizer 4510, a second synchronizer 4515, a first demodulator 4520, and a second demodulator 4525. ), A first frame parser 4530, a second frame parser 4535, a multiple input / output decoder 4540, a third deinterleaver 4550, a linear precoding decoder 4560, a symbol demapper 4570, A fourth deinterleaver 4580 and a forward error correction decoder 4490 are included.

제1수신부(4500)와 제2수신부(4505)는 RF 신호를 각각 수신하여, 주파수 대역을 다운 컨버전(down conversion)한 후 디지털 신호로 변환하여 출력한다. 제1동기부(4510)와 제2동기부(4515)는 각각 제1수신부(4500)와 제2수신부(4505)에서 출력된 수신 신호의 주파수 영역과 시간 영역의 동기를 획득하여 출력한다. 상기 제1동기부(4510)와 제2동기부(4515)는 주파수 영역 신호의 동기 획득을 위해 각각 제1복조부(4520)와 제2복조부(4525)가 출력하는 데이터의 주파수 영역의 오프 셋(offset) 결과를 이용할 수 있다.The first receiver 4500 and the second receiver 4505 each receive an RF signal, downconvert the frequency band, and convert the digital signal into a digital signal. The first synchronizer 4510 and the second synchronizer 4515 acquire and output the synchronization of the frequency domain and the time domain of the received signal output from the first receiver 4500 and the second receiver 4505, respectively. The first synchronization unit 4510 and the second synchronization unit 4515 may turn off the frequency domain of the data output by the first demodulator 4520 and the second demodulator 4525, respectively, in order to obtain synchronization of the frequency domain signal. Offset results are available.

제1복조부(4520)는 제1동기부(4510)에서 출력된 수신 데이터를 복조한다. 이를 위해 제1복조부(4520)는 수신 데이터를 주파수 영역으로 변환시키고, 서브 캐리어에 분산된 데이터 값을 각각의 부반송파(sub carrier)에 할당되었던 값으로 디코딩한다. 제2복조부(4525)는 제2동기부(4515)에서 출력된 수신 데이터를 복조한다.The first demodulator 4520 demodulates the received data output from the first synchronizer 4510. To this end, the first demodulator 4520 converts the received data into the frequency domain, and decodes the data values distributed in the subcarriers into values assigned to each subcarrier. The second demodulator 4525 demodulates the received data output from the second synchronizer 4515.

제1프레임 파싱부(4530)와 제2프레임 파싱부(4535)는 각각 제1복조부(4520)와 제2복조부(4525)에서 복조된 신호의 프레임 구조에 따라 수신 경로를 구별하여, 파일럿 심볼을 제외한 데이터 심볼 구간의 심볼 데이터를 출력할 수 있다. The first frame parser 4530 and the second frame parser 4535 distinguish pilot paths according to the frame structures of the signals demodulated by the first demodulator 4520 and the second demodulator 4525, respectively. The symbol data of the data symbol section excluding the symbol may be output.

다중 입출력 디코더(4540)는 상기 제1프레임 파싱부(4530)와 제2프레임 파싱부(4535)에서 각각 출력한 데이터를 수신하여 디코딩한 후 하나의 데이터 열을 출력한다. The multiple input / output decoder 4540 receives and decodes the data output from the first frame parser 4530 and the second frame parser 4535, respectively, and outputs one data string.

도 46은 본 발명에 따른 일 실시예로서, 다중 입출력 디코딩 방식의 일 예를 나타낸 도면이다. 상기 도 46은 송신측에서 STBC 방식으로 다중 입출력 인코딩하여 데이터를 전송한 경우에, 수신측에서의 대응되는 디코딩 예를 나타낸 것으로서 송신측에서 2개의 송신 안테나를 사용한 경우이다. 이는 하나의 예이며 다른 다중 입출력 방식의 적용이 배제되는 것은 아니다.46 is a diagram illustrating an example of a multiple input / output decoding scheme according to an embodiment of the present invention. 46 shows a corresponding decoding example at the reception side when the transmitter transmits data by multiple input / output encoding using the STBC scheme, and the transmitter uses two transmit antennas. This is an example and the application of other multiple input / output methods is not excluded.

상기 수식의 r(k), h(k), s(k), n(k)는 각각 수신측에 수신된 심볼, 채널 응답, 송신측에서 전송한 심볼 값, 채널 잡음(noise)을 나타낸다. 그리고 아래 첨자의 s, i, 0, 1은 각각 s번째 전송 심볼, i번째 수신 안테나, 0번 송신 안테나, 1번 송신 안테나를 나타낸다. '*'는 켤레 복소수(complex conjugate)를 나타낸다. 예를 들어, hs ,1,i(k)는 1번 송신 안테나에서 s번째로 전송된 심볼이 i번째 수신 안테나에 수신된 경우, 상기 전송된 심볼이 겪은 채널의 응답을 나타낸다. rs +1,i(k)는 i번째 수신 안테나에 수신된 s+1번째 수신 심볼을 나타낸다.R (k), h (k), s (k), and n (k) in the above equations represent symbols received at the receiver, channel response, symbol values transmitted at the transmitter, and channel noise, respectively. Subscripts s, i, 0, and 1 denote an sth transmission symbol, an ith reception antenna, a 0th transmission antenna, and a 1st transmission antenna, respectively. '*' Represents a complex conjugate. For example, h s , 1, i (k) indicates a response of the channel experienced by the transmitted symbol when the s-th transmitted symbol is received by the i-th reception antenna. r s + 1, i (k) represents the s + 1 th received symbol received at the i th receive antenna.

상기 도 46의 수식에 따르면, i번째 수신 안테나에 수신된 s번째 수신 심볼인 rs ,i(k)는 0번째 송신 안테나에서 i번째 수신 안테나에 채널을 거쳐 송신된 s번째 심볼 값, 1번째 송신 안테나에서 i번째 수신 안테나에 채널을 거쳐 송신된 s번째 심볼 값, 그리고 상기 각 채널의 채널 잡음의 합(ns(k))을 더한 값이 된다.According to the equation of FIG. 46, r s , i (k) , which is the s-th reception symbol received at the i-th reception antenna, is the s-th symbol value transmitted through the channel from the 0th transmission antenna to the i-th reception antenna, and the 1st In the transmitting antenna, the i-th receiving antenna is the sum of the s-th symbol value transmitted through the channel and the sum of the channel noise of each channel (n s (k)).

그리고 i번째 수신 안테나에 수신된 s+1번째 수신 심볼인 rs +1,i(k)는 0번째 송신 안테나에서 i번째 수신 안테나에 채널을 거쳐 송신된 s+1번째 심볼 값, 1번째 송신 안테나에서 i번째 수신 안테나에 채널을 거쳐 송신된 s+1번째 심볼 값, 그리고 상기 각 채널의 채널 잡음의 합(ns(k))을 더한 값이 된다.In addition, r s + 1, i (k), which is the s + 1 th received symbol received at the i th receive antenna, is the s + 1 th symbol value transmitted through the channel from the 0 th transmit antenna to the i th receive antenna, and the first transmit It is the sum of the s + 1th symbol value transmitted through the channel and the sum of the channel noise of each channel (n s (k)).

도 47은 본 발명에 따른 일 실시예로서, 도 46의 구체적인 예를 나타낸 도면이다. 상기 도 47은 송신측에서 STBC 방식으로 다중 입출력 인코딩하여 데이터를 전송한 경우의 디코딩 예로, 송신측에서 두 개의 전송 안테나를 이용하여 전송하고, 수신측에서 하나의 안테나를 통해 수신한 경우의 디코딩 수식이다. 즉, 하나의 수신 안테나를 이용하여 다중 전송된 데이터를 수신하는 경우이다.47 is a diagram illustrating a specific example of FIG. 46 as an embodiment according to the present invention. 47 is an example of decoding when a transmitter transmits data by multiple input / output encoding using the STBC method, and the transmitter transmits data using two transmit antennas and receives through one antenna at the receiver. to be. That is, this is a case of receiving data transmitted by using one receiving antenna.

송신측에서 두 개의 전송 안테나를 이용하고, 수신측에서 하나의 안테나를 이용하는 경우 전송 채널은 2개가 될 수 있다.When two transmitting antennas are used at the transmitting side and one antenna is used at the receiving side, there may be two transmission channels.

상기 수식의 h0, s0는 각각 송신측 0번 안테나로부터 수신안테나까지의 전송 채널 응답, 송신측 0번 안테나에서 전송하는 심볼을 나타내며, h1, s1은 각각 송신측 1번 안테나로부터 수신 안테나까지의 전송 채널 응답, 송신측 1번 안테나에서 전송하는 심볼을 나타낸다. '*'는 켤레 복소수(complex conjugate)를 나타내며, 아래 식의 s0'와 s1'는 복원된 심볼을 나타낸다.H 0 and s 0 in the above equations represent the transmission channel response from the transmitting antenna 0 to the receiving antenna and the symbols transmitted from the transmitting antenna 0, respectively, and h 1 and s 1 are received from the transmitting antenna 1 respectively. The transmission channel response to the antenna and the symbol transmitted by the first antenna at the transmitting side are shown. '*' Represents a complex conjugate, and s 0 'and s 1 ' in the following formulas represent a restored symbol.

그리고, r0와 r1은 각각 t시간에 수신 안테나에 수신된 심볼, 전송주기(T)가 지난 t+T시간에 수신 안테나에 수신된 심볼을 나타내며, n0와 n1은 상기 각 수신시간에서 각 전송경로의 채널 잡음이 더해진 값을 나타낸다.And r 0 and r 1 represent symbols received at the receiving antenna at t time and symbols received at the receiving antenna at t + T time after the transmission period T, respectively, and n 0 and n 1 are the respective reception times. Denotes the sum of channel noise of each transmission path.

상기 도 47의 수식과 같이 수신 안테나에 수신된 신호는 각 송신 안테나에서 전송한 신호가 각 전송 채널을 겪은 값을 더한 값으로 표현될 수 있다. 그리고 복원된 심볼은 상기 수신된 값과 각 채널 응답값을 이용하여 산출한다.As shown in Equation 47 of FIG. 47, the signal received by the receiving antenna may be expressed as a value obtained by adding a value through which the signal transmitted from each transmitting antenna has experienced each transmission channel. The recovered symbol is calculated using the received value and each channel response value.

이하 다중 입출력 디코더(4540)에서 순방향 오류정정 복호부(4590)까지의 신호 처리 과정은 상기 도 41에서 설명한 바와 동일하다.Hereinafter, the signal processing from the multiple input / output decoder 4540 to the forward error correction decoder 4490 is the same as described with reference to FIG. 41.

도 48은 본 발명에 따른 일 실시예로서, 신호 송신 방법의 순서를 나타낸 순서도이다. 상기 순서도는 각 실시 예 가운데 다중 맵핑 방식을 사용한 경우의 예이며, 설명의 편의를 위해 나머지 실시 예에 대한 설명은 생략한다.48 is a flowchart illustrating a signal transmission method according to an embodiment of the present invention. The flowchart is an example of using a multiple mapping method among the embodiments, and for the convenience of description, the description of the remaining embodiments will be omitted.

입력된 데이터에 대하여 수신측에서 전송 오류를 발견하고 정정할 수 있도록 순방향 오류정정 부호화 한다(S4800). 예를 들어, 상기 순방향 오류정정 부호화를 위해 인너 인코더로 LDPC 인코딩을 사용할 수 있으며, 에러 플로어를 방지하기 위한 아웃터 인코더로 BCH 인코딩을 사용할 수 있다.Forward error correction encoding is performed on the input data so that the receiving side can detect and correct a transmission error (S4800). For example, LDPC encoding may be used as an inner encoder for the forward error correction encoding, and BCH encoding may be used as an outer encoder for preventing an error floor.

상기 부호화된 데이터에 대해 전송 채널에서의 버스트 에러(burst error)에 강인하도록 인터리빙을 수행하고, 상기 인터리빙된 데이터를 다중 맵핑에 따른 심볼 데이터로 변환한다(S4810). 상기 다중 맵핑 방식은 다양한 맵핑 방식을 혼합하여 사용할 수 있다.Interleaving is performed on the encoded data so as to be robust to burst errors in the transmission channel, and the interleaved data is converted into symbol data according to multiple mappings (S4810). The multiple mapping scheme may be used by mixing various mapping schemes.

그리고 상기 심볼 데이터를 채널의 주파수 선택적 페이딩(frequency selective fading)에 강인하도록 하기 위해, 상기 매핑된 심볼 데이터가 주파수 영역에서 여러 개의 출력 심볼에 분산되도록 프리코딩을 수행하고(S4820), 상기 프리코딩된 심볼 데이터를 인터리빙하여(S4830) 출력한다. In order to make the symbol data robust to frequency selective fading of a channel, precoding is performed such that the mapped symbol data is distributed to a plurality of output symbols in a frequency domain (S4820). The symbol data are interleaved (S4830) and output.

따라서, 주파수 선택적인 페이딩 채널을 겪었을 때 모든 정보가 페이딩으로 손실될 확률을 줄이고, 상기 분산된 심볼 데이터가 동일한 주파수 선택적 페이딩을 겪지 않도록 한다. 상기 인터리빙에는 컨벌루션 인터리버, 블록 인터리버 등을 사용할 수 있으며, 이는 구현 예에 따라 선택가능하다.Thus, reducing the likelihood that all information is lost to fading when undergoing a frequency selective fading channel, ensures that the distributed symbol data does not experience the same frequency selective fading. The interleaving may use a convolution interleaver, a block interleaver, etc., which may be selected according to an implementation example.

그리고 상기 인터리빙된 데이터를 전송 프레임으로 변환하고, 이를 변조하여 전송한다(S4840). 예를 들어, 결정된 심볼 데이터를 이용하여 채널을 추정하는 방식의 경우, 상기 프레임 변환 단계에서 파일럿 심볼을 삽입하지 않거나, 큰 성상 사이즈를 가지는 심볼 데이터에 대해서만 파일럿 심볼을 삽입하여 프레임 데이터를 형성할 수 있다.The interleaved data is converted into a transmission frame, modulated, and then transmitted (S4840). For example, in the case of a method of estimating a channel using the determined symbol data, frame data may not be inserted in the frame conversion step, or pilot symbols may be inserted only for symbol data having a large constellation size to form frame data. have.

만약, 단일 입출력 방식이 아닌 다중 입출력 방식의 신호 송수신 시스템에 적용되는 경우에는, 상기 인터리빙된 심볼 데이터를 복수의 안테나를 통해서 전송할 수 있도록 다중 입출력 인코딩한 후 전송 프레임으로 변환한다. 상기 안테나의 수는 가능한 데이터 전송 경로의 수가 될 수 있다. 공간 다이버시티 방식의 경우, 각 경로에서는 같은 정보의 데이터를 전송하고, 공간 다중화 방식의 경우, 각 경로에서는 다른 데이터를 전송한다.If the signal transmission / reception system is applied to a signal transmission / reception system instead of a single input / output method, the interleaved symbol data may be converted into a transmission frame after multiple input / output encoding so as to be transmitted through a plurality of antennas. The number of antennas can be the number of possible data transmission paths. In the case of the spatial diversity method, data of the same information is transmitted in each path, and in the case of the spatial multiplexing method, different data is transmitted in each path.

도 49는 본 발명에 따른 일 실시예로서, 신호 수신 방법의 순서를 나타낸 순서도이다. 상기 순서도는 상기 48의 신호 송신 방법에 대응되는 수신 방법의 예이다.49 is a flowchart illustrating a signal receiving method according to an embodiment of the present invention. The flowchart is an example of a reception method corresponding to the signal transmission method of 48.

신호 수신 장치에서는 송신 장치에서 송신된 신호를 수신하여 동기화하고, 프레임 데이터로 복조한다(S4900).The signal receiving apparatus receives and synchronizes a signal transmitted from the transmitting apparatus, and demodulates the frame data (S4900).

상기 복조된 프레임 데이터를 파싱한 후, 파싱된 데이터를 신호 송신 장치에서 인터리빙한 방식의 역으로 디인터리빙한다(S4910). 결정된 심볼 데이터를 이용하여 채널을 추정하는 경우, 상기 프레임 데이터에는 파일럿 심볼이 삽입되어 있지 않거나, 큰 성상 사이즈를 갖는 심볼 데이터에 대해서만 삽입되어 있을 수 있다. 이러한 경우, 상기 프레임 데이터에서 파일럿 심볼을 추출하지 않거나 큰 성상 사이즈를 갖는 심볼 데이터에 대해서만 파일럿 심볼을 추출할 수 있다. 그리고 수신된 심볼 데이터와 결정된 심볼 데이터를 이용하여 채널을 추정하고, 채널 왜곡을 보상하기 위한 등화 과정을 수행할 수 있다.After parsing the demodulated frame data, the parsed data is deinterleaved in the reverse of the interleaved method in the signal transmission apparatus (S4910). In the case of estimating a channel using the determined symbol data, a pilot symbol may not be inserted in the frame data, or only symbol data having a large constellation size may be inserted. In this case, the pilot symbol may not be extracted from the frame data, or the pilot symbol may be extracted only for symbol data having a large constellation size. The channel may be estimated using the received symbol data and the determined symbol data, and an equalization process may be performed to compensate for channel distortion.

상기 디인터리빙으로 순서가 복원된 데이터 열을 프리코딩한 방식의 역으로 디코딩하여, 주파수 영역에서 여러 개의 심볼 데이터에 분산되어 있는 원래 심볼 데이터를 복원한다(S4920).The data sequence of which the order is restored by the deinterleaving is decoded in the inverse of the precoding scheme, thereby restoring original symbol data dispersed in a plurality of symbol data in the frequency domain (S4920).

상기 복원된 심볼 데이터를 다중 디맵핑(demapping)하여 대응되는 비트 데이터로 복원하고, 상기 비트 데이터를 디인터리빙하여 원래의 순서로 복원한다(S4930). The decompressed symbol data is demultiplexed to decode the corresponding bit data by multiple demapping and deinterleaved the bit data to restore the original bit data (S4930).

그리고 상기 순서가 복원된 데이터에 대해 순방향 오류정정 복호를 수행하여 전송 에러를 탐지하고 에러를 정정한다(S4940). 예를 들어, 상기 순방향 오류정정 복호화를 위해 LDPC 디코딩을 사용할 수 있으며, 에러 플로어를 방지하기 위한 아웃터 디코더로 BCH 디코딩을 사용할 수 있다.Then, forward error correction decoding is performed on the data whose order is restored, thereby detecting a transmission error and correcting the error (S4940). For example, LDPC decoding may be used for the forward error correction decoding, and BCH decoding may be used as an outer decoder for preventing an error floor.

만약, 단일 입출력 방식이 아닌 다중 입출력 방식의 신호 송수신 시스템에 적용되는 경우에는, 상기 파싱된 프레임 데이터를 다중 입출력 디코딩한 후 상기 디코딩된 데이터를 디인터리빙한다. 이 경우, 수신된 데이터의 전송 경로를 구분하여 다중 입출력 디코딩한다.If the signal transmission / reception system is applied to a multiple input / output system instead of a single input / output method, the parsed frame data is demultiplexed and then deinterleaved. In this case, the transmission path of the received data is divided to perform multiple input / output decoding.

상기 신호 송수신 방법 및 신호 송수신 장치는 상기 예에 한정되지 않으며, 방송이나 통신 등의 모든 신호 송수신 시스템에 적용될 수 있다.The signal transceiving method and the signal transceiving apparatus are not limited to the above examples, and may be applied to all signal transceiving systems such as broadcasting or communication.

본 발명은 상술한 실시예에 한정되지 않으며, 첨부된 청구범위에서 알 수 있는 바와 같이 본 발명이 속한 분야의 통상의 지식을 가진 자에 의해 변형이 가능하고 이러한 변형은 본 발명의 범위에 속한다.The present invention is not limited to the above-described embodiments, and as can be seen in the appended claims, modifications can be made by those skilled in the art to which the invention pertains, and such modifications are within the scope of the present invention.

이상에서 설명한 바와 같이 본 발명의 신호 송수신 방법 및 신호 송수신 장치에 따르면, 기존의 신호 송수신 네트워크 망을 이용하여 제안된 신호 송수신 시 스템으로의 전환이 용이하며, 비용을 절감할 수 있는 효과가 있다.As described above, according to the signal transmission / reception method and the signal transmission / reception apparatus of the present invention, it is easy to switch to the proposed signal transmission / reception system using an existing signal transmission / reception network network, and it is possible to reduce the cost.

또한, SNR 이득을 바탕으로 데이터 전송률을 향상시킬 수 있고, 긴 지연 확산을 갖는 전송 채널에 대해서 채널 추정이 가능하게 되어 신호 송신 거리를 증가시킬 수 있는 효과가 있다. 따라서, 전체적인 송수신 시스템의 신호 송수신 성능을 높일 수 있는 효과가 있다.In addition, the data rate can be improved based on the SNR gain, and channel estimation can be performed for a transmission channel having a long delay spread, thereby increasing the signal transmission distance. Therefore, there is an effect that can increase the signal transmission and reception performance of the overall transmission and reception system.

또한, 다중 매핑 방식이나 다중 코딩 방식을 사용하는 경우, 필요한 SNR과 전송률 사이의 관계를 조정하여 전송효율을 높일 수 있는 효과가 있다. In addition, when using a multiple mapping scheme or a multiple coding scheme, there is an effect that the transmission efficiency can be increased by adjusting the relationship between the required SNR and the transmission rate.

Claims (60)

입력된 비트 데이터를 적어도 하나 이상의 맵퍼에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one mapper; 상기 분배된 비트 데이터를 해당 매핑 방식에 따른 심볼 데이터로 맵핑하여 출력하는 맵퍼를 적어도 하나 이상 포함하는 맵핑부; 및A mapping unit including at least one mapper for mapping and distributing the distributed bit data into symbol data according to a corresponding mapping scheme; And 상기 맵핑부의 각 맵퍼에서 출력된 심볼 데이터를 정렬하여 하나의 심볼 데이터열을 출력하는 심볼 병합부를 포함하는 신호 송신 장치.And a symbol merging unit for arranging symbol data output from each mapper of the mapping unit and outputting one symbol data string. 제 1 항에 있어서,The method of claim 1, 상기 맵핑부의 각 맵퍼는 입력된 비트 데이터를 각각 다른 맵핑 방식에 따라 심볼 데이터로 맵핑하여 출력하는 신호 송신 장치.Each mapper of the mapping unit maps the input bit data into symbol data according to a different mapping scheme, and outputs the signal. 제 1 항에 있어서,The method of claim 1, 상기 심볼 병합부는,The symbol merging unit, 상기 각 맵퍼에서 출력된 심볼 데이터를 인터리빙하여 하나의 심볼 데이터 열을 출력하는 신호 송신 장치.And interleaving the symbol data output from the respective mappers and outputting one symbol data string. 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one encoder; 상기 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 인코더를 적어도 하나 이상 포함하는 인코딩부; 및An encoding unit including at least one encoder for encoding and distributing the distributed bit data according to a corresponding encoding method; And 상기 인코딩부의 각 인코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 데이터 병합부를 포함하는 신호 송신 장치.And a data merger for outputting one bit data string by aligning bit data output from each encoder of the encoder. 제 4 항에 있어서,The method of claim 4, wherein 상기 인코딩부의 각 인코더는 입력된 비트 데이터를 각각 다른 인코딩 방식에 따라 인코딩하여 출력하는 신호 송신 장치.Each encoder of the encoding unit encodes and outputs the input bit data according to a different encoding scheme. 제 4 항에 있어서,The method of claim 4, wherein 상기 데이터 병합부는,The data merging unit, 상기 각 인코더에서 출력된 비트 데이터를 인터리빙하여 하나의 비트 데이터 열을 출력하는 신호 송신 장치.And an interleaving bit data output from each encoder to output one bit data string. 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정부;A forward error correcting unit for encoding an input data so as to detect and correct an error; 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 제1인터리버; 및A first interleaver for interleaving the error correction encoded data; And 상기 인터리빙된 데이터를 나누어 분배하여 적어도 하나 이상의 매핑 방식에 따라 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 다중 맵퍼를 포함하는 신호 송신 장치.And a multi-mapper which divides and distributes the interleaved data to map the symbol data according to at least one mapping scheme, and aligns the mapped symbol data to output a symbol data string. 제 7 항에 있어서,The method of claim 7, wherein 상기 다중 맵퍼는,The multi-mapper, 입력된 비트 데이터를 적어도 하나 이상의 맵퍼에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one mapper; 상기 분배된 비트 데이터를 해당 매핑 방식에 따른 심볼 데이터로 맵핑하여 출력하는 맵퍼를 적어도 하나 이상 포함하는 맵핑부; 및A mapping unit including at least one mapper for mapping and distributing the distributed bit data into symbol data according to a corresponding mapping scheme; And 상기 맵핑부의 각 맵퍼에서 출력된 심볼 데이터를 정렬하여 하나의 심볼 데이터열을 출력하는 심볼 병합부를 포함하는 신호 송신 장치.And a symbol merging unit for arranging symbol data output from each mapper of the mapping unit and outputting one symbol data string. 제 7 항에 있어서,The method of claim 7, wherein 상기 순방향 오류 정정부는,The forward error correction unit, 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 아웃터 인코더; 및An outer encoder for encoding and outputting the input bit data so as to prevent a transmission error of the input bit data; And 상기 인코딩되어 출력된 데이터를 해당 인코딩 방식에 따라 다시 인코딩하여 출력하는 인너 인코더를 포함하는 신호 송신 장치.And an inner encoder for re-encoding and outputting the encoded and output data according to a corresponding encoding scheme. 제 9 항에 있어서,The method of claim 9, 상기 인너 인코더는,The inner encoder, 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one encoder; 상기 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 인코더를 적어도 하나 이상 포함하는 인코딩부; 및An encoding unit including at least one encoder for encoding and distributing the distributed bit data according to a corresponding encoding method; And 상기 인코딩부의 각 인코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 데이터 병합부를 포함하는 신호 송신 장치.And a data merger for outputting one bit data string by aligning bit data output from each encoder of the encoder. 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 아웃터 인코더;An outer encoder for encoding and outputting the input bit data so as to prevent a transmission error of the input bit data; 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 인코더;A multiple encoder for encoding the output data by using at least one encoding scheme and sorting the encoded bit data to output a bit data string; 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 제1인터리버; 및A first interleaver for interleaving the output bit data stream; And 상기 인터리빙된 데이터를 심볼 데이터로 매핑(mapping)하여 출력하는 심볼 맵퍼를 포함하는 신호 송신 장치.And a symbol mapper which maps the interleaved data to symbol data and outputs the symbol mapper. 제 11 항에 있어서,The method of claim 11, 상기 다중 인코더는, The multiple encoder, 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one encoder; 상기 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 인코더를 적어도 하나 이상 포함하는 인코딩부; 및An encoding unit including at least one encoder for encoding and distributing the distributed bit data according to a corresponding encoding method; And 상기 인코딩부의 각 인코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 데이터 병합부를 포함하는 신호 송신 장치.And a data merger for outputting one bit data string by aligning bit data output from each encoder of the encoder. 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정부;A forward error correcting unit for encoding an input data so as to detect and correct an error; 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 제1인터리버;A first interleaver for interleaving the error correction encoded data; 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 다중 맵퍼;A multi-mapper which maps the interleaved data into symbol data using at least one or more mapping schemes, aligns the mapped symbol data, and outputs a symbol data string; 상기 심볼 데이터 열을 주파수 영역에서 분산시키고, 상기 분산된 데이터를 인터리빙(interleaving)하여 출력하는 페이딩 코딩부; 및A fading coding unit for distributing the symbol data stream in a frequency domain and interleaving the distributed data to output the interleaved data; And 상기 페이딩 코딩되어 출력된 심볼 데이터를 전송 방식에 따른 프레임 데이터로 형성하는 프레임 형성부를 포함하는 신호 송신 장치.And a frame forming unit configured to form the faded coded symbol data as frame data according to a transmission method. 제 13 항에 있어서,The method of claim 13, 상기 프레임 형성부는,The frame forming unit, 전송할 심볼 데이터 가운데 파일럿 심볼로 사용할 심볼 데이터를 파일럿 삽입 위치에 삽입하여 프레임 데이터를 형성하는 신호 송신 장치.A signal transmission device for forming frame data by inserting symbol data to be used as pilot symbols among symbol data to be transmitted at a pilot insertion position. 제 13 항에 있어서,The method of claim 13, 상기 프레임 형성부는,The frame forming unit, 전송할 심볼 데이터 가운데 파일럿 심볼로 사용할 심볼 데이터를 파일럿 삽입 위치 가운데 일부에만 삽입하여 프레임 데이터를 형성하는 신호 송신 장치.A signal transmission apparatus for forming frame data by inserting symbol data to be used as pilot symbols among symbol data to be transmitted only in a part of pilot insertion positions. 제 13 항에 있어서, The method of claim 13, 상기 순방향 오류 정정부는,The forward error correction unit, 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 아웃터 인코더; 및An outer encoder for encoding and outputting the input bit data so as to prevent a transmission error of the input bit data; And 상기 인코딩되어 출력된 데이터를 해당 인코딩 방식에 따라 다시 인코딩하여 출력하는 인너 인코더를 포함하는 신호 송신 장치.And an inner encoder for re-encoding and outputting the encoded and output data according to a corresponding encoding scheme. 제 16 항에 있어서,The method of claim 16, 상기 인너 인코더는,The inner encoder, 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one encoder; 상기 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 인코더를 적어도 하나 이상 포함하는 인코딩부; 및An encoding unit including at least one encoder for encoding and distributing the distributed bit data according to a corresponding encoding method; And 상기 인코딩부의 각 인코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 데이터 병합부를 포함하는 신호 송신 장치.And a data merger for outputting one bit data string by aligning bit data output from each encoder of the encoder. 입력된 비트 데이터를 적어도 하나 이상의 맵퍼에 분배하는 단계;Distributing the input bit data to at least one mapper; 상기 각 맵퍼에 분배된 비트 데이터를 해당 매핑 방식에 따른 심볼 데이터로 각각 맵핑하여 출력하는 단계; 및Mapping bit data distributed to each mapper to symbol data according to a corresponding mapping method and outputting the mapped bit data; And 상기 맵핑된 각 심볼 데이터를 정렬하여 하나의 심볼 데이터 열을 출력하는 단계를 포함하는 신호 송신 방법.And sorting the mapped symbol data to output one symbol data string. 입력된 비트 데이터를 적어도 하나 이상의 인코더에 분배하는 단계;Distributing the input bit data to at least one encoder; 상기 각 인코더에 분배된 비트 데이터를 해당 인코딩 방식에 따라 인코딩하여 출력하는 단계; 및Encoding and outputting bit data distributed to each encoder according to a corresponding encoding scheme; And 상기 출력된 각 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함하는 신호 송신 방법.And outputting one bit data string by aligning each of the output bit data. 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정 단계;A forward error correction step of encoding the input data so that an error can be detected and corrected; 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 단계; 및Interleaving the error correction encoded data; And 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계를 포함하는 신호 송신 방법.Mapping the interleaved data to symbol data using at least one mapping scheme, and aligning the mapped symbol data to output a symbol data string. 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 단계;Encoding and outputting the input bit data to prevent a transmission error of the input bit data; 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 단계;Encoding the output data using at least one encoding scheme and sorting the encoded bit data to output a bit data string; 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 단계; 및Interleaving the output bit data stream; And 상기 인터리빙된 데이터를 심볼 데이터로 매핑(mapping)하여 출력하는 단계를 포함하는 신호 송신 방법.And mapping and outputting the interleaved data to symbol data. 입력된 비트 데이터의 전송 에러를 방지할 수 있도록 상기 입력된 비트 데이터를 인코딩하여 출력하는 단계;Encoding and outputting the input bit data to prevent a transmission error of the input bit data; 상기 출력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 단계;Encoding the output data using at least one encoding scheme and sorting the encoded bit data to output a bit data string; 상기 출력된 비트 데이터 열을 인터리빙(interleaving)하는 단계; 및Interleaving the output bit data stream; And 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계를 포함하는 신호 송신 방법.Mapping the interleaved data to symbol data using at least one mapping scheme, and aligning the mapped symbol data to output a symbol data string. 입력된 데이터에 대해 오류를 검출하고 수정할 수 있도록 부호화하는 순방향 오류정정 단계;A forward error correction step of encoding the input data so that an error can be detected and corrected; 상기 오류정정 인코딩된 데이터를 인터리빙(interleaving)하는 단계;Interleaving the error correction encoded data; 상기 인터리빙된 데이터를 적어도 하나 이상의 매핑 방식을 이용하여 심볼 데이터로 매핑(mapping)하고, 상기 매핑된 심볼 데이터를 정렬하여 심볼 데이터 열을 출력하는 단계;Mapping the interleaved data into symbol data using at least one mapping scheme, and sorting the mapped symbol data to output a symbol data string; 상기 심볼 데이터 열을 주파수 영역에서 분산시키고, 상기 분산된 데이터를 인터리빙(interleaving)하여 출력하는 단계; 및Distributing the symbol data stream in a frequency domain, interleaving the distributed data, and outputting the interleaved data; And 상기 페이딩 코딩되어 출력된 심볼 데이터를 전송 방식에 따른 프레임 데이터로 형성하는 단계를 포함하는 신호 송신 방법.And forming the fading coded symbol data into frame data according to a transmission scheme. 제 23 항에 있어서,The method of claim 23, 상기 프레임 형성 단계는,The frame forming step, 전송할 심볼 데이터 가운데 파일럿 심볼로 사용할 심볼 데이터를 파일럿 삽입 위치에 삽입하여 프레임 데이터를 형성하는 신호 송신 방법.A signal transmission method for forming frame data by inserting symbol data to be used as pilot symbols among symbol data to be transmitted at a pilot insertion position. 제 23 항에 있어서,The method of claim 23, 상기 프레임 형성 단계는,The frame forming step, 전송할 심볼 데이터 가운데 파일럿 심볼로 사용할 심볼 데이터를 파일럿 삽입 위치 가운데 일부에만 삽입하여 프레임 데이터를 형성하는 신호 송신 방법.A signal transmission method for forming frame data by inserting symbol data to be used as pilot symbols among symbol data to be transmitted only in a part of pilot insertion positions. 제 23 항에 있어서,The method of claim 23, 상기 순방향 오류정정 단계는,The forward error correction step, 입력된 데이터를 적어도 하나 이상의 인코딩 방식을 이용하여 인코딩하고, 상기 인코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 단계를 포함하는 신호 송신 방법.And encoding the input data using at least one encoding scheme, and sorting the encoded bit data to output a bit data string. 입력된 심볼 데이터를 적어도 하나 이상의 디맵퍼에 분배하는 심볼 분배부;A symbol distributor distributing input symbol data to at least one demapper; 상기 분배된 심볼 데이터를 해당 디매핑 방식에 따른 비트 데이터로 디맵핑하여 출력하는 디맵퍼를 적어도 하나 이상 포함하는 디맵핑부; 및A demapping unit including at least one demapper for demapping and distributing the distributed symbol data into bit data according to a corresponding demapping scheme; And 상기 디맵핑부의 각 디맵퍼에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함하는 신호 수신 장치.And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each demapper of the demapping unit. 제 27 항에 있어서,The method of claim 27, 상기 디맵핑부의 각 디맵퍼는 입력된 심볼 데이터를 각각 다른 디맵핑 방식에 따라 비트 데이터로 디맵핑하여 출력하는 신호 수신 장치.Each demapper of the demapping unit demaps input symbol data into bit data according to a different demapping scheme and outputs the demapper. 제 27 항에 있어서,The method of claim 27, 상기 심볼 분배부는,The symbol distribution unit, 상기 입력된 심볼 데이터를 디인터리빙하여 순서가 복원된 심볼 데이터를 분배하는 신호 수신 장치.And deinterleaving the input symbol data to distribute symbol data whose order is restored. 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one decoder; 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 디코더를 적어도 하나 이상 포함하는 디코딩부; 및A decoder comprising at least one decoder for decoding and outputting the distributed bit data according to a corresponding decoding scheme; And 상기 디코딩부의 각 디코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함하는 신호 수신 장치.And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each decoder of the decoding unit. 제 30 항에 있어서,The method of claim 30, 상기 디코딩부의 각 디코더는 입력된 비트 데이터를 각각 다른 디코딩 방식에 따라 디코딩하여 출력하는 신호 수신 장치.Each decoder of the decoding unit decodes the input bit data according to a different decoding scheme and outputs the signal. 제 30 항에 있어서,The method of claim 30, 상기 비트 스트림 분배부는,The bit stream distribution unit, 상기 입력된 비트 데이터를 디인터리빙하여 순서가 복원된 비트 데이터를 분배하는 신호 수신 장치.And deinterleaving the input bit data to distribute bit data whose order is restored. 입력된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 비트 데이터로 디맵핑하고, 상기 디맵핑된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 디맵퍼;A multiple demapper for dividing and distributing input symbol data to demap bit data according to at least one or more demapping schemes, and aligning the demapped bit data to output a bit data string; 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 제1디인터리 버; 및A first deinterleaver to deinterleave the output bit data stream to restore order; And 상기 디인터리빙된 데이터를 디코딩하여 오류를 검출하고 수정하는 순방향 오류정정 복호부를 포함하는 신호 수신 장치.And a forward error correction decoder configured to detect and correct an error by decoding the deinterleaved data. 제 33 항에 있어서,The method of claim 33, wherein 상기 다중 디맵퍼는,The multiple demapper, 입력된 심볼 데이터를 적어도 하나 이상의 디맵퍼에 분배하는 심볼 분배부;A symbol distributor distributing input symbol data to at least one demapper; 상기 분배된 심볼 데이터를 해당 디매핑 방식에 따른 비트 데이터로 디맵핑하여 출력하는 디맵퍼를 적어도 하나 이상 포함하는 디맵핑부; 및A demapping unit including at least one demapper for demapping and distributing the distributed symbol data into bit data according to a corresponding demapping scheme; And 상기 디맵핑부의 각 디맵퍼에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함하는 신호 수신 장치.And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each demapper of the demapping unit. 제 33 항에 있어서,The method of claim 33, wherein 상기 순방향 오류정정 복호부는,The forward error correction decoder, 상기 디인터리빙된 데이터를 디코딩하여 오류를 검출하고 수정하는 인너 디코더; 및An inner decoder that decodes the deinterleaved data to detect and correct errors; And 상기 인너 디코더에서 출력된 비트 데이터를 해당 디코딩 방식에 따라 다시 디코딩하여 출력하는 아웃터 디코더를 포함하는 신호 수신 장치.And an outer decoder for decoding and outputting the bit data output from the inner decoder again according to a corresponding decoding scheme. 제 35 항에 있어서,36. The method of claim 35 wherein 상기 인너 디코더는,The inner decoder, 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one decoder; 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 디코더를 적어도 하나 이상 포함하는 디코딩부; 및A decoder comprising at least one decoder for decoding and outputting the distributed bit data according to a corresponding decoding scheme; And 상기 디코딩부의 각 디코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터열을 출력하는 비트 스트림 복원부를 포함하는 신호 수신 장치.And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each decoder of the decoding unit. 입력된 심볼 데이터를 비트 데이터로 디맵핑하여 출력하는 심볼 디맵퍼;A symbol demapper for demapping input symbol data into bit data and outputting the bit data; 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 제1디인터리버;A first deinterleaver for restoring an order by deinterleaving the output bit data stream; 상기 디인터리빙된 데이터를 적어도 하나 이상의 디코딩 방식에 분배하여 디코딩하고, 상기 디코딩된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 다중 디코더; 및 A multiple decoder configured to distribute and decode the deinterleaved data to at least one decoding scheme, and to align the decoded bit data to output a bit data string; And 상기 다중 디코더에서 출력된 비트 데이터를 해당 디코딩 방식에 따라 다시 디코딩하여 출력하는 아웃터 디코더를 포함하는 신호 수신 장치.And an outer decoder to decode and output bit data output from the multiple decoder according to a corresponding decoding scheme. 제 37 항에 있어서,The method of claim 37, wherein 상기 다중 디코더는, The multiple decoder, 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 비트 스트림 분배부;A bit stream distributor distributing input bit data to at least one decoder; 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 디코더를 적어도 하나 이상 포함하는 디코딩부; 및A decoder comprising at least one decoder for decoding and outputting the distributed bit data according to a corresponding decoding scheme; And 상기 디코딩부의 각 디코더에서 출력된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 비트 스트림 복원부를 포함하는 신호 수신 장치.And a bit stream recovery unit for outputting one bit data string by aligning bit data output from each decoder of the decoding unit. 수신된 프레임 데이터의 파일럿 삽입 위치에 포함된 심볼 데이터와 파일럿을 추출하여, 상기 프레임 데이터에 포함된 심볼 데이터를 복원하는 프레임 파싱부;A frame parsing unit for extracting symbol data and pilot included in a pilot insertion position of the received frame data and restoring symbol data included in the frame data; 생성된 파일럿과 상기 파일럿 삽입 위치에서 추출된 파일럿을 이용하여 채널을 추정하고, 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값과 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 채널 추정부;The channel is estimated using the generated pilot and the pilot extracted from the pilot insertion position, and the channel is determined using the equalized value of the symbol data extracted from the pilot insertion position and the determined value of the symbol data extracted from the pilot insertion position. A channel estimator for estimating a value; 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 등화부; 및An equalizer for equalizing the reconstructed symbol data using the channel information estimated by the channel estimator; And 상기 등화된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 하나의 비트 데이터 열을 출력하는 다중 디맵퍼를 포함하는 신호 수신 장치.A signal including a multiple demapper that divides and equalizes the equalized symbol data to determine a symbol value according to at least one or more demapping schemes, calculates bit data corresponding to each of the determined values, and outputs one bit data string Receiving device. 제 39 항에 있어서,The method of claim 39, 상기 채널 추정부는,The channel estimator, 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값과 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 제1채널 추정부; 및A first channel estimator for estimating a channel using an equalized value of the symbol data extracted at the pilot insertion position and a determined value of the symbol data extracted at the pilot insertion position; And 생성된 파일럿과 상기 파일럿 삽입 위치에서 추출된 파일럿을 이용하여 채널을 추정하는 제2채널 추정부를 포함하는 신호 수신 장치.And a second channel estimator for estimating a channel using the generated pilot and the pilot extracted from the pilot insertion position. 제 40 항에 있어서,The method of claim 40, 상기 제1채널 추정부는,The first channel estimator, 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 출력하는 결정부;A determination unit for outputting a determination value of the symbol data extracted at the pilot insertion position; 상기 결정 값의 켤레 복소수(complex conjugate) 값을 산출하는 제1연산부;A first operation unit calculating a complex conjugate value of the determination value; 상기 결정부에서 출력된 값과 상기 제1연산부에서 출력된 값을 곱하여 출력하는 제1곱셈부;A first multiplier configured to multiply and output a value output from the determination unit and a value output from the first operation unit; 상기 제1연산부에서 출력된 값과 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값을 곱하여 출력하는 제2곱셈부; 및A second multiplier configured to multiply the value output from the first operator by an equalized value of symbol data extracted at a pilot insertion position; And 상기 제1곱셈부에서 출력된 값의 역수 값과 상기 제2곱셈부에서 출력된 값을 곱하여 출력하는 제2연산부를 포함하는 신호 수신 장치.And a second operator configured to multiply and output an inverse value of the value output from the first multiplier and a value output from the second multiplier. 제 40 항에 있어서,The method of claim 40, 상기 제2채널 추정부는,The second channel estimator, 파일럿을 생성하여 출력하는 파일럿 생성부;A pilot generator for generating and outputting a pilot; 상기 생성된 파일럿의 켤레 복소수 값을 산출하는 제3연산부;A third calculation unit calculating a complex conjugate value of the generated pilot; 상기 파일럿 생성부에서 출력된 값과 상기 제3연산부에서 출력된 값을 곱하여 출력하는 제3곱셈부;A third multiplier configured to multiply a value output from the pilot generator by a value output from the third calculator; 상기 제3연산부에서 출력된 값과 파일럿 삽입 위치에서 추출된 파일럿을 곱하여 출력하는 제4곱셈부; 및A fourth multiplier configured to multiply a value output from the third operator by a pilot extracted at a pilot insertion position and output the multiplied result; And 상기 제3곱셈부에서 출력된 값의 역수 값과 상기 제4곱셈부에서 출력된 값을 곱하여 출력하는 제4연산부를 포함하는 신호 수신 장치.And a fourth operator configured to multiply and output an inverse value of the value output from the third multiplier and a value output from the fourth multiplier. 제 39 항에 있어서,The method of claim 39, 상기 등화부는,The equalizing unit, 상기 추정된 채널 정보 가운데 하나를 선택하여 채널을 등화하는 신호 수신 장치.And receiving one of the estimated channel information to equalize the channel. 제 39 항에 있어서,The method of claim 39, 상기 등화부는, The equalizing unit, 상기 추정된 채널 정보의 보간 값을 이용하여 채널을 등화하는 신호 수신 장치.And a signal equalizer using the estimated interpolation value of the channel information. 제 39 항에 있어서,The method of claim 39, 상기 등화부는,The equalizing unit, 입력된 채널 전송 함수 값을 전 대역(bandwidth)의 값으로 보간(interpolation)하여 출력하는 보간부;An interpolator for interpolating and outputting the input channel transfer function value to a value of a full bandwidth; 상기 보간부에서 출력된 채널 전송 함수의 켤레 복소수 값을 산출하는 제5연산부;A fifth operator calculating a conjugate complex value of the channel transfer function output from the interpolator; 상기 보간부에서 출력된 값과 상기 제5연산부에서 출력된 값을 곱하여 출력하는 제5곱셈부;A fifth multiplier configured to multiply and output a value output from the interpolator and a value output from the fifth operator; 상기 제5연산부에서 출력된 값과 입력된 심볼 데이터를 곱하여 출력하는 제6곱셈부; 및A sixth multiplier configured to multiply and output the value output from the fifth operation unit and the input symbol data; And 상기 제5곱셈부에서 출력된 값의 역수 값과 상기 제6곱셈부에서 출력된 값을 곱하여 출력하는 제6연산부를 포함하는 신호 수신 장치.And a sixth operator configured to multiply and output an inverse value of the value output from the fifth multiplier and a value output from the sixth multiplier. 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 프레임 파싱부;A frame parsing unit for parsing the received frame data and restoring and outputting symbol data; 상기 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 채널 추정부;A channel estimator estimating a channel using the equalized value of the symbol data and the determined value of the symbol data; 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 등화부; 및An equalizer for equalizing the reconstructed symbol data using the channel information estimated by the channel estimator; And 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 심볼 디맵퍼를 포함하는 신호 수신 장치.And a symbol demapper configured to determine a symbol value of the equalized symbol data according to a corresponding demapping scheme, and to calculate and output bit data corresponding to the determined value. 제 46 항에 있어서,The method of claim 46, 상기 채널 추정부는,The channel estimator, 입력된 심볼 데이터의 결정 값을 출력하는 결정부;A determination unit which outputs a determination value of the input symbol data; 상기 결정 값의 켤레 복소수(complex conjugate) 값을 산출하는 제1연산부;A first operation unit calculating a complex conjugate value of the determination value; 상기 결정부에서 출력된 값과 상기 제1연산부에서 출력된 값을 곱하여 출력하는 제1곱셈부;A first multiplier configured to multiply and output a value output from the determination unit and a value output from the first operation unit; 상기 제1연산부에서 출력된 값과 상기 심볼 데이터의 등화된 값을 곱하여 출력하는 제2곱셈부; 및A second multiplier configured to multiply and output an equalized value of the symbol data by a value output from the first operator; And 상기 제1곱셈부에서 출력된 값의 역수 값과 상기 제2곱셈부에서 출력된 값을 곱하여 출력하는 제2연산부를 포함하는 신호 수신 장치.And a second operator configured to multiply and output an inverse value of the value output from the first multiplier and a value output from the second multiplier. 제 46 항에 있어서,The method of claim 46, 상기 등화부는,The equalizing unit, 입력된 채널 전송 함수 값을 전 대역(bandwidth)의 값으로 보간(interpolation)하여 출력하는 보간부;An interpolator for interpolating and outputting the input channel transfer function value to a value of a full bandwidth; 상기 보간부에서 출력된 채널 전송 함수의 켤레 복소수 값을 산출하는 제5연산부;A fifth operator calculating a conjugate complex value of the channel transfer function output from the interpolator; 상기 보간부에서 출력된 값과 상기 제5연산부에서 출력된 값을 곱하여 출력하는 제5곱셈부;A fifth multiplier configured to multiply and output a value output from the interpolator and a value output from the fifth operator; 상기 제5연산부에서 출력된 값과 입력된 심볼 데이터를 곱하여 출력하는 제6곱셈부; 및A sixth multiplier configured to multiply and output the value output from the fifth operation unit and the input symbol data; And 상기 제5곱셈부에서 출력된 값의 역수 값과 상기 제6곱셈부에서 출력된 값을 곱하여 출력하는 제6연산부를 포함하는 신호 수신 장치.And a sixth operator configured to multiply and output an inverse value of the value output from the fifth multiplier and a value output from the sixth multiplier. 제 46 항에 있어서,The method of claim 46, 상기 심볼 데이터의 등화된 값을 이용하여, 각 부반송파(subcarrier)의 전송 채널에 대한 채널 상태를 추정하는 채널 상태 추정부를 더 포함하는 신호 수신 장치.And a channel state estimator for estimating a channel state of a transmission channel of each subcarrier using the equalized value of the symbol data. 제 49 항에 있어서,The method of claim 49, 상기 채널 상태 추정부는,The channel state estimator, 채널의 SNR 이득이 높으면 해당 채널 상태가 좋은 것으로 추정하는 신호 수신 장치.A signal receiving device for estimating that a channel state is good if the SNR gain of a channel is high. 제 49 항에 있어서,The method of claim 49, 상기 채널 상태 추정부는,The channel state estimator, 채널의 LLR(Log-Likelihood Ratio) 값이 높으면 해당 채널 상태가 좋은 것으로 추정하는 신호 수신 장치.Signal receiver that estimates that the channel status is good when the LLR (Log-Likelihood Ratio) value of the channel is high. 제 46 항에 있어서,The method of claim 46, 상기 채널 추정부는,The channel estimator, 채널 상태 추정부로부터 채널 상태가 좋은 채널에 대한 정보를 입력받아, 상기 채널로 수신된 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 신호 수신 장치.And a channel state estimator receiving information on a channel having a good channel state, and estimating a channel using an equalized value of the symbol data received through the channel and a determined value of the symbol data. 제 46 항에 있어서,The method of claim 46, 상기 심볼 디맵퍼는,The symbol demapper is 입력된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 비트 데이터로 디맵핑하고, 상기 디맵핑된 비트 데이터를 정렬하여 비트 데이터 열을 출력하는 신호 수신 장치.And dividing and dividing the input symbol data into bit data according to at least one demapping scheme, and outputting a bit data string by aligning the demapped bit data. 입력된 심볼 데이터를 적어도 하나 이상의 디맵퍼에 분배하는 단계;Distributing the input symbol data to at least one demapper; 상기 분배된 심볼 데이터를 해당 디매핑 방식에 따른 비트 데이터로 디맵핑하여 출력하는 단계; 및Demapping and distributing the distributed symbol data into bit data according to a corresponding demapping scheme; And 상기 각 디맵핑되어 출력된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함하는 신호 수신 방법.And arranging the de-mapped and output bit data to output one bit data string. 입력된 비트 데이터를 적어도 하나 이상의 디코더에 분배하는 단계;Distributing the input bit data to at least one decoder; 상기 분배된 비트 데이터를 해당 디코딩 방식에 따라 디코딩하여 출력하는 단계; 및Decoding and outputting the distributed bit data according to a corresponding decoding scheme; And 상기 각 디코딩되어 출력된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계를 포함하는 신호 수신 방법.And arranging the decoded and output bit data to output one bit data string. 입력된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 비트 데이터로 디맵핑하고, 상기 디맵핑된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계;Dividing and dividing the input symbol data into bit data according to at least one demapping scheme, and aligning the demapped bit data to output one bit data string; 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 단계; 및Restoring an order by deinterleaving the output bit data stream; And 상기 디인터리빙된 데이터를 디코딩하여 오류를 검출하고 수정하는 순방향 오류정정 단계를 포함하는 신호 수신 방법.And a forward error correction step of detecting and correcting errors by decoding the deinterleaved data. 입력된 심볼 데이터를 비트 데이터로 디맵핑하여 출력하는 단계;Demapping the input symbol data into bit data and outputting the bit data; 상기 출력된 비트 데이터 열을 디인터리빙하여 순서를 복원하는 단계;Restoring an order by deinterleaving the output bit data stream; 상기 디인터리빙된 데이터를 나누어 분배하여 적어도 하나 이상의 디코딩 방식에 따라 디코딩하고, 상기 디코딩된 비트 데이터를 정렬하여 하나의 비트 데이터 열을 출력하는 단계; 및 Dividing and distributing the deinterleaved data to decode according to at least one decoding scheme, and sorting the decoded bit data to output one bit data string; And 상기 출력된 비트 데이터 열을 해당 디코딩 방식에 따라 다시 디코딩하여 출력하는 단계를 포함하는 신호 수신 방법.And decoding and outputting the output bit data string again according to a corresponding decoding scheme. 수신된 프레임 데이터의 파일럿 삽입 위치에 포함된 심볼 데이터와 파일럿을 추출하여, 상기 프레임 데이터에 포함된 심볼 데이터를 복원하는 단계;Extracting the symbol data and the pilot included in the pilot insertion position of the received frame data and restoring the symbol data included in the frame data; 생성된 파일럿과 상기 파일럿 삽입 위치에서 추출된 파일럿을 이용하여 채널을 추정하고, 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 등화된 값과 상기 파일럿 삽입 위치에서 추출된 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계;The channel is estimated using the generated pilot and the pilot extracted at the pilot insertion position, and the channel is determined using the equalized value of the symbol data extracted at the pilot insertion position and the determined value of the symbol data extracted at the pilot insertion position. Estimating; 상기 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계; 및Equalizing the reconstructed symbol data using the estimated channel information; And 상기 등화된 심볼 데이터를 나누어 분배하여 적어도 하나 이상의 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 하나의 비트 데이터 열을 출력하는 단계를 포함하는 신호 수신 방법.Dividing and equalizing the equalized symbol data to determine a symbol value according to at least one demapping scheme, calculating bit data corresponding to each of the determined values, and outputting one bit data string; . 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 단계;Parsing the received frame data, restoring and outputting symbol data; 상기 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계;Estimating a channel using the equalized value of the symbol data and the determined value of the symbol data; 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계; 및Equalizing the reconstructed symbol data using the channel information estimated by the channel estimator; And 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 단계를 포함하는 신호 수신 방법.Determining a symbol value according to a corresponding demapping scheme, and calculating and outputting bit data corresponding to each of the determined values. 수신된 프레임 데이터를 파싱(parsing)하여, 심볼 데이터를 복원하여 출력하는 단계;Parsing the received frame data, restoring and outputting symbol data; 상기 심볼 데이터의 등화된 값을 이용하여, 각 부반송파(subcarrier)의 전송 채널에 대한 채널 상태를 추정하는 단계;Estimating a channel state of a transmission channel of each subcarrier using the equalized value of the symbol data; 상기 채널 상태 추정 단계에서 추정된 채널 가운데 채널 상태가 좋은 채널로 수신된 심볼 데이터의 등화된 값과 상기 심볼 데이터의 결정 값을 이용하여 채널을 추정하는 단계;Estimating a channel using an equalized value of symbol data received as a channel having a good channel state among the channels estimated in the channel state estimating step and a determination value of the symbol data; 상기 채널 추정부에서 추정된 채널 정보를 이용하여 상기 복원된 심볼 데이터를 등화하는 단계; 및Equalizing the reconstructed symbol data using the channel information estimated by the channel estimator; And 상기 등화된 심볼 데이터를 해당 디맵핑 방식에 따라 심볼 값을 결정하고, 상기 각 결정된 값에 해당하는 비트 데이터를 산출하여 출력하는 단계를 포함하는 신호 수신 방법.Determining a symbol value according to a corresponding demapping scheme, and calculating and outputting bit data corresponding to each of the determined values.
KR1020070052842A 2007-05-30 2007-05-30 Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same KR20080105356A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070052842A KR20080105356A (en) 2007-05-30 2007-05-30 Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
PCT/KR2008/003055 WO2008147139A2 (en) 2007-05-30 2008-05-30 Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070052842A KR20080105356A (en) 2007-05-30 2007-05-30 Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same

Publications (1)

Publication Number Publication Date
KR20080105356A true KR20080105356A (en) 2008-12-04

Family

ID=40316857

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070052842A KR20080105356A (en) 2007-05-30 2007-05-30 Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same

Country Status (2)

Country Link
KR (1) KR20080105356A (en)
WO (1) WO2008147139A2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8861581B2 (en) 2010-04-05 2014-10-14 Samsung Electronics Co., Ltd. Receivers for processing vestigial sideband signals and processing methods thereof
WO2017052065A1 (en) * 2015-09-23 2017-03-30 삼성전자 주식회사 Video processing device, method for driving video processing device, video relay device, method for driving video relay device, and computer-readable recording medium
KR20220152007A (en) * 2021-05-07 2022-11-15 호서대학교 산학협력단 Low power/high efficiency underwater communication system and method for underwater internet of things

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011068505A1 (en) * 2009-12-02 2011-06-09 Nokia Corporation Multiple levels of robustness within a single physical layer pipe
WO2015089741A1 (en) * 2013-12-17 2015-06-25 华为技术有限公司 Data reception method and device, and data sending method and device
JP7299496B2 (en) * 2019-09-10 2023-06-28 富士通株式会社 Encoding circuit, decoding circuit, encoding method, decoding method, transmission device, and optical transmission system

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233629A (en) * 1991-07-26 1993-08-03 General Instrument Corporation Method and apparatus for communicating digital data using trellis coded qam
CN1203013A (en) * 1995-10-24 1998-12-23 通用仪器公司 Variable length burst transmission over the physical layer of a multilayer transmission format
KR19990043411A (en) * 1997-11-29 1999-06-15 전주범 Symbol Mapping Device for Cable Modem
KR100580835B1 (en) * 2004-11-23 2006-05-16 한국전자통신연구원 System and method of multi carrier multi access wireless communication modulation
US8102930B2 (en) * 2007-03-28 2012-01-24 Agere Systems Inc. Demodulation of 16-QAM, DCM data symbols using two hybrid-QPSK constellations

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8861581B2 (en) 2010-04-05 2014-10-14 Samsung Electronics Co., Ltd. Receivers for processing vestigial sideband signals and processing methods thereof
WO2017052065A1 (en) * 2015-09-23 2017-03-30 삼성전자 주식회사 Video processing device, method for driving video processing device, video relay device, method for driving video relay device, and computer-readable recording medium
KR20220152007A (en) * 2021-05-07 2022-11-15 호서대학교 산학협력단 Low power/high efficiency underwater communication system and method for underwater internet of things

Also Published As

Publication number Publication date
WO2008147139A2 (en) 2008-12-04
WO2008147139A3 (en) 2009-02-05

Similar Documents

Publication Publication Date Title
KR100921465B1 (en) Appartus for transmitting and receiving a digital broadcasting signal, and control method thereof
KR100921464B1 (en) Apparatus for transmitting and receiving a broadcasting signal and control method thereof
EP3033879B1 (en) Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
CA2976191C (en) Transmitter, receiver, and semiconductor chip
AU2014307164B2 (en) Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
EP2958319A1 (en) Broadcast signal transmission apparatus, broadcast signal reception apparatus, broadcast signal transmission method, and broadcast signal reception method
KR20080095809A (en) Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal
CN105122697B (en) Broadcast singal transmitting device, broadcast signal received method, broadcast signal transmission method and broadcast signal received method
US20150365204A1 (en) Broadcast signal transmitting method, broadcast signal receiving method, broadcast signal transmitting apparatus, and broadcast signal receiving apparatus
KR20080105356A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
US10237590B2 (en) Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR20080106135A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
US9048911B2 (en) Alamouti encoding and decoding
KR20080106133A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
EP2191625A2 (en) Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal
KR20080094192A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
KR20080105355A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
WO2009002069A2 (en) Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal
KR20080106134A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
KR20080094632A (en) Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal
KR20080094193A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
WO2009002135A2 (en) Method of transmitting and receiving a signal and apparatus for transmitting and receiving a signal
KR20090031703A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
KR20090032060A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same
KR20080090707A (en) Method for signal transmitting and apparatus for the same, method for signal receiving and apparatus for the same

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid