KR20070075804A - 라인 온 글래스형 액정표시장치 - Google Patents
라인 온 글래스형 액정표시장치 Download PDFInfo
- Publication number
- KR20070075804A KR20070075804A KR1020060004465A KR20060004465A KR20070075804A KR 20070075804 A KR20070075804 A KR 20070075804A KR 1020060004465 A KR1020060004465 A KR 1020060004465A KR 20060004465 A KR20060004465 A KR 20060004465A KR 20070075804 A KR20070075804 A KR 20070075804A
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- line
- liquid crystal
- data
- crystal display
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 LOG형 신호라인군의 라인저항에 의한 전압강하 편차를 줄임으로써 패널의 상하 휘도차를 최소화하여 표시품질의 저하를 방지할 수 있는 LOG형 액정표시장치에 관한 것이다.
본 발명에 따른 LOG형 액정표시장치는 게이트 라인들과 데이터 라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 액정표시패널과; 상기 액정표시패널의 일측에 부착되며 상기 게이트 라인들을 구동하는 게이트 집적회로가 실장된 다수의 게이트 테이프 캐리어 패키지들과; 상기 액정표시패널의 타측에 부착되며 상기 데이터 라인들을 구동하는 데이터 집적회로가 실장된 다수의 데이터 테이프 캐리어 패키지들과; 상기 액정표시패널의 외곽영역에 라인 온 글래스 방식으로 형성되어 이웃하는 상기 게이트 드라이브 집적회로들을 전기적으로 연결시키는 제1 라인 온 글래스형 신호라인군들을 구비하고, 상기 이웃하는 게이트 테이프 캐리어 패키지들 간의 간격은 위치에 따라 다른 것을 특징으로 한다.
Description
도 1은 종래의 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도.
도 2는 도 1에 도시된 라인 온 글래스형 신호라인군의 라인저항에 의한 수평라인 블록간의 분리현상을 설명하기 위한 도면.
도 3은 본 발명의 실시 예에 따른 라인 온 글래스형 액정표시장치의 구성을 개략적으로 도시한 평면도.
도 4는 도 3의 라인온 글래스 형의 신호라인군의 구체적 구성과 그에 대응되는 라인 전항 및 전압강하를 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
1, 101 : 액정표시패널 2, 102 : 하부기판
4, 104 : 상부기판 8, 108 : 데이터 TCP
10, 110 : 데이터 드라이브 IC 12, 112 : 데이터 PCB
14A 내지 14D, 114A 내지 114D : 게이트 TCP
16,116 : 게이트 드라이브 IC
18,118 : 데이터라인 20,120 : 게이트라인
26 : LOG형 신호라인군
본 발명은 액정표시장치에 관한 것으로, 특히 LOG형 신호라인군의 라인저항에 의한 전압 강하 편차를 최소화함으로써 패널의 상하 휘도차를 최소화하여 표시품질의 저하를 방지할 수 있는 LOG형 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게 하는 게이트라인들 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 게이트 드라이버와 데이터 드라이버를 제어하기 위한 타이밍 제어부와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원공급부를 구비한다. 타이밍 제어부는 게이트 드라이버 및 데이터 드라이버의 구동 타이밍을 제어함과 아울러 데이터 드라이버에 화소데이터 신호를 공급한다. 전원공급부는 입력 전원을 이용하여 액정표시장치에서 필요하는 공통전압(Vcom), 게이트 하이전압(Vgh), 게이트 로우전압(Vgl) 등과 같은 구동전압들을 생성한다. 게이트 드라이버는 스캐닝신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 스캐닝신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
이들 중 액정패널과 직접 접속되는 데이터 드라이버와 게이트 드라이버는 다수개의 IC(Integrated Circuit)들로 집적화된다. 집적화된 데이터 드라이브 IC와 게이트 드라이브 IC 각각은 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 방식으로 액정패널에 접속되거나 COG(Chip On Glass) 방식으로 액정패널 상에 실장된다.
여기서 TCP를 통해 TAB 방식으로 액정패널에 접속되는 드라이브 IC들은 TCP에 접속되어진 PCB(Printed Circuit Board)에 실장되어진 신호라인들을 통해 외부 로부터 입력되는 제어신호들 및 직류전압들을 공급받음과 아울러 상호 접속된다. 상세히 하면, 데이터 드라이브 IC들은 데이터 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들 및 화소 데이터 신호와 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다. 게이트 드라이브 IC들은 게이트 PCB에 실장된 신호라인들을 통해 직렬로 접속됨과 아울러 타이밍 제어부로부터의 제어신호들과 전원공급부로부터의 구동전압들을 공통적으로 공급받게 된다.
COG 방식으로 액정패널에 실장되는 드라이브 IC들은 신호라인들이 액정패널, 즉 하부 글래스 상에 실장되는 라인 온 글래스(Line On Glass; 이하 LOG라 함) 방식으로 상호 접속됨과 아울러 타이밍 제어부 및 전원공급부로부터의 제어신호들 및 구동전압들을 공급받게 된다.
최근에는 드라이브 IC들이 TAB 방식으로 액정패널에 접속되는 경우에도 LOG방식을 채택하여 PCB를 제거함으로써 액정표시장치가 더욱 박형화될 수 있게 하고 있다. 특히 상대적으로 적은 신호라인들을 필요로 하는 게이트 드라이브 IC들에 접속되는 신호라인들을 LOG 방식으로 액정패널 상에 형성함으로서 게이트 PCB를 제거하고 있다. 다시 말하여 TAB 방식의 게이트 드라이브 IC들은 액정패널의 하부 글래스 상에 실장되는 신호라인들을 통해 직렬로 접속됨과 아울러 제어신호들 및 구동전압신호들(이하, 게이트 구동신호들이라 함)을 공통적으로 공급받게 된다.
도 1은 종래의 LOG형 신호배선들을 이용하여 게이트 PCB를 제거한 LOG형 액정표시장치를 개략적으로 나타내는 평면도이다.
도 1에 도시된 LOG형 액정표시장치는 액정표시패널(1)과, 액정표시패널(1)과 데이터 PCB(12) 사이에 접속되어진 다수개의 데이터 TCP(8)들과, 액정표시패널(1)의 다른 측에 접속되어진 다수개의 게이트 TCP(14)들과, 데이터 TCP(8)들 각각에 실장되어진 데이터 드라이브 IC(10)들과, 게이트 TCP(14)들 각각에 실장되어진 게이트 드라이브 IC(16)들을 구비한다.
액정표시패널(1)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(2)과, 칼라필터 어레이가 형성된 상부기판(4)과, 하부기판(2)과 상부기판(4) 사이에 주입된 액정을 구성으로 한다. 이러한 액정표시패널(1)에는 게이트라인들(20)과 데이터라인들(18)의 교차영역마다 마련되는 액정셀들로 구성되어 화상을 표시하는 화상표시영역(P1)이 마련된다. 화상표시영역(P1)의 외곽부에 위치하는 하부기판(2) 외곽영역에는 데이터라인(18)으로부터 신장되어진 데이터 패드들과, 게이트라인(20)로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(2)의 외곽영역에는 게이트 드라이브 IC(16)에 공급되는 게이트 구동신호들을 전송하기 위한 LOG형 신호라인군(26)이 위치하게 된다.
데이터 TCP(8)에는 데이터 드라이브 IC(10)가 실장되고, 그 데이터 드라이브 IC(10)와 전기적으로 접속된 입력패드들(24) 및 출력패드들(25)이 형성된다. 데이터 TCP(8)의 입력패드들(24)은 데이터 PCB(12)의 출력패드들과 전기적으로 접속되고, 출력패드들(25)은 하부기판(2) 상의 데이터패드들과 전기적으로 접속된다. 특히 첫번째 데이터 TCP(8)는 하부기판(2) 상의 LOG형 신호라인군(26)에 전기적으로 접속되는 게이트 구동신호 전송군(22)이 추가적으로 형성된다. 이 게이트 구동신 호 전송군(22)은 데이터 PCB(12)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군(26)에 공급하게 된다.
데이터 드라이브 IC들(10)은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정패널 상의 데이터라인들(18)에 공급한다.
게이트 TCP(14)에는 게이트 드라이브 IC(16)가 실장되고, 그 게이트 드라이브 IC(16)와 전기적으로 접속된 게이트 구동신호 전송라인군(28) 및 출력패드들(30)이 형성된다. 게이트 구동신호 전송라인군(28)은 하부기판(2) 상의 LOG 신호라인군(26)과 전기적으로 접속되고, 출력패드들(30)은 하부기판(2) 상의 게이트패드들과 전기적으로 접속된다.
게이트 드라이브 IC들(16)은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트라인들(20)에 순차적으로 공급한다. 또한 게이트 드라이브 IC(16)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
LOG형 신호라인군(26)은 통상 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.
이러한 LOG형 신호라인군(26)은 화상표시영역(P1)의 외곽영역의 한정된 좁은 공간에서 미세패턴으로 나란하게 형성된다. 그리고 LOG형 신호라인군(26)은 게이 트라인들(20)과 동일하게 게이트 금속층으로 구성된다. 게이트 금속으로는 통상 AlNd 등과 같이 비교적 큰 비저항값(0.046)을 갖는 금속이 이용된다. 이렇게 LOG형 신호라인군(26)이 제한된 영역내에서 미세패턴으로 형성됨과 아울러 비교적 큰 비저항값을 갖는 게이트금속으로 구성됨에 따라 기존의 게이트 PCB에 동박으로 형성된 신호라인들과 대비하여 상대적으로 높은 저항성분을 포함하게 된다. 또한 LOG형 신호라인군(26)의 저항값은 라인길이에 비례함에 따라 데이터 PCB(12)로부터 멀어질수록 라인저항값이 증가하여 게이트 구동신호가 감쇄하게 된다. 이 결과 LOG형 신호라인군(26)을 통해 전송되는 게이트 구동신호들이 그의 라인저항값에 의해 왜곡됨으로써 화상표시영역(P1)에 표시되는 화상의 품질이 저하되게 된다.
이를 도 2를 참조하여 좀더 상세히 설명하면 다음과 같다.
도 2는 도 1의 LOG형 액정표시장치를 개략적으로 나타내며 특히, LOG형 신호라인군(26)을 통해 공급되는 게이트 구동신호들 중 화상표시영역(21)의 화질에 큰 영향을 미치게 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)을 예를 들어 나타내었다.
게이트 하이전압(VGH)을 공급하는 LOG형 게이트 하이전압 전송라인(VGHL)은 도 2에 도시된 바와 같이 제1 데이터 TCP(8a)와 제1 내지 제4 게이트 TCP들(14A 내지 14D) 사이 각각에 접속되는 제1 내지 제4 LOG형 게이트 하이전압 전송라인들(VGLH1 내지 VGLH4)로 구성된다. 제1 내지 제4 LOG형 게이트 하이전압 전송라인들(VGLH1 내지 VGLH4)은 그 라인길이에 비례하는 라인저항값(Ra)을 갖고 제1 내지 제4 게이트 TCP(14A 내지 14D)를 경유하여 직렬로 연결된다.
이러한 LOG형 게이트 하이전압 전송라인(VGLH1 내지 VGLH4)의 라인저항값(Ra)에 의해 게이트 드라이브 IC(16)마다 공급되는 게이트 하이전압(VGH)이 달라지게 된다.
구체적으로 제1 게이트 TCP(14A)에 실장된 게이트 드라이브 IC(16)에는 제1 LOG 게이트 하이전압 전송라인(VGLH1)의 라인저항값(Ra)에 비례하여 전압강하된 제1 게이트 하이전압(VGH1)이 공급된다. 제1 게이트 하이전압(VGH1)은 제1 게이트 드라이브 IC(16)를 통해 제1 수평라인 블록(A)의 게이트라인들에 공급된다.
제2 게이트 TCP(14B)에 실장된 게이트 드라이브 IC(16)에는 직렬접속된 제1 LOG 게이트 하이전압 전송라인(VGHL1)의 라인저항 및 제2 LOG 게이트 하이전압 전송라인(VGHL2)의 라인저항값(Ra)을 합한 라인저항값(2Ra)에 비례하여 전압강하된 제2 게이트 하이전압(VGH2)이 공급된다. 제2 게이트 하이전압(VGH2)은 제2 게이트 드라이브 IC(16)를 통해 제2 수평라인 블록(B)의 게이트라인들에 공급된다.
제3 게이트 TCP(14C)에 실장된 게이트 드라이브 IC(16)에는 직렬접속된 제1 LOG 게이트 하이전압 전송라인 내지 제3 LOG 게이트 하이전압 전송라인(VGHL1 내지 VGHL3)의 총 라인저항값(3Ra)에 비례하여 전압강하된 제3 게이트 하이전압(VGH3)이 공급된다. 제3 게이트 하이전압(VGH3)은 제3 게이트 드라이브 IC(16)를 통해 제3 수평라인 블록(C)의 게이트라인들에 공급된다.
제4 게이트 TCP(14D)에 실장된 게이트 드라이브 IC(16)에는 직렬접속된 제1 LOG 게이트 하이전압 전송라인 내지 제4 LOG 게이트 하이전압 전송라인(VGHL1 내지 VGHL4)의 총 라인저항값(4Ra)에 비례하여 전압강하된 제4 게이트 하이전압(VGH4)이 공급된다. 제4 게이트 하이전압(VGH4)은 제4 게이트 드라이브 IC(16)를 통해 제4 수평라인 블록(D)의 게이트라인들에 공급된다.
이렇게 게이트 드라이브 IC(16) 별로 게이트라인들에 공급하는 게이트 하이전압(VGH1 내지 VGH4)에 차이가 발생함에 따라 서로 다른 게이트 드라이브 IC(16)에 접속되는 수평라인 블록(A 내지 D) 간에 휘도차 발생하게 된다. 이 수평라인 블록(A 내지 D)의 휘도차는 가로선(32) 현상으로 나타나게 되어 화면이 분할되어 보이거나 액정표시패널의 상부에서 하부로 갈수록 휘도차가 증가하게 됨에 따라 상하 플리커가 나타나는 등 화질이 저하되는 문제가 발생된다.
따라서, 본 발명의 목적은 LOG형 신호라인군의 라인저항에 의한 전압 강하 편차를 최소화함으로써 패널의 상하 휘도차를 최소화하여 표시품질의 저하를 방지할 수 있는 LOG형 액정표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 LOG형 액정표시장치는 게이트 라인들과 데이터 라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 액정표시패널과; 상기 액정표시패널의 일측에 부착되며 상기 게이트 라인들을 구동하는 게이트 집적회로가 실장된 다수의 게이트 테이프 캐리어 패키지들과; 상기 액정표시패널의 타측에 부착되며 상기 데이터 라인들을 구동하는 데이터 집적회로가 실 장된 다수의 데이터 테이프 캐리어 패키지들과; 상기 액정표시패널의 외곽영역에 라인 온 글래스 방식으로 형성되어 이웃하는 상기 게이트 드라이브 집적회로들을 전기적으로 연결시키는 제1 라인 온 글래스형 신호라인군들을 구비하고, 상기 이웃하는 게이트 테이프 캐리어 패키지들 간의 간격은 위치에 따라 다른 것을 특징으로 한다.
상기 이웃하는 게이트 테이프 캐리어 패키지들을 전기적으로 연결시키는 상기 제1 라인 온 글래스형 신호라인군들의 길이는 위치에 따라 다른 것을 특징으로 한다.
상기 다수의 게이트 테이프 캐리어 패키지들 간의 간격은 상기 액정표시패널의 상부에서 하부로 갈수록 짧아지는 것을 특징으로 한다.
상기 이웃하는 게이트 테이프 캐리어 패키지들을 전기적으로 연결시키는 상기 제1 라인 온 글래스형 신호라인군들의 길이는 상기 액정표시패널의 상부에서 하부로 갈수록 짧아지는 것을 특징으로 한다.
상기 제1 라인 온 글래스형 신호라인군들에는 상기 게이트 드라이브 집적회로들에 게이트 구동신호들을 전달하기 위한 게이트 하이신호 공급라인, 게이트 로우신호 공급라인, 공통전압신호 공급라인, 기저전압신호 공급라인, 전원전압신호 공급라인이 포함되고, 상기 게이트 드라이브 집적회로들에 제어신호들을 공급하기 위한 게이트 스타트 펄스 공급라인, 게이트 쉬프트 클럭신호 공급라인, 게이트 이네이블 신호 공급라인이 포함되는 것을 특징으로 한다.
상기 데이터 테이프 캐리어 패키지와 상기 데이터 테이프 캐리어 패키지와 인접하는 게이트 테이프 캐리어 패키지를 전기적으로 연결시키는 제2 라인 온 글래스형 신호라인군을 더 포함하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 3 내지 도 4를 참조하여 상세히 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 LOG형 액정표시장치의 구성을 개략적으로 도시한 도면이다. 도 3에 도시된 LOG형 액정표시장치는 액정표시패널(101)과, 액정표시패널(101)과 데이터 PCB(112) 사이에 접속되어진 다수개의 데이터 TCP들(108)과, 액정표시패널(101)의 다른 측에 접속되어진 다수개의 게이트 TCP들(114A 내지 114D)과, 데이터 TCP들(108) 각각에 실장되어진 데이터 드라이브 IC(110)와, 게이트 TCP들(114A 내지 114D) 각각에 실장된 게이트 드라이브 IC(116)를 구비한다.
액정표시패널(101)은 각종 신호라인들과 함께 박막트랜지스터 어레이가 형성된 하부기판(102)과, 칼라필터 어레이가 형성된 상부기판(104)과, 하부기판(102)과 상부기판(104) 사이에 주입된 액정을 포함한다. 이러한 액정표시패널(101)은 게이트 라인(120)들과 데이터 라인(118)들의 교차영역마다 형성된 액정셀들에 의해 화상표시영역(P1)에 화상을 표시한다. 화상표시영역(P1)의 외곽부에 위치하는 하부기판(102) 외곽영역에는 데이터 라인(118)으로부터 신장되어진 데이터 패드들과, 게이트 라인(120)으로부터 신장되어진 게이트 패드들이 위치하게 된다. 또한 하부기판(102)의 외곽영역에는 게이트 드라이브 IC(116)에 공급되는 게이트 구동신호 들을 전송하기 위한 LOG형 신호라인군이 위치하게 된다. 도 3에서는 LOG형 신호라인군을 통해 공급되는 게이트 구동신호들 중 화상표시영역(P1)의 화질에 큰 영향을 미치게 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)을 예를 들어 나타내었다.
데이터 TCP(108)에는 데이터 드라이브 IC(110)가 실장되고, 그 데이터 TCP(108)는 데이터 드라이브 IC(110)와 접속되는 입출력 패드들을 통해 데이터 PCB(112)의 출력패드들 및 하부기판(102)의 데이터 패드들과 접속된다. 특히 첫번째 데이터 TCP(108)는 하부기판(102) 상의 LOG형 신호라인군에 접속되는 게이트 구동신호 전송라인군을 더 구비한다. 이 게이트 구동신호 전송라인군은 데이터 PCB(44)를 경유하여 타이밍 컨트롤러 및 전원공급부로부터 공급되는 게이트 구동신호들을 LOG형 신호라인군에 공급하게 된다.
데이터 드라이브 IC(110)들은 디지털 신호인 화소데이터 신호를 아날로그 신호인 화소전압신호로 변환하여 액정표시패널 상의 데이터 라인(118)들에 공급한다.
게이트 TCP(114A 내지 114D)에는 게이트 드라이브 IC(116)가 실장되고, 그 게이트 TCP(114A 내지 114D)는 게이트 드라이브 IC(116)와 접속되는 출력 패드들을 통해 하부기판(102)의 게이트 패드들과 접속된다. 또한 게이트 TCP(114A 내지 114D)는 하부기판(102)의 LOG형 신호라인군과 게이트 드라이브 IC(116) 사이에 접속되는 게이트 구동신호 전송라인군을 더 구비한다. 도 3에서는 게이트 드라이브IC(116)가 실장된 게이트 TCP(114A 내지 114D)가 4개 구비하는 구조를 나타내었으나 게이트 TCP는 액정표시패널(101)의 크기에 따라 4 이상 구비될 수 있다.
게이트 드라이브 IC(116)들은 입력 제어신호들에 응답하여 스캐닝신호, 즉 게이트 하이전압 신호(VGH)를 게이트 라인(120)들에 순차적으로 공급한다. 또한 게이트 드라이브 IC(116)들은 게이트 하이전압 신호(VGH)가 공급되는 기간을 제외한 나머지 기간에는 게이트 로우전압 신호(VGL)를 게이트라인들에 공급한다.
이러한, 구조를 가지는 본 발명의 LOG형 액정표시장치는 게이트 드라이브 IC(116)가 실장된 게이트 TCP(114A 내지 114D) 간의 간격을 비등간격으로 위치시킴에 따라 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4) 들의 길이가 위치에 따라 달라지게 된다. 그 결과, 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)의 라인저항을 조절할 수 있게 된다. 즉, 도 3에서와 같이 제1 게이트 TCP(114A)와 제2 게이트 TCP(114B)의 사이의 거리(D1)보다 제2 게이트 TCP(114B)와 제3 게이트 TCP(114C)의 사이의 거리(D2)를 가깝게 형성하고, 제2 게이트 TCP(114B)와 제3 게이트 TCP(114C)의 사이의 거리(D2)보다 제3 게이트 TCP(114C)와 제4 게이트 TCP(114D)의 사이의 거리(D3)를 가깝게 형성한다. 이에 따라, 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)들 각각의 라인 저항(Ra, Rb, Rc, Rd)의 값의 대소 관계는 수학식 1과 같이 나타낼 수 있게 된다.
(Ra : 제1 게이트 하이전압(VGH) 전송라인(VGHL1)의 라인저항, Rb : 제2 게이트 하이전압(VGH) 전송라인(VGHL2)의 라인저항, Rc : 제3 게이트 하이전압(VGH) 전송라인(VGHL3)의 라인저항, Rd : 제4 게이트 하이전압(VGH) 전송라인(VGHL4)의 라인저항)
이에 따라, 종래와 비교하여 게이트 드라이브 IC(16)마다 공급되는 게이트 하이전압(VGH)의 전압강하 편차를 줄일 수 있게 된다.
즉, 종래에는 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)들의 라인 길이가 모두 동일하였으나 본원발명에서는 액정표시패널(101)의 상부에서 하부로 갈수록 게이트 하이전압(VGH) 전송라인(VGHL)의 길이가 짧아지게 됨으로서 짧아진 길이 만큼 라인저항이 줄어들게 된다. 그 결과, 액정표시패널(101)의 상부에서 하부로 갈수록 게이트 드라이브 IC(16)마다 공급되는 게이트 하이전압(VGH)의 전압강하 편차를 줄일 수 있게 됨으로써 게이트 드라이브 IC(116)에 접속되는 수평라인 블록(A 내지 D) 간에 휘도차를 최소화할 수 있게 된다. 이에 따라, 화면이 분할되어 보이거나 플리커 등의 화질저하를 최소화할 수 있게 된다.
도 4는 게이트 하이전압(VGH) 전송라인(VGHL1 내지 VGHL4)들을 포함하는 LOG형 신호라인군 전체를 나타내는 도면이다.
도 4에 도시된 LOG형 신호라인군(LOGA,LOGB1,LOGB2,LOGB3)에는 통상 게이트 하이전압 신호(VGH), 게이트 로우전압 신호(VGH), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같은 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 각각을 공급하는 신호라인들로 구성된다.
LOG형 신호라인군에는 데이터 TCP(108)와 제1 게이트 TCP(114A)를 연결시키 는 LOG A형 신호라인군(LOGA), 제1 게이트 TCP(114A)와 제2 게이트 TCP(114B)를 연결시키는 제1 LOG B형 신호라인군(LOGB1), 제2 게이트 TCP(114B)와 제3 게이트 TCP(114C)를 연결시키는 제2 LOG B형 신호라인군(LOGB2), 제3 게이트 TCP(114C)와 제4 게이트 TCP(114D)를 연결시키는 제3 LOG B형 신호라인군(LOGB3)을 포함한다.
여기서, LOG A형 신호라인군(LOGA)의 라인저항(RLOGA), 제1 LOG B형 신호라인군(LOGB1)의 라인저항(RLOGB1), 제2 LOG B형 신호라인군(LOGB2)의 라인저항( RLOGB2), 제3 LOG B형 신호라인군(LOGB3)의 라인저항(RLOGB3 )의 대소 관계는 수학식 2와 같이 나타낼 수 있게 된다.
또한, LOG A형 신호라인군(LOGA)의 라인저항(RLOGA)에 따른 전압강하(△VLOGA), 제1 LOG B형 신호라인군(LOGB1)의 라인저항(RLOGB1)에 따른 전압강하(△VLOGB1), 제2 LOG B형 신호라인군(LOGB2)의 라인저항(RLOGB2)에 따른 전압강하(△VLOGB2), 제3 LOG B형 신호라인군(LOGB3)의 라인저항(RLOGB3)에 따른 전압강하(△VLOGB3)의 대소 관계는 수학식 3과 같이 나타낼 수 있게 된다.
상술한 수학식 2 및 수학식 3을 만족할 수 있도록 액정표시패널(101)의 상부에서 하부로 갈수록 LOG형 신호라인군의 길이가 짧아지게 형성된다. 그 결과, 액정표시패널(101)의 상부에서 하부로 갈수록 게이트 드라이브 IC(16)마다 공급되는 구동전압의 전압강하 편차를 줄일 수 있게 됨으로써 게이트 드라이브 IC(116)에 접속되는 수평라인 블록(A 내지 D) 간에 휘도차를 최소화할 수 있게 된다. 이에 따라, 화면이 분할되어 보이거나 플리커 등의 화질저하를 최소화할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
Claims (6)
- 게이트 라인들과 데이터 라인들의 교차영역마다 형성된 다수개의 액정셀들을 포함하는 액정표시패널과;상기 액정표시패널의 일측에 부착되며 상기 게이트 라인들을 구동하는 게이트 집적회로가 실장된 다수의 게이트 테이프 캐리어 패키지들과;상기 액정표시패널의 타측에 부착되며 상기 데이터 라인들을 구동하는 데이터 집적회로가 실장된 다수의 데이터 테이프 캐리어 패키지들과;상기 액정표시패널의 외곽영역에 라인 온 글래스 방식으로 형성되어 이웃하는 상기 게이트 드라이브 집적회로들을 전기적으로 연결시키는 제1 라인 온 글래스형 신호라인군들을 구비하고,상기 이웃하는 게이트 테이프 캐리어 패키지들 간의 간격은 위치에 따라 다른 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
- 제 1 항에 있어서,상기 이웃하는 게이트 테이프 캐리어 패키지들을 전기적으로 연결시키는 상기 제1 라인 온 글래스형 신호라인군들의 길이는 위치에 따라 다른 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
- 제 1 항에 있어서,상기 다수의 게이트 테이프 캐리어 패키지들 간의 간격은상기 액정표시패널의 상부에서 하부로 갈수록 짧아지는 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
- 제 1 항에 있어서,상기 이웃하는 게이트 테이프 캐리어 패키지들을 전기적으로 연결시키는 상기 제1 라인 온 글래스형 신호라인군들의 길이는 상기 액정표시패널의 상부에서 하부로 갈수록 짧아지는 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
- 제 1 항에 있어서,상기 제1 라인 온 글래스형 신호라인군들에는상기 게이트 드라이브 집적회로들에 게이트 구동신호들을 전달하기 위한 게이트 하이신호 공급라인, 게이트 로우신호 공급라인, 공통전압신호 공급라인, 기저전압신호 공급라인, 전원전압신호 공급라인이 포함되고,상기 게이트 드라이브 집적회로들에 제어신호들을 공급하기 위한 게이트 스타트 펄스 공급라인, 게이트 쉬프트 클럭신호 공급라인, 게이트 이네이블 신호 공급라인이 포함되는 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
- 제 1 항에 있어서,상기 데이터 테이프 캐리어 패키지와 상기 데이터 테이프 캐리어 패키지와 인접하는 게이트 테이프 캐리어 패키지를 전기적으로 연결시키는 제2 라인 온 글래스형 신호라인군을 더 포함하는 것을 특징으로 하는 라인 온 글래스형 액정표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060004465A KR20070075804A (ko) | 2006-01-16 | 2006-01-16 | 라인 온 글래스형 액정표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060004465A KR20070075804A (ko) | 2006-01-16 | 2006-01-16 | 라인 온 글래스형 액정표시장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20070075804A true KR20070075804A (ko) | 2007-07-24 |
Family
ID=38500833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060004465A KR20070075804A (ko) | 2006-01-16 | 2006-01-16 | 라인 온 글래스형 액정표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20070075804A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150015639A (ko) * | 2013-07-31 | 2015-02-11 | 엘지디스플레이 주식회사 | 네로우 베젤을 갖는 표시장치 |
CN105242466A (zh) * | 2015-10-27 | 2016-01-13 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示面板 |
-
2006
- 2006-01-16 KR KR1020060004465A patent/KR20070075804A/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150015639A (ko) * | 2013-07-31 | 2015-02-11 | 엘지디스플레이 주식회사 | 네로우 베젤을 갖는 표시장치 |
CN105242466A (zh) * | 2015-10-27 | 2016-01-13 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100874637B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100995639B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR100831301B1 (ko) | 라인 온 글래스형 액정표시장치 | |
JP4566075B2 (ja) | 液晶表示装置およびその駆動方法 | |
KR100847812B1 (ko) | 라인 온 글래스형 액정표시패널 | |
KR100847817B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR20070075804A (ko) | 라인 온 글래스형 액정표시장치 | |
KR100864981B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR101073248B1 (ko) | 액정표시장치 | |
KR101146459B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100855486B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100840682B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR100904264B1 (ko) | 액정표시장치 | |
KR100912693B1 (ko) | 액정표시장치 | |
KR100861273B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR20060112908A (ko) | Cog 방식 액정표시소자 | |
KR101192747B1 (ko) | 듀얼 라인 온 글래스 방식의 액정 표시 장치 | |
KR100855493B1 (ko) | 라인 온 글래스형 액정표시장치 및 그 제조방법 | |
KR20070075801A (ko) | 라인 온 글래스형 액정표시장치 및 그 제조방법 | |
KR101006441B1 (ko) | 액정 표시판 조립체 및 액정 표시 장치 | |
KR100855494B1 (ko) | 라인 온 글래스형 액정표시장치 | |
KR20050001063A (ko) | 액정표시장치 | |
KR100889538B1 (ko) | 액정표시장치 | |
KR101002306B1 (ko) | 라인 온 글래스형 액정 표시 장치 | |
KR100912697B1 (ko) | 액정 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |