KR20060104594A - Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof - Google Patents
Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof Download PDFInfo
- Publication number
- KR20060104594A KR20060104594A KR1020050026889A KR20050026889A KR20060104594A KR 20060104594 A KR20060104594 A KR 20060104594A KR 1020050026889 A KR1020050026889 A KR 1020050026889A KR 20050026889 A KR20050026889 A KR 20050026889A KR 20060104594 A KR20060104594 A KR 20060104594A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- refresh
- response
- clock
- synchronous
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4072—Circuits for initialization, powering up or down, clearing memory or presetting
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
리프레쉬 수행에서 노말 억세스로의 복귀지연시간이 제어되는 동기식 디램셀 에스램 및 이의 구동방법이 게시된다. 본 발명의 동기식 디램셀 에스램은 리프레쉬 구동신호의 비활성화에 대하여, 외부클락신호의 복귀클락수의 클락이 경과한 후에 활성화되는 클락동기신호를 발생하는 클락동기부를 포함한다. 복귀클락수는 외부에서 제공되는 셋팅신호에 의하여 제어된다. 본 발명의 동기식 디램셀 에스램 및 이의 구동방법에 의하면, 복귀지연시간이 동작주파수에 대응하여 제어되며, 전체적인 동작 속도가 개선된다.A synchronous DRAM cell SRAM in which a return delay time from refreshing to normal access is controlled and a driving method thereof are disclosed. The synchronous DRAM cell SRAM of the present invention includes a clock synchronous unit that generates a clock synchronous signal that is activated after a clock of the number of return clocks of the external clock signal has elapsed with respect to deactivation of the refresh driving signal. The return clock number is controlled by a setting signal provided from the outside. According to the synchronous DRAM cell SRAM of the present invention and its driving method, the return delay time is controlled corresponding to the operating frequency, and the overall operating speed is improved.
에스램, 디램셀, 리프레쉬, 클락, 동기, 복귀지연시간 SRAM, DRAM Cell, Refresh, Clock, Sync, Return Delay
Description
본 발명의 상세한 설명에서 사용되는 도면을 보다 충분히 이해하기 위하여, 각 도면의 간단한 설명이 제공된다.In order to more fully understand the drawings used in the detailed description of the invention, a brief description of each drawing is provided.
도 1은 본 발명의 일실시예에 따른 동기식 디램셀 에스램을 나타내는 블락도이다.1 is a block diagram illustrating a synchronous DRAM cell SRAM according to an embodiment of the present invention.
도 2는 도 1의 클락동기부를 자세히 나타내는 도면이다. 2 is a view showing in detail the clock synchronization unit of FIG.
도 3은 도 1의 리프레쉬 제어부를 자세히 나타내는 블락도이다.3 is a block diagram illustrating in detail the refresh control unit of FIG. 1.
도 4는 도 1의 리프레쉬 요구신호 발생부를 구체적으로 나타내는 도면이다.4 is a diagram illustrating in detail the refresh request signal generator of FIG. 1.
도 5는 본 발명의 동기식 디램셀 에스램의 구동방법을 나타내는 타이밍도이다.5 is a timing diagram illustrating a method of driving a synchronous DRAM cell SRAM according to the present invention.
본 발명은 동기식 반도체 메모리 장치에 관한 것으로서, 특히 디램(DRAM: Dynamic Random Access Memory) 셀(cell)을 가지면서, 에스램(SRAM: Static Random Access Memory)과 호환 가능한 동기식 디램셀 에스램 및 이의 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a synchronous semiconductor memory device, and more particularly, to a synchronous DRAM cell SRAM having a dynamic random access memory (DRAM) cell and compatible with a static random access memory (SRAM) and its driving. It is about a method.
일반적으로, 동기식 반도체 메모리 장치 중의 램(RAM: Random Access Memory)은 동기식 에스램과 동기식 디램으로 분류된다. 램은 행과 열로 구성되는 매트릭스 상에 배열되는 다수개의 단위 메모리 셀들을 가지는 메모리 어레이와, 상기 단위 메모리 셀들로/로부터 데이터를 입/출력하도록 제어하는 주변 회로로 구성된다. 에스램에 사용되는 1비트의 정보를 저장하기 위한 단위 메모리 셀은 래치(latch) 구조를 이루는 4개의 트랜지스터와, 전송 게이트로 작용하는 2개의 트랜지스터로 구현된다. 즉, 통상적인 에스램은 래치 구조의 단위 메모리 셀에 데이터를 저장하고 있으므로, 데이터를 보존하기 위한 리프레쉬 동작이 요구되지 않는다. 또한, 에스램은, 디램에 비하여, 동작 속도가 빠르고, 소비 전력이 작다는 장점을 지닌다.In general, random access memory (RAM) in a synchronous semiconductor memory device is classified into a synchronous SRAM and a synchronous DRAM. The RAM consists of a memory array having a plurality of unit memory cells arranged on a matrix composed of rows and columns, and a peripheral circuit that controls input / output of data to / from the unit memory cells. The unit memory cell for storing one bit of information used for SRAM is implemented by four transistors forming a latch structure and two transistors serving as a transfer gate. That is, since the conventional SRAM stores data in unit memory cells having a latch structure, a refresh operation for storing data is not required. In addition, SRAM has advantages such as faster operation speed and lower power consumption than DRAM.
그러나, 에스램의 단위 메모리 셀은 6개의 트랜지스터로 구현되어 있으므로, 에스램은 1개의 트랜지스터와 1개의 커패시터로 단위 메모리 셀이 구현되는 디램에 비하여, 소요되는 웨이퍼 면적면에서, 단점을 지닌다. 즉, 동일한 용량의 기억 소자를 제조하기 위하여, 에스램의 웨이퍼 면적은 디램의 웨이퍼 면적의 6배 내지 10배 정도이다. 이와 같은, 에스램의 소요 면적은 에스램의 단가를 상승시킨다. 만약, 비용 절감 등을 위하여, 에스램을 대신하여 통상적인 디램이 사용되는 경우, 주기적인 리프레쉬 때문에 추가적으로 디램 컨트롤러가 장착되어야 한다. 또한, 디램의 주기적인 리프레쉬 동작을 위한 소요 시간과 느린 동작 속도 때문에 시스템 자체의 전반적인 성능이 하락된다.However, since SRAM unit memory cells are implemented with six transistors, SRAM has disadvantages in terms of required wafer area compared with DRAMs in which unit memory cells are implemented with one transistor and one capacitor. That is, in order to manufacture memory elements having the same capacity, the wafer area of SRAM is about 6 to 10 times the wafer area of DRAM. As such, the required area of the SRAM increases the unit price of the SRAM. If a conventional DRAM is used in place of SRAM for cost reduction, the DRAM controller should be additionally installed due to periodic refresh. In addition, the overall performance of the system itself is reduced because of the time required for the periodic refresh operation of the DRAM and the slow operation speed.
상기와 같은 디램과 에스램의 단점을 극복하고자, 디램셀을 이용한 에스램으로서, 외부클락신호에 동기되어 동작하는 에스램(이하, '동기식 디램셀 에스램'이라 함)을 구현하려는 노력이 계속되고 있다. 이러한 노력 중에서의 하나가 리프레쉬 동작을 외부로는 감추어서, 에스램과 호환되는 기술이다.In order to overcome the drawbacks of DRAM and SRAM as described above, efforts to implement SRAM (hereinafter, referred to as `` synchronous DRAM DRAM SRAM '') which is synchronized with an external clock signal as an SRAM using a DRAM cell continue. It is becoming. One such effort is to hide the refresh operation externally, making it compatible with SRAM.
기존의 동기식 디램셀 에스램에서는, 리프레쉬 수행으로부터 노말 억세스 동작으로의 복귀까지의 지연시간(이하, '복귀지연시간'이라 함)은 주로 내부 지연회로의 지연시간에 의하여 규정된다. 이와 같은, 기존의 동기식 디램셀 에스램에서는, 복귀지연시간이 동작주파수(주기)에 관계없이 일정하게 된다. 즉, 기존의 동기식 디램셀 에스램에서는, 큰 주파수로 동작하는 경우에도, 복귀지연시간이 여전히 일정하게 된다. 그러므로, 기존의 동기식 디램셀 에스램에서는, 전체적인 동작 속도가 저하된다는 문제점이 발생된다.In the conventional synchronous DRAM cell SRAM, the delay time from the refresh execution to the return to the normal access operation (hereinafter, referred to as a "return delay time") is mainly defined by the delay time of the internal delay circuit. In such a synchronous DRAM cell SRAM, the return delay time is constant regardless of the operating frequency (period). That is, in the conventional synchronous DRAM cell SRAM, the return delay time is still constant even when operating at a large frequency. Therefore, in the conventional synchronous DRAM cell SRAM, a problem occurs that the overall operation speed is lowered.
본 발명의 목적은 상기 종래기술의 문제점을 해결하기 위한 것으로서, 동작주파수에 대응하여 복귀지연시간이 제어됨으로써, 전체적인 동작 속도가 개선되는 동기식 디램셀 에스램 및 이의 구동방법을 제공하는 데 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide a synchronous DRAM cell SRAM and a driving method thereof, by which a return delay time is controlled corresponding to an operating frequency, thereby improving the overall operating speed.
상기와 같은 기술적 과제를 해결하기 위한 본 발명의 일면은 동기식 디램셀 에스램에 관한 것이다. 본 발명의 동기식 디램셀 에스램은 저장된 데이터를 유효하게 보존하기 위하여, 각각이 소정의 리프레쉬 주기 이내에 저장된 데이터를 증폭하 여 재기입하는 리프레쉬 동작의 수행이 요구되는 복수개의 디램셀들을 포함하며, 외부적으로 상기 리프레쉬의 수행을 위한 동작 구간이 활당되지 않는 외부 시스템과 인터페이싱될 수 있고, 외부클락신호에 동기된다. 본 발명의 동기식 디램셀 에스램은 행과 열로 정의되는 매트릭스 구조 상에 배열되는 상기 복수개의 디램셀들을 포함하는 메모리 어레이; 리프레쉬 동작 모드에서, 소정의 리프레쉬 어드레스에 따른 상기 메모리 어레이의 행을 특정하도록 구동되되, 소정의 노말회복신호의 활성화에 응답하여 노말 억세스를 회복하는 워드라인 구동부; 외부로부터 제공되는 칼럼 어드레스에 따른 상기 메모리 어레이의 열을 특정하도록 구동되는 칼럼 선택부; 소정의 리프레쉬 구동신호의 비활성화에 대하여, 상기 외부클락신호의 복귀 클락수의 클락이 경과한 후에 활성화되는 클락동기신호를 발생하는 클락동기부로서, 상기 복귀클락수는 외부에서 제공되는 셋팅신호에 의하여 제어되는 상기 클락동기부; 일정한 주기로 활성화되는 리프레쉬 요구신호를 발생하는 리프레쉬 요구신호 발생부; 상기 리프레쉬 요구신호의 활성화에 대하여, 상기 리프레쉬 구동신호를 발생하도록 구동하는 리프레쉬 제어부로서, 상기 클락동기신호에 응답하여, 상기 노말회복신호를 활성화시키는 상기 리프레쉬 제어부; 및 상기 리프레쉬 구동신호에 응답하여, 상기 리프레쉬 어드레스를 상기 워드라인 구동부로 제공하는 리프레쉬 어드레스 발생부를 구비한다.One aspect of the present invention for solving the above technical problem relates to a synchronous DRAM cell SRAM. In order to effectively preserve the stored data, the synchronous DRAM cell SRAM of the present invention includes a plurality of DRAM cells, each of which requires a refresh operation to amplify and rewrite the stored data within a predetermined refresh period. In an exemplary embodiment, an operation section for performing the refresh may be interfaced with an external system that is not active, and may be synchronized with an external clock signal. The synchronous DRAM cell SRAM of the present invention includes a memory array including the plurality of DRAM cells arranged on a matrix structure defined by rows and columns; A word line driver driven to specify a row of the memory array according to a predetermined refresh address in a refresh operation mode, the word line driver recovering normal access in response to activation of a predetermined normal recovery signal; A column selector driven to specify a column of the memory array according to a column address provided from the outside; A clock synchronous unit which generates a clock synchronous signal which is activated after a clock of the number of the return clocks of the external clock signal has elapsed with respect to deactivation of a predetermined refresh drive signal, wherein the number of the return clocks is set by an externally provided setting signal. The clock synchronization unit being controlled; A refresh request signal generator for generating a refresh request signal activated at a predetermined cycle; A refresh control unit for driving the refresh request signal to generate the refresh driving signal, the refresh control unit activating the normal recovery signal in response to the clock synchronization signal; And a refresh address generator for providing the refresh address to the word line driver in response to the refresh drive signal.
상기와 같은 다른 기술적 과제를 해결하기 위한 본 발명의 다른 일면은 본 발명의 동기식 디램셀 에스램의 구동방법에 관한 것이다. 본 발명의 동기식 디램셀 에스램의 구동방법은 외부부터 셋팅신호를 수신하는 단계; 상기 리프레쉬의 수행을 요구하는 리프레쉬 요구신호를 활성화하는 단계; 및 상기 리프레쉬 요구신호의 활성화에 의하여 인에이블되며, 인에이블 이후로부터 소정의 복귀클락수에 해당하는 외부클락신호의 클락수 동안에 리프레쉬를 수행하는 단계를 포함한다. 그리고, 상기 복귀클락수는 상기 셋팅신호에 의하여 제어된다.Another aspect of the present invention for solving the other technical problem as described above relates to a method for driving a synchronous DRAM cell SRAM of the present invention. Method of driving the synchronous DRAM SRAM of the present invention comprises the steps of receiving a setting signal from the outside; Activating a refresh request signal requesting to perform the refresh; And enabling the refresh request signal by activating the refresh request signal and performing a refresh during the clock count of the external clock signal corresponding to a predetermined return clock number after the enable request. The return clock number is controlled by the setting signal.
본 발명과 본 발명의 동작상의 잇점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다. 각 도면을 이해함에 있어서, 동일한 부재는 가능한 한 동일한 참조부호로 도시하고자 함에 유의해야 한다. 그리고, 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 공지 기능 및 구성에 대한 상세한 기술은 생략된다.In order to fully understand the present invention, the operational advantages of the present invention, and the objects achieved by the practice of the present invention, reference should be made to the accompanying drawings which illustrate preferred embodiments of the present invention and the contents described in the accompanying drawings. In understanding the drawings, it should be noted that like parts are intended to be represented by the same reference numerals as much as possible. Incidentally, detailed descriptions of well-known functions and configurations that are determined to unnecessarily obscure the subject matter of the present invention will be omitted.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
본 발명의 동기식 디램셀 에스램은 내부적으로 디램셀을 채용하고 리프레쉬 동작이 수행되지만, 외부적으로는 통상의 동기식 에스램과 마찬가지로 리프레쉬를 위한 동작구간이 할당되지 않는다. 또한, 본 발명의 동기식 디램셀 에스램은 리프레쉬 동작을 제어하기 위한 별도의 제어신호가 외부에서 요구되지 않으며, 외부적으로는 통상적인 동기식 에스램(SRAM)과 동일한 규칙에 의하여 구동될 수 있다.The synchronous DRAM cell SRAM of the present invention employs a DRAM cell internally and a refresh operation is performed, but externally, an operation section for refreshing is not allocated externally like a synchronous DRAM. In addition, the synchronous DRAM cell SRAM of the present invention does not require a separate control signal for controlling the refresh operation from the outside, and may be driven externally by the same rules as a conventional synchronous SRAM (SRAM).
본 발명의 동기식 디램셀 에스램은 리프레쉬(REFRESH) 동작을 수행한다. 상기 리프레쉬 동작은 특정의 워드라인을 활성화시키고, 상기 워드라인에 접속되는 모든 디램셀의 데이터를 상기 디램셀로부터 출력한 후, 다시 증폭시켜 다시 기입하 는 동작을 말한다.The synchronous DRAM cell SRAM of the present invention performs a refresh (REFRESH) operation. The refresh operation is an operation of activating a specific word line, outputting data of all DRAM cells connected to the word line from the DRAM cell, and then amplifying and writing the data again.
본 발명의 동기식 디램셀 에스램은 외부클락신호에 동기되어 구동된다.The synchronous DRAM cell SRAM of the present invention is driven in synchronization with an external clock signal.
도 1은 본 발명의 일실시예에 따른 동기식 디램셀 에스램을 나타내는 블락도이다. 도 1을 참조하면, 본 발명의 동기식 디램셀 에스램은 메모리 어레이(100), 워드라인 구동부(200), 칼럼 선택부(300), 클락동기부(400), 리프레쉬 제어부(500), 명령입력부(600), 리프레쉬 어드레스 발생부(700), 리프레쉬 요구신호 발생부(800), 노말 차단부(900) 및 데이터 입출력부(1000)를 포함한다. 1 is a block diagram illustrating a synchronous DRAM cell SRAM according to an embodiment of the present invention. Referring to FIG. 1, the synchronous DRAM cell SRAM of the present invention includes a
상기 메모리 어레이(100)는 행과 열로 정의되는 매트릭스 상에 배열되는 복수개의 디램셀들을 포함한다. 디램셀은 저장된 데이터를 유효하게 보존하기 위하여, 소정의 리프레쉬 주기 이내에 리프레쉬의 수행이 요구되는 셀이다. 디램셀은 디램(DRAM)의 메모리 어레이를 형성한다. 이와 같은 디램셀은, 잘 알려진 바와 같이, 워드라인에 의하여 게이팅되는 전송트랜지스터와, 전송트랜지스터를 통하여 전송되는 비트라인의 데이터를 저장하는 커패시터로 구현된다.The
워드라인 구동부(200)는 리프레쉬 모드에서 리프레쉬 어드레스(FADD)에 따른 상기 메모리 어레이(100)의 행을 특정하며, 특정되는 행의 워드라인(WL)을 활성화하도록 구동된다. 상기 리프레쉬 어드레스(FADD)는 리프레쉬 모드에서, 상기 리프레쉬 어드레스 발생부(700)로부터 제공된다. 그리고, 상기 리프레쉬 제어부(500)에서 발생되는 노말회복신호(NRC)가 "H"로 활성화에 의하여, 상기 워드라인 구동부(200)는 다시 노말 억세스를 수행할 수 있게 된다.The
워드라인 구동부(200)는 노말(normal) 모드에서는, 외부로부터 제공되는 로 우 어드레스(RADD)에 따른 상기 메모리 어레이(100)의 행을 특정하며, 특정되는 행의 워드라인(WL)을 활성화하도록 구동된다.In the normal mode, the
상기 칼럼 선택부(300)는 외부로부터 제공되는 칼럼 어드레스(CADD)에 의하여, 상기 메모리 어레이(100)의 열을 특정하도록 구동되는 열선택신호(CSL)를 발생한다.The
클락동기부(400)는 소정의 클락동기신호(CSEN)를 제공한다. 상기 클락동기신호(CSEN)는 리프레쉬 구동신호(REF)의 비활성화에 대하여, 상기 외부클락신호(CLK)의 복귀클락수가 경과한 후에 활성화된다. 여기서, 상기 '복귀클락수'는 외부에서 제공되는 셋팅신호(SET)에 의하여 제어된다. 바람직하기로는, 상기 셋팅신호(SET)는 칼럼 레이턴시(column latency)를 지정하는 칼럼 레이턴시 신호(CL)이다.The clock
본 실시예에 있어서, 리프레쉬 수행으로부터 노말 억세스 동작으로의 복귀까지의 지연시간인 '복귀지연시간'은 상기 복귀클락수에 의하여 제어된다.In this embodiment, the "return delay time" which is the delay time from the refresh execution to the return to the normal access operation is controlled by the return clock number.
도 2는 도 1의 클락동기부(400)를 자세히 나타내는 도면이다. 도 2를 참조하면, 상기 클락동기부(400)는 리프레쉬 응답수단(410), 래치수단(420), 카운터(430) 및 셋팅비교수단(440)을 구비하며, 논리수단(450) 및 리셋제어수단(460)을 더 구비한다.FIG. 2 is a diagram illustrating the
상기 리프레쉬 응답수단(410)은 상기 리프레쉬 구동신호(REF)의 비활성화에 응답하여, 초기단자(NINI)를 셋팅한다. 즉, 상기 리프레쉬 구동신호(REF)가 "L"로 천이하면, 앤모스 트랜지스터(412)를 게이팅하는 단자(N411)가 "H"펄스로 발생되며, 상기 초기단자(NINI)는 접지전압(VSS)으로 제어된다.The refresh response means 410 sets the initial terminal NINI in response to the deactivation of the refresh driving signal REF. That is, when the refresh driving signal REF transitions to "L", the terminal N411 gating the
상기 래치수단(420)은 상기 초기단자(NINI)의 신호를 반전래치한다. 상기 카운터(420)는 상기 리프레쉬 구동신호(REF)의 "L"로의 비활성화에 응답하여 발생되는 상기 래치수단(420)의 출력신호(N421)에 의하여 인에이블된다. 그리고, 상기 카운터(430)는 인에이블 이후에 발생되는 상기 외부클락신호(CLK)의 클락수를 카운팅하여 소정의 카운팅신호(CNT)를 제공한다.The latch means 420 reverse latches the signal of the initial terminal NINI. The
상기 셋팅비교수단(440)은, 상기 카운팅신호(CNT)를 상기 셋팅신호(SET)와 비교하여, 궁극적으로 상기 클락동기신호(CSEN)를 활성화시킨다. 즉, 상기 셋팅비교수단(440)의 출력신호(N441)는, 상기 카운터(430)의 인에이블 이후에 발생되는 상기 외부클락신호(CLK)의 클락수가 상기 '복귀클락수'에 해당할 때, "H"로 활성화된다. 상기 논리수단(450)은, 상기 셋팅비교수단(440)의 출력신호(N421)가 "H"상태일 때, 상기 외부클락신호(CLK)에 응답하여, 상기 클락동기신호(CSEN)를 "H"로 활성화시킨다. 그러므로, 상기 클락동기신호(CSEN)는 상기 카운터(430)의 인에이블 이후에 발생되는 상기 외부클락신호(CLK)의 클락수가 상기 '복귀클락수'에 해당할 때, "H"로 활성화된다.The setting comparison means 440 compares the counting signal CNT with the setting signal SET and ultimately activates the clock synchronization signal CSEN. That is, when the number of clocks of the external clock signal CLK generated after the enable of the
상기 리셋제어수단(460)은 상기 클락동기신호(CLK)의 활성화에 응답하여, 상기 초기단자(NINI)의 신호를 논리 "H"로 제어한다. 이때, 상기 카운터(430)는 디스에이블된다.The reset control means 460 controls the signal of the initial terminal NINI to a logic " H " in response to the activation of the clock synchronous signal CLK. At this time, the
다시 도 1을 참조하면, 상기 리프레쉬 제어부(500)는 메모리 어레이(100)의 리프레쉬를 수행하도록 구동하는 리프레쉬 구동신호(REF)를 발생한다. 상기 리프레쉬 구동신호(REF)는 상기 리프레쉬 요구신호 발생수단(800)으로부터 제공되는 리프 레쉬 요구신호(REQ)의 활성화 동안에 발생되는 상기 클락동기신호(CSEN)의 펄스에 응답하여 활성화된다. 상기 리프레쉬 구동신호(REF)가 "H"로 활성화된 상태에서는, 상기 워드라인 구동부(200)의 로우 어드레스 선택수단(210)은 외부에서 제공되는 로우 어드레스(RADD) 대신에, 리프레쉬 어드레스(FADD)를 선택 어드레스(SADD)로 제공한다. 그리고, 상기 리프레쉬 구동신호(REF)가 "L"로 비활성화되면, 로우 어드레스(RADD)에 따른 선택 어드레스(SADD)가 제공된다.Referring back to FIG. 1, the
도 3은 도 1의 리프레쉬 제어부(500)를 자세히 나타내는 블락도이다. 도 3을 참조하면, 상기 리프레쉬 제어부(500)는 클락동기 응답수단(510), 응답펄스 발생수단(520), 펄스확장수단(530) 및 노말회복수단(560)을 구비한다. 상기 클락동기 응답수단(510)은 상기 클락동기부(400)에서 제공되는 클락동기신호(CSEN)의 "H"로의 활성화에 응답하여, 응답단자신호(NRES)를 논리 "L"로 천이시킨다.3 is a block diagram illustrating in detail the
상기 응답펄스 발생수단(520)은 상기 응답단자신호(NRES)의 "L"로의 천이에 응답하여, 소정의 활성화폭을 가지는 펄스로 발생되는 응답 펄스 신호(RPUL)를 제공한다. 이때, 상기 응답펄스신호(RPUL)는 상기 응답펄스 발생수단(520)의 지연회로(521)에 의한 지연시간에 의존하는 활성화폭을 가진다.The response pulse generating means 520 provides a response pulse signal RPUL generated as a pulse having a predetermined activation width in response to the transition of the response terminal signal NRES to " L ". At this time, the response pulse signal RPUL has an activation width depending on the delay time by the delay circuit 521 of the response pulse generating means 520.
상기 펄스확장수단(530)은 상기 리프레쉬 요구신호 발생부(800)에서 제공되는 리프레쉬 요구신호(REQ)에 응답하여 인에이블된다. 그리고, 상기 펄스확장수단(530)은 상기 응답펄스신호(RPUL)에 응답하는 상기 리프레쉬 구동신호(REF)를 발생한다. 바람직하기로는, 상기 리프레쉬 구동신호(REF)는 상기 응답펄스신호(RPUL)에 대하여 활성화폭이 확장된다.The pulse expansion means 530 is enabled in response to the refresh request signal REQ provided from the refresh
상기 노말회복수단(560)은 노말회복신호(NRC)를 발생한다. 상기 노말회복신호(NRC)는 상기 리프레쉬 구동신호(REF)의 논리 "L"의 비활성화 상태에서 발생되는 상기 응답펄스신호(RPUL)에 응답하여, 논리 "H"의 펄스로 활성화된다. 따라서, 상기 노말회복신호(NRC)는 상기 리프레쉬 구동신호(REF)의 논리 "L"로 비활성화되고, 상기 셋팅신호(SET)에 의하여 셋팅되는 복귀클락수에 해당하는 클락신호(CLK)의 클락이 경과한 후에 논리 "H"의 펄스로 발생된다.The normal recovery means 560 generates a normal recovery signal NRC. The normal recovery signal NRC is activated by a pulse of logic "H" in response to the response pulse signal RPUL generated in an inactive state of logic "L" of the refresh drive signal REF. Therefore, the normal recovery signal NRC is deactivated by the logic " L " of the refresh driving signal REF, and the clock of the clock signal CLK corresponding to the number of return clocks set by the setting signal SET is reduced. After elapsed, a pulse of logic "H" is generated.
바람직한 실시예에 따르면, 상기 리프레쉬 제어부(500)는 초기화 수단(570) 및 액티브 응답수단(580)을 더 구비한다. 상기 초기화 수단(570)은, 본 발명의 동기식 디램셀 에스램이 파워업(power up)될 때, 상기 응답단자신호(NRES)를 논리 "H"(본 명세서에서는, '제2 논리상태'라 함)로 제어한다.According to a preferred embodiment, the
상기 액티브 응답수단(580)은, 본 발명의 동기식 디램셀 에스램이 액티브 모드로 진입할 때 활성화되는 액티브 신호(ACT)에 응답하여, 상기 응답단자신호(NRES)를 접지전압(VSS)으로 제어한다. 따라서, 본 발명의 동기식 디램셀 에스램이 액티브 모드로 진입하면, 리프레쉬가 구동된다.The active response means 580 controls the response terminal signal NRES to the ground voltage VSS in response to an active signal ACT activated when the synchronous DRAM cell SRAM of the present invention enters the active mode. do. Therefore, when the synchronous DRAM cell SRAM of the present invention enters the active mode, the refresh is driven.
다시 도 1을 참조하면, 상기 명령입력부(600)는 외부에서 공급되는 제어명령(CMD)에 따라, 본 발명의 디램셀 에스램이 액티브 모드로 구동될 때 "H" 펄스로 발생되는 액티브 신호(ACT)를 제공한다. 그리고, 상기 명령입력부(400)는 제어명령(CMD)에 따라, 기입/독출 제어신호들(WR/RD)을 데이터 입출력부(1000)에 공급한다. 상기 데이터 입출력부(1000)는 액티브 신호(ACT) 및 상기 기입/독출 제어신호들(WR/RD)에 따라 상기 메모리 어레이(100)에 대한 기입/독출 억세스 동작을 진행한 다. 그리고, 상기 워드라인 구동부(200) 및 칼럼 선택부(300)도 상기 기입 독출제어신호들(WR/RD)을 수신하여, 기입/독출 억세스 동작에 따른 메모리 어레이(100)의 디램셀을 특정하도록 구동된다. 또한, 상기 액티브 신호(ACT)는 상기 리프레쉬 제어부(500)에도 제공된다.Referring back to FIG. 1, the
상기 리프레쉬 어드레스 발생부(700)는 상기 리프레쉬 구동신호(REF)에 응답하여, 상기 리프레쉬 어드레스(FADD)를 상기 워드라인 구동부(200)의 로우 어드레스 선택수단(210)으로 제공한다.The
본 발명의 동기식 디램셀 에스램은 리프레쉬 요구신호 발생부(800)를 구비한다. 상기 리프레쉬 요구신호 발생부(800)에서 발생되는 상기 리프레쉬 요구신호(REQ)는 일정한 주기로 활성화된다. The synchronous DRAM cell SRAM of the present invention includes a refresh
도 4는 도 1의 리프레쉬 요구신호 발생부(800)를 구체적으로 나타내는 도면이다. 상기 리프레쉬 요구신호 발생부(800)는 리프레쉬 오실레이터(810) 및 리프레쉬 요구신호 발생수단(830)을 포함한다. 상기 리프레쉬 오실레이터(810)는 일정한 주기로 활성화되는 오실레이션 신호(OSC)를 발생한다. 그리고, 상기 리프레쉬 요구신호 발생수단(830)은 상기 리프레쉬 요구신호(REQ)를 발생한다. 상기 리프레쉬 요구신호(REQ)는 상기 오실레이션 신호(OSC)에 응답하여 활성화되며, 상기 리프레쉬 구동신호(REF)에 응답하여, 일정하는 지연시간으로 비활성화된다.4 is a diagram illustrating in detail the refresh
리프레쉬 요구신호 발생수단(830)은 구체적으로 앤모스 트랜지스터(831), 래치회로(833), 반전지연펄스회로(835) 및 피모스 트랜지스터(837)를 구비한다.Specifically, the refresh request signal generating means 830 includes an
상기 앤모스 트랜지스터(831)는 상기 오실레이션 신호(OSC)에 의하여 게이팅 된다. 그러므로, 상기 래치회로(833)의 출력신호인 상기 리프레쉬 요구신호(REQ)는, 상기 오실레이션 신호(OSC)가 "H"로 활성화할 때, "L"로 래치된다.The
상기 반전지연펄스회로(835)는, 상기 리프레쉬 구동신호(REF)의 "H"로의 활성에 응답하여, 소정의 지연시간 후에 "L"펄스로 발생되는 출력신호(N836)를 발생한다. 그리고, 상기 피모스 트랜지스터(837)는 상기 반전지연펄스회로(835)의 출력신호(N836)에 응답하여 게이팅된다. 그러므로, 상기 래치회로(833)의 출력신호인 상기 리프레쉬 요구신호(REQ)는, 상기 리프레쉬 구동신호(REF)의 "H"로의 활성으로부터 소정의 시간 경과 후에, 다시 "L"로 비활성화된다.The inversion
다시 도 1을 참조하면, 노말 차단부(900)는 노말 차단신호(NRA)를 발생한다. 상기 노말 차단신호(NRA)는 상기 리프레쉬 구동신호(REF)에 응답하여, "H"로 활성화되며, 상기 노말회복신호(NRC)에 응답하여, "L"로 비활성화된다. 상기 워드라인 구동부(200)는 상기 노말 차단신호(NRA)가 "H"로 활성화된 상태에서는, 상기 리프레쉬 어드레스(FADD)에 따른 상기 메모리 어레이(100)의 행이 특정된다. 그리고, 상기 노말 차단신호(NRA)가 "L"로 비활성화된 상태에서는, 상기 외부 어드레스(RADD)에 따른 상기 메모리 어레이(100)의 행이 특정된다. Referring back to FIG. 1, the
계속하여, 본 발명의 동기식 디램셀 에스램에서의 리프레쉬 방법이 기술된다.Subsequently, a refresh method in the synchronous DRAM cell SRAM of the present invention is described.
도 5는 본 발명의 동기식 디램셀 에스램의 구동방법을 나타내는 타이밍도이다. 시점 t11에서, 리프레쉬 요구신호(REQ)가 "H"로 활성화된 상태에서, 액티브 신호(ACT)가 "H" 펄스로 발생된다. 이때, 리프레쉬 구동신호(REF)가 "H"로 활성화된 다. 이어서, 상기 리프레쉬 구동신호(REF)에 응답하여, 리프레쉬 어드레스(FADD)에 따른 워드라인(WL)이 활성화된다. 또한, 상기 리프레쉬 구동신호(REF)에 응답하여, 노말 차단신호(NRA)도 활성화된다.5 is a timing diagram illustrating a method of driving a synchronous DRAM cell SRAM according to the present invention. At a time point t11, in the state where the refresh request signal REQ is activated to " H ", the active signal ACT is generated with an " H " pulse. At this time, the refresh driving signal REF is activated as "H". Subsequently, in response to the refresh driving signal REF, the word line WL corresponding to the refresh address FADD is activated. In addition, in response to the refresh driving signal REF, the normal blocking signal NRA is also activated.
그리고, 일정한 시간이 경과한 시점 t12에서, 리프레쉬 구동신호(REF)가 "L"로 비활성화되며, 리프레쉬 워드라인(WL)도 비활성화된다.At a time point t12 after a predetermined time elapses, the refresh driving signal REF is deactivated to "L", and the refresh word line WL is also deactivated.
이후, 복귀클락수(RVCK, 본 실시예에서는, 2)가 경과된 시점 t13에서, 상기 클락동기신호(CSEN)가 펄스로 발생된다. 그리고, 상기 클락동기신호(CSEN)에 응답하여, 상기 노말 차단신호(NRA)도 "L"로 비활성화된다. 그리고, 본 발명의 동기식 디램셀 에스램도, 상기 클락신호(CLK)에 동기하여, 노말 억세스 동작이 수행될 수 있다.Then, the clock synchronous signal CSEN is generated as a pulse at a time point t13 when the return clock number RVCK (2 in this embodiment) has elapsed. In addition, in response to the clock synchronizing signal CSEN, the normal blocking signal NRA is also deactivated to "L". The synchronous DRAM cell SRAM of the present invention may also perform a normal access operation in synchronization with the clock signal CLK.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the drawings, this is merely exemplary, and those skilled in the art will understand that various modifications and equivalent other embodiments are possible therefrom. Therefore, the true technical protection scope of the present invention will be defined by the technical spirit of the appended claims.
상기와 같은 본 발명의 동기식 디램셀 에스램은 리프레쉬 구동신호의 비활성화에 대하여, 외부클락신호의 복귀클락수의 클락이 경과한 후에 활성화되는 클락동기신호를 발생하는 클락동기부를 포함한다. 복귀클락수는 외부에서 제공되는 셋팅신호에 의하여 제어된다. 본 발명의 동기식 디램셀 에스램 및 이의 구동방법에 의 하면, 복귀지연시간이 동작주파수에 대응하여 제어되며, 전체적인 동작 속도가 개선된다.The synchronous DRAM cell SRAM of the present invention as described above includes a clock synchronous unit for generating a clock synchronous signal that is activated after a clock of the number of return clocks of the external clock signal has elapsed with respect to deactivation of the refresh driving signal. The return clock number is controlled by a setting signal provided from the outside. According to the synchronous DRAM cell SRAM of the present invention and its driving method, the return delay time is controlled corresponding to the operating frequency, and the overall operating speed is improved.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050026889A KR100630975B1 (en) | 2005-03-31 | 2005-03-31 | Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050026889A KR100630975B1 (en) | 2005-03-31 | 2005-03-31 | Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060104594A true KR20060104594A (en) | 2006-10-09 |
KR100630975B1 KR100630975B1 (en) | 2006-10-12 |
Family
ID=37634626
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050026889A KR100630975B1 (en) | 2005-03-31 | 2005-03-31 | Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100630975B1 (en) |
-
2005
- 2005-03-31 KR KR1020050026889A patent/KR100630975B1/en active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR100630975B1 (en) | 2006-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7907464B2 (en) | Dynamic random access memory device and method for self-refreshing memory cells | |
US6741515B2 (en) | DRAM with total self refresh and control circuit | |
US7301842B2 (en) | Synchronous pseudo static random access memory | |
US6392958B1 (en) | Asynchronous SRAM compatible memory device using DRAM cell and method for driving the same | |
KR100899517B1 (en) | Semiconductor memory device | |
JP4962206B2 (en) | Semiconductor memory device and word decoder control method | |
KR20030071783A (en) | Semiconductor memory device and refresh control circuit | |
US6542426B2 (en) | Cell data protection circuit in semiconductor memory device and method of driving refresh mode | |
US20050105357A1 (en) | Method and circuit configuration for refreshing data in a semiconductor memory | |
US8750067B2 (en) | Semiconductor device having reset function | |
US20040130958A1 (en) | Semiconductor memory device | |
US6847573B2 (en) | Synchronous SRAM-compatible memory device including DRAM array with internal refresh | |
KR20040101329A (en) | Asynchronous interface circuit and method for a pseudo-static memory device | |
JPH07192461A (en) | Semiconductor storage device | |
KR100630975B1 (en) | Synchronous dram cell sram having recovery delay time from refresh to normal access and operating method thereof | |
JP2004185686A (en) | Semiconductor storage device | |
KR100481819B1 (en) | SRAM compatible and Synchronous Memory Device being controlled by a signal, the signal activating in Chip disable period | |
KR100630976B1 (en) | Dram cell sram operating refresh responding during the row boundary period | |
KR100414716B1 (en) | SRAM compatible and Page Accessible Semiconductor Memory Device using DRAM cell Operating Method thereof | |
KR100583833B1 (en) | Dram cell sram operating refresh responding to the transition of address | |
KR100394587B1 (en) | Refresh circuit in sram using dram cell | |
JP2001167574A (en) | Semiconductor memory | |
JPH1064259A (en) | Semiconductor storage | |
JPH01302595A (en) | Semiconductor memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120829 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130905 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140905 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150907 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160926 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20170925 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20180903 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20190902 Year of fee payment: 14 |