KR102603243B1 - 반도체 메모리 장치 및 그것의 동작 방법 - Google Patents
반도체 메모리 장치 및 그것의 동작 방법 Download PDFInfo
- Publication number
- KR102603243B1 KR102603243B1 KR1020160117333A KR20160117333A KR102603243B1 KR 102603243 B1 KR102603243 B1 KR 102603243B1 KR 1020160117333 A KR1020160117333 A KR 1020160117333A KR 20160117333 A KR20160117333 A KR 20160117333A KR 102603243 B1 KR102603243 B1 KR 102603243B1
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor memory
- memory device
- input
- signal
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 184
- 238000011017 operating method Methods 0.000 title 1
- 238000000034 method Methods 0.000 claims abstract description 35
- 239000000872 buffer Substances 0.000 claims description 21
- 230000004044 response Effects 0.000 claims description 16
- 230000002093 peripheral effect Effects 0.000 claims description 8
- 238000005516 engineering process Methods 0.000 abstract description 5
- 238000012545 processing Methods 0.000 description 28
- 238000010586 diagram Methods 0.000 description 18
- 238000013507 mapping Methods 0.000 description 14
- 230000008859 change Effects 0.000 description 11
- 238000012937 correction Methods 0.000 description 7
- 101100481704 Arabidopsis thaliana TMK3 gene Proteins 0.000 description 6
- 238000013519 translation Methods 0.000 description 6
- 230000008569 process Effects 0.000 description 4
- 230000001276 controlling effect Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000014509 gene expression Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012795 verification Methods 0.000 description 3
- 102100031885 General transcription and DNA repair factor IIH helicase subunit XPB Human genes 0.000 description 2
- 101000920748 Homo sapiens General transcription and DNA repair factor IIH helicase subunit XPB Proteins 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000005086 pumping Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000005641 tunneling Effects 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 101000934888 Homo sapiens Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Proteins 0.000 description 1
- 102100025393 Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Human genes 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000009897 systematic effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/06—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element
- G11C11/061—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element using elements with single aperture or magnetic loop for storage, one element per bit, and for destructive read-out
- G11C11/063—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element using elements with single aperture or magnetic loop for storage, one element per bit, and for destructive read-out bit organised, such as 2 1/2D, 3D organisation, i.e. for selection of an element by means of at least two coincident partial currents both for reading and for writing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1063—Control signal output circuits, e.g. status or busy flags, feedback command signals
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
Abstract
Description
도 2는 도 1의 반도체 메모리 장치의 구조를 나타낸 블록도이다.
도 3은 도 2의 메모리 셀 어레이의 일 실시 예를 나타낸 도면이다.
도 4는 도 2의 메모리 셀 어레이의 다른 실시 예를 나타낸 것이다.
도 5는 도 2의 메모리 셀 어레이의 다른 실시 예를 나타낸 것이다.
도 6은 반도체 메모리 장치의 핀 구성(pin configuration)을 설명하기 위한 도면이다.
도 7은 도 2의 레디 비지 라인 입력모드 제어부를 설명하기 위한 도면이다.
도 8은 레디 비지 라인이 입력용으로 사용되는 경우의 반도체 메모리 장치의 핀을 통해 입력되는 신호의 파형을 나타낸 도면이다.
도 9는 본 발명의 실시 예에 따른 반도체 메모리 장치의 동작 방법을 나타낸 순서도이다.
도 10은 도 2의 반도체 메모리 장치를 포함하는 메모리 시스템을 보여주는 블록도이다.
도 11은 도 10의 메모리 시스템의 응용 예를 보여주는 블록도이다.
도 12는 도 11을 참조하여 설명된 메모리 시스템을 포함하는 컴퓨팅 시스템을 보여주는 블록도이다.
100: 반도체 메모리 장치
101: 상태 신호 생성기
200: 컨트롤러
Claims (17)
- 복수의 메모리 셀들을 포함하는 메모리 셀 어레이;
상기 메모리 셀 어레이에 대한 내부 동작을 수행하는 주변 회로;
외부 입력 신호에 따라 상기 주변 회로를 제어하고, 상기 메모리 셀 어레이에 대한 상기 내부 동작이 수행되고 있는지에 따른 내부 상태 신호를 출력하는 제어 로직; 및
외부 장치에 연결된 레디 비지 라인을 통해, 상기 내부 상태 신호를 출력하거나, 또는 상기 외부 입력 신호를 수신하는 레디 비지 라인 입력 모드 제어부;를 포함하고,
상기 레디 비지 라인 입력 모드 제어부는,
외부 장치에 연결된 레디 비지 라인을 출력용 또는 입력용 중 하나로 사용하는 입출력 제어부;
상기 레디 비지 라인이 상기 출력용으로 사용될 경우, 상기 레디 비지 라인을 통해 상기 내부 상태 신호를 출력하고, 상기 레디 비지 라인이 상기 입력용으로 사용될 경우, 상기 레디 비지 라인을 통해 상기 외부 입력 신호를 수신하는 레디 비지 패드; 및
상기 레디 비지 패드를 통해 수신되는 상기 외부 입력 신호를 저장하고, 상기 제어 로직으로 전달하는 입력 버퍼;를 포함하는, 반도체 메모리 장치. - ◈청구항 2은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서, 상기 제어 로직은,
상기 메모리 셀 어레이가 상기 내부 동작을 완료하고 대기 중인 경우 레디 신호를 상기 내부 상태 신호로 출력하는 반도체 메모리 장치. - ◈청구항 3은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서, 상기 제어 로직은,
상기 메모리 셀 어레이가 상기 내부 동작이 수행되고 있는 경우 비지 신호를 상기 내부 상태 신호로 출력하는 반도체 메모리 장치. - ◈청구항 4은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서, 상기 외부 입력 신호는,
상기 외부 장치로부터 수신한 커맨드에 대응되는 동작과 관련된 신호로 사용되는 반도체 메모리 장치. - ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서, 상기 외부 입력 신호는,
상기 외부 장치로부터 수신한 커맨드에 대응되는 동작의 동기 신호로 사용되거나, 상기 동작의 시작 신호로 사용되는 반도체 메모리 장치. - 삭제
- 삭제
- ◈청구항 8은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서, 상기 입출력 제어부는,
입력되는 레디 비지 라인 입력 인에이블 신호에 따라 상기 내부 상태 신호를 상기 레디 비지 라인으로 출력하는 반도체 메모리 장치. - ◈청구항 9은(는) 설정등록료 납부시 포기되었습니다.◈제 8항에 있어서, 상기 입출력 제어부는,
상기 레디 비지 라인 입력 인에이블 신호가 입력되면 상기 레디 비지 라인을 입력용으로 사용하는 반도체 메모리 장치. - ◈청구항 10은(는) 설정등록료 납부시 포기되었습니다.◈제 8항에 있어서, 상기 입력 버퍼는,
상기 레디 비지 라인 입력 인에이블 신호에 따라 상기 레디 비지 라인을 통해 입력되는 신호를 저장하는 반도체 메모리 장치. - ◈청구항 11은(는) 설정등록료 납부시 포기되었습니다.◈제 8항에 있어서, 상기 제어 로직은,
상기 외부 장치로부터 상기 반도체 메모리 장치에 포함된 적어도 하나의 레지스터의 값을 변경하는 파라미터 설정 커맨드, 상기 적어도 하나의 레지스터의 어드레스 및 상기 적어도 하나의 레지스터의 데이터를 수신하고, 상기 적어도 하나의 레지스터의 어드레스가 스페셜 레지스터의 어드레스 인지를 판단하는 반도체 메모리 장치. - ◈청구항 12은(는) 설정등록료 납부시 포기되었습니다.◈제 11항에 있어서, 상기 제어 로직은,
상기 적어도 하나의 레지스터의 어드레스가 상기 스페셜 레지스터의 어드레스인 경우, 상기 외부 입력 신호에 응답하여 상기 파라미터 설정 커맨드를 수행하는 반도체 메모리 장치. - 복수의 레지스터들을 포함하는 반도체 메모리 장치의 동작 방법에 있어서,
상기 반도체 메모리 장치의 레디 비지 라인이 입력용으로 설정되었는지를 판단하는 단계;
외부 장치로부터 상기 복수의 레지스터 중 적어도 하나의 레지스터의 값을 변경하는 파라미터 설정 커맨드, 상기 적어도 하나의 레지스터의 어드레스 및 상기 적어도 하나의 레지스터의 데이터를 수신하는 단계;
상기 적어도 하나의 레지스터의 어드레스가 상기 복수의 레지스터 중 스페셜 레지스터의 어드레스인지를 판단하는 단계; 및
상기 적어도 하나의 레지스터의 어드레스가 상기 스페셜 레지스터의 어드레스이면, 상기 레디 비지 라인을 통해 입력되는 입력 신호에 따라 상기 파라미터 설정 커맨드를 수행하는 단계;를 포함하는 반도체 메모리 장치의 동작 방법. - ◈청구항 14은(는) 설정등록료 납부시 포기되었습니다.◈제 13항에 있어서, 상기 스페셜 레지스터는,
제한된 사용자에게만 엑세스가 허용되는 레지스터인 반도체 메모리 장치의 동작 방법. - ◈청구항 15은(는) 설정등록료 납부시 포기되었습니다.◈제 13항에 있어서,
상기 적어도 하나의 레지스터의 어드레스가 상기 복수의 레지스터 중 노멀 레지스터의 어드레스이면, 상기 파라미터 설정 커맨드를 수행하는 단계;를 더 포함하는 반도체 메모리 장치의 동작 방법. - ◈청구항 16은(는) 설정등록료 납부시 포기되었습니다.◈제 13항에 있어서,
상기 레디 비지 라인이 출력용으로 설정된 경우, 상기 반도체 메모리 장치가 동작 중인지를 나타내는 내부 상태 신호를 상기 레디 비지 라인으로 출력하는 단계;를 더 포함하는 반도체 메모리 장치의 동작 방법. - ◈청구항 17은(는) 설정등록료 납부시 포기되었습니다.◈제 15항에 있어서, 상기 노멀 레지스터는,
상기 반도체 메모리 장치의 사용자에게 범용으로 공개되는 레지스터인 반도체 메모리 장치의 동작 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160117333A KR102603243B1 (ko) | 2016-09-12 | 2016-09-12 | 반도체 메모리 장치 및 그것의 동작 방법 |
US15/606,798 US10283203B2 (en) | 2016-09-12 | 2017-05-26 | Semiconductor memory device and method of operating the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160117333A KR102603243B1 (ko) | 2016-09-12 | 2016-09-12 | 반도체 메모리 장치 및 그것의 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180029432A KR20180029432A (ko) | 2018-03-21 |
KR102603243B1 true KR102603243B1 (ko) | 2023-11-16 |
Family
ID=61560759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160117333A Active KR102603243B1 (ko) | 2016-09-12 | 2016-09-12 | 반도체 메모리 장치 및 그것의 동작 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10283203B2 (ko) |
KR (1) | KR102603243B1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10566059B2 (en) * | 2018-04-30 | 2020-02-18 | Sandisk Technologies Llc | Three dimensional NAND memory device with drain select gate electrode shared between multiple strings |
TWI688864B (zh) * | 2018-08-31 | 2020-03-21 | 威剛科技股份有限公司 | 儲存設備及儲存方法 |
KR102569177B1 (ko) * | 2018-11-29 | 2023-08-23 | 에스케이하이닉스 주식회사 | 컨트롤러, 이를 포함하는 메모리 시스템 및 메모리 시스템의 동작 방법 |
KR102672108B1 (ko) * | 2019-01-21 | 2024-06-05 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
KR102714712B1 (ko) * | 2019-03-14 | 2024-10-07 | 에스케이하이닉스 주식회사 | 메모리 시스템, 메모리 장치 및 그 동작 방법 |
US11599485B2 (en) * | 2020-11-25 | 2023-03-07 | Micron Technology, Inc. | Status check using signaling |
KR20220142660A (ko) | 2021-04-15 | 2022-10-24 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100843546B1 (ko) * | 2006-11-21 | 2008-07-04 | 삼성전자주식회사 | 멀티 칩 패키지 플래시 메모리 장치 및 그것의 상태 신호독출 방법 |
US20150143155A1 (en) | 2013-11-19 | 2015-05-21 | SK Hynix Inc. | Data storage apparatus |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100471182B1 (ko) | 2002-09-03 | 2005-03-10 | 삼성전자주식회사 | 레디/비지 핀을 이용하여 내부 전압 레벨을 알리는 반도체메모리 장치 |
KR101382563B1 (ko) * | 2008-02-14 | 2014-04-07 | 삼성전자주식회사 | 레디/비지 제어회로를 구비하는 플래쉬 메모리장치 및 이를테스트하는 방법 |
DE102012004961A1 (de) * | 2012-03-14 | 2013-09-19 | Aesculap Ag | Sicherheitsplombe |
KR20140093855A (ko) * | 2013-01-18 | 2014-07-29 | 삼성전자주식회사 | 불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 제어 방법 |
-
2016
- 2016-09-12 KR KR1020160117333A patent/KR102603243B1/ko active Active
-
2017
- 2017-05-26 US US15/606,798 patent/US10283203B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100843546B1 (ko) * | 2006-11-21 | 2008-07-04 | 삼성전자주식회사 | 멀티 칩 패키지 플래시 메모리 장치 및 그것의 상태 신호독출 방법 |
US20150143155A1 (en) | 2013-11-19 | 2015-05-21 | SK Hynix Inc. | Data storage apparatus |
Also Published As
Publication number | Publication date |
---|---|
US10283203B2 (en) | 2019-05-07 |
KR20180029432A (ko) | 2018-03-21 |
US20180075910A1 (en) | 2018-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102663261B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102429452B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102648779B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102624612B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102669909B1 (ko) | 메모리 시스템 및 그것의 동작 방법 | |
KR102603243B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102565888B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102461738B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102643658B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102595291B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
US9679660B1 (en) | Semiconductor memory device and operating method thereof | |
KR102408482B1 (ko) | 반도체 메모리 장치 및 그 동작 방법 | |
KR102503169B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
US20170220413A1 (en) | Memory system, semiconductor memory device and operating method thereof | |
KR102429456B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
US10199079B2 (en) | Semiconductor memory device | |
KR102608815B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR102665270B1 (ko) | 반도체 메모리 장치 및 그것의 동작 방법 | |
KR20190012571A (ko) | 메모리 장치 및 그 동작 방법 | |
US10354702B2 (en) | Semiconductor memory device with a control logic capable of controlling the ready busy output control unit to adjust an output current to be outputted to a ready/busy pad, and a method for operating the same | |
CN106653084A (zh) | 半导体存储器件及其操作方法 | |
KR20210079107A (ko) | 반도체 메모리 장치, 컨트롤러 및 그들의 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20160912 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20210809 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20160912 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20230331 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20231106 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20231113 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20231114 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |