KR102481863B1 - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR102481863B1 KR102481863B1 KR1020170118639A KR20170118639A KR102481863B1 KR 102481863 B1 KR102481863 B1 KR 102481863B1 KR 1020170118639 A KR1020170118639 A KR 1020170118639A KR 20170118639 A KR20170118639 A KR 20170118639A KR 102481863 B1 KR102481863 B1 KR 102481863B1
- Authority
- KR
- South Korea
- Prior art keywords
- dam
- disposed
- layer
- bank
- display area
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
-
- H01L51/5237—
-
- H01L27/3246—
-
- H01L51/5203—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
Landscapes
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
본 발명은 봉지층의 도포위치를 확인하여, 신뢰성 및 품질이 저하되는 것을 방지하는 표시 장치를 제공하는 것으로, 화소들이 배치된 표시영역, 및 상기 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판, 제1 기판 상에 배치되는 평탄화막, 평탄화막 상에 배치되는 애노드 전극, 애노드 전극 상에 배치되는 뱅크, 뱅크 상에 배치되어 표시영역을 덮는 봉지층, 및 표시영역을 둘러싸며 비 표시영역에 배치되는 댐을 포함하며, 댐과 인접한 상기 뱅크 상에 적어도 하나의 뱅크홈이 마련된다.
Description
본 발명은 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시 장치에 대한 요구가 다양한 형태로 증가하고 있다. 이에 따라, 최근에는 액정 표시 장치(LCD: Liquid Crystal Display), 플라즈마 표시 장치(PDP: Plasma Display Panel), 유기 발광 표시 장치(OLED: Organic Light Emitting Display)와 같은 여러 가지 표시 장치가 활용되고 있다.
표시 장치들 중에서 유기 발광 표시 장치는 자체 발광형으로서, 액정 표시 장치(LCD)에 비해 시야각, 대조비 등이 우수하며, 별도의 백라이트가 필요하지 않아 경량 박형이 가능하며, 소비전력이 유리한 장점이 있다. 또한, 유기 발광 표시 장치는 직류 저전압 구동이 가능하고, 응답속도가 빠르며, 특히 제조비용이 저렴한 장점이 있다.
다만, 유기 발광 표시 장치는 화소들 각각에 유기 발광 소자를 포함하는데, 유기 발광 소자가 외부의 수분, 산소와 같은 외적 요인에 의해 쉽게 열화가 일어나는 단점이 있다. 이를 방지하기 위하여, 유기 발광 표시 장치는 외부의 수분, 산소가 유기발광소자에 침투되지 않도록 평탄화막, 뱅크 등을 덮는 봉지층을 형성한다.
봉지층은 적어도 하나의 무기막 및 적어도 하나의 유기막을 차례로 적층함으로써, 유기 발광층과 전극에 산소 또는 수분이 침투되는 것을 방지한다.
한편, 유기막은 유기 발광 표시 장치의 뱅크를 덮도록 형성되는데, 만약, 유기막이 뱅크의 일부를 덮지 못하는 경우, 하부에 배치되는 제1 무기막 성막 시 발생할 수 있는 결함(defect) 또는 단차를 보상하지 못할 수 있다. 유기막이 제1 무기막의 결함(defect) 또는 단차를 보상하지 못하게 되면, 유기막 상부에 배치되는 제2 무기막에도 결함(defect) 또는 단차가 발생할 수 있으며, 이는 외부의 수분이 장치 내부로 투습되는 경로가 될 수 있다.
따라서, 유기막의 도포위치는 유기 발광 표시 장치의 신뢰성에 영향을 미칠 수 있으나, 유기막이 도포되는 끝단의 위치를 확인하기 어려운 문제점이 있다.
본 발명은 전술한 문제점을 해결하고자 안출된 것으로, 봉지층의 도포위치를 확인하여, 신뢰성 및 품질이 저하되는 것을 방지하는 표시 장치를 제공하는 것을 기술적 과제로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명은 화소들이 배치된 표시영역, 및 상기 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판, 제1 기판 상에 배치되는 평탄화막, 평탄화막 상에 배치되는 애노드 전극, 애노드 전극 상에 배치되는 뱅크, 뱅크 상에 배치되어 표시영역을 덮는 봉지층, 및 표시영역을 둘러싸며 비 표시영역에 배치되는 댐을 포함하며, 댐과 인접한 상기 뱅크 상에 적어도 하나의 뱅크홈이 마련되는 표시 장치를 제공한다.
본 발명의 일 실시예에 따른 표시 장치는 댐과 인접한 뱅크 상단에 뱅크홈을 마련함으로써 봉지층의 유기막 도포위치를 확인할 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 유기막이 뱅크를 덮고 있는지 확인함으로써, 뱅크의 상단에 단차가 발생하여 봉지층에 수분 투습 경로가 형성되는 것을 방지할 수 있으며, 표시 장치의 신뢰성 및 품질이 저하되는 것을 방지할 수 있다.
본 발명에서 얻을 수 있는 효과는 이상에서 언급한 효과로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
도 2는 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 3은 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이고, 도 4는 도 3의 II-II'의 일 예를 보여주는 단면도이다.
도 5는 도 3의 B영역의 확대도로서, 본 발명의 제1 실시예에 따른 뱅크홈을 보여주는 평면도이다.
도 6은 도 3의 B영역의 확대도로서, 본 발명의 제2 실시예에 따른 뱅크홈을 보여주는 평면도이다.
도 2는 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 3은 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이고, 도 4는 도 3의 II-II'의 일 예를 보여주는 단면도이다.
도 5는 도 3의 B영역의 확대도로서, 본 발명의 제1 실시예에 따른 뱅크홈을 보여주는 평면도이다.
도 6은 도 3의 B영역의 확대도로서, 본 발명의 제2 실시예에 따른 뱅크홈을 보여주는 평면도이다.
본 명세서에서 서술되는 용어의 의미는 다음과 같이 이해되어야 할 것이다.
단수의 표현은 문맥상 명백하게 다르게 정의하지 않는 한 복수의 표현을 포함하는 것으로 이해되어야 하고, "제 1", "제 2" 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하기 위한 것으로, 이들 용어들에 의해 권리범위가 한정되어서는 아니 된다. "포함하다" 또는 "가지다" 등의 용어는 하나 또는 그 이상의 다른 특징이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. "적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미한다. "상에"라는 용어는 어떤 구성이 다른 구성의 바로 상면에 형성되는 경우뿐만 아니라 이들 구성들 사이에 제3의 구성이 개재되는 경우까지 포함하는 것을 의미한다.
이하에서는 본 발명에 따른 표시 장치의 바람직한 예를 첨부된 도면을 참조하여 상세히 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(100)는 표시패널(110), 게이트 구동부(120), 소스 드라이브 집적회로(integrated circuit, 이하 "IC"라 칭함)(130), 연성필름(140), 회로보드(150), 및 타이밍 제어부(160)를 포함한다.
상기 표시패널(110)은 제1 기판(111)과 제2 기판(115)을 포함한다. 제2 기판(115)은 봉지 기판일 수 있다. 제1 기판(111)과 제2 기판(115)은 플라스틱 또는 유리(glass)일 수 있다.
상기 제2 기판(115)과 마주보는 제1 기판(111)의 일면 상에는 게이트 라인들, 데이터 라인들, 및 화소들이 형성된다. 화소들은 게이트 라인들과 데이터 라인들의 교차 구조에 의해 정의되는 영역에 마련된다.
화소들 각각은 박막 트랜지스터와 애노드 전극, 유기 발광층, 및 캐소드 전극을 구비하는 유기발광소자를 포함할 수 있다. 화소들 각각은 박막 트랜지스터를 이용하여 게이트 라인으로부터 게이트 신호가 입력되는 경우 데이터 라인의 데이터 전압에 따라 유기발광소자에 소정의 전류를 공급한다. 이로 인해, 화소들 각각의 유기발광소자는 소정의 전류에 따라 소정의 밝기로 발광할 수 있다. 화소들 각각의 구조에 대한 자세한 설명은 도 4에서 후술한다.
표시패널(110)은 도 1과 같이 화소들이 형성되어 화상을 표시하는 표시영역(DA)과 화상을 표시하지 않는 비 표시영역(NDA)으로 구분될 수 있다. 표시영역(DA)에는 게이트 라인들, 데이터 라인들, 및 화소들이 형성될 수 있다. 비 표시영역(NDA)에는 게이트 구동부(120)와 패드들이 형성될 수 있다.
상기 게이트 구동부(120)는 타이밍 제어부(160)로부터 입력되는 게이트 제어신호에 따라 게이트 라인들에 게이트 신호들을 공급한다. 게이트 구동부(120)는 표시패널(110)의 표시영역(DA)의 일측 또는 양측 바깥쪽의 비 표시영역(DA)에 GIP(gate driver in panel) 방식으로 형성될 수 있다. 또는, 게이트 구동부(120)는 구동 칩으로 제작되어 연성필름에 실장되고 TAB(tape automated bonding) 방식으로 표시패널(110)의 표시영역(DA)의 일측 또는 양측 바깥쪽의 비 표시영역(DA)에 부착될 수도 있다.
상기 소스 드라이브 IC(130)는 타이밍 제어부(160)로부터 디지털 비디오 데이터와 소스 제어신호를 입력 받는다. 소스 드라이브 IC(130)는 소스 제어신호에 따라 디지털 비디오 데이터를 아날로그 데이터전압들로 변환하여 데이터 라인들에 공급한다. 소스 드라이브 IC(130)가 구동 칩으로 제작되는 경우, COF(chip on film) 또는 COP(chip on plastic) 방식으로 연성필름(140)에 실장될 수 있다.
표시패널(110)의 비 표시영역(NDA)에는 데이터 패드들과 같은 패드들이 형성될 수 있다. 연성필름(140)에는 패드들과 소스 드라이브 IC(130)를 연결하는 배선들, 패드들과 회로보드(150)의 배선들을 연결하는 배선들이 형성될 수 있다. 연성필름(140)은 이방성 도전 필름(antisotropic conducting film)을 이용하여 패드들 상에 부착되며, 이로 인해 패드들과 연성필름(140)의 배선들이 연결될 수 있다.
상기 회로보드(150)는 연성필름(140)들에 부착될 수 있다. 회로보드(150)는 구동 칩들로 구현된 다수의 회로들이 실장될 수 있다. 예를 들어, 회로보드(150)에는 타이밍 제어부(160)가 실장될 수 있다. 회로보드(150)는 인쇄회로보드(printed circuit board) 또는 연성 인쇄회로보드(flexible printed circuit board)일 수 있다.
상기 타이밍 제어부(160)는 회로보드(150)의 케이블을 통해 외부의 시스템 보드로부터 디지털 비디오 데이터와 타이밍 신호를 입력 받는다. 타이밍 제어부(160)는 타이밍 신호에 기초하여 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 제어신호와 소스 드라이브 IC(130)들을 제어하기 위한 소스 제어신호를 발생한다. 타이밍 제어부(160)는 게이트 제어신호를 게이트 구동부(120)에 공급하고, 소스 제어신호를 소스 드라이브 IC(130)들에 공급한다.
도 2는 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 2를 참조하면, 표시패널(110)은 제1 기판(111), 제2 기판(115), 제1 및 제2 기판들(111, 115) 사이에 배치된 박막 트랜지스터층(10), 유기발광소자층(20), 및 봉지층(30)을 포함할 수 있다.
상기 제1 기판(111)은 플라스틱 필름 또는 유리 기판일 수 있다.
제1 기판(111) 상에는 상기 박막 트랜지스터층(10)이 배치된다. 박막 트랜지스터층(10)은 게이트 라인들, 데이터 라인들, 및 박막 트랜지스터들을 포함할 수 있다. 박막 트랜지스터들 각각은 게이트 전극, 반도체층, 소스 및 드레인 전극들을 포함한다. 게이트 구동부가 GIP(gate driver in panel) 방식으로 형성되는 경우, 게이트 구동부는 박막 트랜지스터층(10)과 함께 형성될 수 있다.
박막 트랜지스터층(10) 상에는 상기 유기발광소자층(20)이 배치된다. 유기발광소자층(20)은 애노드 전극, 유기 발광층, 캐소드 전극, 및 뱅크를 포함한다. 유기 발광층들 각각은 정공 수송층(hole transporting layer), 발광층(organic light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 애노드 전극과 캐소드 전극에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동되며, 발광층에서 서로 결합하여 발광하게 된다. 유기발광소자층(20)이 배치된 영역에는 화소(P)들이 마련되므로, 유기발광소자층(20)이 배치된 영역은 표시영역으로 정의될 수 있다. 표시영역의 주변 영역은 비 표시영역으로 정의될 수 있다.
유기발광소자층(20) 상에는 상기 봉지층(30)이 배치된다. 봉지층(30)은 유기발광소자층(20)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 봉지층(30)은 적어도 하나의 유기막 및 무기막을 포함할 수 있다.
이하에서는 도 3 및 도 4를 참조하여 본 발명의 일 실시예에 따른 봉지층(30)에 대하여 보다 구체적으로 설명하도록 한다.
도 3은 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이고, 도 4는 도 3의 II-II'의 일 예를 보여주는 단면도이다.
도 3 및 도 4를 참조하면, 제1 기판(111)은 표시영역(DA)과 비 표시영역(NDA)으로 구분되며, 비 표시영역(NDA)에는 뱅크홈(BH)이 마련되는 홈 영역(HA) 및 댐(DAM)이 형성될 수 있다.
상기 제1 기판(111)의 표시영역(DA)에는 박막 트랜지스터층(10), 유기발광소자층(20), 및 봉지층(30)이 형성된다.
상기 박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
제1 기판(111)의 일면 상에는 버퍼막(112)이 배치된다. 상기 버퍼막(112)은 투습에 취약한 제1 기판(111)을 통해 침투하는 수분으로부터 박막 트랜지스터(210)들과 유기발광소자(260)들을 보호하기 위해 제1 기판(111)의 일면 상에 배치된다. 제1 기판(111)의 일면은 제2 기판(115)과 마주보는 면일 수 있다. 버퍼막(112)은 교번하여 적층된 복수의 무기막들로 이루어질 수 있다. 예를 들어, 버퍼막(112)은 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), SiON 중 하나 이상의 무기막이 교번하여 적층된 다중막으로 형성될 수 있다. 버퍼막(112)은 생략될 수 있다.
버퍼막(112) 상에는 상기 박막 트랜지스터(210)가 배치된다. 박막 트랜지스터(210)는 액티브층(211), 게이트 전극(212), 소스 전극(213) 및 드레인 전극(214)을 포함한다. 도 4에서는 박막 트랜지스터(210)가 게이트 전극(212)이 액티브층(211)의 상부에 위치하는 상부 게이트(탑 게이트, top gate) 방식으로 형성된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 즉, 박막 트랜지스터(210)들은 게이트 전극(212)이 액티브층(211)의 하부에 위치하는 하부 게이트(보텀 게이트, bottom gate) 방식 또는 게이트 전극(212)이 액티브층(211)의 상부와 하부에 모두 위치하는 더블 게이트(double gate) 방식으로 형성될 수 있다.
버퍼막(112) 상에는 상기 액티브층(211)이 배치된다. 액티브층(211)은 실리콘계 반도체 물질 또는 산화물계 반도체 물질로 형성될 수 있다. 버퍼막(112)과 액티브층(211) 사이에는 액티브층(211)으로 입사되는 외부광을 차단하기 위한 차광층이 배치될 수 있다.
액티브층(211) 상에는 상기 게이트 절연막(220)이 배치될 수 있다. 게이트 절연막(220)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
게이트 절연막(220) 상에는 상기 게이트 전극(212)과 게이트 라인이 배치될 수 있다. 게이트 전극(212)과 게이트 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
게이트 전극(212)과 게이트 라인 상에는 상기 층간 절연막(230)이 배치될 수 있다. 층간 절연막(230)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
층간 절연막(230) 상에는 상기 소스 전극(213), 드레인 전극(214), 및 데이터 라인이 배치될 수 있다. 소스 전극(213)과 드레인 전극(214) 각각은 게이트 절연막(220)과 층간 절연막(230)을 관통하는 콘택홀을 통해 액티브층(211)에 접속될 수 있다. 소스 전극(213), 드레인 전극(214), 및 데이터 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
소스 전극(213), 드레인 전극(214), 및 데이터 라인 상에는 박막 트랜지스터(210)를 절연하기 위한 상기 보호막(240)이 배치될 수 있다. 보호막(240)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
보호막(240) 상에는 박막 트랜지스터(210)로 인한 단차를 평탄하게 하기 위한 상기 평탄화막(250)이 배치될 수 있다. 평탄화막(250)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
박막 트랜지스터층(10) 상에는 상기 유기발광소자층(20)이 배치된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자(260)와 뱅크(270)는 평탄화막(250) 상에 배치된다. 유기발광소자(260)는 애노드 전극(261), 유기 발광층(262), 및 캐소드 전극(263)을 포함한다.
상기 애노드 전극(261)은 평탄화막(250) 상에 배치될 수 있다. 본 발명의 일 예에 따른 애노드 전극(261)은 표시영역(DA)의 화소(P)에 배치되는 제1 애노드 전극(261a) 및 상기 제1 애노드 전극(261a)과 이격되어 비 표시영역(DA)에 배치되는 제2 애노드 전극(261b)을 포함할 수 있다.
상기 제1 애노드 전극(261a)은 보호막(240)과 평탄화막(250)을 관통하는 콘택홀을 통해 박막 트랜지스터(210)의 소스 전극(213)에 접속된다. 제1 애노드 전극(261a)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), APC 합금, 및 APC 합금과 ITO의 적층 구조(ITO/APC/ITO)과 같은 반사율이 높은 금속물질로 형성될 수 있다. APC 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu)의 합금이다.
상기 제2 애노드 전극(261b)은 제1 애노드 전극(261a)으로부터 이격되어 평탄화막(250) 끝단 상부에 배치되며, 댐(DAM) 하부까지 연장될 수 있으나, 반드시 그러한 것은 아니다. 제2 애노드 전극(261b)은 제1 애노드 전극(261a)과 동일한 재질로 이루어진다.
상기 뱅크(270)는 평탄화막(250) 및 애노드 전극(261) 상에 배치될 수 있다. 본 발명의 일 예에 따른 뱅크(270)는 표시영역(DA)의 화소(P)들을 구획하는 제1 뱅크(270a) 및 비 표시영역(NDA)에 배치되는 제2 뱅크(270b)를 포함할 수 있다.
상기 제1 뱅크(270a)는 화소(P)들을 구획하기 위해 평탄화막(250) 상에서 애노드 전극(261)의 가장자리를 덮도록 배치될 수 있다. 즉, 제1 뱅크(270a)는 화소(P)들을 정의하는 화소 정의막으로서 역할을 한다. 제1 뱅크(270a)는 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
상기 제2 뱅크(270b)는 비 표시영역(NDA)의 홈 영역(HA)에 배치되며, 평탄화막(250) 및 제2 애노드 전극(261b) 상에 배치된다. 제2 뱅크(270b)는 제1 뱅크(270a)와 동일한 재질로 이루어진다. 본 발명의 일 예에 따른 제2 뱅크(270b)는 적어도 하나의 뱅크홈(BH)이 마련된다. 상기 뱅크홈(BH)은 제2 뱅크(270b)의 상면이 움푹 파인 형태를 가지며, 제2 뱅크(270b) 상단에 단차를 형성한다. 뱅크홈(BH)은 원기둥 또는 다각기둥 등으로 이루어질 수 있다. 이러한 뱅크홈(BH)은 단차에 의해서, 상부에 형성되는 봉지층(30)의 유기막(282) 도포위치를 확인할 수 있도록 한다. 보다 구체적으로, 제2 뱅크(270b) 상단에 뱅크홈(BH)이 마련되고, 제2 뱅크(270b) 상단에 봉지층(30)의 유기막(282)을 도포하였을 때, 광학 현미경 등으로 단차가 확인되는 경우 유기막(282)이 도포되지 않았다는 것을 알 수 있으며, 단차가 확인되지 않는 경우 유기막(282)이 도포되었음을 알 수 있다.
이와 같이, 본 발명의 일 실시예에 따른 표시 장치(100)는 댐(DAM)과 인접한 뱅크(270) 상단에 뱅크홈(BH)을 마련함으로써 봉지층(30)의 유기막(282) 도포위치를 확인할 수 있다. 따라서, 본 발명의 일 실시예에 따른 표시 장치(100)는 유기막(282)이 뱅크(270)를 덮고 있는지 확인함으로써, 뱅크(270)의 상단에 단차가 발생하여 봉지층(30)에 수분 투습 경로가 형성되는 것을 방지할 수 있으며, 신뢰성 및 품질이 저하되는 것을 방지할 수 있다.
애노드 전극(261)과 뱅크(270) 상에는 상기 유기 발광층(262)이 배치된다. 유기 발광층(262)은 정공 수송층(hole transporting layer), 적어도 하나의 발광층(light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 애노드 전극(261)과 캐소드 전극(263)에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동하게 되며, 발광층에서 서로 결합하여 발광하게 된다.
유기 발광층(262)은 백색 광을 발광하는 백색 발광층으로 이루어질 수 있다. 이 경우, 유기 발광층(262)은 제1 애노드 전극(261a)과 뱅크(270)를 덮도록 배치될 수 있다. 또한, 제2 기판(115) 상에는 컬러 필터(미도시)가 배치될 수 있다.
또는, 유기 발광층(262)은 적색 광을 발광하는 적색 발광층, 녹색 광을 발광하는 녹색 발광층, 또는 청색 광을 발광하는 청색 발광층으로 이루어질 수 있다. 이 경우, 유기 발광층(262)는 애노드 전극(261)에 대응되는 영역에 배치될 수 있으며, 제2 기판(115) 상에는 컬러 필터가 배치되지 않을 수 있다.
상기 캐소드 전극(263)은 유기 발광층(262) 상에 배치된다. 유기 발광 표시 장치가 상부 발광(top emission) 구조로 형성되는 경우, 캐소드 전극(263)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 캐소드 전극(263) 상에는 캡핑층(capping layer)이 배치될 수 있다.
유기발광소자층(20) 상에는 상기 봉지층(30)이 제1 기판(111)의 표시영역(DA)은 물론 비 표시영역(NDA)까지 연장되어 배치될 수 있다.
상기 봉지층(30)은 뱅크(270) 상에 배치되며 표시영역(DA)을 덮도록 배치되어, 유기 발광층(262)과 캐소드 전극(263)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 이를 위해, 봉지층(30)은 적어도 하나의 무기막과 적어도 하나의 유기막을 포함할 수 있다. 예를 들어, 봉지층(30)은 제1 무기막(281), 유기막(282), 및 제2 무기막(283)를 포함할 수 있다.
캐소드 전극(263) 상에는 상기 제1 무기막(281)이 배치될 수 있다. 제1 무기막(281)은 캐소드 전극(263)을 덮도록 배치될 수 있다. 구체적으로, 제1 무기막(281)은 표시영역(DA)에서 캐소드 전극(262) 및 제1 뱅크(270a)를 덮으며, 비 표시영역(NDA)까지 연장되어 제2 뱅크(270b), 제2 애노드 전극(261b), 댐(DAM), 및 보호막(240)을 덮도록 배치될 수 있다. 이러한 제1 무기막(281)은 하부에 배치되는 구성을 따라 단차가 발생할 수 있으며, 결함(defect)이 발생할 수도 있다.
제1 무기막(281)에서 발생할 수 있는 결함 및 단차를 보상하기 위해서, 제1 무기막(281) 상에는 상기 유기막(282)이 배치된다. 유기막(282)은 이물들(particles)이 제1 무기막(281)을 뚫고 유기 발광층(262)과 캐소드 전극(263)에 투입되는 것을 방지하며, 단차를 보상하기 위해서 충분한 두께로 형성될 수 있다.
이러한, 제1 무기막(281) 및 유기막(282)은 뱅크홈(BH)에도 마련될 수 있다. 제1 무기막(281)은 제2 뱅크(270b)에 마련된 뱅크홈(BH)의 단차를 따라 형성된다. 유기막(282)은 뱅크홈(BH)의 단차가 없어지도록 뱅크홈(BH) 내부에 형성된다. 유기막(282)이 뱅크홈(BH)을 채우도록 형성되는 경우, 광학 현미경 등으로 뱅크홈(BH)의 단차가 확인되지 않음으로써, 유기막(282) 도포위치를 확인할 수 있다.
유기막(282) 상에는 상기 제2 무기막(283)이 배치될 수 있다. 제2 무기막(283)은 유기막(282)을 덮도록 배치될 수 있다. 구체적으로, 제2 무기막(283)은 표시영역(DA)에서 유기막(282)을 덮으며, 비 표시영역(NDA)까지 연장되어 댐(DAM) 및 제1 무기막(281)을 덮도록 배치될 수 있다. 제2 무기막(283)은 하부에 배치되는 유기막(282)에 의해서 결함(defect) 또는 단차가 발생하지 않으며, 따라서 외부의 수분이 장치 내부로 투습되는 경로가 형성되지 않아 표시 장치(100)의 신뢰성 및 품질 저하되는 것을 방지할 수 있다.
제1 및 제2 무기막들(281, 283) 각각은 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 또는 티타늄 산화물로 형성될 수 있다. 유기막(282)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin) 또는 폴리이미드 수지(polyimide resin)로 형성될 수 있다.
상기 댐(DAM)은 비 표시영역(NDA)에 배치되어 봉지층(30)을 구성하는 유기막(282)의 흐름을 차단한다. 보다 구체적으로, 댐(DAM)은 표시영역(DA)의 외곽을 둘러싸도록 배치되어 봉지층(30)을 구성하는 유기막(282)의 흐름을 차단할 수 있다. 또한, 댐(DAM)은 비 표시영역(NDA)에 배치되어 봉지층(30)을 구성하는 유기막(282)이 콘택홀에 의해 노출된 패드(미도시)로 침범하지 못하도록 유기막(282)의 흐름을 차단할 수 있다. 이를 통해, 댐(DAM)은 유기막(282)이 표시장치의 외부로 노출되거나 패드로 침범하는 것을 방지할 수 있다.
이러한 본 발명의 일 예에 따른 댐(DAM)은 내부댐(ID) 및 외부댐(OD)을 포함한다.
상기 내부댐(ID)은 표시영역(DA)에 인접하여 배치되며, 표시영역(DA)의 외곽을 둘러싸도록 배치되어 봉지층(30)을 구성하는 유기막(282)의 흐름을 1차적으로 차단할 수 있다. 또한, 내부댐(ID)은 표시영역(DA)과 패드영역(PA) 사이에 배치되어 노출된 패드(미도시)에 유기막(282)이 침범하지 못하도록 유기막(282)의 흐름을 1차적으로 차단할 수 있다.
상기 외부댐(OD)은 내부댐(ID)의 외곽을 둘러싸도록 배치되며, 내부댐(ID)과 서로 이격되어 나란히 배치된다. 이때, 외부댐(OD)과 내부댐(ID) 사이의 간격은 약 30~40um 정도로 매우 좁은 간격을 가질 수 있으나 이에 한정되지 않는다. 외부댐(OD)은 내부댐(ID)의 외곽으로 흘러 넘치는 유기막(282)을 2차적으로 차단할 수 있다. 또한, 외부댐(OD)의 높이는 내부댐(ID)의 높이보다 높게 형성될 수 있다. 이를 통해, 내부댐(ID) 및 외부댐(OD)은 유기막(282)이 표시 장치(100)의 외부로 노출되거나 노출된 패드를 침범하는 것을 보다 효과적으로 차단할 수 있다.
본 발명의 일 예에 따른 내부댐(ID)은 보호막(240) 상에 배치되는 제1 내부댐(ID1), 및 상기 제1 내부댐(ID1) 상에 배치되는 제2 내부댐(ID2)을 포함할 수 있다. 또한, 본 발명의 일 예에 따른 외부댐(OD)은 보호막(240) 상에 배치되는 제1 외부댐(OD1), 상기 제1 외부댐(OD1) 상에 배치되는 제2 외부댐(OD2), 및 상기 제2 외부댐(OD2) 상에 배치되는 제3 외부댐(OD3)을 포함할 수 있다. 이때, 제1 외부댐(OD1)은 평탄화막(250)과 동일한 재질로 형성될 수 있다. 또한, 제1 내부댐(ID1)과 제2 외부댐(OD2)은 동일한 재질을 가지며, 뱅크(270)와 동일한 재질로 형성될 수 있다. 또한, 제2 내부 댐(ID2)과 제3 외부 댐(OD3)은 동일한 재질을 가지며, 뱅크(270) 상에 배치되는 스페이서(미도시)와 동일한 재질로 형성될 수 있다. 따라서, 본 발명의 일 예에 따른 댐(DAM)은 평탄화막(250), 뱅크(27), 및 스페이서를 형성할 때 동시에 형성될 수 있으며, 별도의 추가 공정 없이 형성될 수 있다.
도 5는 도 3의 B영역의 확대도로서, 본 발명의 제1 실시예에 따른 뱅크홈을 보여주는 평면도이다. 도 5에 도시된 표시 장치(100)는 뱅크홈(BH) 및 애노드홀(AH)을 제외하고, 전술한 도 3 및 도 4에서 설명한 표시 장치(100)와 동일하다. 이에 따라, 이하의 설명에서는 뱅크홈(BH) 및 애노드홀(AH)에 대해서만 설명하고, 동일한 구성에 대한 중복 설명은 생략하기로 한다.
도 5를 참조하면, 본 발명의 일 예에 따른 표시장치(100)는 뱅크홈(BH) 및 애노드홀(AH)을 포함한다.
본 발명의 제1 실시예에 따른 뱅크홈(BH)은 비 표시영역(NDA)의 홈 영역(HA)에 마련된다. 본 발명의 제1 실시예에 따른 뱅크홈(BH)은 제2 뱅크(270b)의 상면에 단차를 가지도록 적어도 하나 이상 마련된다. 도 5에는 복수개의 뱅크홈(BH)이 규칙적으로 배열되어 있으나, 이에 한정되는 것은 아니며, 댐(DAM)과 인접하는 제2 뱅크(270b)의 끝단에 마련될 수 있다. 또한, 도 5에는 뱅크홈(BH)이 사각형의 형태로 도시되어 있으나, 이에 한정되는 것은 아니며, 제2 뱅크(270b)를 제1 기판(111) 방향으로 내려다 보았을 때, 평면이 원형 또는 다각형 등의 형태를 갖는 원기둥 또는 다각기둥 등의 형태를 가질 수 있다.
본 발명의 제1 실시예에 따른 애노드홀(AH)은 비 표시영역(NDA)의 홈 영역(HA)에 마련된다. 본 발명의 제1 실시예에 따른 애노드홀(AH)은 제2 애노드 전극(261b)을 관통하도록 적어도 하나 이상 마련된다. 도 5에는 복수개의 애노드홀(AH)이 규칙적으로 배열되어 있으나, 이에 한정되는 것은 아니다. 또한, 도 5에는 뱅크홈(BH)이 사각형의 형태로 도시되어 있으나, 이에 한정되는 것은 아니며, 제2 뱅크(270b)를 제1 기판(111) 방향으로 내려다 보았을 때, 평면이 원형 또는 다각형 등의 형태를 갖는 원기둥 또는 다각기둥 등의 형태를 가질 수 있다. 이러한 애노드홀(AH)은 제2 애노드 전극(261b)의 하부에 형성되는 평탄화막(250)에서 발생하는 불순물 또는 흄(fume)이 빠져나가는 통로 역할을 한다.
이와 같은, 본 발명의 제1 실시예에 따른 뱅크홈(BH)은 애노드홀(AH)과 중첩될 수 있다. 이때, 본 발명의 제1 실시예에 따른 뱅크홈(BH)은 애노드홀(AH) 보다 크기가 작을 수 있다. 일 예로, 애노드홀(AH)의 크기가 15X15um일 때, 뱅크홈(BH)의 크기는 10X10um일 수 있다. 뱅크홈(BH)의 크기가 애노드홀(AH)의 크기보다 작게 마련됨으로써, 뱅크홈(BH)과 애노드홀(AH)이 중첩되더라도 구분될 수 있다.
이와 같이, 본 발명의 제1 실시예에 따른 표시 장치(100)는 댐(DAM)과 인접한 뱅크(270) 상단에 뱅크홈(BH)을 마련함으로써 봉지층(30)의 유기막(282) 도포위치를 확인할 수 있다. 따라서, 본 발명의 제1 실시예에 따른 표시 장치(100)는 유기막(282)이 뱅크(270)를 덮고 있는지 확인함으로써, 뱅크(270)의 상단에 단차가 발생하여 봉지층(30)에 수분 투습 경로가 형성되는 것을 방지할 수 있으며, 표시 장치(100)의 신뢰성 및 품질이 저하되는 것을 방지할 수 있다.
도 6은 도 3의 B영역의 확대도로서, 본 발명의 제2 실시예에 따른 뱅크홈을 보여주는 평면도이다. 도 6에 도시된 표시 장치(100)는 뱅크홈(BH)을 제외하고, 전술한 도 5에서 설명한 표시 장치(100)와 동일하다. 이에 따라, 이하의 설명에서는 뱅크홈(BH)에 대해서만 설명하고, 동일한 구성에 대한 중복 설명은 생략하기로 한다.
본 발명의 제2 실시예에 따른 뱅크홈(BH)은 비 표시영역(NDA)의 홈 영역(HA)에 마련된다. 본 발명의 제2 실시예에 따른 뱅크홈(BH)은 제2 뱅크(270b)의 상면에 단차를 가지도록 적어도 하나 이상 마련된다. 도 6에는 복수개의 뱅크홈(BH)이 규칙적으로 배열되어 있으나, 이에 한정되는 것은 아니며, 댐(DAM)과 인접하는 제2 뱅크(270b)의 끝단에 마련될 수 있다. 또한, 도 6에는 뱅크홈(BH)이 원형의 형태로 도시되어 있으나, 이에 한정되는 것은 아니며, 애노드홀(AH)과는 다른 형태를 가진다. 본 발명의 제2 실시예에 따른 뱅크홈(BH)은 애노드홀(AH)과 다른 형태를 가짐으로써, 광학 현미경 등을 통해 유기막 도포위치를 확인할 때 애노드홀(AH)과 구분이 용이하다. 또한, 본 발명의 제2 실시예에 따른 뱅크홈(BH)은 애노드홀(AH)과 중첩되지 않도록 마련되어, 애노드홀(AH)과 구분이 용이하다.
이와 같이, 본 발명의 제1 실시예에 따른 표시 장치(100)는 댐(DAM)과 인접한 뱅크(270) 상단에 뱅크홈(BH)을 마련함으로써 봉지층(30)의 유기막(282) 도포위치를 확인할 수 있다. 따라서, 본 발명의 제1 실시예에 따른 표시 장치(100)는 유기막(282)이 뱅크(270)를 덮고 있는지 확인함으로써, 뱅크(270)의 상단에 단차가 발생하여 봉지층(30)에 수분 투습 경로가 형성되는 것을 방지할 수 있으며, 표시 장치(100)의 신뢰성 및 품질이 저하되는 것을 방지할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시 장치 110: 표시패널
111: 제1 기판 115: 제2 기판
120: 게이트 구동부 130: 소스 드라이브 IC
140: 연성필름 150: 회로보드
160: 타이밍 제어부 10: 박막 트랜지스터층
20: 유기발광소자층 30: 봉지층
210: 박막 트랜지스터 211: 액티브층
212: 게이트 전극 213: 소스 전극
214: 드레인 전극 220: 게이트 절연막
230: 층간 절연막 240: 보호막
250: 평탄화막 260: 유기발광소자
261: 애노드 전극 262: 유기 발광층
263: 캐소드 전극 270: 뱅크
BH: 뱅크홈 AH: 애노드홀
281: 제1 무기막 282: 유기막
283: 제2 무기막 DAM: 댐
ID: 내부댐 OD: 외부댐
111: 제1 기판 115: 제2 기판
120: 게이트 구동부 130: 소스 드라이브 IC
140: 연성필름 150: 회로보드
160: 타이밍 제어부 10: 박막 트랜지스터층
20: 유기발광소자층 30: 봉지층
210: 박막 트랜지스터 211: 액티브층
212: 게이트 전극 213: 소스 전극
214: 드레인 전극 220: 게이트 절연막
230: 층간 절연막 240: 보호막
250: 평탄화막 260: 유기발광소자
261: 애노드 전극 262: 유기 발광층
263: 캐소드 전극 270: 뱅크
BH: 뱅크홈 AH: 애노드홀
281: 제1 무기막 282: 유기막
283: 제2 무기막 DAM: 댐
ID: 내부댐 OD: 외부댐
Claims (11)
- 화소들이 배치된 표시영역, 및 상기 표시영역을 둘러싸는 비 표시영역을 포함하는 제1 기판;
상기 제1 기판 상에 배치되는 평탄화막;
상기 표시영역에서, 상기 평탄화막 상에 배치되는 제1 애노드 전극;
상기 비 표시영역에서, 상기 평탄화막 상에 배치되는 제2 애노드 전극;
상기 제1 및 제2 애노드 전극 상에 배치되는 뱅크;
상기 뱅크 상에 배치되어 상기 표시영역을 덮는 봉지층;
상기 표시영역을 둘러싸며 상기 비 표시영역에 배치되는 댐; 및
상기 비 표시영역의 홈 영역에서, 상기 뱅크 상에 형성되는 적어도 하나의 뱅크홈을 포함하며,
상기 봉지층은 상기 뱅크홈을 덮고,
상기 제2 애노드 전극은 상기 평탄화막의 끝단을 덮고,
상기 제2 애노드 전극에는 적어도 하나의 애노드홀이 형성되고,
상기 적어도 하나의 뱅크홈 각각의 깊이는 상기 비 표시영역에 배치되는 상기 뱅크의 두께보다 작은, 표시 장치. - 제 1 항에 있어서,
상기 봉지층은 제1 무기막 및 유기막을 포함하며, 상기 뱅크홈 내부에는 상기 제1 무기막 및 상기 유기막이 마련되는 표시 장치. - 제 1 항에 있어서,
상기 뱅크홈은 원기둥 또는 다각기둥 형태인 표시 장치. - 제 1 항에 있어서,
상기 뱅크홈의 크기는 상기 애노드홀의 크기보다 작은 표시 장치. - 제 1 항에 있어서,
상기 뱅크홈은 상기 애노드홀과 중첩되는 표시 장치. - 제 1 항에 있어서,
상기 애노드홀과 상기 뱅크홈은 다른 형태인 표시 장치. - 제 1 항에 있어서,
상기 봉지층은,
상기 뱅크 상에 배치되는 제1 무기막;
상기 제1 무기막 상에 배치되는 유기막; 및
상기 유기막 상에 배치되는 제2 무기막을 포함하며,
상기 제2 무기막은 상기 댐 상부까지 연장되어 배치되는 표시 장치. - 제 1 항에 있어서,
상기 댐은,
상기 표시영역에 인접하여 배치되는 내부댐; 및
상기 내부댐의 외곽에 배치되는 외부댐을 포함하며,
상기 외부댐의 높이는 상기 내부댐의 높이보다 높은 표시 장치. - 제 1 항에 있어서,
상기 댐은,
상기 표시영역에 인접하여 배치되는 내부댐; 및
상기 내부댐의 외곽에 배치되는 외부댐을 포함하며,
상기 내부댐은 제1 내부댐 및 상기 제1 내부댐 상에 배치되는 제2 내부댐을 포함하고,
상기 외부댐은 제1 외부댐, 상기 제1 외부댐 상에 배치되는 제2 외부댐, 및 상기 제2 외부댐 상에 배치되는 제3 외부댐을 포함하며,
상기 제1 내부댐과 상기 제2 외부댐은 동일한 재질을 갖는 표시 장치. - 제 9 항에 있어서,
상기 제2 내부 댐과 상기 제3 외부 댐은 동일한 재질을 갖는 표시 장치. - 제 9 항에 있어서,
상기 제1 내부댐과 상기 뱅크는 동일한 재질을 갖는 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170118639A KR102481863B1 (ko) | 2017-09-15 | 2017-09-15 | 표시 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170118639A KR102481863B1 (ko) | 2017-09-15 | 2017-09-15 | 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190030951A KR20190030951A (ko) | 2019-03-25 |
KR102481863B1 true KR102481863B1 (ko) | 2022-12-26 |
Family
ID=65907977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170118639A KR102481863B1 (ko) | 2017-09-15 | 2017-09-15 | 표시 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102481863B1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020184426A (ja) * | 2019-04-26 | 2020-11-12 | 株式会社Joled | 有機el表示パネルおよびその製造方法 |
CN110277508B (zh) * | 2019-05-28 | 2020-09-08 | 武汉华星光电半导体显示技术有限公司 | 有机发光二极管显示面板及其制造方法 |
KR20210010763A (ko) | 2019-07-19 | 2021-01-28 | 삼성디스플레이 주식회사 | 표시 장치 |
CN110416434B (zh) * | 2019-08-06 | 2022-01-28 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
CN110993660B (zh) * | 2019-11-29 | 2022-10-11 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN110970576B (zh) * | 2019-12-19 | 2022-08-09 | 京东方科技集团股份有限公司 | 一种显示面板及其制备方法、显示装置 |
KR20210086040A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 유기발광 표시패널 및 이를 포함하는 유기발광 표시장치 |
US11758772B2 (en) | 2020-02-21 | 2023-09-12 | Samsung Display Co., Ltd. | Display apparatus including dams and monitoring bank |
KR20220030731A (ko) | 2020-09-03 | 2022-03-11 | 엘지디스플레이 주식회사 | 표시 장치 |
CN114093919A (zh) * | 2021-11-18 | 2022-02-25 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置 |
WO2023225957A1 (zh) * | 2022-05-26 | 2023-11-30 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100635514B1 (ko) | 2006-01-23 | 2006-10-18 | 삼성에스디아이 주식회사 | 유기전계발광표시장치 및 그 제조방법 |
JP2016054038A (ja) | 2014-09-03 | 2016-04-14 | 株式会社ジャパンディスプレイ | 表示装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102050434B1 (ko) * | 2012-10-31 | 2019-11-29 | 엘지디스플레이 주식회사 | 플렉서블 유기전계 발광소자 및 그 제조방법 |
KR102422279B1 (ko) * | 2015-10-22 | 2022-07-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
-
2017
- 2017-09-15 KR KR1020170118639A patent/KR102481863B1/ko active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100635514B1 (ko) | 2006-01-23 | 2006-10-18 | 삼성에스디아이 주식회사 | 유기전계발광표시장치 및 그 제조방법 |
JP2016054038A (ja) | 2014-09-03 | 2016-04-14 | 株式会社ジャパンディスプレイ | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20190030951A (ko) | 2019-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102481863B1 (ko) | 표시 장치 | |
KR102485295B1 (ko) | 표시장치 | |
KR102431788B1 (ko) | 표시장치 | |
KR102482534B1 (ko) | 유기 발광 표시 장치 및 그의 제조방법 | |
KR102692259B1 (ko) | 표시장치와 그의 제조방법 | |
KR102489225B1 (ko) | 표시장치와 그의 제조방법 | |
KR102456123B1 (ko) | 표시장치 | |
KR102512418B1 (ko) | 표시장치 | |
KR102426268B1 (ko) | 표시장치와 그의 제조방법 | |
KR102483563B1 (ko) | 표시장치 | |
KR102555648B1 (ko) | 표시장치 | |
KR102598833B1 (ko) | 유기 발광 표시 장치 | |
KR102612737B1 (ko) | 표시장치 | |
KR102542873B1 (ko) | 표시장치 | |
KR102665541B1 (ko) | 표시장치와 그의 제조방법 | |
US12133418B2 (en) | Display device | |
KR102398001B1 (ko) | 유기 발광 표시 장치 | |
KR102465139B1 (ko) | 유기 발광 표시 장치 및 그의 제조방법 | |
KR20180076496A (ko) | 표시장치와 그의 제조방법 | |
KR102466445B1 (ko) | 유기 발광 표시 장치 | |
KR20200025582A (ko) | 표시장치 | |
KR102431313B1 (ko) | 유기 발광 표시 장치 | |
KR102693045B1 (ko) | 표시장치 | |
KR102397980B1 (ko) | 유기 발광 표시 장치 | |
KR102731256B1 (ko) | 표시장치와 그의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |