KR102270600B1 - 표시장치 - Google Patents
표시장치 Download PDFInfo
- Publication number
- KR102270600B1 KR102270600B1 KR1020140149637A KR20140149637A KR102270600B1 KR 102270600 B1 KR102270600 B1 KR 102270600B1 KR 1020140149637 A KR1020140149637 A KR 1020140149637A KR 20140149637 A KR20140149637 A KR 20140149637A KR 102270600 B1 KR102270600 B1 KR 102270600B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- sdic
- timing controller
- sensing
- signal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명에 따른 표시장치는 전송 배선수를 줄이기 위해 표시패널과, 타이밍 콘트롤러와 적어도 하나 이상의 소스 드라이버 IC를 구비한다. 여기서, 타이밍 콘트롤러는 EPI 클럭, 콘트롤 데이터 및 디지털 비디오 데이터를 포함하는 EPI 신호를 공유 데이터 배선쌍을 통해 소스 드라이버 IC에 전송한다. 그리고, 소스 드라이버 IC는 표시 모드 하에서 상기 공유 데이터 배선쌍을 통해 수신된 상기 EPI 클럭을 기준으로 내부 클럭을 복원하고 상기 디지털 비디오 데이터를 비디오 데이터 전압으로 변환하여 상기 표시패널의 데이터라인들에 공급함과 아울러, 센싱 모드 하에서 상기 표시패널로부터 획득된 센싱 데이터를 상기 공유 데이터 배선쌍을 통해 상기 타이밍 콘트롤러에 전송한다.
Description
본 발명은 표시장치에 관한 것으로, 특히 신호 전송 배선을 줄일 수 있는 표시장치에 관한 것이다.
액티브 매트릭스(Active Matrix) 구동방식의 표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 표시장치는 표시패널의 데이터라인들에 데이터전압을 공급하기 위한 다수의 소스 드라이브 집적회로(Integrated Circuit 이하, "IC"라 함), 표시패널의 게이트라인들에 게이트펄스(또는 스캔펄스)를 순차적으로 공급하기 위한 다수의 게이트 드라이브 IC, 및 드라이브 IC들을 제어하기 위한 타이밍 콘트롤러 등을 구비한다.
타이밍 콘트롤러는 mini LVDS(Low Voltage Differential Signaling)와 같은 인터페이스를 통해 디지털 비디오 데이터와, 디지털 비디오 데이터의 샘플링을 위한 클럭, 소스 드라이브 IC들의 동작을 제어하기 위한 제어신호 등을 소스 드라이브 IC들에 공급한다. 소스 드라이브 IC들은 타이밍 콘트롤러로부터 입력되는 디지털 비디오 데이터를 아날로그 데이터전압으로 변환하여 데이터라인들에 공급한다.
mini LVDS(Low Voltage Differential Signaling) 인터페이스를 통해 타이밍 콘트롤러와 소스 드라이브 IC들을 멀티 드롭(Multi Drop) 방식으로 연결하는 경우에, 타이밍 콘트롤러와 소스 드라이브 IC들 사이에 R 데이터 전송 배선, G 데이터 전송배선, B 데이터 전송배선, 소스 드라이브 IC들의 출력 및 극성변환 동작의 동작 타이밍 등을 제어하기 위한 제어배선들, 클럭 전송배선들을 포함한 많은 배선들이 필요하다. mini-LVDS 인터페이스 방식에서 RGB 데이터 전송의 예를 들면, RGB 디지털 비디오 데이터와 클럭 각각을 차신호(differential signal) 쌍으로 전송하므로 기수 데이터와 우수 데이터를 동시에 전송하는 경우에 타이밍 콘트롤러와 소스 드라이브 IC들 사이에는 RGB 데이터 전송을 위하여 최소 14 개의 배선들이 필요하다. RGB 데이터가 10비트 데이터이면 18 개의 배선들이 필요하다. 따라서, 타이밍 콘트롤러와 소스 드라이브 IC들 사이에 실장된 소스 인쇄회로보드(Printed Circuit Board, PCB)에는 많은 배선들이 형성되어야 하므로 그 폭을 줄이기가 어렵다.
본원 출원인은 타이밍 콘트롤러와 소스 드라이브 IC들을 점 대 점(point to point) 방식으로 연결하여 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 배선 수를 최소화하고 신호전송을 안정화하기 위한 새로운 신호 전송 프로토콜(이하 "EPI 인터페이스 프로토콜"라 함)을 대한민국 특허출원 10-2008-0127458(2008-12-15), 미국 출원 12/543,996(2009-08-19), 대한민국 특허출원 10-2008-0127456(2008-12-15), 미국 출원 12/461,652(2009-08-19), 대한민국 특허출원 10-2008-0132466(2008-12-23), 미국 출원 12/537,341(2009-08-07) 등에서 제안한 바 있다.
EPI 인터페이스 프로토콜은 아래의 (1) 내지 (3)의 인터페이스 규정을 만족한다.
(1) 타이밍 콘트롤러의 송신단과 소스 드라이브 IC들의 수신단 사이에 배선 공유없이 데이터 배선쌍을 경유하여 타이밍 콘트롤러의 송신단과 소스 드라이브 IC들의 수신단을 점 대 점 방식으로 연결한다.
(2) 타이밍 콘트롤러와 소스 드라이브 IC들 사이에 별도의 클럭 배선쌍을 연결하지 않는다. 타이밍 콘트롤러는 데이터 배선쌍을 통해 클럭신호와 함께 비디오 데이터 및 콘트롤 데이터를 소스 드라이브 IC들로 전송한다.
(3) 소스 드라이브 IC들 각각에 CDR(Clok and Data Recovery)을 위한 클럭 복원회로가 내장되어 있다. 타이밍 콘트롤러는 클럭 복원회로의 출력 위상과 주파수가 고정(lock)될 수 있도록 클럭 트레이닝 패턴(clock training pattern 또는 preamble) 신호를 소스 드라이브 IC들에 전송한다. 소스 드라이브 IC들에 내장된 클럭 복원회로는 데이터 배선쌍을 통해 입력되는 클럭 트레이닝 패턴 신호와 클럭신호가 입력되면 내부 클럭을 발생한다.
EPI 인터페이스 프로토콜에서, 전술한 바와 같이 타이밍 콘트롤러는 콘트롤 데이터와 입력 영상의 비디오 데이터를 전송하기 전에 프리엠블 신호를 소스 드라이브 IC들로 전송한다. 소스 드라이브 IC의 클럭 복원회로는 프리엠블 신호에 따라 클럭 트레이닝(Clock training) 동작을 수행하여 내부 클럭의 위상과 주파수를 안정하게 고정한다. 내부 클럭의 위상과 주파수가 안정되게 고정될 때 소스 드라이브 IC와 타이밍 콘트롤러 사이에서 입력 영상의 데이터가 전송되는 데이터 링크가 확립된다. 타이밍 콘트롤러는 마지막 소스 드라이브 IC로부터 수신된 락 신호가 수신된 후에 콘트롤 데이터와 비디오 데이터를 소스 드라이브 IC들로 전송하기 시작한다.
소스 드라이브 IC들 중 어느 하나라도 내장된 클럭 복원회로의 출력 위상과 주파수가 언락(Unlock)되면, 락 신호를 로우 로직 레벨(Low logic level)로 반전시키고 마지막 소스 드라이브 IC는 반전된 락 신호를 타이밍 콘트롤러에 전송한다. 타이밍 콘트롤러는 락 신호가 로우 로직 레벨로 반전되면 프리엠블 신호를 소스 드라이브 IC들로 전송하여 소스 드라이브 IC들의 클럭 트레이닝을 재개한다.
한편, 표시장치에는 터치 UI(User Interface)를 구현하기 위하여 터치 센서들이 인셀(In-cell) 타입으로 픽셀 어레이에 내장될 수 있다. 터치 센서들이 표시장치의 픽셀 어레이에 내장되면, 터치 센서들과 픽셀들 간의 간섭을 방지하기 위하여 픽셀 구동 기간과 터치 센서 구동 기간이 시분할된다. 이는 터치 센서들과 픽셀들이 기생 용량(parasitic capatcitance)을 통해 커플링(coupling)되어 있기 때문이다. 터치 센서 구동 기간에서 획득된 터치 센싱 데이터는 리드 아웃 IC 또는 리드 아웃 IC가 내장된 소스 드라이버 IC로부터 타이밍 콘트롤러에 전송되며, 타이밍 콘트롤러는 전송받은 터치 센싱 데이터를 분석하여 터치 좌표를 추출한다.
또한, 표시장치가 유기발광 표시장치로 구현되는 경우에는 패널 센싱을 통한 센싱 데이터를 기초로 열화 보상 구동이 적용되고 있다. 유기발광 표시장치에서 패널 센싱은 픽셀 구동 기간을 제외한 소정 기간 동안 이뤄지며, 이 패널 센싱 기간 동안 구동 TFT 또는 유기발광 다이오드(OLED)의 열화가 센싱된다. 획득된 열화 센싱 데이터는 소스 드라이버 IC로부터 타이밍 콘트롤러에 전송되며, 타이밍 콘트롤러는 전송받은 열화 센싱 데이터를 기초로 열화 보상을 위해 입력 디지털 비디오 데이터를 변조한다.
그런데, 종래 EPI 인터페이스 프로토콜은 단방향 인터페이스로서 터치 센싱 데이터 또는, 열화 센싱 데이터를 전송하기 위한 소스 드라이버 IC와 타이밍 콘트롤러 간 제어방법을 정의하고 있지 않다. 종래 EPI 인터페이스 프로토콜이 적용된 표시장치에서는 센싱 데이터를 전송하기 위해 EPI용 신호 배선 이외에 별도의 추가 신호 배선들을 더 필요로 한다.
일 예로 각 소스 드라이버 IC(SDIC)와 타이밍 콘트롤러(TCON) 사이는 센싱 데이터 전송을 위해 도 1과 같이 스타트 신호 전송 배선 1개, 센싱 데이터 전송 배선 10개, 캐리신호 전송 배선 1개를 포함한 12개의 신호 배선들에 더 연결되어야 한다. 이 경우, 도 2와 같이 타이밍 콘트롤러(TCON)의 제1 송신부(1a)는 데이터 배선쌍(1c)을 통해 클럭신호와 함께 비디오 데이터 및 콘트롤 데이터를 EPI 인터페이스 프로토콜에 맞춰 각 소스 드라이브 IC의 제1 수신부(1b)에 전송한다. 그리고, 소스 드라이브 IC들(SDIC)의 제2 송신부들(2a)은 추가 신호 배선들(2c)을 통해 클럭 및 센싱 데이터를 EPI 인터페이스 프로토콜과 상관없는 TTL(Transistor Transistor Logic) 신호로서 타이밍 콘트롤러(TCON)의 제2 수신부들(2b)에 전송한다.
이렇게 종래 EPI 인터페이스 프로토콜이 적용된 표시장치는 센싱 데이터 전송을 위해 별도의 추가 신호 배선들을 더 구비하여야 하기 때문에 소스 드라이버 IC(SDIC)와 타이밍 콘트롤러(TCON) 각각의 핀수가 증가하고, 콘트롤 PCB(Printed Circuit Board)의 설계 복잡도가 증가하며, 이웃한 소스 드라이버 IC들 간 센싱 데이터의 타이밍 매칭이 어렵다.
따라서, 본 발명의 목적은 EPI 인터페이스 프로토콜에 센싱 데이터 전송과 관련된 사항을 더 정의함으로써 전송 배선수를 줄일 수 있도록 한 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 표시장치는 표시패널과, 타이밍 콘트롤러와 적어도 하나 이상의 소스 드라이버 IC를 구비한다. 여기서, 타이밍 콘트롤러는 EPI 클럭, 콘트롤 데이터 및 디지털 비디오 데이터를 포함하는 EPI 신호를 공유 데이터 배선쌍을 통해 소스 드라이버 IC에 전송한다. 그리고, 소스 드라이버 IC는 표시 모드 하에서 상기 공유 데이터 배선쌍을 통해 수신된 상기 EPI 클럭을 기준으로 내부 클럭을 복원하고 상기 디지털 비디오 데이터를 비디오 데이터 전압으로 변환하여 상기 표시패널의 데이터라인들에 공급함과 아울러, 센싱 모드 하에서 상기 표시패널로부터 획득된 센싱 데이터를 상기 공유 데이터 배선쌍을 통해 상기 타이밍 콘트롤러에 전송한다.
상기 타이밍 콘트롤러와 상기 소스 드라이버 IC는 상기 공유 데이터 배선쌍을 통해 상기 EPI 신호와 상기 센싱 데이터를 주고 받는 양 방향 EPI 인터페이스부를 포함한다.
상기 양 방향 EPI 인터페이스부는, 상기 공유 데이터 배선쌍에 연결되어 상기 공유 데이터 배선쌍으로 상기 EPI 신호를 출력하는 상기 타이밍 콘트롤러의 제1 송신단;
상기 공유 데이터 배선쌍에 연결되어 상기 공유 데이터 배선쌍으로부터 상기 센싱 데이터를 입력받는 상기 타이밍 콘트롤러의 제1 수신단과, 상기 공유 데이터 배선쌍에 연결되어 상기 공유 데이터 배선쌍으로 상기 센싱 데이터를 출력하는 상기 소스 드라이버 IC의 제2 송신단과, 상기 공유 데이터 배선쌍에 연결되어 상기 공유 데이터 배선쌍으로부터 상기 EPI 신호를 입력받는 상기 소스 드라이버 IC의 제2 수신단을 포함하고, 상기 제1 송신단 및 제2 수신단은 상기 표시 모드 하에서 동작이 활성화되고 상기 센싱 모드 하에서 동작이 비 활성화되며, 상기 제2 송신단 및 제1 수신단은 상기 표시 모드 하에서 동작이 비 활성화되고 상기 센싱 모드 하에서 동작이 활성화된다.
상기 타이밍 콘트롤러와 상기 소스 드라이버 IC 사이에는 모드 제어신호를 전송하기 위한 제어 배선이 더 구비되고, 상기 타이밍 콘트롤러는 상기 표시 모드하에서 제1 로직 레벨의 모드 제어신호를 상기 소스 드라이버 IC에 전송하고, 상기 센싱 모드하에서 상기 제1 로직 레벨과 반대되는 제2 로직 레벨의 모드 제어신호를 상기 소스 드라이버 IC에 전송한다.
상기 표시 모드에서 상기 각 소스 드라이버 IC로 전송되는 데이터의 1 패킷은 30 비트의 RGB 디지털 비디오 데이터와 4 비트의 클럭 및 더미신호를 포함하고, 상기 센싱 모드에서 상기 타이밍 콘트롤러로 전송되는 데이터의 1 패킷은 10비트의 센싱 데이터와 20비트의 유저 데이터와 4 비트의 클럭 및 더미신호를 포함한다.
상기 표시 모드에서 상기 각 소스 드라이버 IC로 전송되는 데이터의 1 패킷은 30 비트의 RGB 디지털 비디오 데이터와 4 비트의 클럭 및 더미신호를 포함하고, 상기 센싱 모드에서 상기 타이밍 콘트롤러로 전송되는 데이터의 1 패킷은 10비트의 센싱 데이터와 20비트의 리커버리용 센싱 데이터와 4 비트의 클럭 및 더미신호를 포함하며, 상기 리커버리용 센싱 데이터는 상기 센싱 데이터와 동일하게 구현된다.
본 발명은 EPI 인터페이스 프로토콜을 양방향 인터페이스로 변경하고 공통의 신호 배선을 통해 비디오 데이터와 센싱 데이터를 모두 전송한다. 이를 통해 본 발명은 센싱 데이터 전송과 관련된 종래 신호 배선들을 모두 삭제할 수 있어 소스 드라이버 IC와 타이밍 콘트롤러 간 핀수 및 콘트롤 PCB(Printed Circuit Board)의 설계 복잡도를 크게 줄일 수 있다. 또한, 본 발명은 센싱 데이터 전송에도 EPI 인터페이스 프로토콜을 이용함으로써 이웃한 소스 드라이버 IC들 간 센싱 데이터의 타이밍 매칭을 용이하게 구현할 수 있다.
도 1 및 도 2는 EPI 인터페이스 프로토콜이 적용된 표시장치에서, 비디오 데이터를 전송하는 신호 배선들과 센싱 데이터를 전송하는 신호 배선들이 분리된 것을 보여주는 도면들.
도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 블록도.
도 4는 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 신호 배선들을 보여주는 도면.
도 5는 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC의 내부 구성을 보여주는 도면.
도 6은 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 신호 전송을 위한 EPI 프로토콜을 보여 주는 파형도.
도 7은 도 6의 센싱 구간을 자세히 보여주는 타이밍도.
도 8은 열화 센싱을 위한 시분할 구동의 일 예를 보여주는 도면.
도 9는 터치 센싱을 위한 시분할 구동의 일 예를 보여주는 도면.
도 10은 본 발명에 따른 비디오 데이터 인터페이싱을 보여주는 도면.
도 11a 및 도 11b은 본 발명에 따른 센싱 데이터 인터페이싱을 보여주는 도면들.
도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 블록도.
도 4는 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 신호 배선들을 보여주는 도면.
도 5는 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC의 내부 구성을 보여주는 도면.
도 6은 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 신호 전송을 위한 EPI 프로토콜을 보여 주는 파형도.
도 7은 도 6의 센싱 구간을 자세히 보여주는 타이밍도.
도 8은 열화 센싱을 위한 시분할 구동의 일 예를 보여주는 도면.
도 9는 터치 센싱을 위한 시분할 구동의 일 예를 보여주는 도면.
도 10은 본 발명에 따른 비디오 데이터 인터페이싱을 보여주는 도면.
도 11a 및 도 11b은 본 발명에 따른 센싱 데이터 인터페이싱을 보여주는 도면들.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 블록도이다.
도 3을 참조하면, 본 발명의 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 표시장치(Organic Light Emitting Display, OLED) 등의 평판 표시장치로 구현될 수 있다.
본 발명의 실시예에 따른 표시장치는 표시패널(PNL), 타이밍 콘트롤러(TCON), 소스 드라이브 IC들(SDIC#1~SDIC#8), 및 게이트 드라이브 IC들(GDIC#1~GDIC#4)을 구비하여, 화상을 표시하는 표시 모드와 센싱을 위한 센싱 모드로 시분할 구동될 수 있다.
표시패널(PNL)에는 화소들이 형성된다. 표시패널(PNL)은 m 개의 데이터라인들과 n 개의 게이트라인들의 교차 구조에 의해 매트릭스 형태로 배치된 m×n 개의 화소들을 포함한다. 화소 각각은 R 디지털 비디오 데이터에 대응되는 R 서브 픽셀, G 디지털 비디오 데이터에 대응되는 G 서브 픽셀, 및 B 디지털 비디오 데이터에 대응되는 B 서브 픽셀 중 어느 하나일 수 있다.
표시패널(PNL)에는 데이터라인들, 게이트라인들, 화소전극 등을 포함한 화소 어레이가 형성된다.
이 화소 어레이에는 터치 UI(User Interface)를 구현하기 위하여 터치 센서들이 인셀(In-cell) 타입으로 내장될 수 있다. 터치 센서들은 터치 전후에 용량(capacitance)의 변화를 바탕으로 터치 입력을 센싱하는 정전 용량 방식의 터치 센서들로 구현될 수 있다. 정전 용량 방식의 터치 센서들은 상호(Mutual) 정전 용량 방식의 터치 센서와, 자기(Self) 정전 용량 방식의 터치 센서로 나뉘어질 수 있다. 상호 정전 용량은 직교하는 두 도체 배선들 사이에 형성되고, 자기 정전 용량은 한 방향으로 형성된 단층의 도체 배선을 따라 형성될 수 있다. 터치 센서 구동 기간에서 획득된 터치 센싱 데이터는 리드 아웃 IC 또는 리드 아웃 IC가 내장된 소스 드라이버 IC로부터 타이밍 콘트롤러에 전송되며, 타이밍 콘트롤러는 전송받은 터치 센싱 데이터를 분석하여 터치 좌표를 추출한다. 터치 센서 내장형 표시장치에 대해서는 본원 출원인에 의해 기출원된 대한민국 특허공개공보 제10-2014-0077719호, 대한민국 특허공개공보 제10-2014-0081470호 등에 상세히 기술되어 있다.
한편, 표시장치가 유기발광 표시장치로 구현되는 경우에, 본 발명의 화소 어레이는 각 화소마다 발광 소자(OLED)와 구동 TFT를 포함할 수 있다. 이러한 유기발광 표시장치에서는 패널 센싱을 통한 센싱 데이터를 기초로 열화 보상 구동이 적용되고 있다. 유기발광 표시장치에서 패널 센싱은 픽셀 구동 기간을 제외한 소정 기간 동안 이뤄지며, 이 패널 센싱 기간 동안 구동 TFT 또는 유기발광 다이오드(OLED)의 열화가 센싱될 수 있다. 획득된 열화 센싱 데이터는 소스 드라이버 IC로부터 타이밍 콘트롤러에 전송되며, 타이밍 콘트롤러는 전송받은 열화 센싱 데이터를 기초로 열화 보상을 위해 입력 디지털 비디오 데이터를 변조한다. 열화 보상이 적용된 표시장치는 본원 출원인에 의해 기출원된 출원번호 제10-2013-0134256호(2013/11/06), 출원번호 제10-2013-0141334호(2013/11/20), 출원번호 제10-2013-0166678호(2013/12/30), 출원번호 제10-2013-0149395호(2013/12/03), 출원번호 제10-2014-0079255호(2014/06/26), 출원번호 제10-2014-0079587호(2014/06/27), 출원번호 제10-2014-0086901호(2014/07/10), 출원번호 제10-2014-0119357호(2014/09/05)에 상세히 기술되어 있다.
타이밍 콘트롤러(TCON)는 수직/수평 동기신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 메인 클럭(CLK) 등의 외부 타이밍신호를 외부의 호스트 시스템으로부터 입력받아 소스 드라이브 IC들(SDIC#1~SDIC#8)과 게이트 드라이브 IC들(GDIC#1~GDIC#4)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 생성한다. 타이밍 제어신호들은 게이트 드라이브 IC들(GDIC#1~GDIC#4)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호와, 소스 드라이브 IC들(SDIC#1~SDIC#8)의 동작 타이밍을 제어하기 위한 소스 타이밍 제어신호를 포함한다.
타이밍 콘트롤러(TCON)는 표시 모드하에서 제1 로직 레벨(하이 로직 레벨)의 모드 제어신호를 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송하고, 센싱 모드하에서 제1 로직 레벨과 반대되는 제2 로직 레벨(로우 로직 레벨)의 모드 제어신호를 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송할 수 있다.
게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 제1 게이트 드라이브 IC(GDIC#1)로부터 첫 번째 게이트펄스가 발생되도록 스캔이 시작되는 시작 타이밍을 지시한다. 게이트 쉬프트 클럭(GSC)은 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 드라이브 IC들(GDIC#1~GDIC#4)의 쉬프트 레지스터는 게이트 쉬프트 클럭(GSC)의 라이징 에지에서 게이트 스타트 펄스(GSP)를 쉬프트시킨다. 게이트 드라이브 IC들(GDIC#1~GDIC#4)은 앞단 게이트 드라이브 IC의 캐리신호를 게이트 스타트 펄스로 입력받아 동작하기 시작한다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들(GDIC#1~GDIC#4)의 출력 타이밍을 제어한다. 이러한 게이트 타이밍 제어신호는 콘트롤 데이터 패킷에 인코딩되어 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송될 수 있다. 소스 드라이브 IC들(SDIC#1~SDIC#8)은 콘트롤 데이터 패킷에서 게이트 타이밍 제어신호를 복원하여 게이트 드라이브 IC들(GDIC#1~GDIC#4)에 전송할 수 있다. 타이밍 콘트롤러(TCON)에서 생성된 게이트 타이밍 제어신호가 게이트 드라이브 IC들(GDIC#1~GDIC#4)에 직접 전송되는 경우에, 콘트롤 데이터 패킷에는 게이트 타이밍 제어정보들이 생략될 수 있다.
게이트 드라이브 IC들(GDIC#1~GDIC#4)은 게이트 타이밍 제어신호들에 응답하여 데이터전압에 동기되는 게이트펄스를 게이트라인들에 순차적으로 공급한다.
소스 타이밍 제어신호는 소스 드라이브 IC들(SDIC#1~SDIC#8)의 동작을 제어하는 제어 정보들을 포함한다. 예를 들어 소스 타이밍 제어신호는 극성 제어 정보와 소스 출력 타이밍 정보 등을 포함한다. 소스 드라이브 IC들(SDIC#1~SDIC#8)은 극성 제어 정보를 복원하여 내부 극성제어신호(POL)를 발생하여 극성제어신호의 로직(logic) 값에 따라 데이터전압의 극성을 반전시킨다. 소스 드라이브 IC들(SDIC#1~SDIC#8)은 소스 출력 타이밍 정보를 복원하여 내부 소스 출력 인에이블신호(SOE)를 생성한다. 소스 드라이브 IC들(SDIC#1~SDIC#8)로부터 출력되는 데이터전압의 출력 타이밍은 내부 소스 출력 인에이블신호(SOE)의 로직 값에 따라 제어된다. 이러한 소스 타이밍 제어신호(SOE)는 콘트롤 데이터 패킷에 인코딩되어 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송될 수 있다.
소스 드라이브 IC들(SDIC#1~SDIC#8)에는 정극성/부극성 감마보상전압을 발생하는 회로가 내장될 수 있다. 이 경우에, 콘트롤 데이터 패킷을 통해 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송되는 소스 타이밍 제어신호에는 감마보상전압을 제어하는 감마 보상 제어정보들이 포함될 수 있다.
소스 드라이브 IC들(SDIC#1~SDIC#8)은 콘트롤 데이터 패킷에서 게이트 타이밍 제어신호를 복원하여 게이트 드라이브 IC들(GDIC#1~GDIC#4)에 전송할 수 있다.
소스 드라이브 IC들(SDIC#1~SDIC#8)은 데이터 배선쌍을 통해 타이밍 콘트롤러(TCON)로부터 클럭 트레이닝 패턴(clock training pattern 또는 preamble) 신호, 콘트롤 데이터 패킷, 비디오 데이터 패킷을 전송받는다. 콘트롤 데이터 패킷에는 소스 타이밍 제어신호의 제어 정보들과 게이트 타이밍 제어신호의 제어 정보들이 포함될 수 있다. 그리고, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 제어 배선을 통해 타이밍 콘트롤러(TCON)으로부터 모드 제어신호를 전송받는다.
모드 제어신호에 따른 표시 모드 하에서, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 클럭 트레이닝 패턴 신호를 수신받아 내장된 클럭 복원회로의 출력 위상과 주파수를 고정(Locking)한다. 이어서, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 클럭 복원회로의 출력 위상과 주파수가 고정된 후에 데이터 배선쌍을 통해 비트 스트림으로 입력되는 클럭 비트를 복원하여 내부 클럭 신호를 복원한다. 이어서, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 내부 클럭 신호의 클럭 타이밍에 맞추어 콘트롤 데이터 패킷의 비트 스트림을 샘플링하여 콘트롤 데이터 패킷을 통해 수신된 제어 정보를 복원한다. 이어서, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 데이터 배선쌍을 통해 수신되는 비디오 데이터 패킷의 RGB 비트들을 내부 클럭 신호의 클럭 타이밍에 맞추어 샘플링하여 RGB 디지털 비디오 데이터를 복원하고, 복원된 RGB 디지털 비디오 데이터를 감마보상전압으로 변환하여 데이터 전압을 생성한다. 그리고 소스 드라이브 IC들(SDIC#1~SDIC#8)은 콘트롤 데이터 패킷으로부터 복원된 내부 극성제어신호(POL)에 따라 데이터전압의 극성을 반전시키고 콘트롤 데이터 패킷으로부터 복원된 내부 소스 출력 인에이블신호(SOE)에 따라 데이터전압을 출력한다.
모드 제어신호에 따른 센싱 모드 하에서, 소스 드라이브 IC들(SDIC#1~SDIC#8)은 표시패널(PNL)로부터 획득된 센싱 데이터(터치 센싱 데이터 또는 열화 센싱 데이터)를 데이터 배선쌍을 통해 타이밍 콘트롤러(TCON)에 전송한다. 이를 위해, 타이밍 콘트롤러(TCON)와 각 소스 드라이브 IC(SDIC#1~SDIC#8) 간에는 데이터 배선쌍을 공유하는 양 방향 EPI 인터페이스부 프로토콜이 적용된다.
다시 말해, 본 발명은 EPI 인터페이스 프로토콜을 양방향 인터페이스로 변경하고 공통의 신호 배선을 통해 비디오 데이터와 센싱 데이터를 모두 전송한다. 이를 통해 본 발명은 센싱 데이터 전송과 관련된 종래 신호 배선들을 모두 삭제할 수 있어 각 소스 드라이브 IC(SDIC#1~SDIC#8)와 타이밍 콘트롤러(TCON) 간 핀수 및 콘트롤 PCB(Printed Circuit Board)의 설계 복잡도를 크게 줄일 수 있다. 또한, 본 발명은 센싱 데이터 전송에도 EPI 인터페이스 프로토콜을 이용함으로써 이웃한 소스 드라이버 IC들 간 센싱 데이터의 타이밍 매칭을 용이하게 구현할 수 있다.
도 4는 도 3에 도시된 타이밍 콘트롤러(TCON)와 소스 드라이브 IC들(SDIC#1~SDIC#8)사이의 신호 배선들을 보여준다.
도 4를 참조하면, 타이밍 콘트롤러(TCON)와 각 소스 드라이브 IC(SDIC#1~SDIC#8) 사이에는 양방향 EPI 인터페이스 프로토콜을 위한 공유 데이터 배선쌍(11), 모드 제어신호(DIS) 전송을 위한 제어 배선(12), 락체크 신호(LCS) 전송을 위한 락체크 배선(13) 등의 신호 배선들이 형성된다.
공유 데이터 배선쌍(11)은 1:1 즉, 점 대 점(Point to Point) 방식으로 타이밍 콘트롤러(TCON)를 각 소스 드라이브 IC(SDIC#1~SDIC#8)에 직렬 연결한다. 타이밍 콘트롤러(TCON)는 표시 모드 하에서 공유 데이터 배선쌍(11)을 통해 클럭 트레이닝 패턴, 콘트롤 데이터 패킷, 비디오 데이터 패킷을 소스 드라이브 IC들(SDIC#1~SDIC#8)에 순차적으로 전송한다. 콘트롤 데이터 패킷은 클럭 비트(Clock bit), 콘트롤 스타트 비트(Control start bit), 소스 및 게이트 타이밍 제어 정보 등을 포함한 비트 스트림(bit stream)으로 구성될 수 있다. 소스 및 게이트 타이밍 제어 정보는 전술한 소스 타이밍 제어신호의 제어 정보들과 게이트 타이밍 제어신호의 제어 정보들을 포함한다. 비디오 데이터 패킷은 클럭 비트, 내부 데이터 인에이블 비트, RGB 데이터 비트 등을 포함한 비트 스트림이다. 소스 드라이브 IC들(SDIC#1~SDIC#8) 각각은 공유 데이터 배선쌍(11)을 통해 입력되는 내부 클럭 신호를 복원한다. 이웃한 소스 드라이브 IC들(SDIC#1~SDIC#8) 사이에는 클럭 캐리와 RGB 데이터를 전달하는 배선이 필요없다.
타이밍 콘트롤러(TCON)는 클럭 트레이닝 패턴 신호를 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송하여 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 복원회로로부터 출력되는 내부 클럭신호의 주파수와 위상을 안정되게 고정시킨다. 타이밍 콘트롤러(TCON)는 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 복원회로 출력이 안정하게 고정되었는지를 확인하기 위한 락 신호(LOCK)를 락체크 배선(LCS1)을 통해 제1 소스 드라이브 IC(SDIC#1)에 전송할 수 있다. 소스 드라이브 IC들(SDIC#1~SDIC#8) 사이에는 락 신호를 전달하기 위한 배선(도 2에서 점선)을 통해 캐스케이드(cascade)로 접속될 수 있다. 제1 소스 드라이브 IC(SDIC#1)는 클럭 트레이닝 패턴 신호를 수신하여 클럭 복원회로 출력의 주파수와 위상이 고정되면 하이 논리의 락신호(Lock)를 제2 소스 드라이브 IC(SDIC#2)에 전달하고, 제2 소스 드라이브 IC(SDIC#2)는 클럭 트레이닝 패턴 신호를 수신하여 클럭 복원회로 출력의 주파수와 위상을 고정한 후에 하이 논리의 락신호(Lock)를 제3 소스 드라이브 IC(SDIC#3)에 전달한다. 모든 소스 드라이브 IC들(SDIC#1~SDIC#8)에서 클럭 복원회로 출력의 주파수와 위상이 고정된 후에 마지막 소스 드라이브 IC(SDIC#8)의 클럭 복원회로 출력의 주파수와 위상이 고정되면 마지막 소스 드라이브 IC(SDIC#8)는 하이논리의 락 신호(Lock)를 피드백 락체크 배선(LCS2)을 통해 타이밍 콘트롤러(TCON)에 전송한다. 타이밍 콘트롤러(TCON)는 마지막 소스 드라이브 IC(SDIC#8)로부터 락 신호(Lock)의 피드백 입력이 수신되면 콘트롤 데이터 패킷과 비디오 데이터 패킷의 비트 스트림을 소스 드라이브 IC들(SDIC#1~SDIC#8)로 전송하기 시작한다. 따라서, 타이밍 콘트롤러(TCON)는 모든 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 복원회로 출력이 안정되게 고정(lock)될 때까지 클럭 트레이닝 패턴 신호를 공유 데이터 배선쌍(11)을 통해 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송하고, 모든 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 복원회로 출력이 고정된 것이 확된 후에 콘트롤 데이터 패킷과 비디오 데이터 패킷의 전송을 시작한다.
각 소스 드라이브 IC(SDIC#1~SDIC#8)는 EPI 프로토콜 하에서 수신되는 콘트롤 데이터 패킷에서 내부 소스 출력 인에이블 신호(SOE)를 복원하고, 그 내부 소스 출력 인에이블신호(SOE)의 로직 값에 따라 출력 타이밍을 조절할 수 있다.
각 소스 드라이브 IC(SDIC#1~SDIC#8)는 센싱 모드 하에서 공유 데이터 배선쌍(11)을 통해 센싱 데이터를 타이밍 콘트롤러(TCON) 전송한다.
도 5는 도 3에 도시된 타이밍 콘트롤러(TCON)와 소스 드라이브 IC(SDIC)의 내부 구성을 보여준다.
도 5를 참조하면, 표시 모드 하에서, 타이밍 콘트롤러(TCON)는 LVDS 인터페이스 또는 TMDS 인터페이스를 통해 호스트 시스템으로부터 입력 영상의 디지털 비디오 데이터(RGB)를 수신한다. 타이밍 콘트롤러(TCON)는 내부 타이밍 제어신호 발생회로를 이용하여 호스트 시스템으로부터 입력되는 외부 타이밍 신호에 기초하여 소스 콘트롤 데이터와 게이트 콘트롤 데이터를 포함한 콘트롤 데이터를 생성한다. 타이밍 콘트롤러(TCON)는 LVDS 인터페이스 또는 TMDS 인터페이스를 통해 호스트 시스템으로부터 입력되는 EPI 클럭과 비디오 데이터(RGB)의 타이밍을 소스 드라이브 IC(SDIC)의 게이트 드라이버 IC의 타이밍에 맞게 재배열하고, 또한 EPI 전송을 위해 비디오 데이터(RGB) 신호 사이마다 EPI 클럭을 내장시킴으로써 차신호쌍으로 변환한다. 타이밍 콘트롤러(TCON)는 EPI 클럭, 콘트롤 데이터 및 디지털 비디오 데이터를 포함하는 EPI 신호를 제1 송신단(21)을 통해 공유 데이터 배선쌍(11)에 출력한다. EPI 신호는 공유 데이터 배선쌍(11)을 통해 소스 드라이버 IC(SDIC)에 전송된다. 타이밍 콘트롤러(TCON)는 모드 제어신호(DIS)를 제어 배선을 통해 소스 드라이버 IC(SDIC)에 전송한다.
표시 모드 하에서, 소스 드라이브 IC(SDIC)의 제2 수신단(31)은 공유 데이터 배선쌍(11)에 연결되어 공유 데이터 배선쌍(11)으로부터 EPI 신호를 수신한다. 소스 드라이브 IC(SDIC)의 클럭 복원회로(32)는 수신된 EPI 클럭으로부터 내부 클럭을 복원하고, 소스 드라이브 IC(SDIC)의 샘플링 회로(33)는 복원된 내부 클럭에 따라 콘트롤 데이터와 디지털 비디오 데이터(RGB) 비트 각각을 샘플링한다.
센싱 모드 하에서, 소스 드라이브 IC(SDIC)의 센싱 유닛(34)은 표시패널로부터 아날로그 센싱값을 얻고, 이 센싱값을 N비트(N은 자연수, 예컨대, N은 10) ADC(아날로그-디지털 변환기)를 통해 센싱 데이터로 변환한 후 소스 드라이브 IC(SDIC)의 제2 송신단(35)에 출력한다. 소스 드라이브 IC(SDIC)의 제2 송신단(35)은 공유 데이터 배선쌍(11)에 연결되어 공유 데이터 배선쌍(11)에 센싱 데이터를 출력한다.
센싱 모드 하에서, 타이밍 콘트롤러(TCON)의 제1 수신단(22)은 공유 데이터 배선쌍(11)에 연결되어 공유 데이터 배선쌍(11)으로부터 센싱 데이터를 입력받는다. 타이밍 콘트롤러(TCON)의 데이터 처리부(23)는 제1 수신단(22)으로부터 입력되는 센싱 데이터를 미리 설정된 터치 좌표 추출 알고리즘에 적용하여 터치 좌표를 추출하거나 또는, 미리 설정된 보상 알고리즘에 적용하여 열화 보상을 위한 보상값을 산출할 수 있다.
이렇게 타이밍 콘트롤러(TCON)의 제1 송신단(21) 및 소스 드라이버 IC(SDIC)의 제2 수신단(31)은 표시 모드 하에서 동작이 활성화되고 센싱 모드 하에서 동작이 비 활성화되며, 소스 드라이버 IC(SDIC)의 제2 송신단(35) 및 타이밍 콘트롤러(TCON)의 제1 수신단(22)은 표시 모드 하에서 동작이 비 활성화되고 센싱 모드 하에서 동작이 활성화됨으로써, EPI 양방향 인터페이스 프로토콜을 구현한다.
도 6은 도 3에 도시된 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 신호 전송을 위한 EPI 프로토콜을 보여 주는 파형도이다. 그리고, 도 7은 도 6의 센싱 구간을 자세히 보여주는 타이밍도이다.
도 6을 참조하면, 타이밍 콘트롤러(TCON)는 모드 제어신호(DIS)를 이용하여 비디오 데이터 인터페이스가 구현되는 표시 기간과 센싱 데이터 인터페이스가 구현되는 센싱 기간을 시분할 한다.
모드 제어신호(DIS)가 로우 로직 레벨(L)로 유지되는 표시 기간에서, 타이밍 콘트롤러(TCON)는 제1 단계(Phase-Ⅰ) 기간 동안 일정한 주파수의 클럭 트레이닝 패턴 신호(또는 Preamble signal)를 소스 드라이브 IC들(SDIC#1~SDIC#8)로 전송하고 락 피드백 신호 배선을 통해 하이 로직 레벨의 락 신호(LOCK)가 입력되면 제2 단계(Phase-Ⅱ) 신호 전송으로 이행한다. 이어서, 타이밍 콘트롤러(TCON)는 제2 단계(Phase-Ⅱ) 기간 동안 콘트롤 데이터를 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송하고, 락 신호(LOCK)가 하이 로직 레벨을 유지되면, 제3 단계(Phase-Ⅲ) 신호 전송으로 이행하여 입력 영상의 비디오 데이터(RGB Data)를 소스 드라이브 IC들(SDIC#1~SDIC#8)로 전송한다.
도 6에서 "Tlock"은 클럭 트레이닝 패턴 신호가 소스 드라이브 IC들(SDIC#1~SDIC#8)에 입력되기 시작한 후 부터 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 복원회로의 출력이 락킹되어 락 신호가 하이 로직 레벨(H)로 반전될 때까지의 시간이다. 이 시간(Tlock)은 최소 1 수평기간 이상의 시간이다. 1 수평기간은 표시패널(PNL)의 1 수평라인에 배열된 화소들에 비디오 데이터가 기입되는데 필요한 시간이다.
모드 제어신호(DIS)가 하이 로직 레벨(H)로 유지되는 센싱 기간에서, 각 소스 드라이브 IC(SDIC#1~SDIC#8)는 도 7과 같이 모드 제어신호(DIS)의 라이징 에지로부터 소정 기간(T0) 경과 후에 T1 기간에서 데이터 스타트 신호를 출력하고, 이어서 T2 기간에서 센싱 데이터를 순차적으로 출력할 수 있다. 각 소스 드라이브 IC(SDIC#1~SDIC#8)는 T0 기간 동안 클럭 트레이닝을 수행할 수 있다. 센싱 기간에서, 타이밍 콘트롤러(TCON)는 데이터 스타트 신호를 전송받고, 그 데이터 스타트 신호에 이어 전송되는 센싱 데이터 중에서 미리 설정된 개수(즉, 1개의 소스 드라이버 IC(SDIC)에서 전송할 수 있는 개수) 만큼을 센싱 데이터로 인지할 수 있다.
타이밍 콘트롤러(TCON)는 마지막 소스 드라이브 IC(SDIC#8)로부터 로우 로직 레벨(L)의 락(LOCK) 신호가 입력됨과 동시에 모드 제어신호(DIS)가 로우 로직 레벨(L)로 반전될 때 소스 드라이브 IC들(SDIC#1~SDIC#8)의 클럭 트레이닝을 재개하기 위하여 제1 단계(Phase-Ⅰ)로 이행하여 클럭 트레이닝 패턴 신호를 소스 드라이브 IC들(SDIC#1~SDIC#8)에 전송한다.
도 8은 열화 센싱을 위한 시분할 구동의 일 예를 보여준다. 그리고, 도 9는 터치 센싱을 위한 시분할 구동의 일 예를 보여준다.
본 발명의 열화 센싱은 도 8과 같이 파워 온 시의 소정 기간 동안 수행될 수 있으나 이에 한정되지 않는다. 본 발명의 열화 센싱은 화상 표시 중의 소정 기간(수직 블랭크 기간) 동안 수행될 수 있으며, 또한 파워 오프 시의 소정 기간 동안 수행될 수도 있다. 센싱 기간 동안에는 센싱 데이터 인터페이스만 온 되고 비디오 데이터 인터페이스는 오프된다. 반대로 표시 기간 동안에는 비디오 데이터 인터페이스만 온 되고 센싱 데이터 인터페이스는 오프 된다.
본 발명의 터치 센싱은 도 9와 같이 1 프레임 기간 중 표시 기간을 제외한 나머지 기간 동안 수행된다. 본 발명의 터치 센싱은 입력 대비 2배 빠른 내부 데이터 인에이블 신호를 기반으로 동작한다. 센싱 기간 동안에는 센싱 데이터 인터페이스만 온 되고 비디오 데이터 인터페이스는 오프된다. 반대로 표시 기간 동안에는 비디오 데이터 인터페이스만 온 되고 센싱 데이터 인터페이스는 오프 된다.
도 10은 본 발명에 따른 비디오 데이터 인터페이싱을 보여준다. 그리고, 도 11a 및 도 11b은 본 발명에 따른 센싱 데이터 인터페이싱을 보여준다.
도 10을 참조하면, 표시 기간의 EPI 프로토콜에서 소스 드라이브 IC들(SDIC#1~SDIC#8)로 전송되는 데이터의 1 패킷은 다수의 데이터 비트들, 데이터 비트들의 앞과 뒤에 할당된 클럭 비트들과 더미 비트들을 포함한다. 데이터 비트들은 콘트롤 데이터 혹은 입력 영상의 디지털 비디오 데이터의 비트들이다. 1 비트 전송 시간은 1 UI(Unit Interval) 시간으로서 액정표시패널(PNL)의 해상도나 데이터 비트수에 따라 달라진다.
클럭 비트들과 더미 비트들은 이웃한 패킷들의 데이터 비트들 사이에 4 UI 만큼 할당되고, 그 로직 값은 "0 0 1 1 (또는 L L H H)"으로 할당될 수 있다. 데이터 비트 수가 10 bit일 때, 1 패킷은 30 UI의 RGB 데이터 비트들과, 4 UI의 클럭 비트들 및 더미 비트들을 포함할 수 있다.
EPI 프로토콜 변화를 최대한 방지하기 위해, 센싱 기간의 EPI 프로토콜은 표시 기간에서의 EPI 프로토콜을 기반으로 정해진다.
즉, 도 11a과 같이, 센싱 기간에서 타이밍 콘트롤러(TCON)로 전송되는 데이터의 1 패킷은 10UI의 센싱 데이터 비트와 20UI의 유저 데이터 비트와 4 UI의 클럭 비트들 및 더미 비트들을 포함할 수 있다. 20UI의 유저 데이터는 사용자 편의성을 증대시키기 위해 미리 할당되는 데이터 비트 스트림으로서, 데이터 번호 등이 이에 해당될 수 있다.
또한, 도 11b와 같이 센싱 기간에서 타이밍 콘트롤러(TCON)로 전송되는 데이터의 1 패킷은 10UI의 센싱 데이터 비트와 20UI의 리커버리용 센싱 데이터 비트와 4 UI의 클럭 비트들 및 더미 비트들을 포함할 수 있다. 여기서, 20UI의 리커버리용 센싱 데이터 비트는 10UI의 센싱 데이터와 실질적으로 동일한 값을 가진다. 본 발명은 동일한 데이터의 반복 전송을 통해 전송 과정에서 생기는 센싱 데이터의 왜곡을 최소화할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
TCON : 타이밍 콘트롤러 SDIC#1~SDIC#8 : 소스 드라이브 IC
GDIC#1~GDIC#4 : 게이트 드라이브 IC
GDIC#1~GDIC#4 : 게이트 드라이브 IC
Claims (6)
- 표시패널;
공유 전송 배선에 연결된 제1 송신단과 제1 수신단을 포함하고, 상기 제1 송신단은 디지털 비디오 데이터를 포함한 EPI 신호를 상기 공유 전송 배선을 통해 전송하고, 상기 제1 수신단은 상기 공유 전송 배선으로부터 센싱 데이터를 수신하는 타이밍 콘트롤러; 및
상기 공유 전송 배선에 연결된 제2 송신단과 제2 수신단을 포함하고, 상기 제2 수신단은 제1 송신단에서 출력된 상기 EPI 신호를 상기 공유 전송 배선을 통해 수신하고, 상기 제2 송신단은 상기 표시패널로부터 획득된 상기 센싱 데이터를 상기 공유 전송 배선을 통해 상기 제1 수신단으로 전송하는 적어도 하나 이상의 소스 드라이버 IC를 구비하는 것을 특징으로 하는 표시장치. - 삭제
- 제 1 항에 있어서,
상기 제1 송신단 및 제2 수신단은 상기 디지털 비디오 데이터를 기반으로 화상을 표시하기 위한 표시 모드에서 동작이 활성화되고 상기 센싱 데이터를 획득하기 위한 센싱 모드에서 동작이 비 활성화되며,
상기 제2 송신단 및 제1 수신단은 상기 표시 모드에서 동작이 비 활성화되고 상기 센싱 모드에서 동작이 활성화되는 것을 특징으로 하는 표시장치. - 제 3 항에 있어서,
상기 타이밍 콘트롤러와 상기 소스 드라이버 IC 사이에는 모드 제어신호를 전송하기 위한 제어 배선이 더 구비되고;
상기 타이밍 콘트롤러는 상기 표시 모드에서 제1 로직 레벨의 상기 모드 제어신호를 상기 소스 드라이버 IC에 전송하고, 상기 센싱 모드에서 상기 제1 로직 레벨과 반대되는 제2 로직 레벨의 상기 모드 제어신호를 상기 소스 드라이버 IC에 전송하는 것을 특징으로 하는 표시장치. - 제 3 항에 있어서,
상기 표시 모드에서 상기 각 소스 드라이버 IC로 전송되는 상기 EPI 신호의 1 패킷은 30 비트의 RGB 디지털 비디오 데이터와 4 비트의 클럭 및 더미신호를 포함하고;
상기 센싱 모드에서 상기 타이밍 콘트롤러로 전송되는 상기 센싱 데이터의 1 패킷은 10비트의 센싱 데이터와 20비트의 유저 데이터와 4 비트의 클럭 및 더미신호를 포함하는 것을 특징으로 하는 표시장치. - 제 3 항에 있어서,
상기 표시 모드에서 상기 각 소스 드라이버 IC로 전송되는 상기 EPI 신호의 1 패킷은 30 비트의 RGB 디지털 비디오 데이터와 4 비트의 클럭 및 더미신호를 포함하고;
상기 센싱 모드에서 상기 타이밍 콘트롤러로 전송되는 상기 센싱 데이터의 1 패킷은 10비트의 센싱 데이터와 20비트의 리커버리용 센싱 데이터와 4 비트의 클럭 및 더미신호를 포함하며;
상기 리커버리용 센싱 데이터는 상기 센싱 데이터와 동일한 것을 특징으로 하는 표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140149637A KR102270600B1 (ko) | 2014-10-30 | 2014-10-30 | 표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140149637A KR102270600B1 (ko) | 2014-10-30 | 2014-10-30 | 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160053116A KR20160053116A (ko) | 2016-05-13 |
KR102270600B1 true KR102270600B1 (ko) | 2021-07-01 |
Family
ID=56023025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140149637A KR102270600B1 (ko) | 2014-10-30 | 2014-10-30 | 표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102270600B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102563779B1 (ko) * | 2016-06-30 | 2023-08-04 | 엘지디스플레이 주식회사 | Oled 표시 장치 |
KR102636679B1 (ko) * | 2016-08-31 | 2024-02-14 | 엘지디스플레이 주식회사 | 터치 디스플레이 장치 및 그 구동 방법 |
KR102491946B1 (ko) * | 2016-09-09 | 2023-01-26 | 엘지디스플레이 주식회사 | 컨트롤러, 드라이버 ic 및 그를 이용한 표시장치 |
KR102522805B1 (ko) | 2016-10-31 | 2023-04-20 | 엘지디스플레이 주식회사 | 표시 장치 |
KR102651842B1 (ko) * | 2016-12-28 | 2024-03-26 | 엘지디스플레이 주식회사 | 터치 표시 장치 및 그의 구동 방법 |
KR102577236B1 (ko) * | 2018-06-05 | 2023-09-12 | 삼성전자주식회사 | 디스플레이 장치 및 그것의 인터페이스 동작 |
KR102608951B1 (ko) * | 2018-09-06 | 2023-12-04 | 삼성전자주식회사 | 디스플레이 장치 및 디스플레이 장치의 제어방법 |
US11099675B1 (en) * | 2020-04-23 | 2021-08-24 | Novatek Microelectronics Corp. | Display device, operation method, driving circuit and timing control circuit |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101878976B1 (ko) * | 2011-07-07 | 2018-07-17 | 삼성디스플레이 주식회사 | 터치 센싱 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 |
KR101803575B1 (ko) * | 2011-07-15 | 2017-11-30 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
KR101960788B1 (ko) * | 2012-12-17 | 2019-03-21 | 엘지디스플레이 주식회사 | 유기 발광 디스플레이 장치와 이의 구동 방법 |
-
2014
- 2014-10-30 KR KR1020140149637A patent/KR102270600B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR20160053116A (ko) | 2016-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102270600B1 (ko) | 표시장치 | |
KR102112089B1 (ko) | 표시장치와 그 구동 방법 | |
KR102522805B1 (ko) | 표시 장치 | |
KR102570350B1 (ko) | 터치표시장치, 터치시스템, 구동회로 및 구동방법 | |
US10866672B2 (en) | Signal transmission device and display using the same | |
KR102636679B1 (ko) | 터치 디스플레이 장치 및 그 구동 방법 | |
KR102170646B1 (ko) | 표시장치 및 그 구동방법 | |
KR102176504B1 (ko) | 표시장치와 그 구동방법 | |
KR101891710B1 (ko) | 클럭 임베디드 인터페이스 장치 및 이를 이용한 영상 표시장치 | |
KR20180024283A (ko) | 표시장치 및 이의 구동방법 | |
KR20150125145A (ko) | 표시장치 | |
US9111509B2 (en) | Display apparatus that generates black image signal in synchronization with the driver IC whose internal clock has the highest frequency when image/timing signals are not received | |
CN109961731B (zh) | 数据线驱动电路、显示器驱动电路以及驱动显示器的方法 | |
KR102293371B1 (ko) | 표시장치 | |
KR102378398B1 (ko) | 터치 스크린을 갖는 표시장치와 그 구동 회로 | |
US20160202830A1 (en) | Touch screen panel and driving method thereof | |
KR102063350B1 (ko) | 타이밍 콘트롤러와 이를 이용한 표시장치 | |
US20160202818A1 (en) | Touch screen display and driving method thereof | |
KR102727321B1 (ko) | 영상 표시장치 및 그 구동방법 | |
KR102460112B1 (ko) | 표시장치 | |
CN116137143A (zh) | 定时控制器、包括其的显示驱动装置及其驱动方法 | |
KR20210077338A (ko) | 내부 인터페이스를 갖는 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |