KR102265187B1 - 클럭 복구 회로 - Google Patents
클럭 복구 회로 Download PDFInfo
- Publication number
- KR102265187B1 KR102265187B1 KR1020210017819A KR20210017819A KR102265187B1 KR 102265187 B1 KR102265187 B1 KR 102265187B1 KR 1020210017819 A KR1020210017819 A KR 1020210017819A KR 20210017819 A KR20210017819 A KR 20210017819A KR 102265187 B1 KR102265187 B1 KR 102265187B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- short pulse
- signal
- flip
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0232—Monostable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0233—Bistable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/125—Discriminating pulses
- H03K5/1252—Suppression or limitation of noise or interference
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
- H03K5/1565—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
도 2 는 본 발명에 따른 복수의 가용 표준들 중 하나에 따라 선택적으로 동작하는 IC 디바이들 사이의 데이터 링크를 채택하는 장치의 시스템 아키텍처를 예시한다.
도 3 은 본 발명에 따른 C-PHY 3-페이즈 심볼 인코더를 예시한다.
도 4 는 본 발명에 따른 C-PHY 3-페이즈 심볼 인코딩된 인터페이스에서 시그널링을 예시한다.
도 5는 본 발명에 따른 C-PHY 심볼 디코더를 예시한다.
도 6은 본 발명에 따른 C-PHY 3-페이즈 인터페이스에서 디코더에 제공될 수도 있는 클럭 복구 회로들의 특정 실시예를 예시하는 블록 개략도(800)이다.
도 7은 본 발명의 제1 실시예에 따른 도 6의 클럭 복구 회로(624)에서 숏 펄스 생성부(804) 및 클럭 생성부(806)의 구체적인 구성도이다.
도 8은 도 7의 숏 펄스 생성부(804) 및 클럭 생성부(806)의 동작을 설명하기 위한 출력 파형도이다.
도 9는 본 발명의 제2 실시예에 따른 도 6의 클럭 복구 회로(624)에서 숏 펄스 생성부(804) 및 클럭 생성부(806)의 구체적인 구성도이다.
도 10은 도 9의 숏 펄스 검출부(804) 및 클럭 생성부(806)의 동작을 설명하기 위한 출력 파형도이다.
804: 숏 펄스 생성부 804a, 804b, 804c: 단안정 멀티바이브레터
806: 클럭 생성부 806a: 플립-플롭
806b: 2 분주기 806c: 프로그래밍가능 지연부
806d: 듀티 사이클 보정부
Claims (7)
- 3개의 신호 와이어들의 각각을 트리오에서의 3개의 신호 와이어들 중 다른 것과 비교하는 것에 의해 상이한 신호들의 세트를 생성하도록 구성된 제1 내지 제3 차동 수신기들;
상기 제1 내지 제3 차동 수신기들에서 출력된 신호들을 논리 합 연산하여 숏 펄스를 출력하는 숏 펄스 생성부; 및
상기 숏 펄스 생성부에서 출력된 신호에서 그리치를 제거하여 클럭 신호를 출력하는 클럭 생성부를 포함하고,
상기 클럭 생성부는,
상기 숏 펄스 생성부에서 출력된 신호를 트리거하는 플립-플롭과,
설정된 딜레이 타임으로 상기 플립-플롭에서 출력된 펄스를 피드백하여 상기 플립-플롭을 리셋시켜 그리치를 제거하는 프로그래밍가능 지연부와,
상기 프로그래밍가능 지연부에 의해 그리치가 제거되어 상기 플립-플롭에서 출력된 펄스를 2분주하여 클럭신호를 출력하는 2 분주기를 구비하는 클럭 복구 회로. - 제 1 항에 있어서,
상기 숏 펄스 생성부는,
상기 제1 내지 제3 차동 수신기들에서 출력되는 신호를 각각 처리하여 구형파 신호를 출력하는 제1 내지 제3 단안정 멀티바이브레터와,
상기 제1 내지 제3 단안정 멀티바이브레터들에서 출력된 구형파 신호를 논리 합 연상하여 숏 펄스를 출력하는 논리 합 연산부를 포함하는 클럭 복구 회로. - 삭제
- 제 1 항에 있어서,
상기 클럭 생성부는, 상기 프로그래밍가능 지연부의 딜레이 타임을, 상기 제1 내지 제3 차동 수신기들에 입력되는 입력 데이터의 레이트의 변화에 관계없이, 한번 설정하는 클럭 복구 회로. - 3개의 신호 와이어들의 각각을 트리오에서의 3개의 신호 와이어들 중 다른 것과 비교하는 것에 의해 상이한 신호들의 세트를 생성하도록 구성된 제1 내지 제3 차동 수신기들;
상기 제1 내지 제3 차동 수신기들에서 출력된 신호들을 논리 합 연산하여 숏 펄스를 출력하는 숏 펄스 생성부; 및
상기 숏 펄스 생성부에서 출력된 신호에서 그리치를 제거하여 클럭 신호를 출력하는 클럭 생성부를 포함하고,
상기 클럭 생성부는,
상기 숏 펄스 생성부에서 출력된 신호를 트리거하는 플립-플롭과,
설정된 딜레이 타임으로 상기 플립-플롭에서 출력된 펄스를 피드백하여 상기 플립-플롭을 리셋시켜 그리치를 제거하는 프로그래밍가능 지연부와,
상기 프로그래밍가능 지연부에 의해 그리치가 제거되어 상기 플립-플롭에서 출력된 펄스의 듀트 사이클을 보정하여 클럭신호를 출력하는 듀티 사이클 보정부를 구비하는 클럭 복구 회로. - 제 5 항에 있어서,
상기 프로그래밍가능 지연부는 상기 제1 내지 제3 차동 수신기들에 입력되는 입력 데이터의 다음 입력 데이터 천이 때 발생되는 그리치까지 방지할 수 있도록 지연 타임을 늘려서 사용하는 것을 특징으로 하는 클럭 복구 회로. - 제 5 항에 있어서,
상기 클럭 생성부는 상기 제1 내지 제3 차동 수신기들에 입력되는 입력 데이터의 레이트가 변할 때마다 상기 프로그래밍가능 지연부의 딜레이 타임을 매번 바꾸어 주는 클럭 복구 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210017819A KR102265187B1 (ko) | 2021-02-08 | 2021-02-08 | 클럭 복구 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210017819A KR102265187B1 (ko) | 2021-02-08 | 2021-02-08 | 클럭 복구 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR102265187B1 true KR102265187B1 (ko) | 2021-06-16 |
KR102265187B9 KR102265187B9 (ko) | 2021-08-19 |
Family
ID=76602871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210017819A Active KR102265187B1 (ko) | 2021-02-08 | 2021-02-08 | 클럭 복구 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102265187B1 (ko) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150121718A (ko) * | 2013-03-07 | 2015-10-29 | 퀄컴 인코포레이티드 | 다중 와이어 데이터 신호들을 위한 클록 복원 회로 |
KR20180048952A (ko) * | 2015-09-01 | 2018-05-10 | 퀄컴 인코포레이티드 | 3-페이즈 인터페이스에 대한 멀티페이즈 클록 데이터 복구 |
-
2021
- 2021-02-08 KR KR1020210017819A patent/KR102265187B1/ko active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150121718A (ko) * | 2013-03-07 | 2015-10-29 | 퀄컴 인코포레이티드 | 다중 와이어 데이터 신호들을 위한 클록 복원 회로 |
KR20180048952A (ko) * | 2015-09-01 | 2018-05-10 | 퀄컴 인코포레이티드 | 3-페이즈 인터페이스에 대한 멀티페이즈 클록 데이터 복구 |
Also Published As
Publication number | Publication date |
---|---|
KR102265187B9 (ko) | 2021-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9313058B2 (en) | Compact and fast N-factorial single data rate clock and data recovery circuits | |
US10289600B2 (en) | Reducing transmitter encoding jitter in a C-PHY interface using multiple clock phases to launch symbols | |
TWI720008B (zh) | 用於三相介面之多相位時脈資料回復 | |
CN107852382B (zh) | 用于c-phy 3相发射机的基于时间的均衡 | |
US9172426B2 (en) | Voltage mode driver circuit for N-phase systems | |
EP3053296B1 (en) | N factorial dual data rate clock and data recovery | |
EP3114792B1 (en) | Clock recovery circuit for multiple wire data signals | |
TW201521408A (zh) | 以最小的實體層改變及沒有協定改變而增強行動產業處理器介面界定實體層介面之鏈結速率之方法 | |
US10298381B1 (en) | Multiphase clock data recovery with adaptive tracking for a multi-wire, multi-phase interface | |
KR102420905B1 (ko) | 차세대 c-phy 인터페이스들을 위한 개방-루프, 초고속, 하프-레이트 클록 및 데이터 복구 | |
JP2022552852A (ja) | 高速次世代c-phyのための小ループ遅延クロックおよびデータ復元ブロック | |
EP3520219B1 (en) | High speed driver with adaptive termination impedance | |
CN115462039B (zh) | C-phy接口中的单位间隔抖动改进 | |
EP3529956B1 (en) | Reducing transmitter encoding jitter in a c-phy interface using multiple clock phases to launch symbols | |
TWI822732B (zh) | 獨立配對的3相眼圖取樣電路 | |
KR102265187B1 (ko) | 클럭 복구 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20210208 |
|
PA0201 | Request for examination | ||
PA0302 | Request for accelerated examination |
Patent event date: 20210315 Patent event code: PA03022R01D Comment text: Request for Accelerated Examination Patent event date: 20210208 Patent event code: PA03021R01I Comment text: Patent Application |
|
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20210325 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20210604 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20210609 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20210610 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
G170 | Re-publication after modification of scope of protection [patent] | ||
PG1701 | Publication of correction |
Patent event code: PG17011E01I Patent event date: 20210813 Comment text: Request for Publication of Correction Publication date: 20210819 |
|
PR1001 | Payment of annual fee |
Payment date: 20240415 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20250602 Start annual number: 5 End annual number: 5 |