KR102194723B1 - Chip coil component and manufacturing method thereof - Google Patents
Chip coil component and manufacturing method thereof Download PDFInfo
- Publication number
- KR102194723B1 KR102194723B1 KR1020190157074A KR20190157074A KR102194723B1 KR 102194723 B1 KR102194723 B1 KR 102194723B1 KR 1020190157074 A KR1020190157074 A KR 1020190157074A KR 20190157074 A KR20190157074 A KR 20190157074A KR 102194723 B1 KR102194723 B1 KR 102194723B1
- Authority
- KR
- South Korea
- Prior art keywords
- ceramic body
- chip
- coil component
- plating
- lead
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 20
- 239000000919 ceramic Substances 0.000 claims abstract description 77
- 238000007747 plating Methods 0.000 claims abstract description 51
- 239000010410 layer Substances 0.000 claims description 33
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 claims description 15
- 238000000034 method Methods 0.000 claims description 15
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 15
- 239000010949 copper Substances 0.000 claims description 14
- 239000012212 insulator Substances 0.000 claims description 11
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 7
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 7
- 229910052802 copper Inorganic materials 0.000 claims description 7
- 229910052709 silver Inorganic materials 0.000 claims description 7
- 239000004332 silver Substances 0.000 claims description 7
- 229910052763 palladium Inorganic materials 0.000 claims description 5
- 229910052697 platinum Inorganic materials 0.000 claims description 5
- 239000011247 coating layer Substances 0.000 claims description 3
- 238000007639 printing Methods 0.000 claims description 3
- 239000004020 conductor Substances 0.000 claims description 2
- 238000005498 polishing Methods 0.000 claims 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 15
- 229910000859 α-Fe Inorganic materials 0.000 description 14
- 229910052751 metal Inorganic materials 0.000 description 12
- 239000002184 metal Substances 0.000 description 12
- 239000010931 gold Substances 0.000 description 6
- 239000010936 titanium Substances 0.000 description 6
- 229910052759 nickel Inorganic materials 0.000 description 5
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 229910018605 Ni—Zn Inorganic materials 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 229910007565 Zn—Cu Inorganic materials 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000000696 magnetic material Substances 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000007646 gravure printing Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 239000002002 slurry Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F27/00—Details of transformers or inductances, in general
- H01F27/28—Coils; Windings; Conductive connections
- H01F27/2823—Wires
- H01F27/2828—Construction of conductive connections, of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/02—Fixed inductances of the signal type without magnetic core
- H01F17/03—Fixed inductances of the signal type without magnetic core with ceramic former
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F41/00—Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
- H01F41/02—Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
- H01F41/04—Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
- H01F41/12—Insulating of windings
- H01F41/122—Insulating between turns or between winding layers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Coils Or Transformers For Communication (AREA)
Abstract
본 발명은 칩형 코일 부품 및 그 제조 방법에 관한 것이다. 본 발명의 일 실시예에 따른 칩형 코일 부품은, 복수의 절연층을 포함하고, 실장면으로 제공되는 하면과 이에 대향되는 상면을 갖는 세라믹 본체, 상기 세라믹 본체 내부에 위치하며, 상기 세라믹 본체의 길이 방향의 양 측면으로 노출되는 제1 및 제2 인출부를 갖는 내부 코일부, 상기 세라믹 본체의 하면에 배치되는 외부전극 및 상기 세라믹 본체의 길이 방향의 양 측면에 형성되며, 상기 제1 및 제2 인출부와 상기 외부전극을 접속시키는 도금 번짐부를 포함할 수 있다.The present invention relates to a chip-shaped coil component and a method of manufacturing the same. A chip-type coil component according to an embodiment of the present invention includes a plurality of insulating layers, a ceramic body having a lower surface provided as a mounting surface and an upper surface opposite thereto, and positioned inside the ceramic body, and the length of the ceramic body An internal coil portion having first and second lead-out portions exposed to both sides in a direction, an external electrode disposed on the lower surface of the ceramic body, and formed on both sides of the ceramic body in the length direction, and the first and second lead-outs It may include a plating spreading portion connecting the portion and the external electrode.
Description
본 발명은 칩형 코일 부품 및 그 제조방법에 관한 것이다.The present invention relates to a chip type coil component and a method of manufacturing the same.
적층형 칩 부품 중 하나인 인덕터는 저항, 커패시터와 더불어 전자회로를 이루어 노이즈(Noise)를 제거하거나, LC 공진 회로를 이루는 부품으로 사용되는 대표적인 수동소자이다.An inductor, one of the stacked chip components, forms an electronic circuit along with a resistor and a capacitor to remove noise or is a representative passive device used as a component forming an LC resonance circuit.
한편, 근래에는 적층형 인덕터가 널리 보급되어 가고 있는 추세이며, 상기 적층형 인덕터는 내부 코일 패턴이 형성된 복수의 자성체 층 또는 유전체 층을 적층한 구조를 가지며, 상기 내부 코일 패턴은 서로 연결되어 코일 구조를 형성함으로써 목표하는 인덕턴스 및 임피던스 등의 특성을 구현할 수 있다.On the other hand, in recent years, the multilayered inductor is becoming widespread, and the multilayered inductor has a structure in which a plurality of magnetic layers or dielectric layers having an internal coil pattern formed thereon are stacked, and the internal coil patterns are connected to each other to form a coil structure. By doing so, characteristics such as target inductance and impedance can be realized.
상기 적층형 인덕터는 개발 방향이 소형화, 고 전류화 및 낮은 직류 저항(Rdc)으로 설정되어 있다. The development direction of the multilayer inductor is set to miniaturization, high current, and low direct current resistance (Rdc).
또한, 적층형 인덕터의 기판 실장 후 방사 노이즈 제거를 위한 메탈 캔(metal can)을 형성할 때, 상기 메탈 캔과 적층형 인덕터의 외부전극 간의 접촉에 의한 쇼트(short)가 발생될 수 있다.In addition, when a metal can for removing radiation noise is formed after mounting a multilayer inductor on a substrate, a short may occur due to contact between the metal can and an external electrode of the multilayer inductor.
본 발명의 일 실시예는 상기 메탈 캔과 적층형 인덕터의 외부전극 간의 접촉에 의한 쇼트 발생을 방지하기 위한 것으로, 본체의 길이 방향의 양 측면으로 노출되는 내부 코일 패턴의 인출부와 본체의 하면에 형성되는 외부전극을 도금 번짐을 이용하여 연결시키는 칩형 코일 부품 및 그 제조방법에 관한 것이다.An embodiment of the present invention is to prevent the occurrence of a short circuit due to contact between the metal can and the external electrode of the multilayer inductor, and is formed on the lead portion of the internal coil pattern exposed to both sides in the length direction of the body and the lower surface of the body. It relates to a chip-shaped coil component and a method of manufacturing the same for connecting external electrodes to be formed using plating spread.
본 발명의 제1 기술적인 측면에 따른 칩형 코일 부품은, 복수의 절연층을 포함하고, 실장면으로 제공되는 하면과 이에 대향되는 상면을 갖는 세라믹 본체; 상기 세라믹 본체 내부에 위치하며, 상기 세라믹 본체의 길이 방향의 양 측면으로 노출되는 제1 및 제2 인출부를 갖는 내부 코일부; 상기 세라믹 본체의 하면에 배치되는 외부전극; 및 상기 세라믹 본체의 길이 방향의 양 측면에 형성되며, 상기 제1 및 제2 인출부와 상기 외부전극을 접속시킬 수 있다.A chip-type coil component according to a first technical aspect of the present invention includes: a ceramic body including a plurality of insulating layers, and having a lower surface provided as a mounting surface and an upper surface opposed thereto; An internal coil unit positioned inside the ceramic body and having first and second lead-out portions exposed to both side surfaces of the ceramic body in a longitudinal direction; An external electrode disposed on a lower surface of the ceramic body; And formed on both side surfaces of the ceramic body in the longitudinal direction, and may connect the first and second lead portions and the external electrode.
본 발명의 제2 기술적인 측면에 따른 칩형 코일 부품은, 절연체 시트를 마련하는 단계; 상기 절연체 시트 상에 내부 코일 패턴을 형성하는 단계; 상기 내부 코일 패턴이 형성된 절연체 시트를 적층하여 길이 방향의 양 측면으로 노출되는 제1 인출부 및 제2 인출부를 갖는 내부 코일부를 포함하고, 실장면으로 제공되는 하면과 이에 대향되는 상면을 갖는 세라믹 본체를 형성하는 단계; 상기 세라믹 본체의 하면에 외부전극을 형성하는 단계; 및 도금을 통해 상기 제1 및 제2 인출부와 상기 외부전극을 연결시키는 단계; 를 포함할 수 있다.A chip-type coil component according to a second technical aspect of the present invention includes: preparing an insulator sheet; Forming an inner coil pattern on the insulator sheet; Ceramic having an internal coil portion having a first lead portion and a second lead portion exposed to both sides in a length direction by stacking the insulator sheet having the internal coil pattern formed thereon, and having a lower surface provided as a mounting surface and an upper surface opposite thereto Forming a body; Forming an external electrode on a lower surface of the ceramic body; And connecting the first and second lead portions and the external electrode through plating. It may include.
본 발명의 일 실시예에 따른 칩형 코일 부품 및 그 제조방법은, 본체의 4면을 절연층으로 도포함으로써 도금 번짐을 개선할 수 있으며, 메탈 캔과 외부전극 간의 쇼트를 방지할 수 있다.In the chip-type coil component and its manufacturing method according to an embodiment of the present invention, plating spreading can be improved by coating four surfaces of the body with an insulating layer, and a short between the metal can and the external electrode can be prevented.
또한, 본체의 체적 증가를 통해 직류 저항 및 Ls 특성이 향상될 수 있다.In addition, DC resistance and Ls characteristics may be improved by increasing the volume of the body.
도 1은 본 발명의 일 실시예에 따른 칩형 코일 부품을 내부 코일부가 보이도록 도시한 사시도이다.
도 2는 도 1에서 도시한 칩형 코일 부품을 길이 방향으로 잘랐을 때의 단면을 나타낸 도면이다.
도 3은 도 1에 도시한 칩형 코일 부품을 보다 상세하게 나타낸 사시도이다.
도 4는 도 2에 도시한 단면도에서 절연층을 추가한 도면이다.
도 5a는 본 발명의 일 실시예에 따른 칩형 코일 부품의 상면을 도시한 도면이다.
도 5b는 본 발명의 일 실시예에 따른 칩형 코일 부품의 하면(실장면)을 도시한 도면이다.
도 5c는 본 발명의 일 실시예에 따른 칩형 코일 부품의 폭 방향의 일 측면을 도시한 도면이다.
도 5d는 본 발명의 일 실시예에 따른 칩형 코일 부품의 길이 방향의 일 측면을 도시한 도면이다.
도 6a 내지 6e는 본 발명의 일 실시예에 따른 칩형 코일 부품의 제조방법을 설명하기 위한 도면이다.
도 7은 본 발명의 일 실시예에 따른 칩형 코일 부품의 제조방법을 나타낸 순서도이다.1 is a perspective view showing a chip-shaped coil component according to an embodiment of the present invention so that an internal coil part is visible.
FIG. 2 is a diagram illustrating a cross-section of the chip-shaped coil component shown in FIG. 1 when cut in the longitudinal direction.
3 is a perspective view showing in more detail the chip-shaped coil component shown in FIG. 1.
4 is a view in which an insulating layer is added in the cross-sectional view shown in FIG. 2.
5A is a view showing a top surface of a chip-type coil component according to an embodiment of the present invention.
5B is a view showing a lower surface (mounting surface) of a chip-type coil component according to an embodiment of the present invention.
5C is a view showing one side in the width direction of a chip-type coil component according to an embodiment of the present invention.
5D is a view showing one side in the longitudinal direction of a chip-shaped coil component according to an embodiment of the present invention.
6A to 6E are views for explaining a method of manufacturing a chip-type coil component according to an embodiment of the present invention.
7 is a flow chart showing a method of manufacturing a chip-type coil component according to an embodiment of the present invention.
이하, 구체적인 실시형태 및 첨부된 도면을 참조하여 본 발명의 실시형태를 설명한다. 그러나, 본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.Hereinafter, embodiments of the present invention will be described with reference to specific embodiments and the accompanying drawings. However, the embodiments of the present invention may be modified into various other forms, and the scope of the present invention is not limited to the embodiments described below. In addition, embodiments of the present invention are provided in order to more completely explain the present invention to those having average knowledge in the art. Accordingly, the shapes and sizes of elements in the drawings may be exaggerated for clearer explanation, and elements indicated by the same reference numerals in the drawings are the same elements.
그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하고, 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었으며, 동일한 사상의 범위 내의 기능이 동일한 구성요소는 동일한 참조부호를 사용하여 설명한다.In addition, in the drawings, portions not related to the description are omitted in order to clearly describe the present invention, and the thickness is enlarged to clearly express several layers and regions, and components having the same function within the scope of the same idea are the same reference. Describe using symbols.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.Throughout the specification, when a part "includes" a certain component, it means that other components may be further included rather than excluding other components unless otherwise stated.
칩형 코일 부품Chip type coil component
이하에서는 본 발명의 일 실시형태에 따른 적층형 전자부품을 설명하되, 특히 적층형 인덕터(inductor)로 설명하지만 이에 제한되는 것은 아니다. 즉, 메탈(metal)을 사용하는 인덕터, 예를 들면 박막형 인덕터로도 구성될 수 있다.Hereinafter, a multilayer electronic component according to an embodiment of the present invention will be described, and in particular, a multilayer inductor will be described, but is not limited thereto. That is, an inductor using metal, for example, a thin-film inductor may be used.
도 1은 본 발명의 일 실시예에 따른 칩형 코일 부품을 내부 코일부가 보이도록 도시한 사시도이다.1 is a perspective view showing a chip-shaped coil component according to an embodiment of the present invention so that an internal coil part is visible.
도 1을 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품은 세라믹 본체(100), 내부 코일부(200), 외부전극(300) 및 도금 번짐부(400)를 포함할 수 있다.Referring to FIG. 1, a chip-type coil component according to an embodiment of the present invention may include a
세라믹 본체(100)는 복수의 절연층을 포함할 수 있다. 이때, 상기 세라믹 본체(100)는 복수의 절연층이 소결된 상태일 수 있으며, 인접하는 절연층 사이의 경계는 주사전자현미경(SEM: Scanning Electron Microscope)을 이용하지 않고 확인하기 곤란할 정도로 일체화될 수 있다.The
세라믹 본체(100)는 육면체 형상일 수 있다. 본 발명의 실시형태를 명확하게 설명하기 위해 육면체의 방향을 정의하면, 도 1에 표시된 L, W 및 T는 각각 길이 방향, 폭 방향, 두께 방향을 나타낸다. 또한, 세라믹 본체(100)는 실장면으로 제공되는 하면, 이에 대향하는 상면, 길이 방향의 양 측면 및 폭 방향의 양 측면을 가질수 있다.The
상기 복수의 절연층은 Mn-Zn계 페라이트, Ni-Zn계 페라이트, Ni-Zn-Cu계 페라이트, Mn-Mg계 페라이트, Ba계 페라이트, Li계 페라이트 등의 공지된 페라이트를 포함할 수 있다.The plurality of insulating layers may include known ferrites such as Mn-Zn ferrite, Ni-Zn ferrite, Ni-Zn-Cu ferrite, Mn-Mg ferrite, Ba ferrite, and Li ferrite.
내부 코일부(200)는 상기 세라믹 본체(100)의 내부에 위치할 수 있으며, 상기 세라믹 본체(100)의 외부로 노출되는 제1 및 제2 인출부(210, 220)를 포함할 수 있다. 보다 상세하게는 상기 제1 및 제2 인출부(210, 220)는 상기 내부 코일부(200)의 한 부분에 해당하며, 상기 세라믹 본체(100)의 길이 방향의 양 측면으로 노출될 수 있다.The
상기 내부 코일부(200)는 도전성 금속을 포함하는 도전성 페이스트를 인쇄하여 형성할 수 있다. 상기 도전성 금속은 전기 전도도가 우수한 금속이라면 특별히 제한되지 않으며 예를 들면, 은(Ag), 팔라듐(Pd), 알루미늄(Al), 니켈(Ni), 티타늄(Ti), 금(Au), 구리(Cu) 또는 백금(Pt) 등의 단독 또는 혼합 형태일 수 있다.The
외부전극(300)은 상기 세라믹 본체(100)의 하면에 배치될 수 있다. 즉, 상기 외부전극(300)은 제1 및 제2 외부전극(310, 320)으로 구성될 수 있으며, 각각 상기 세라믹 본체(100)의 하면에 배치될 수 있다. 한편, 상기 제1 및 제2 외부전극(310, 320)은 서로 일정 거리 이격된 상태로 배치될 수 있다. 이하, 제1 및 제2 외부전극(310, 320)에 공통으로 적용되는 구성에 대해서는 외부전극(300)로 기재하기로 한다.The
상기 외부전극(300)은 전기 전도성이 뛰어난 금속을 포함하여 형성될 수 있으며 예를 들어, 니켈(Ni), 구리(Cu), 주석(Sn) 또는 은(Ag) 등의 단독 또는 이들의 합금 등으로 형성될 수 있다.The
도금 번짐부(400)는 상기 세라믹 본체(100)의 길이 방향의 양 측면에 형성될 수 있다. The
보다 상세하게는, 상기 도금 번짐부(400)는 상기 제1 인출부(210)와 전기적으로 접속되는 제1 도금 번짐부(410)와, 상기 제2 인출부(220)와 전기적으로 접속되는 제2 도금 번짐부(420)를 포함할 수 있다. 이하, 제1 및 제2 도금 번짐부(410, 420)에 공통으로 적용되는 구성에 대해서는 도금 번짐부(400)로 기재하기로 한다.In more detail, the
상기 제1 도금 번짐부(410)는 도금을 통해 상기 제1 인출부(210)와 제1 외부전극(310)이 전기적으로 접속될 수 있도록 형성될 수 있으며, 상기 제2 도금 번짐부(420)는 도금을 통해 상기 제2 인출부(220)와 제2 외부전극(320)이 전기적으로 접속될 수 있도록 형성될 수 있다.The first
이때, 상기 도금 재료는 전도성 물질일 수 있으며, 은(Ag), 팔라듐(Pd), 알루미늄(Al), 니켈(Ni), 티타늄(Ti), 금(Au), 구리(Cu) 또는 백금(Pt) 등의 단독 또는 혼합 형태일 수 있다.At this time, the plating material may be a conductive material, and silver (Ag), palladium (Pd), aluminum (Al), nickel (Ni), titanium (Ti), gold (Au), copper (Cu), or platinum (Pt ), etc. may be in a single or mixed form.
한편, 상기 도금 번짐부(400)의 두께 방향의 길이는 상기 세라믹 본체(100)의 하면에서 상기 제1 및 제2 인출부(210, 220) 까지의 길이보다 길 수 있으며, 상기 세라믹 본체(100)의 두께 방향의 길이보다 짧을 수 있다.On the other hand, the length of the plating spread
또한, 도 1에서는 제1 및 제2 도금 번짐부(410, 420)의 두께 방향의 길이가 서로 동일한 것으로 도시하였으나, 반드시 동일한 것은 아니며, 상기 제1 및 제2 인출부(210, 220)가 세라믹 본체(100)의 길이 방향의 양 측면에서 노출되는 위치에 따라 상기 제1 및 제2 도금 번짐부(410, 420)의 두께 방향의 길이가 달라질 수 있다.In addition, although FIG. 1 shows that the first and second
도 2는 도 1에서 도시한 칩형 코일 부품을 길이 방향으로 잘랐을 때의 단면을 나타낸 도면이다.FIG. 2 is a diagram illustrating a cross-section of the chip-shaped coil component shown in FIG. 1 when cut in the longitudinal direction.
도 2를 참조하면, 세라믹 본체(100)는 내부 코일 패턴이 형성된 복수의 절연층을 적층하여 형성될 수 있다. 이때, 복수의 절연층 상에 형성되는 내부 코일 패턴은 서로 비아 전극을 통해 전기적으로 접속될 수 있으며, 적층 방향에 따라 적층됨으로써 나선형의 내부 코일부(200)를 형성할 수 있다.Referring to FIG. 2, the
상기 도금 번짐부(400)는 도 1에서 상술한 바와 같이, 세라믹 본체(100)의 길이 방향의 양 측면에 형성될 수 있으며, 제1 및 제2 인출부(210, 220)와 제1 및 제2 외부전극(310, 320)을 각각 전기적으로 접속시킬 수 있다.As described above in FIG. 1, the
이때, 본 발명의 일 실시예에 따른 칩형 코일 부품은, 세라믹 본체(100)의 하면에 외부전극(300)이 형성되고, 상기 외부전극(300)과 전기적으로 접속되는 도금 번짐부(400)가 세라믹 본체(100)의 길이 방향의 양 측면에 형성됨에 따라, 세라믹 본체(100)의 상면에는 외부전극 또는 도금 번짐부가 형성되지 않을 수 있다.At this time, in the chip-type coil component according to an embodiment of the present invention, the
이에 따라, 본 발명의 일 실시예에 따른 칩형 코일 부품이 기판에 실장된 이후, 방사 노이즈(noise) 제거를 위해 세라믹 본체(100)의 상면에 형성되는 메탈 캔과의 쇼트를 방지할 수 있다.Accordingly, after the chip-type coil component according to an embodiment of the present invention is mounted on a substrate, a short circuit with a metal can formed on the upper surface of the
도 3은 도 1에 도시한 칩형 코일 부품을 보다 상세하게 나타낸 사시도이다.3 is a perspective view showing in more detail the chip-shaped coil component shown in FIG. 1.
도 3을 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품은 세라믹 본체(100)의 상면에 형성되는 마킹 패턴(500)을 더 포함할 수 있다.Referring to FIG. 3, the chip-type coil component according to an embodiment of the present invention may further include a
상기 마킹 패턴(500)은 도 3에서는 사각형 형태로 세라믹 본체(100)의 상면 일부에 위치하는 것으로 도시하였으나, 형태 및 위치는 도 3에 도시한 것으로 제한되지는 않는다.In FIG. 3, the
상기 마킹 패턴(500)은 상기 제1 및 제2 도금 번짐부(400)가 형성되어야 하는 제1 및 제2 인출부(210, 220)가 노출되는 면을 식별하기 위한 것으로, 도 3에 도시한 것과 같이 세라믹 본체(100)의 상면에 형성될 수 있다. 또한, 상술한 바와 같이 위치는 제한되지 않으므로, 세라믹 본체(100)의 하면에도 형성될 수 있다.The
즉, 상기 마킹 패턴(500)은 세라믹 본체(100)의 적층 면과 평행한 일면에 형성될 수 있다.That is, the
도 4는 도 2에 도시한 단면도에서 절연층(600)을 추가한 도면이다.4 is a view in which the insulating layer 600 is added in the cross-sectional view shown in FIG. 2.
도 4를 참조하면, 본 발명에 따른 칩형 코일 부품은 세라믹 본체(100)에서 외부전극(300) 및 도금 번짐부(400)가 형성되지 않은 영역에 위치하는 절연층(600)을 더 포함할 수 있다.Referring to FIG. 4, the chip-type coil component according to the present invention may further include an insulating layer 600 positioned in a region of the
보다 상세하게는, 세라믹 본체(100)의 하면에서 제1 및 제2 외부전극(310, 320)이 형성되지 않은 영역에 절연층(610)이 형성될 수 있다.In more detail, the insulating
또한, 세라믹 본체(100)의 상면에도 절연층(620)이 형성될 수 있다. 이때, 마킹 패턴(500)을 식별할 수 있도록 절연층(620)이 형성될 수 있다.Also, an insulating
이에 대해서는 도 5a 내지 도 5d를 참조하여 설명하기로 한다.This will be described with reference to FIGS. 5A to 5D.
도 5a는 본 발명의 일 실시예에 따른 칩형 코일 부품의 상면을 도시한 도면이다.5A is a view showing a top surface of a chip-type coil component according to an embodiment of the present invention.
도 5a를 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품은 상면에 마킹 패턴(500)이 형성될 수 있으며, 마킹 패턴(500)이 형성되지 않은 부분에는 절연층(620)이 형성될 수 있다.Referring to FIG. 5A, in the chip-shaped coil component according to an embodiment of the present invention, a
도 5b는 본 발명의 일 실시예에 따른 칩형 코일 부품의 하면(실장면)을 도시한 도면이다.5B is a view showing a lower surface (mounting surface) of a chip-type coil component according to an embodiment of the present invention.
도 5b를 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품의 하면은 제1 및 제2 외부전극(310, 320)이 형성될 수 있으며, 제1 및 제2 외부전극(310, 320)이 형성되지 않은 영역에 절연층(620)이 형성될 수 있다.Referring to FIG. 5B, first and second
도 5c는 본 발명의 일 실시예에 따른 칩형 코일 부품의 폭 방향의 일 측면을 도시한 도면이다.5C is a view showing one side in the width direction of a chip-type coil component according to an embodiment of the present invention.
도 5c를 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품에서 세라믹 본체(100)의 폭 방향의 양 측면에도 절연층이 형성될 수 있다.Referring to FIG. 5C, in the chip-type coil component according to an embodiment of the present invention, insulating layers may be formed on both sides of the
즉, 본 발명의 일 실시예에 따른 칩형 코일 부품은 도금 번짐부(400) 및 외부전극(300)이 형성되지 않은 영역에 위치하는 절연층을 더 포함할 수 있으며, 이에 따라 도금 번짐을 개선할 수 있다.That is, the chip-type coil component according to an embodiment of the present invention may further include an insulating layer positioned in a region in which the
도 5d는 본 발명의 일 실시예에 따른 칩형 코일 부품의 길이 방향의 일 측면을 도시한 도면이다.5D is a view showing one side in the longitudinal direction of a chip-shaped coil component according to an embodiment of the present invention.
도 5d를 참조하면, 본 발명의 일 실시예에 따른 칩형 코일 부품에서 세라믹 본체(100)의 길이 방향의 양 측면에 도금 번짐부(400)가 형성될 수 있으며, 구체적으로는 제1 도금 번짐부(410)가 제1 인출부(210)와 전기적으로 접속될 수 있다.Referring to FIG. 5D, in the chip-type coil component according to an embodiment of the present invention, plating spreading
이때, 상기 제1 도금 번짐부(410)의 두께 방향의 길이에 따라 세라믹 본체(100)의 길이 방향의 양 측면에도 절연층(620)이 추가로 형성될 수 있다.In this case, an insulating
이에 반해, 제1 도금 번짐부(410)가 세라믹 본체(100)의 길이 방향의 일 측면을 모두 덮는 경우라면, 절연층(620)은 형성되지 않을 수 있다.On the other hand, if the first
칩형 코일 부품의 제조방법Manufacturing method of chip type coil component
도 6a 내지 6e는 본 발명의 일 실시예에 따른 칩형 코일 부품의 제조방법을 설명하기 위한 도면이다.6A to 6E are views for explaining a method of manufacturing a chip-type coil component according to an embodiment of the present invention.
도 7은 본 발명의 일 실시예에 따른 칩형 코일 부품의 제조방법을 나타낸 순서도이다.7 is a flow chart showing a method of manufacturing a chip-type coil component according to an embodiment of the present invention.
먼저, 도 7 및 도 6a를 참조하면, 복수의 절연체 시트를 마련할 수 있다(S100).First, referring to FIGS. 7 and 6A, a plurality of insulator sheets may be provided (S100 ).
절연체 시트 제조에 사용되는 자성체는 특별히 제한되지 않으며 예를 들면, Mn-Zn계 페라이트, Ni-Zn계 페라이트, Ni-Zn-Cu계 페라이트, Mn-Mg계 페라이트, Ba계 페라이트, Li계 페라이트 등의 공지된 페라이트 분말을 사용할 수 있다. The magnetic material used for manufacturing the insulator sheet is not particularly limited, and for example, Mn-Zn ferrite, Ni-Zn ferrite, Ni-Zn-Cu ferrite, Mn-Mg ferrite, Ba ferrite, Li ferrite, etc. Known ferrite powders of can be used.
상기 자성체 및 유기물을 혼합하여 형성된 슬러리를 캐리어 필름(carrier film)상에 도포 및 건조하여 복수의 절연체 시트를 마련할 수 있다.A plurality of insulator sheets may be prepared by applying and drying a slurry formed by mixing the magnetic material and the organic material on a carrier film.
다음으로, 상기 절연체 시트 상에 내부 코일 패턴을 형성할 수 있다(S200).Next, an internal coil pattern may be formed on the insulator sheet (S200).
내부 코일 패턴은 도전성 금속을 포함하는 도전성 페이스트를 절연체 시트 t상에 인쇄 공법 등으로 도포하여 형성할 수 있다. 도전성 페이스트의 인쇄 방법은 스크린 인쇄법 또는 그라비아 인쇄법 등을 사용할 수 있으며, 본 발명이 이에 한정되는 것은 아니다. The internal coil pattern may be formed by applying a conductive paste containing a conductive metal onto the insulator sheet t by a printing method or the like. The conductive paste may be printed using a screen printing method or a gravure printing method, and the present invention is not limited thereto.
상기 도전성 금속은 전기 전도도가 우수한 금속이라면 특별히 제한되지 않으며 예를 들면, 은(Ag), 팔라듐(Pd), 알루미늄(Al), 니켈(Ni), 티타늄(Ti), 금(Au), 구리(Cu) 또는 백금(Pt) 등의 단독 또는 혼합 형태일 수 있다. The conductive metal is not particularly limited as long as it has excellent electrical conductivity, and for example, silver (Ag), palladium (Pd), aluminum (Al), nickel (Ni), titanium (Ti), gold (Au), copper ( Cu) or platinum (Pt) may be used alone or in a mixed form.
내부 코일 패턴이 인쇄된 각 절연층에는 소정의 위치에 비아(via)가 형성되고, 상기 비아를 통해 각 절연층에 형성된 내부 코일 패턴은 전기적으로 상호 연결되어 하나의 내부 코일부(200)를 갖는 세라믹 본체(100)를 형성할 수 있다(S300).Each insulating layer on which the internal coil pattern is printed has a via formed at a predetermined position, and the internal coil patterns formed in each insulating layer through the via are electrically interconnected to have one
하나의 코일로 형성되는 내부 코일부(200)의 제 1 인출부(210) 및 제 2 인출부(220)는 상기 세라믹 본체(100)의 길이 방향의 양 측면으로 각각 노출될 수 있다.The first lead-out
이후, 세라믹 본체(100)의 상면에 마킹 패턴(500)을 형성할 수 있다(S310). 상기 마킹 패턴(500)을 통해 내부 코일부(200)의 제 1 및 제 2 인출부(210, 220)의 노출면을 식별할 수 있으며, 이로써 상기 세라믹 본체(100)를 도금 번짐부(400)를 형성하기 위한 방향으로 정렬할 수 있다.Thereafter, a
한편, 상기 마킹 패턴(500)의 형상 및 위치는 도 6a에 도시된 것으로 한정되지는 않는다.Meanwhile, the shape and position of the
도 6b를 참조하면, 세라믹 본체(100)의 상면 중 마킹 패턴(500)이 형성되지 않은 영역에 절연층(620)을 형성할 수 있다(S320).Referring to FIG. 6B, an insulating
또한, 도 6c를 참조하면, 상기 세라믹 본체(100)의 하면에 외부전극(300)을 형성할 수 있다(S400). 상기 외부전극(300)은 전기 전도성이 뛰어난 금속을 포함하는 도전성 페이스트를 사용하여 형성할 수 있으며 예를 들어, 니켈(Ni), 구리(Cu), 주석(Sn) 또는 은(Ag) 등의 단독 또는 이들의 합금 등을 포함하는 도전성 페이스트일 수 있다. Further, referring to FIG. 6C, an
상기 제1 및 제2 외부전극(310, 320)은 상기 세라믹 본체(100)의 하면에서 서로 일정거리 이격된 상태로 형성될 수 있다.The first and second
이후, 상기 세라믹 본체(100)의 하면 중 제1 및 제2 외부전극(310, 320)이 형성되지 않은 영역에 절연층(610)을 더 형성할 수 있다(S410). Thereafter, an insulating
다만, 도 7 및 도 6a 내지 6d에서 상술한 바와 같이 본 발명에 따른 칩형 코일 부품 제조방법을 기재하였으나, 상기 순서에 한정되는 것은 아니다. 즉, 세라믹 본체(100)의 상면에 마킹 패턴(500)을 형성하기 전에 먼저 상기 세라믹 본체(100)의 하면에 외부전극(300)을 형성할 수 있다.However, as described above in FIGS. 7 and 6A to 6D, the method of manufacturing a chip-type coil component according to the present invention is described, but the order is not limited thereto. That is, before forming the
다음으로, 도 6e를 참조하면, 세라믹 본체(100)의 폭 방향의 양 측면에 위치하는 복수의 모서리(a)에 연마 공정을 수행할 수 있다(S420).Next, referring to FIG. 6E, a polishing process may be performed on a plurality of corners a positioned on both sides of the
이후, 세라믹 본체(100)의 폭 방향의 양 측면에 절연층을 도포할 수 있다S430). 또한, 세라믹 본체(100)의 길이 방향의 양 측면으로 노출되는 제1 및 제2 인출부(210, 220) 각각에 그라인딩(grinding)을 수행할 수 있다(S440). 보다 상세하게 말하면, 이물 및 도금 번짐을 방지하기 위한 코팅층 제거를 수행할 수 있다.Thereafter, an insulating layer may be applied to both sides of the
나아가, 도 6e를 참조하면, 이물 및 도금 번짐 방지를 위한 코팅층 제거를 수행한 이후, 제1 인출부(210)와 제1 외부전극(310)을 도금을 통해 전기적으로 접속시킬 수 있다. 동일하게 제2 인출부(220)와 제2 외부전극(320)을 도금을 통해 전기적으로 접속시킬 수 있다(S500).Further, referring to FIG. 6E, after removing the coating layer for preventing foreign matter and plating spreading, the
그 외 상술한 본 발명의 일 실시형태에 따른 적층형 전자부품의 특징과 동일한 부분에 대해서는 여기서 생략하도록 한다.In addition, portions that are the same as those of the multilayer electronic component according to the exemplary embodiment described above will be omitted here.
본 발명은 실시 형태에 의해 한정되는 것이 아니며, 당 기술분야의 통상의 지 식을 가진 자에 의해 다양한 형태의 치환 및 변형이 가능하고 동일하거나 균등한 사상을 나타내는 것이라면, 본 실시예에 설명되지 않았더라도 본 발명의 범위 내로 해석되어야 할 것이고, 본 발명의 실시형태에 기재되었지만 청구범위에 기재되지 않은 구성 요소는 본 발명의 필수 구성요소로서 한정해석되지 아니한다.The present invention is not limited by the embodiments, and various types of substitutions and modifications are possible by those of ordinary skill in the art, and are not described in the present embodiment as long as they represent the same or equivalent idea. Even if it should be construed within the scope of the present invention, components described in the embodiments of the present invention but not described in the claims are not limitedly interpreted as essential components of the present invention.
100: 세라믹 본체
200: 내부 코일부
210: 제1 인출부
220: 제2 인출부
300: 외부전극
310, 320: 제1 외부전극, 제2 외부전극
400: 도금 번짐부100: ceramic body
200: internal coil part
210: first drawing unit
220: second withdrawal unit
300: external electrode
310, 320: first external electrode, second external electrode
400: plating spread
Claims (12)
상기 세라믹 본체 내부에 위치하며, 상기 세라믹 본체의 길이 방향의 양 측면으로 노출되는 제1 및 제2 인출부를 갖는 내부 코일부;
상기 세라믹 본체의 하면에 배치되는 외부전극; 및
상기 세라믹 본체의 길이 방향의 양 측면에 접촉 형성되고, 상기 제1 및 제2 인출부 및, 상기 외부전극에 각각 접촉 연결되는 도금 번짐부; 를 포함하고,
상기 도금 번짐부의 두께 방향 길이는,
상기 세라믹 본체의 하면에서 상기 제1 및 제2 인출부까지의 길이보다 길고, 상기 세라믹 본체의 두께 방향의 길이보다 짧은 칩형 코일 부품.
A ceramic body including a plurality of insulating layers, and having a lower surface provided as a mounting surface and an upper surface opposed thereto;
An internal coil unit positioned inside the ceramic body and having first and second lead-out portions exposed to both side surfaces of the ceramic body in a longitudinal direction;
An external electrode disposed on a lower surface of the ceramic body; And
Plating spreading portions formed in contact with both side surfaces of the ceramic body in the longitudinal direction and connected to the first and second lead portions and the external electrodes, respectively; Including,
The length of the plating spreading portion in the thickness direction,
A chip-shaped coil component that is longer than a length from a lower surface of the ceramic body to the first and second lead portions and is shorter than a length in a thickness direction of the ceramic body.
백금(Pt), 구리(Cu), 은(Ag) 및 팔라듐(Pd)으로 이루어진 군에서 선택되는 어느 하나 이상을 포함하는 칩형 코일 부품.
The method of claim 1, wherein the plating spreading part,
A chip-shaped coil component comprising at least one selected from the group consisting of platinum (Pt), copper (Cu), silver (Ag), and palladium (Pd).
상기 세라믹 본체의 상면 또는 하면에 배치되는 마킹 패턴; 을 더 포함하는 칩형 코일 부품.
The method of claim 1,
A marking pattern disposed on an upper surface or a lower surface of the ceramic body; Chip type coil component further comprising a.
상기 세라믹 본체 상에서 상기 외부전극 및 도금 번짐부가 형성되지 않은 영역에 위치하는 절연층; 을 더 포함하는 칩형 코일 부품.
The method of claim 1,
An insulating layer positioned on the ceramic body in a region where the external electrode and the plating spread portion are not formed; Chip type coil component further comprising a.
상기 절연체 시트 상에 내부 코일 패턴을 형성하는 단계;
상기 내부 코일 패턴이 형성된 절연체 시트를 적층하여 길이 방향의 양 측면으로 노출되는 제1 인출부 및 제2 인출부를 갖는 내부 코일부를 포함하고, 실장면으로 제공되는 하면과 이에 대향되는 상면을 갖는 세라믹 본체를 형성하는 단계;
상기 세라믹 본체의 하면에 외부전극을 형성하는 단계; 및
도금을 통해 상기 제1 및 제2 인출부와 상기 외부전극을 연결시키는 단계; 를 포함하고,
상기 제1 및 제2 인출부와 상기 외부전극을 연결시키는 단계는,
상기 세라믹 본체의 길이 방향의 양 측면에 접촉하도록 배치되고, 상기 제1 및 제2 인출부 및, 상기 외부전극에 각각 접촉 연결되는 도금 번짐부를 도금으로 형성하며,
상기 도금 번짐부의 두께 방향 길이는,
상기 세라믹 본체의 하면에서 상기 제1 및 제2 인출부까지의 길이보다 길고, 상기 세라믹 본체의 두께 방향의 길이보다 짧은 칩형 코일 부품의 제조방법.
Providing an insulator sheet;
Forming an inner coil pattern on the insulator sheet;
Ceramic having a lower surface provided as a mounting surface and an upper surface opposed thereto, including an internal coil unit having a first lead-out portion and a second lead-out portion exposed to both sides in a length direction by stacking the insulator sheet on which the internal coil pattern is formed Forming a body;
Forming an external electrode on a lower surface of the ceramic body; And
Connecting the first and second lead-out portions and the external electrode through plating; Including,
The step of connecting the first and second lead-out portions and the external electrode,
The first and second lead-out portions and the plating spread portions respectively contact-connected to the external electrode are formed by plating to contact both sides of the ceramic body in the longitudinal direction,
The length of the plating spreading portion in the thickness direction,
A method of manufacturing a chip-shaped coil component that is longer than a length from a lower surface of the ceramic body to the first and second lead portions and is shorter than a length in a thickness direction of the ceramic body.
상기 세라믹 본체의 상면에 마킹 패턴을 형성하는 단계; 및
상기 절연체 시트의 상면 중 상기 마킹 패턴이 형성되지 않은 영역에 절연층을 형성하는 단계; 를 더 포함하는 칩형 코일 부품의 제조방법.
The method of claim 5,
Forming a marking pattern on the upper surface of the ceramic body; And
Forming an insulating layer on a region of the upper surface of the insulating sheet in which the marking pattern is not formed; A method of manufacturing a chip-type coil component further comprising a.
상기 세라믹 본체의 하면 중 상기 외부전극이 형성되지 않은 영역에 절연층을 형성하는 단계; 를 더 포함하는 칩형 코일 부품의 제조방법.
The method of claim 5,
Forming an insulating layer on a lower surface of the ceramic body in which the external electrode is not formed; A method of manufacturing a chip-type coil component further comprising a.
상기 세라믹 본체의 폭 방향의 양 측면에 위치하는 복수의 모서리를 연마하는 단계;
상기 세라믹 본체의 폭 방향의 양 측면에 절연층을 형성하는 단계; 및
상기 제1 및 제2 인출부에 형성된 코팅층을 제거하는 단계; 를 더 포함하는 칩형 코일 부품의 제조방법.
The method of claim 5,
Polishing a plurality of edges positioned on both side surfaces of the ceramic body in the width direction;
Forming insulating layers on both sides of the ceramic body in the width direction; And
Removing the coating layer formed on the first and second lead portions; A method of manufacturing a chip-type coil component further comprising a.
상기 외부전극은 인쇄 공법 및 전사 공법 중 하나를 이용하여 형성되는 칩형 코일 부품의 제조방법.
The method of claim 5,
The external electrode is a method of manufacturing a chip-type coil component formed using one of a printing method and a transfer method.
상기 도금 번짐부는,
복수의 전도성 물질을 이용하여 도금을 수행하여 상기 세라믹 본체의 길이 방향의 양 측면에 형성되는 칩형 코일 부품의 제조방법.
The method of claim 5,
The plating spreading part,
A method of manufacturing a chip-shaped coil component formed on both sides of the ceramic body in a length direction by performing plating using a plurality of conductive materials.
상기 도금 번짐부에 한 종류 이상의 도금을 더 수행하여 다층 구조의 도금막을 추가로 형성하는 단계; 를 더 포함하는 칩형 코일 부품의 제조방법.
The method of claim 10,
Further forming a plating film having a multilayer structure by performing one or more kinds of plating on the plating spread; A method of manufacturing a chip-type coil component further comprising a.
백금(Pt), 구리(Cu), 은(Ag) 및 팔라듐(Pd)으로 이루어진 군에서 선택되는 어느 하나 이상을 포함하는 칩형 코일 부품의 제조방법.The method of claim 10, wherein the plating spreading part,
A method of manufacturing a chip-type coil component comprising at least one selected from the group consisting of platinum (Pt), copper (Cu), silver (Ag), and palladium (Pd).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190157074A KR102194723B1 (en) | 2019-11-29 | 2019-11-29 | Chip coil component and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190157074A KR102194723B1 (en) | 2019-11-29 | 2019-11-29 | Chip coil component and manufacturing method thereof |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140077868A Division KR102052596B1 (en) | 2014-06-25 | 2014-06-25 | Chip coil component and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190138299A KR20190138299A (en) | 2019-12-12 |
KR102194723B1 true KR102194723B1 (en) | 2020-12-23 |
Family
ID=69003884
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020190157074A KR102194723B1 (en) | 2019-11-29 | 2019-11-29 | Chip coil component and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102194723B1 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001155938A (en) * | 1999-09-17 | 2001-06-08 | Fdk Corp | Laminated inductor and manufacturing method therefor |
JP2013118358A (en) * | 2011-10-31 | 2013-06-13 | Murata Mfg Co Ltd | Ceramic electronic component and manufacturing method of the same |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010165973A (en) | 2009-01-19 | 2010-07-29 | Murata Mfg Co Ltd | Stacked inductor |
JP5482554B2 (en) * | 2010-08-04 | 2014-05-07 | 株式会社村田製作所 | Multilayer coil |
KR101219003B1 (en) * | 2011-04-29 | 2013-01-04 | 삼성전기주식회사 | Chip-type coil component |
-
2019
- 2019-11-29 KR KR1020190157074A patent/KR102194723B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001155938A (en) * | 1999-09-17 | 2001-06-08 | Fdk Corp | Laminated inductor and manufacturing method therefor |
JP2013118358A (en) * | 2011-10-31 | 2013-06-13 | Murata Mfg Co Ltd | Ceramic electronic component and manufacturing method of the same |
Also Published As
Publication number | Publication date |
---|---|
KR20190138299A (en) | 2019-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102052596B1 (en) | Chip coil component and manufacturing method thereof | |
KR101670184B1 (en) | Multilayered electronic component and manufacturing method thereof | |
KR101548862B1 (en) | Chip type coil component and manufacturing method thereof | |
KR102004787B1 (en) | Multilayered electronic component and manufacturing method thereof | |
US10170241B2 (en) | Multilayer electronic component and method of manufacturing the same | |
US10312014B2 (en) | Inductor with improved inductance for miniaturization and method of manufacturing the same | |
KR102080660B1 (en) | Chip electronic component and manufacturing method thereof | |
KR102105389B1 (en) | Multilayered electronic component | |
US9412509B2 (en) | Multilayer electronic component having conductive patterns and board having the same | |
US20150137929A1 (en) | Multilayer inductor | |
KR20160098780A (en) | Chip electronic component, and circuit board for mounting the same | |
US20150187486A1 (en) | Multilayer electronic component and manufacturing method thereof | |
US9331009B2 (en) | Chip electronic component and method of manufacturing the same | |
KR102130672B1 (en) | Multilayered electronic component and manufacturing method thereof | |
KR20150114747A (en) | Chip coil component and board for mounting the same | |
JP6328370B2 (en) | Multilayer chip electronic components | |
US20160104563A1 (en) | Chip electronic component | |
US20140022042A1 (en) | Chip device, multi-layered chip device and method of producing the same | |
KR20160019265A (en) | Chip coil component and manufacturing method thereof | |
KR102085591B1 (en) | Chip type coil component and board for mounting the same | |
KR102194727B1 (en) | Inductor | |
US8729999B2 (en) | Multi-layered chip electronic component | |
KR20160004602A (en) | Multi-layered inductor, manufacturing method of the same and board having the same mounted thereon | |
US20150371754A1 (en) | Multilayer inductor, and board having the same | |
KR101832570B1 (en) | Coil Electronic Component |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |