[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR101898624B1 - Fringe field switching liquid crystal display device and method of fabricating the same - Google Patents

Fringe field switching liquid crystal display device and method of fabricating the same Download PDF

Info

Publication number
KR101898624B1
KR101898624B1 KR1020110134778A KR20110134778A KR101898624B1 KR 101898624 B1 KR101898624 B1 KR 101898624B1 KR 1020110134778 A KR1020110134778 A KR 1020110134778A KR 20110134778 A KR20110134778 A KR 20110134778A KR 101898624 B1 KR101898624 B1 KR 101898624B1
Authority
KR
South Korea
Prior art keywords
electrode
gate
line
pattern
substrate
Prior art date
Application number
KR1020110134778A
Other languages
Korean (ko)
Other versions
KR20130067824A (en
Inventor
오태영
조흥렬
안성훈
이은정
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110134778A priority Critical patent/KR101898624B1/en
Publication of KR20130067824A publication Critical patent/KR20130067824A/en
Application granted granted Critical
Publication of KR101898624B1 publication Critical patent/KR101898624B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136231Active matrix addressed cells for reducing the number of lithographic steps

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 프린지 필드형(Fringe Field Switching; FFS) 액정표시장치 및 그의 제조방법은 데이터라인 상부에 공통전극을 중첩하여 고투과를 구현하는 프린지 필드형 액정표시장치에 있어, 하프-톤(half tone) 마스크를 이용하여 게이트 배선과 화소전극을 동시에 패터닝하는 한편 데이터 배선과 공통전극을 동시에 패터닝하며, 리프트-오프(lift off) 공정을 통해 데이터라인 상부에 공통전극을 중첩되도록 형성함으로써 마스크수를 감소시켜 제조공정을 단순화하는 동시에 구동전압의 상승을 최소화하는 것을 특징으로 한다.A Fringe Field Switching (FFS) liquid crystal display device and a method of manufacturing the same of the present invention are characterized in that in a fringe field type liquid crystal display device in which a common electrode is overlaid on a data line to realize high transmission, The gate wiring and the pixel electrode are simultaneously patterned using a mask, the data wiring and the common electrode are simultaneously patterned, and the common electrode is formed over the data line by a lift-off process so that the number of masks is reduced Thereby simplifying the manufacturing process and minimizing an increase in the driving voltage.

Description

프린지 필드형 액정표시장치 및 그의 제조방법{FRINGE FIELD SWITCHING LIQUID CRYSTAL DISPLAY DEVICE AND METHOD OF FABRICATING THE SAME}FIELD OF THE INVENTION [0001] The present invention relates to a fringe field type liquid crystal display device,

본 발명은 프린지 필드형 액정표시장치 및 그의 제조방법에 관한 것으로, 보다 상세하게는 데이터라인 상부에 공통전극을 중첩하여 고투과를 구현할 수 있는 프린지 필드형 액정표시장치 및 그의 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a fringe field type liquid crystal display device and a method of manufacturing the same. More particularly, the present invention relates to a fringe field type liquid crystal display device and a method of manufacturing the same.

최근 정보 디스플레이에 관한 관심이 고조되고 휴대가 가능한 정보매체를 이용하려는 요구가 높아지면서 기존의 표시장치인 브라운관(Cathode Ray Tube; CRT)을 대체하는 경량 박막형 평판표시장치(Flat Panel Display; FPD)에 대한 연구 및 상업화가 중점적으로 이루어지고 있다. 특히, 이러한 평판표시장치 중 액정표시장치(Liquid Crystal Display; LCD)는 액정의 광학적 이방성을 이용하여 이미지를 표현하는 장치로서, 해상도와 컬러표시 및 화질 등에서 우수하여 노트북이나 데스크탑 모니터 등에 활발하게 적용되고 있다.Recently, interest in information display has increased, and a demand for using portable information media has increased, and a light-weight flat panel display (FPD) that replaces a cathode ray tube (CRT) And research and commercialization are being carried out. Particularly, among such flat panel display devices, a liquid crystal display (LCD) is an apparatus for displaying an image using the optical anisotropy of a liquid crystal, and is excellent in resolution, color display and picture quality and is actively applied to a notebook or a desktop monitor have.

상기 액정표시장치는 크게 컬러필터(color filter) 기판과 어레이(array) 기판 및 상기 컬러필터 기판과 어레이 기판 사이에 형성된 액정층(liquid crystal layer)으로 구성된다.The liquid crystal display comprises a color filter substrate, an array substrate, and a liquid crystal layer formed between the color filter substrate and the array substrate.

이하, 도면을 참조하여 일반적인 액정표시장치에 대해서 상세히 설명한다.Hereinafter, a general liquid crystal display device will be described in detail with reference to the drawings.

도 1은 일반적인 액정표시장치의 구조를 개략적으로 나타내는 분해사시도이다.1 is an exploded perspective view schematically showing a structure of a general liquid crystal display device.

도면에 도시된 바와 같이, 일반적인 액정표시장치는 크게 컬러필터 기판(5)과 어레이 기판(10) 및 상기 컬러필터 기판(5)과 어레이 기판(10) 사이에 형성된 액정층(liquid crystal layer)(30)으로 구성된다.As shown in the drawing, a typical liquid crystal display device includes a color filter substrate 5, an array substrate 10, and a liquid crystal layer (not shown) formed between the color filter substrate 5 and the array substrate 10 30).

상기 컬러필터 기판(5)은 적(Red; R), 녹(Green; G) 및 청(Blue; B)의 색상을 구현하는 다수의 서브-컬러필터(7)로 구성된 컬러필터(C)와 상기 서브-컬러필터(7) 사이를 구분하고 액정층(30)을 투과하는 광을 차단하는 블랙매트릭스(Black Matrix; BM)(6), 그리고 상기 액정층(30)에 전압을 인가하는 투명한 공통전극(8)으로 이루어져 있다.The color filter substrate 5 includes a color filter C composed of a plurality of sub-color filters 7 implementing colors of red (R), green (G) and blue (B) A black matrix 6 for separating the sub-color filters 7 from each other and blocking light transmitted through the liquid crystal layer 30 and a transparent common And an electrode (8).

또한, 상기 어레이 기판(10)은 종횡으로 배열되어 다수의 화소영역(P)을 정의하는 다수의 게이트라인(16)과 데이터라인(17), 상기 게이트라인(16)과 데이터라인(17)의 교차영역에 형성된 스위칭소자인 박막 트랜지스터(T) 및 상기 화소영역(P) 위에 형성된 화소전극(18)으로 이루어져 있다.The array substrate 10 includes a plurality of gate lines 16 and data lines 17 arranged vertically and horizontally to define a plurality of pixel regions P and a plurality of gate lines 16 and data lines 17, A thin film transistor T which is a switching element formed in the intersection region and a pixel electrode 18 formed on the pixel region P. [

이와 같이 구성된 상기 컬러필터 기판(5)과 어레이 기판(10)은 화상표시 영역의 외곽에 형성된 실런트(sealant)(미도시)에 의해 대향하도록 합착되어 액정패널을 구성하며, 상기 컬러필터 기판(5)과 어레이 기판(10)의 합착은 상기 컬러필터 기판(5) 또는 어레이 기판(10)에 형성된 합착키(미도시)를 통해 이루어진다.The color filter substrate 5 and the array substrate 10 constituted as described above are adhered to each other by a sealant (not shown) formed on the periphery of the image display area to constitute a liquid crystal panel, and the color filter substrate 5 (Not shown) formed on the color filter substrate 5 or the array substrate 10 are bonded to each other.

이때, 상기 액정표시장치에 일반적으로 사용되는 구동방식으로 네마틱상의 액정분자를 기판에 대해 수직 방향으로 구동시키는 트위스티드 네마틱(Twisted Nematic; TN)방식이 있으나, 상기 트위스티드 네마틱방식의 액정표시장치는 시야각이 90도 정도로 좁다는 단점을 가지고 있다. 이것은 액정분자의 굴절률 이방성(refractive anisotropy)에 기인하는 것으로 기판과 수평하게 배향된 액정분자가 액정패널에 전압이 인가될 때 기판과 거의 수직방향으로 배향되기 때문이다.In this case, there is a twisted nematic (TN) method in which a nematic liquid crystal molecule is driven in a direction perpendicular to a substrate by a driving method generally used in the liquid crystal display device. However, the twisted nematic liquid crystal display Has a disadvantage that the viewing angle is as narrow as 90 degrees. This is due to the refractive anisotropy of the liquid crystal molecules, because liquid crystal molecules aligned horizontally with the substrate are oriented in a direction substantially perpendicular to the substrate when a voltage is applied to the liquid crystal panel.

이에 액정분자를 기판에 대해 수평한 방향으로 구동시켜 시야각을 170도 이상으로 향상시킨 횡전계(In Plane Switching; IPS)방식 액정표시장치가 있으며, 이를 상세히 설명하면 다음과 같다.There is an in-plane switching (IPS) type liquid crystal display device in which liquid crystal molecules are driven in a horizontal direction with respect to a substrate to improve a viewing angle to 170 degrees or more.

도 2는 횡전계방식 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도로써, 화소전극과 공통전극 사이에 형성되는 프린지 필드가 슬릿을 관통하여 화소영역 및 공통전극 상에 위치하는 액정분자를 구동시킴으로써 화상을 구현하는 프린지 필드형(Fringe Field Switching; FFS) 액정표시장치의 어레이 기판 일부를 나타내고 있다.FIG. 2 is a cross-sectional view schematically showing a part of an array substrate of a transverse electric field type liquid crystal display device in which a fringe field formed between a pixel electrode and a common electrode passes through a slit to drive liquid crystal molecules positioned on a pixel region and a common electrode And shows a part of an array substrate of a fringe field switching (FFS) liquid crystal display device implementing an image.

상기 프린지 필드형 액정표시장치는 액정분자가 수평으로 배향되어 있는 상태에서 하부에 공통전극이 형성되는 한편 상부에 화소전극이 형성됨에 따라 전계가 수평 및 수직 방향으로 발생하여 액정분자가 트위스트(twist)와 틸트(tilt)되어 구동되어 진다.In the fringe field type liquid crystal display device, a common electrode is formed in a lower part while liquid crystal molecules are oriented horizontally, and a pixel electrode is formed in an upper part, so that an electric field occurs in horizontal and vertical directions, And is tilted and driven.

도면에 도시된 바와 같이, 일반적인 프린지 필드형 액정표시장치의 어레이 기판(10)에는 상기 투명한 어레이 기판(10) 위에 종횡으로 배열되어 화소영역을 정의하는 게이트라인(미도시)과 데이터라인(미도시)이 형성되어 있으며, 상기 게이트라인과 데이터라인의 교차영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있다.As shown in the figure, on the array substrate 10 of a general fringe field type liquid crystal display device, gate lines (not shown) arranged vertically and horizontally on the transparent array substrate 10 to define pixel regions and data lines A thin film transistor, which is a switching element, is formed in an intersection region between the gate line and the data line.

상기 박막 트랜지스터는 상기 게이트라인에 연결된 게이트전극(21), 상기 데이터라인에 연결된 소오스전극(22) 및 화소전극(18)에 연결된 드레인전극(23)으로 구성된다. 또한, 상기 박막 트랜지스터는 상기 게이트전극(21)과 소오스/드레인전극(22, 23) 사이의 절연을 위한 게이트절연막(15a) 및 상기 게이트전극(21)에 공급되는 게이트전압에 의해 상기 소오스전극(22)과 드레인전극(23) 사이에 전도채널(conductive channel)을 형성하는 액티브층(24)을 포함한다.The thin film transistor includes a gate electrode 21 connected to the gate line, a source electrode 22 connected to the data line, and a drain electrode 23 connected to the pixel electrode 18. The thin film transistor has a gate insulating film 15a for insulation between the gate electrode 21 and the source and drain electrodes 22 and 23 and a source electrode And an active layer 24 forming a conductive channel between the drain electrode 22 and the drain electrode 23.

이때, 상기 액티브층(24)의 소오스/드레인영역은 오믹-콘택층(ohmic contact layer)(25n)을 통해 상기 소오스/드레인전극(22, 23)과 오믹-콘택을 형성하게 된다.At this time, the source / drain region of the active layer 24 forms an ohmic contact with the source / drain electrodes 22 and 23 through an ohmic contact layer 25n.

상기 화소영역 내에는 공통전극(8)과 화소전극(18)이 형성되어 있으며, 이때 상기 공통전극(8)은 사각형 형태의 상기 화소전극(18)과 함께 프린지 필드를 발생시키기 위해 상기 공통전극(8) 내에 다수의 슬릿(8s)을 포함하고 있다.A common electrode 8 and a pixel electrode 18 are formed in the pixel region and the common electrode 8 is formed in the common electrode 8 to generate a fringe field together with the pixel electrode 18 having a rectangular shape. 8 includes a plurality of slits 8s.

이때, 상기 화소전극(18)은 제 1 보호막(15b)에 형성된 콘택홀을 통해 상기 드레인전극(23)과 전기적으로 접속하게 된다.At this time, the pixel electrode 18 is electrically connected to the drain electrode 23 through a contact hole formed in the first protective layer 15b.

참고로, 도면부호 15c는 제 2 보호막을 나타낸다.Reference numeral 15c denotes a second protective film.

이와 같이 구성된 상기의 프린지 필드형 액정표시장치는 기존의 트위스티드 네마틱방식에 비해 시야각이 넓은 장점을 가지고 있으나, 박막 트랜지스터를 포함하는 어레이 기판의 제작에 6 ~ 7개 정도의 다수의 마스크공정(즉, 포토리소그래피(photolithography)공정)을 필요로 하므로 생산성 면에서 상기 마스크수를 줄이는 방법이 요구되고 있다.The fringe field type liquid crystal display having the above structure has a wide viewing angle as compared with the conventional twisted nematic method. However, in the fabrication of the array substrate including the thin film transistor, a number of mask processes And a photolithography process), a method of reducing the number of masks in terms of productivity is required.

즉, 고해상도 프린지 필드형 액정표시장치는 일반적인 횡전계방식 액정표시장치에 비해 적층 구조에서 하나의 층이 추가됨으로 마스크수를 줄이기가 용이치 않다. 특히, 데이터라인 상부에 공통전극을 중첩하여 형성하는 고투과 구조의 경우에는 공통전극과 데이터라인 및 화소전극 사이의 간격을 전 영역에서 균일하게 유지하여야 기생 커패시턴스(parasitic capacitance) 및 구동전압의 상승을 최소할 수 있게 되며, 이에 따라 투과율의 손실 없이 마스크수를 줄이기는 어려운 상태이다.That is, a high-resolution fringe field type liquid crystal display device is not suitable for reducing the number of masks because one layer is added in a laminated structure as compared with a general transverse electric field type liquid crystal display device. Particularly, in the case of a high-transmittance structure in which a common electrode is formed on the data line in an overlapped manner, the gap between the common electrode, the data line and the pixel electrode must be uniformly maintained in the entire region, so that the parasitic capacitance Therefore, it is difficult to reduce the number of masks without loss of transmittance.

본 발명은 상기한 문제를 해결하기 위한 것으로, 데이터라인 상부에 공통전극을 중첩하여 고투과를 구현하는 프린지 필드형 액정표시장치에 있어, 4번의 마스크공정으로 어레이 기판을 제작하도록 한 프린지 필드형 액정표시장치 및 그의 제조방법을 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made in order to solve the problems described above, and it is an object of the present invention to provide a fringe field type liquid crystal display device in which a common electrode is overlaid on a data line, Apparatus and a method of manufacturing the same.

기타, 본 발명의 다른 목적 및 특징들은 후술되는 발명의 구성 및 특허청구범위에서 설명될 것이다.Other objects and features of the present invention will be described in the following description of the invention and the claims.

상기한 목적을 달성하기 위하여, 본 발명의 프린지 필드형 액정표시장치의 제조방법은, 제 1 마스크공정을 통해 제 1 기판의 화소부에 제 1 도전막으로 이루어진 화소전극을 형성하는 동시에 제 2 도전막으로 이루어진 게이트전극과 게이트라인을 형성하는 단계, 상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 형성된 상기 제 1 기판 전면에 게이트절연막을 형성하는 단계, 제 2 마스크공정을 통해 상기 제 1 기판의 화소부에 액티브층을 형성하는 동시에 상기 화소전극을 노출시키는 제 1 콘택홀을 형성하는 단계, 제 3 마스크공정을 통해 상기 제 1 기판의 화소부에 제 3 도전막으로 이루어진 공통전극을 형성하는 동시에 제 4 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인을 형성하는 단계, 상기 소오스전극, 상기 드레인전극, 상기 데이터라인 및 상기 공통전극이 형성된 상기 제 1 기판 전면에 보호막을 형성하는 단계, 제 4 마스크공정을 통해 상기 보호막을 선택적으로 패터닝하여 상기 공통전극의 일부를 노출시키는 제 5 콘택홀을 형성하고, 상기 보호막의 일부 두께를 제거하여 상기 데이터라인 상부에 상기 데이터라인을 따라 트랜치를 형성하는 단계, 상기 제 4 마스크공정에 사용된 감광막 패턴이 남아있는 상태에서 상기 제 1 기판 전면에 제 5 도전막을 형성하는 단계, 리프트-오프 공정을 통해 상기 감광막패턴과 상기 감광막패턴 위에 형성된 제 5 도전막을 선택적으로 제거하여 상기 트랜치 내에 상기 제 5 도전막으로 이루어지며, 상기 제 5 콘택홀을 통해 상기 공통전극과 전기적으로 접속하는 공통전극패턴을 형성하는 단계 및 상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함할 수 있다.
또한, 본 발명의 프린지 필드형 액정표시장치는, 제 1 기판의 화소부에 구비되며, 제 1 도전막으로 이루어진 화소전극 및 제 2 도전막으로 이루어진 게이트전극과 게이트라인, 상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 구비된 상기 제 1 기판 전면에 구비되며, 상기 화소전극의 일부를 노출시키는 제 1 콘택홀을 포함하는 게이트절연막, 상기 게이트절연막의 구비된 상기 제 1 기판의 화소부에 구비된 액티브층, 상기 액티브층이 구비된 상기 제 1 기판의 화소부에 구비되며, 제 3 도전막으로 이루어진 공통전극 및 제 4 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인, 상기 소오스전극, 상기 드레인전극, 상기 데이터라인 및 상기 공통전극이 구비된 상기 제 1 기판 전면에 구비되며, 상기 공통전극의 일부를 노출시키는 제 5 콘택홀을 포함하는 보호막, 상기 데이터라인 상부의 보호막 내에 상기 데이터라인을 따라 상기 보호막의 두께 일부가 제거되어 구비되는 트랜치, 상기 트랜치 내에 상기 제 5 도전막으로 이루어지며, 상기 제 5 콘택홀을 통해 상기 공통전극과 전기적으로 접속하는 공통전극패턴 및 상기 제 1 기판과 대향하여 합착된 제 2 기판을 포함할 수 있다.
According to another aspect of the present invention, there is provided a method of manufacturing a fringe field type liquid crystal display device, comprising: forming a pixel electrode made of a first conductive film in a pixel portion of a first substrate through a first mask process; Forming a gate insulating layer on the entire surface of the first substrate on which the gate electrode, the gate line, and the pixel electrode are formed, forming a gate insulating layer on the first substrate through the second mask process, Forming a first contact hole exposing the pixel electrode while forming an active layer in the pixel portion, forming a common electrode made of a third conductive film in the pixel portion of the first substrate through a third mask process Forming a source electrode, a drain electrode, and a data line made of a fourth conductive film; forming a source electrode, a drain electrode, Forming a fifth contact hole exposing a part of the common electrode by selectively patterning the passivation layer through a fourth mask process, and forming a second contact hole exposing a part of the common electrode, Forming a trench along the data line on the data line by removing a part of the thickness of the passivation film; forming a fifth conductive film on the entire surface of the first substrate in a state where the photoresist pattern used in the fourth mask process remains Wherein the fifth conductive film is formed in the trench by selectively removing the fifth conductive film formed on the photoresist pattern and the photoresist pattern through a lift-off process, and electrically connected to the common electrode through the fifth contact hole A step of forming a common electrode pattern to be connected and a step of bonding the first substrate and the second substrate . ≪ / RTI >
The fringe field type liquid crystal display device of the present invention includes a pixel electrode of a first substrate and a gate electrode and a gate line of a second conductive film and a pixel electrode of a first conductive film, And a first contact hole formed on the entire surface of the first substrate including the pixel electrode and exposing a part of the pixel electrode, the pixel electrode of the first substrate including the gate insulating film A source electrode, a drain electrode, and a data line, which are included in a pixel portion of the first substrate including the active layer, the common electrode being a third conductive film and the fourth conductive film, the source electrode, Drain electrodes, the data lines, and the common electrode, and a fifth contact layer is provided on the entire surface of the first substrate, A trench in which a part of the thickness of the protective film is removed along the data line in a protective film over the data line, a fifth conductive film in the trench, A common electrode pattern electrically connected to the common electrode, and a second substrate bonded to and facing the first substrate.

이때, 상기 제 1 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 제 2 도전막으로 이루어진 게이트패드라인을 형성하는 것을 특징으로 한다.In this case, a gate pad line made of the second conductive film is formed in the gate pad portion of the first substrate through the first mask process.

이때, 상기 제 1 마스크공정을 통해 상기 게이트전극과 게이트라인 하부에 상기 제 1 도전막으로 이루어진 게이트전극패턴과 게이트라인패턴을 형성하며, 상기 게이트패드라인 하부에 상기 제 1 도전막으로 이루어진 게이트패드라인패턴을 형성하는 것을 특징으로 한다.At this time, a gate electrode pattern and a gate line pattern composed of the first conductive film are formed through the gate electrode and the gate line through the first mask process, and a gate pad pattern made of the first conductive film Thereby forming a line pattern.

상기 제 2 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 게이트패드라인을 노출시키는 제 2 콘택홀을 형성하는 것을 특징으로 한다.And a second contact hole exposing the gate pad line is formed in the gate pad portion of the first substrate through the second mask process.

상기 제 3 마스크공정을 통해 상기 제 1 기판의 데이터패드부에 상기 제 4 도전막으로 이루어진 데이터패드라인을 형성하며, 상기 제 1 기판의 게이트패드부에 상기 제 3 도전막으로 이루어진 게이트패드전극패턴을 형성하는 것을 특징으로 한다.Forming a data pad line of the fourth conductive film on the data pad portion of the first substrate through the third mask process and forming a gate pad electrode pattern made of the third conductive film on the gate pad portion of the first substrate, Is formed.

이때, 상기 제 3 마스크공정을 통해 상기 소오스전극과 드레인전극 및 데이터라인 하부에 상기 제 3 도전막으로 이루어진 소오스전극패턴과 드레인전극패턴 및 데이터라인패턴을 형성하며, 상기 데이터패드라인 하부에 상기 제 3 도전막으로 이루어진 데이터패드라인패턴을 형성하는 것을 특징으로 한다.In this case, the source electrode pattern, the drain electrode pattern and the data line pattern made of the third conductive film are formed on the source electrode, the drain electrode and the data line through the third mask process, 3 conductive film on the data pad line pattern.

상기 제 4 마스크공정을 통해 상기 보호막을 선택적으로 패터닝하여 각각 상기 데이터패드라인 및 게이트패드전극패턴을 노출시키는 제 3 콘택홀 및 제 4 콘택홀을 형성하며, 상기 공통전극을 노출시키는 제 5 콘택홀을 형성하는 것을 특징으로 한다.The third contact hole and the fourth contact hole exposing the data pad line and the gate pad electrode pattern are formed by selectively patterning the passivation layer through the fourth mask process and the fifth contact hole exposing the common electrode, Is formed.

이때, 상기 공통전극패턴은 상기 제 5 콘택홀을 통해 상기 공통전극과 전기적으로 접속하는 것을 특징으로 한다.In this case, the common electrode pattern is electrically connected to the common electrode via the fifth contact hole.

상기 리프트-오프 공정을 통해 상기 감광막패턴과 상기 감광막패턴 위에 형성된 제 5 도전막을 선택적으로 제거하여 각각 상기 제 3 콘택홀 및 제 4 콘택홀을 통해 상기 데이터패드라인 및 게이트패드전극패턴과 전기적으로 접속하는 데이터패드전극 및 게이트패드전극을 형성하는 것을 특징으로 한다.The fifth conductive film formed on the photoresist pattern and the photoresist pattern is selectively removed through the lift-off process to electrically connect the data pad line and the gate pad electrode pattern through the third contact hole and the fourth contact hole, The data pad electrode and the gate pad electrode are formed.

상기 트랜치는 상기 데이터라인뿐만 아니라 상기 게이트라인 상부에도 형성되어 상기 리프트-오프 공정을 통해 상기 데이터라인과 게이트라인 상부에 격자 형태의 공통전극패턴을 형성하는 것을 특징으로 한다.The trench is formed not only on the data line but also on the gate line, and forms a lattice-shaped common electrode pattern on the data line and the gate line through the lift-off process.

상기 공통전극은 각 화소영역 내에 다수의 슬릿을 가지며, 상기 슬릿 사이의 공통전극은 핑거 형태를 가지도록 형성되는 것을 특징으로 한다.The common electrode has a plurality of slits in each pixel region, and the common electrode between the slits is formed to have a finger shape.

상기 제 2 마스크공정을 통해 상기 액티브층 위에 n+ 비정질 실리콘 박막으로 이루어진 n+ 비정질 실리콘 박막패턴을 형성하며, 상기 제 3 마스크공정을 통해 상기 n+ 비정질 실리콘 박막패턴을 선택적으로 패터닝하여 오믹-콘택층을 형성하는 것을 특징으로 한다.Forming an n + amorphous silicon thin film pattern of an n + amorphous silicon thin film on the active layer through the second mask process; selectively patterning the n + amorphous silicon thin film pattern through the third mask process to form an ohmic contact layer; .

이때, 상기 제 2 마스크공정을 통해 상기 액티브층 위에 Mo, MoTi, Ti 또는 W의 배리어 메탈로 이루어진 층간막패턴을 형성하는 단계 및 상기 제 3 마스크공정을 통해 상기 배리어 메탈을 선택적으로 패터닝하여 배리어 메탈층을 형성하는 단계를 추가로 포함하는 것을 특징으로 한다.At this time, an interlayer film pattern made of a barrier metal of Mo, MoTi, Ti, or W is formed on the active layer through the second mask process, and the barrier metal is selectively patterned through the third mask process, And a step of forming a layer.

본 발명의 프린지 필드형 액정표시장치의 다른 제조방법은, 제 1 마스크공정을 통해 제 1 기판의 화소부에 제 1 도전막으로 이루어진 화소전극을 형성하는 동시에 제 2 도전막으로 이루어진 게이트전극과 게이트라인을 형성하는 단계, 상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 형성된 상기 제 1 기판 전면에 게이트절연막을 형성하는 단계, 제 2 마스크공정을 통해 상기 제 1 기판의 화소부에 액티브층을 형성하는 동시에 상기 화소전극 상부의 게이트절연막을 제거하여 화소영역을 노출시키는 오픈 홀을 형성하는 단계, 제 3 마스크공정을 통해 상기 제 1 기판의 화소부에 제 3 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인을 형성하는 단계, 상기 소오스전극과 상기 드레인전극 및 상기 데이터라인이 형성된 상기 제 1 기판 전면에 보호막을 형성하는 단계, 제 4 마스크공정을 통해 상기 제 1 기판의 화소부에 제 4 도전막으로 이루어진 공통전극을 형성하는 단계, 상기 제 1 기판의 데이터패드부 및 게이트패드부가 노출되도록 상기 제 1 기판과 제 2 기판을 합착하는 단계 및 상기 데이터패드부 및 상기 게이트패드부가 노출된 상태에서, 상압에서 에칭을 통해 상기 데이터패드부 및 상기 게이트패드부에 형성된 상기 보호막을 제거하여 상기 데이터패드부 및 상기 게이트패드부를 오픈 시키는 단계를 포함할 수 있다.Another method of manufacturing a fringe field type liquid crystal display device of the present invention includes forming a pixel electrode made of a first conductive film in a pixel portion of a first substrate through a first mask process and forming a gate electrode made of a second conductive film, Forming a gate insulating film on the entire surface of the first substrate on which the gate electrode, the gate line, and the pixel electrode are formed; forming an active layer on a pixel portion of the first substrate through a second mask process; Forming an open hole for exposing a pixel region by removing a gate insulating film over the pixel electrode; forming a source electrode and a drain electrode, which are made of a third conductive film, in a pixel portion of the first substrate through a third mask process; Forming a data line on the first substrate, forming the source electrode, the drain electrode, Forming a common electrode made of a fourth conductive film on a pixel portion of the first substrate through a fourth mask process; forming a common electrode on the pixel portion of the first substrate by exposing the data pad portion and the gate pad portion of the first substrate; Removing the protective film formed on the data pad portion and the gate pad portion through etching at normal pressure in a state in which the data pad portion and the gate pad portion are exposed, And opening the gate pad portion.

이때, 상기 제 1 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 제 2 도전막으로 이루어진 게이트패드라인을 형성하는 것을 특징으로 한다.In this case, a gate pad line made of the second conductive film is formed in the gate pad portion of the first substrate through the first mask process.

이때, 상기 제 1 마스크공정을 통해 상기 게이트전극과 게이트라인 하부에 상기 제 1 도전막으로 이루어진 게이트전극패턴과 게이트라인패턴을 형성하며, 상기 게이트패드라인 하부에 상기 제 1 도전막으로 이루어진 게이트패드라인패턴을 형성하는 것을 특징으로 한다.At this time, a gate electrode pattern and a gate line pattern composed of the first conductive film are formed through the gate electrode and the gate line through the first mask process, and a gate pad pattern made of the first conductive film Thereby forming a line pattern.

이때, 상기 제 3 마스크공정을 통해 상기 제 1 기판의 데이터패드부에 상기 제 3 도전막으로 이루어진 데이터패드라인을 형성하는 것을 특징으로 한다.In this case, the data pad line of the third conductive layer is formed in the data pad portion of the first substrate through the third mask process.

상기 공통전극은 상기 화소부 전체에 걸쳐 단일 패턴으로 형성되는 것을 특징으로 한다.And the common electrode is formed in a single pattern over the entire pixel portion.

이때, 상기 공통전극은 각 화소영역 내에 다수의 슬릿을 가지며, 상기 슬릿 사이의 공통전극은 핑거 형태를 가지도록 형성되는 것을 특징으로 한다.In this case, the common electrode may have a plurality of slits in each pixel region, and the common electrode between the slits may have a finger shape.

상술한 바와 같이, 본 발명에 따른 프린지 필드형 액정표시장치 및 그의 제조방법은 하프-톤(half tone) 마스크를 이용하여 게이트 배선과 화소전극을 동시에 패터닝하는 한편 데이터 배선과 공통전극을 동시에 패터닝하며, 리프트-오프(lift off) 공정을 통해 데이터라인 상부에 공통전극을 중첩되도록 형성함으로써 4번의 마스크공정으로 어레이 기판을 제작할 수 있게 된다. 또는 하프-톤 마스크를 이용하여 게이트 배선과 화소전극을 동시에 패터닝하고, 하프-톤 마스크를 이용하여 데이터 배선을 패터닝하는 동시에 화소영역의 게이트절연막을 오픈(open)시키며, 패널의 합착 후에 상압 에치(etch)를 통해 패드부를 오픈 시킴으로써 4번의 마스크공정으로 어레이 기판을 제작할 수 있게 된다.As described above, in the fringe field type liquid crystal display device and the method of manufacturing the same according to the present invention, the gate wiring and the pixel electrode are simultaneously patterned using a half tone mask while the data wiring and the common electrode are simultaneously patterned , And a common electrode is formed to overlap the data line through a lift-off process. Thus, the array substrate can be manufactured by four mask processes. The gate line and the pixel electrode are simultaneously patterned using a half-tone mask, the data line is patterned using a half-tone mask, the gate insulating film of the pixel region is opened, and the atmospheric pressure etch etch, the array substrate can be manufactured by four mask processes.

그 결과 마스크수를 감소시켜 제조공정을 단순화하는 동시에 제조비용을 절감시키는 효과를 제공한다.As a result, the number of masks is reduced, thereby simplifying the manufacturing process and reducing the manufacturing cost.

또한, 상기와 같이 데이터라인 상부에 공통전극을 중첩되도록 형성하는 한편, 데이터라인 하부에 액티브 테일(active tail)이 형성되지 않아 투과율을 극대화할 수 있는 효과를 제공한다.In addition, as described above, the common electrode is formed to overlap the data line, and an active tail is not formed under the data line, thereby maximizing the transmittance.

또한, 게이트 배선과 화소전극을 동시에 패터닝하면서도 화소전극과 공통전극 사이의 간격을 최소화함으로써 구동전압을 최소화할 수 있는 효과를 제공한다.Also, while the gate wiring and the pixel electrode are simultaneously patterned, the interval between the pixel electrode and the common electrode is minimized, thereby minimizing the driving voltage.

또한, 데이터라인 상부와 화소영역 사이의 단차를 기존대비 40% 이상 축소할 수 있어 러빙불량을 개선할 수 있게 된다.In addition, the step difference between the upper portion of the data line and the pixel region can be reduced by 40% or more compared to the conventional method, and the rubbing defect can be improved.

또한, 게이트 배선과 데이터 배선의 직접 연결이 가능하여 게이트-인-패널(Gate In Panel; GIP)부의 축소에 따른 내로우 베젤(narrow bezel)이 용이한 이점이 있다.In addition, a direct connection between the gate wiring and the data wiring is possible, which is advantageous in that a narrow bezel due to shrinkage of the gate-in-panel (GIP) portion is facilitated.

도 1은 일반적인 액정표시장치의 구조를 개략적으로 나타내는 분해사시도.
도 2는 횡전계방식 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도.
도 3은 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도.
도 4는 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도.
도 5a 내지 도 5d는 상기 도 3에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 평면도.
도 6a 내지 도 6d는 상기 도 4에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 단면도.
도 7a 내지 도 7f는 상기 도 6a에 도시된 본 발명의 제 1 실시예에 따른 제 1 마스크공정을 구체적으로 나타내는 단면도.
도 8a 내지 도 8f는 상기 도 6b에 도시된 본 발명의 제 1 실시예에 따른 제 2 마스크공정을 구체적으로 나타내는 단면도.
도 9a 내지 도 9f는 상기 도 6c에 도시된 본 발명의 제 1 실시예에 따른 제 3 마스크공정을 구체적으로 나타내는 단면도.
도 10a 내지 도 10g는 상기 도 6d에 도시된 본 발명의 제 1 실시예에 따른 제 4 마스크공정을 구체적으로 나타내는 단면도.
도 11은 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도.
도 12는 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도.
도 13a 내지 도 13d는 상기 도 11에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 평면도.
도 14a 내지 도 14e는 상기 도 12에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 단면도.
도 15a 내지 도 15f는 상기 도 14a에 도시된 본 발명의 제 2 실시예에 따른 제 1 마스크공정을 구체적으로 나타내는 단면도.
도 16a 내지 도 16f는 상기 도 14b에 도시된 본 발명의 제 2 실시예에 따른 제 2 마스크공정을 구체적으로 나타내는 단면도.
1 is an exploded perspective view schematically showing a structure of a general liquid crystal display device.
2 is a cross-sectional view schematically showing a part of an array substrate of a transverse electric field type liquid crystal display device.
3 is a plan view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a first embodiment of the present invention.
4 is a cross-sectional view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a first embodiment of the present invention.
5A to 5D are plan views sequentially showing a manufacturing process of the array substrate shown in FIG. 3;
6A to 6D are cross-sectional views sequentially showing a manufacturing process of the array substrate shown in FIG. 4;
7A to 7F are cross-sectional views illustrating a first mask process according to the first embodiment of the present invention shown in FIG. 6A.
8A to 8F are cross-sectional views illustrating a second mask process according to the first embodiment of the present invention shown in FIG. 6B.
9A to 9F are cross-sectional views illustrating a third mask process according to the first embodiment of the present invention shown in FIG. 6C.
10A to 10G are cross-sectional views illustrating a fourth mask process according to the first embodiment of the present invention shown in FIG. 6D.
11 is a plan view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a second embodiment of the present invention.
12 is a cross-sectional view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a second embodiment of the present invention.
FIGS. 13A to 13D are plan views sequentially showing the manufacturing steps of the array substrate shown in FIG. 11; FIG.
FIGS. 14A to 14E are sectional views sequentially showing a manufacturing process of the array substrate shown in FIG. 12; FIG.
15A to 15F are cross-sectional views illustrating a first mask process according to a second embodiment of the present invention shown in FIG. 14A.
16A to 16F are cross-sectional views illustrating a second mask process according to a second embodiment of the present invention shown in FIG. 14B.

이하, 첨부한 도면을 참조하여 본 발명에 따른 프린지 필드형 액정표시장치 및 그의 제조방법의 바람직한 실시예를 상세히 설명한다.Hereinafter, preferred embodiments of a fringe field type liquid crystal display device and a method of manufacturing the same according to the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도로써, 화소전극과 공통전극 사이에 형성되는 프린지 필드가 슬릿을 관통하여 화소영역 및 화소전극 상에 위치하는 액정분자를 구동시킴으로써 화상을 구현하는 프린지 필드형 액정표시장치의 어레이 기판 일부를 나타내고 있다.FIG. 3 is a plan view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a first embodiment of the present invention, in which a fringe field formed between a pixel electrode and a common electrode passes through a slit, And Fig. 7 shows a part of an array substrate of a fringe field type liquid crystal display device which implements an image by driving liquid crystal molecules located on the fringe field type liquid crystal display device.

또한, 도 4는 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도로써, 상기 도 3에 도시된 어레이 기판의 A-A'선, B-B선 및 C-C선에 따라 절단한 단면을 개략적으로 나타내고 있다.4 is a cross-sectional view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to the first embodiment of the present invention. In FIG. 4, the A-A 'line, the BB line and the CC Sectional view taken along a line in FIG.

이때, 도면에는 설명의 편의를 위해 화소부와 데이터패드부 및 게이트패드부를 포함하는 하나의 화소를 나타내고 있으며, 실제의 액정표시장치에서는 N개의 게이트라인과 M개의 데이터라인이 교차하여 MxN개의 화소가 존재하지만 설명을 간단하게 하기 위해 도면에는 하나의 화소를 나타내고 있다.In this case, one pixel including a pixel portion, a data pad portion, and a gate pad portion is shown for convenience of explanation. In an actual liquid crystal display device, N gate lines and M data lines cross each other and MxN pixels However, in order to simplify the description, one pixel is shown in the drawing.

상기 도면들에 도시된 바와 같이, 본 발명의 제 1 실시예에 따른 어레이 기판(110)에는 상기 어레이 기판(110) 위에 종횡으로 배열되어 화소영역을 정의하는 게이트라인(116)과 데이터라인(117)이 형성되어 있다. 또한, 상기 게이트라인(116)과 데이터라인(117)의 교차영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있으며, 상기 화소영역 내에는 프린지 필드를 발생시켜 액정분자를 구동시키는 화소전극(118)과 다수의 슬릿(108s)을 가진 공통전극(108)이 형성되어 있다.As shown in the drawings, the array substrate 110 according to the first embodiment of the present invention includes a gate line 116 and a data line 117, which are vertically and horizontally arranged on the array substrate 110, Is formed. In addition, a thin film transistor, which is a switching device, is formed in the intersection region of the gate line 116 and the data line 117. Inside the pixel region, a pixel electrode 118 for driving liquid crystal molecules by generating a fringe field, The common electrode 108 having the slits 108s of the common electrode 108 is formed.

상기 박막 트랜지스터는 상기 게이트라인(116)에 연결된 게이트전극(121), 상기 데이터라인(117)에 연결된 소오스전극(122) 및 상기 화소전극(118)에 전기적으로 접속된 드레인전극(123)으로 구성되어 있다. 또한, 상기 박막 트랜지스터는 상기 게이트전극(121)과 소오스/드레인전극(122, 123) 사이의 절연을 위한 게이트절연막(115a) 및 상기 게이트전극(121)에 공급되는 게이트 전압에 의해 상기 소오스전극(122)과 드레인전극(123) 간에 전도채널을 형성하는 액티브층(124)을 포함한다.The thin film transistor includes a gate electrode 121 connected to the gate line 116, a source electrode 122 connected to the data line 117, and a drain electrode 123 electrically connected to the pixel electrode 118 . The thin film transistor includes a gate insulating layer 115a for insulation between the gate electrode 121 and the source and drain electrodes 122 and 123 and a source electrode And an active layer 124 that forms a conduction channel between the drain electrode 122 and the drain electrode 123.

이때, 상기 액티브층(124)의 소오스/드레인영역은 오믹-콘택층(125n)을 통해 상기 소오스/드레인전극(122, 123)과 오믹-콘택을 형성하게 된다.At this time, the source / drain regions of the active layer 124 form ohmic contacts with the source / drain electrodes 122 and 123 through the ohmic-contact layer 125n.

상기 게이트전극(121) 및 게이트라인(116)의 하부에는 상기 화소전극(118)을 구성하는 도전물질로 이루어지며, 각각 상기 게이트전극(121) 및 게이트라인(116)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(121') 및 게이트라인패턴(미도시)이 형성되어 있다.The gate electrode 121 and the gate line 116 are formed of a conductive material forming the pixel electrode 118 and are patterned in substantially the same manner as the gate electrode 121 and the gate line 116, A gate electrode pattern 121 'and a gate line pattern (not shown) are formed.

상기 소오스전극(122)과 드레인전극(123) 및 데이터라인(117)의 하부에는 상기 공통전극(108)을 구성하는 도전물질로 이루어지며, 각각 상기 소오스전극(122)과 드레인전극(123) 및 데이터라인(117)과 실질적으로 동일한 형태로 패터닝된 소오스전극패턴(122')과 드레인전극패턴(123') 및 데이터라인패턴(117')이 형성되어 있다.The source electrode 122 and the drain electrode 123 and the data line 117 are formed of a conductive material constituting the common electrode 108. The source electrode 122 and the drain electrode 123, A source electrode pattern 122 ', a drain electrode pattern 123' and a data line pattern 117 'patterned in substantially the same manner as the data line 117 are formed.

그리고, 상기 소오스전극(122)과 소오스전극패턴(122')의 일부는 일 방향으로 연장되어 상기 데이터라인(117)과 데이터라인패턴(117')에 각각 연결되며, 상기 드레인전극(123)과 드레인전극패턴(123')의 일부는 화소영역 쪽으로 연장되어 상기 게이트절연막(115a)에 형성된 제 1 콘택홀(140a)을 통해 상기 화소전극(118)에 전기적으로 접속하게 된다.A part of the source electrode 122 and the source electrode pattern 122 'extend in one direction and are connected to the data line 117 and the data line pattern 117' A part of the drain electrode pattern 123 'extends toward the pixel region and is electrically connected to the pixel electrode 118 through the first contact hole 140a formed in the gate insulating layer 115a.

이때, 도면에는 도시하지 않았지만, 상기 오믹-콘택층(125n)과 소오스/드레인전극패턴(122', 123') 사이에는 Mo, MoTi, Ti, W 등으로 이루어진 배리어 메탈층(barrier metal layer)이 형성될 수 있다. 상기 배리어 메탈층은 상기 n+ 비정질 실리콘 박막으로 이루어진 오믹-콘택층(125n)과 ITO로 이루어진 소오스/드레인전극패턴(122', 123')이 접촉할 때 소자 특성에 불리한 점이 있어 메탈 실리사이드(metal silicide)가 형성되도록 하여 소자 특성을 개선하기 위해 추가로 형성할 수 있다.Although not shown in the figure, a barrier metal layer made of Mo, MoTi, Ti, or W is formed between the ohmic contact layer 125n and the source / drain electrode patterns 122 'and 123' . The barrier metal layer is disadvantageous in device characteristics when the ohmic-contact layer 125n made of the n + amorphous silicon thin film and the source / drain electrode patterns 122 'and 123' made of ITO are in contact with each other, ) May be formed in order to improve the device characteristics.

전술한 바와 같이 상기 화소영역 내에는 프린지 필드를 발생시키기 위해 공통전극(108)과 화소전극(118)이 형성되어 있는데, 이때 상기 화소전극(118)은 화소영역 내에 사각형 형태로 형성될 수 있으며, 상기 공통전극(108)은 화소영역 내에서 다수의 슬릿(108s)을 가지도록 형성될 수 있다.As described above, the common electrode 108 and the pixel electrode 118 are formed in the pixel region to generate a fringe field. At this time, the pixel electrode 118 may be formed in a rectangular shape within the pixel region, The common electrode 108 may be formed to have a plurality of slits 108s in the pixel region.

이때, 상기 다수의 슬릿(108s)은 보호막(115b)으로 채워져 덮여지며, 상기 슬릿(108s) 사이의 공통전극(108)은 핑거(finger) 형태를 가질 수 있다.At this time, the plurality of slits 108s are filled with the protection film 115b and covered, and the common electrode 108 between the slits 108s may have a finger shape.

그리고, 상기 데이터라인(117) 상부에는 제 5 콘택홀(140e)을 통해 상기 공통전극(108)에 전기적으로 접속하는 공통전극패턴(108d)이 형성되게 되며, 상기 공통전극패턴(108d)은 화상이 표시되는 화상표시영역 전체에 걸쳐 단일 패턴으로 형성될 수 있다. 이때, 상기 공통전극패턴(108d)은 상기 데이터라인(117)뿐만 아니라 상기 게이트라인(116) 상부에도 중첩되도록 형성됨에 따라 각 화소영역에 대해 격자형의 형태로 구성할 수 있으나, 본 발명이 이와 같은 형태에 한정되는 것은 아니다.A common electrode pattern 108d electrically connected to the common electrode 108 is formed on the data line 117 through a fifth contact hole 140e, May be formed in a single pattern over the entire image display region to be displayed. At this time, the common electrode pattern 108d is formed to overlap not only the data line 117 but also the gate line 116, so that the common electrode pattern 108d can be formed in a lattice shape for each pixel region. However, The present invention is not limited to this.

이때, 상기와 같이 데이터라인(117) 상부에 공통전극패턴(108d)을 중첩되도록 형성하는 한편, 상기 액티브층(124)과 데이터라인(117)이 서로 다른 마스크공정을 통해 형성됨에 따라 상기 데이터라인(117) 하부에 액티브 테일(active tail)이 형성되지 않아 투과율을 극대화할 수 있게 된다.At this time, the common electrode pattern 108d is formed so as to overlap the data line 117, and the active layer 124 and the data line 117 are formed through different mask processes, An active tail is not formed on the lower surface of the transparent substrate 117, so that the transmittance can be maximized.

한편, 상기 어레이 기판(110)의 가장자리 영역에는 상기 게이트라인(116)과 데이터라인(117)에 각각 전기적으로 접속하는 게이트패드전극(126p)과 데이터패드전극(127p)이 형성되어 있으며, 외부의 구동회로부(미도시)로부터 인가 받은 주사신호와 데이터신호를 각각 상기 게이트라인(116)과 데이터라인(117)에 전달하게 된다.A gate pad electrode 126p and a data pad electrode 127p electrically connected to the gate line 116 and the data line 117 are formed in an edge region of the array substrate 110, And transmits a scan signal and a data signal applied from a driving circuit unit (not shown) to the gate line 116 and the data line 117, respectively.

즉, 상기 데이터라인(117)과 게이트라인(116)은 구동회로부 쪽으로 연장되어 각각 해당하는 데이터패드라인(117p)과 게이트패드라인(116p)에 연결되며, 상기 데이터패드라인(117p)과 게이트패드라인(116p)은 상기 데이터패드라인(117p)과 게이트패드라인(116p)에 각각 전기적으로 접속된 데이터패드전극(127p)과 게이트패드전극(126p)을 통해 구동회로부로부터 각각 데이터신호와 주사신호를 인가 받게 된다.That is, the data line 117 and the gate line 116 extend to the driving circuit portion and are connected to the corresponding data pad line 117p and the gate pad line 116p, The line 116p connects the data signal and the scan signal from the driving circuit through the data pad electrode 127p and the gate pad electrode 126p electrically connected to the data pad line 117p and the gate pad line 116p, .

이때, 상기 데이터패드라인(117p)은 제 3 콘택홀(140c)을 통해 상기 데이터패드전극(127p)과 전기적으로 접속하게 된다. 또한, 상기 게이트패드라인(116p)은 제 2 콘택홀(140c)을 통해 게이트패드전극패턴(126p')과 전기적으로 접속하는 한편, 상기 게이트패드전극패턴(126p')은 제 4 콘택홀(140d)을 통해 상기 게이트패드전극(126p)과 전기적으로 접속하게 된다.At this time, the data pad line 117p is electrically connected to the data pad electrode 127p through the third contact hole 140c. The gate pad line 116p is electrically connected to the gate pad electrode pattern 126p 'through the second contact hole 140c while the gate pad electrode pattern 126p' is electrically connected to the fourth contact hole 140d (Not shown) to the gate pad electrode 126p.

상기 데이터패드라인(117p) 및 게이트패드라인(116p)의 하부에는 상기 화소전극(118)을 구성하는 도전물질로 이루어지며, 각각 상기 데이터패드라인(117p) 및 게이트패드라인(116p)과 실질적으로 동일한 형태로 패터닝된 데이터패드라인패턴(117p') 및 게이트패드라인패턴(116p')이 형성되어 있다.The data pad line 117p and the gate pad line 116p are electrically connected to the data pad line 117p and the gate pad line 116p by conductive materials constituting the pixel electrode 118, A data pad line pattern 117p 'and a gate pad line pattern 116p' patterned in the same pattern are formed.

이와 같이 구성된 상기 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치는 하프-톤(half tone) 마스크를 이용하여 게이트 배선(즉, 상기 게이트전극(121)과 게이트라인(116))과 화소전극(118)을 동시에 패터닝하고, 하프-톤 마스크를 이용하여 액티브층(124)을 형성하는 동시에 화소전극(118)의 연결을 위한 제 1 콘택홀(140a)을 형성하게 된다. 또한, 하프-톤 마스크를 이용하여 데이터 배선(즉, 상기 소오스전극(122)과 드레인전극(123) 및 데이터라인(117))과 공통전극(108)을 동시에 패터닝하며, 리프트-오프(lift off) 공정을 통해 보호막(115b)을 형성하는 동시에 상기 데이터라인(117) 상부에 공통전극패턴(108d)을 패터닝함으로써 4번의 마스크공정을 통해 어레이 기판(110)을 제작할 수 있게 된다.In the fringe field type liquid crystal display device according to the first embodiment of the present invention, the gate lines (i.e., the gate electrodes 121 and the gate lines 116) are formed by using a half tone mask, The pixel electrode 118 is simultaneously patterned to form the active layer 124 using the half-tone mask, and the first contact hole 140a for the connection of the pixel electrode 118 is formed. It is also possible to pattern the data lines (i.e., the source electrode 122 and the drain electrode 123 and the data line 117) and the common electrode 108 simultaneously using a half-tone mask, and lift off And the common electrode pattern 108d is patterned on the data line 117. Thus, the array substrate 110 can be manufactured through four mask processes.

이하, 상기의 본 발명의 제 1 실시예에 따른 프린지 필드형 액정표시장치의 제조방법을 도면을 참조하여 상세히 설명한다.Hereinafter, a manufacturing method of the fringe field type liquid crystal display device according to the first embodiment of the present invention will be described in detail with reference to the drawings.

도 5a 내지 도 5d는 상기 도 3에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 평면도이다.5A to 5D are plan views sequentially illustrating the manufacturing steps of the array substrate shown in FIG.

또한, 도 6a 내지 도 6d는 상기 도 4에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 단면도로써, 좌측에는 화소부의 어레이 기판을 제조하는 공정을 나타내며 우측에는 차례대로 데이터패드부와 게이트패드부의 어레이 기판을 제조하는 공정을 나타내고 있다.6A to 6D are cross-sectional views sequentially showing the steps of manufacturing the array substrate shown in FIG. 4. FIG. 6A to FIG. 6D show a process of fabricating an array substrate of the pixel portion on the left side and an array of data pad portions and gate pad portions, Thereby producing a substrate.

도 5a 및 도 6a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 어레이 기판(110)의 화소부에 게이트전극(121), 게이트라인(116) 및 화소전극(118)을 형성하며, 상기 어레이 기판(110)의 게이트패드부에 게이트패드라인(116p)을 형성한다.5A and 6A, a gate electrode 121, a gate line 116, and a pixel electrode 118 are formed on a pixel portion of an array substrate 110 made of a transparent insulating material such as glass, A gate pad line 116p is formed in the gate pad portion of the array substrate 110. [

상기 게이트전극(121), 게이트라인(116), 화소전극(118) 및 게이트패드라인(116p)은 제 1 도전막과 제 2 도전막을 상기 어레이 기판(110) 전면에 증착한 후 포토리소그래피공정(제 1 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.The gate electrode 121, the gate line 116, the pixel electrode 118 and the gate pad line 116p are formed by depositing a first conductive film and a second conductive film on the entire surface of the array substrate 110 and then performing a photolithography process A first mask process).

이때, 상기 화소전극(118)은 상기 제 1 도전막으로 이루어지며, 상기 게이트전극(121), 게이트라인(116) 및 게이트패드라인(116p)은 상기 제 2 도전막으로 이루어진다.At this time, the pixel electrode 118 is formed of the first conductive film, and the gate electrode 121, the gate line 116, and the gate pad line 116p are formed of the second conductive film.

그리고, 상기 게이트전극(121), 게이트라인(116) 및 게이트패드라인(116p) 하부에는 상기 제 1 도전막으로 이루어지며, 각각 상기 게이트전극(121), 게이트라인(116) 및 게이트패드라인(116p)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(121'), 게이트라인패턴(미도시) 및 게이트패드라인패턴(116p')이 형성되게 된다.The gate electrode 121, the gate line 116, and the gate pad line 116p are formed of the first conductive film. The gate electrode 121, the gate line 116, The gate electrode pattern 121 ', the gate line pattern (not shown), and the gate pad line pattern 116p' are formed in substantially the same pattern as the gate electrode patterns 116p and 116p.

이와 같이 상기 게이트 배선(즉, 상기 게이트전극(121)과 게이트라인(116))과 화소전극(118)은 대면적의 하프-톤 마스크를 이용함으로써 한번의 마스크공정을 통해 동시에 패터닝할 수 있게 되는데, 이하 상기의 제 1 마스크공정을 도면을 참조하여 구체적으로 설명한다.As described above, the gate wiring (that is, the gate electrode 121 and the gate line 116) and the pixel electrode 118 can be simultaneously patterned through a single mask process by using a half-tone mask having a large area Hereinafter, the first mask process will be described in detail with reference to the drawings.

도 7a 내지 도 7f는 상기 도 6a에 도시된 본 발명의 제 1 실시예에 따른 제 1 마스크공정을 구체적으로 나타내는 단면도이다.7A to 7F are cross-sectional views illustrating a first mask process according to the first embodiment of the present invention shown in FIG. 6A.

도 7a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 어레이 기판(110) 전면에 차례대로 제 1 도전막(131) 및 제 2 도전막(132)을 증착한다.7A, the first conductive layer 131 and the second conductive layer 132 are sequentially deposited on the entire surface of the array substrate 110 made of a transparent insulating material such as glass.

이때, 상기 제 1 도전막(131)은 화소전극을 형성하기 위해 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 투과율이 뛰어난 투명한 도전물질로 형성할 수 있다.The first conductive layer 131 may be formed of a transparent conductive material having a high transmittance such as indium tin oxide (ITO) or indium zinc oxide (IZO) .

상기 제 2 도전막(132)은 게이트 배선을 형성하기 위해 알루미늄(aluminium; Al), 알루미늄 합금(Al alloy), 텅스텐(tungsten; W), 구리(copper; Cu), 크롬(chromium; Cr), 몰리브덴(molybdenum; Mo) 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 2 도전막(132)은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.The second conductive layer 132 may be formed of aluminum (Al), aluminum alloy (Al), tungsten (W), copper (Cu), chromium (Cr) A low resistance opaque conductive material such as molybdenum (Mo) and a molybdenum alloy or the like. In addition, the second conductive layer 132 may have a multi-layer structure in which two or more low-resistance conductive materials are stacked.

이후, 도 7b에 도시된 바와 같이, 상기 제 2 도전막(132)이 형성된 어레이 기판(110) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(160)을 형성한 후 본 발명의 제 1 실시예에 따른 하프-톤 마스크(170) 또는 회절 마스크(이하, 하프-톤 마스크를 지칭하는 경우에는 회절 마스크를 포함하는 것으로 한다)를 통해 상기 감광막(160)에 선택적으로 광을 조사한다.7B, a photoresist layer 160 made of a photosensitive material such as photoresist is formed on the array substrate 110 on which the second conductive layer 132 is formed. Then, Selectively irradiates light to the photoresist layer 160 through a half-tone mask 170 or a diffraction mask (hereinafter, referred to as a half-tone mask).

이때, 상기 하프-톤 마스크(170)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(170)를 투과한 광만이 상기 감광막(160)에 조사되게 된다.At this time, the half-tone mask 170 includes a first transmission region I through which all the irradiated light is transmitted, a second transmission region II through which only a part of light is transmitted and a portion is blocked, And only the light transmitted through the half-tone mask 170 is irradiated to the photoresist layer 160. As shown in FIG.

이어서, 상기 하프-톤 마스크(170)를 통해 노광된 상기 감광막(160)을 현상하고 나면, 도 7c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(160a) 내지 제 3 감광막패턴(160c)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 제 2 도전막(132) 표면이 노출되게 된다.After the photoresist layer 160 exposed through the half-tone mask 170 is developed, light is irradiated through the blocking region III and the second transmissive region II, as shown in FIG. 7C. The first photosensitive film pattern 160a to the third photosensitive film pattern 160c having a predetermined thickness remain in the area where all the light is blocked or partially blocked and the photosensitive film is completely removed in the first transmission region I The surface of the second conductive layer 132 is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(160a) 및 제 2 감광막패턴(160b)은 제 2 투과영역(II)을 통해 형성된 제 3 감광막패턴(160c)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.At this time, the first photoresist pattern 160a and the second photoresist pattern 160b formed in the blocking region III are thicker than the third photoresist pattern 160c formed through the second transmissive region II. Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 7d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(160a) 내지 제 3 감광막패턴(160c)을 마스크로 하여, 식각을 통해 그 하부에 형성된 제 1 도전막과 제 2 도전막의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(110)의 화소부에 상기 제 1 도전막으로 이루어진 화소전극(118)이 형성되게 된다.Next, as shown in FIG. 7D, using the first photoresist pattern 160a to the third photoresist pattern 160c formed as described above as a mask, a first conductive film and a second conductive film The pixel electrode 118 made of the first conductive film is formed on the pixel portion of the array substrate 110. In addition,

또한, 상기 어레이 기판(110)의 화소부에는 상기 제 2 도전막으로 이루어진 게이트전극(121)과 게이트라인(미도시)이 형성되며, 상기 어레이 기판(110)의 게이트패드부에는 상기 제 2 도전막으로 이루어진 게이트패드라인(116p)이 형성되게 된다.A gate electrode 121 and a gate line (not shown) are formed in the pixel portion of the array substrate 110. The gate pad 121 of the array substrate 110 has a gate electrode 121 and a gate line A gate pad line 116p made of a film is formed.

이때, 상기 화소전극(118) 상부에는 상기 제 2 도전막으로 이루어지며, 상기 화소전극(118)과 실질적으로 동일한 형태로 패터닝된 제 2 도전막패턴(132')이 형성되어 있다.At this time, a second conductive film pattern 132 'formed of the second conductive film and patterned in substantially the same shape as the pixel electrode 118 is formed on the pixel electrode 118.

그리고, 상기 게이트전극(121), 게이트라인 및 게이트패드라인(116p) 하부에는 상기 제 1 도전막으로 이루어지며, 각각 상기 게이트전극(121), 게이트라인 및 게이트패드라인(116p)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(121'), 게이트라인패턴(미도시) 및 게이트패드라인패턴(116p')이 형성되어 있다.The first conductive film is formed under the gate electrode 121, the gate line, and the gate pad line 116p, and is substantially the same as the gate electrode 121, the gate line, and the gate pad line 116p, A gate electrode pattern 121 ', a gate line pattern (not shown), and a gate pad line pattern 116 p' are formed.

이후, 상기 제 1 감광막패턴(160a) 내지 제 3 감광막패턴(160c)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 7e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 3 감광막패턴이 완전히 제거되게 된다.As shown in FIG. 7E, when the ashing process for removing a part of the thickness of the first to third photosensitive film patterns 160a to 160c is performed, The photoresist pattern is completely removed.

이때, 상기 제 1 감광막패턴 및 제 2 감광막패턴은 상기 제 3 감광막패턴의 두께만큼이 제거된 제 4 감광막패턴(160a') 및 제 5 감광막패턴(160b')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다.At this time, the first photoresist pattern and the second photoresist pattern correspond to the blocking area III with the fourth photoresist pattern 160a 'and the fifth photoresist pattern 160b', which are removed by the thickness of the third photoresist pattern, Only in the region where it is located.

이후, 도 7f에 도시된 바와 같이, 상기 제 4 감광막패턴(160a') 및 제 5 감광막패턴(160b')을 마스크로 하여, 식각을 통해 상기 화소전극(118) 상부에 형성된 제 2 도전막패턴을 제거한다.7F, using the fourth photoresist pattern 160a 'and the fifth photoresist pattern 160b' as a mask, the second conductive film pattern 160 formed on the pixel electrode 118 through etching is patterned using the fourth photoresist pattern 160a ' .

다음으로, 도 5b 및 도 6b에 도시된 바와 같이, 상기 게이트전극(121), 게이트라인(116), 화소전극(118) 및 게이트패드라인(116p)이 형성된 어레이 기판(110) 전면에 게이트절연막(115a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 형성한다.5B and 6B, on the entire surface of the array substrate 110 on which the gate electrode 121, the gate line 116, the pixel electrode 118 and the gate pad line 116p are formed, The amorphous silicon thin film and the n + amorphous silicon thin film are formed.

이후, 포토리소그래피 공정(제 2 마스크 공정)을 통해 상기 게이트절연막(115a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 선택적으로 제거함으로써 상기 어레이 기판(110)의 화소부에 상기 비정질 실리콘 박막으로 이루어진 액티브층(124)을 형성한다.Thereafter, the gate insulating film 115a, the amorphous silicon thin film and the n + amorphous silicon thin film are selectively removed through a photolithography process (second mask process) to form active portions of the amorphous silicon thin film in the pixel portion of the array substrate 110 Layer 124 is formed.

또한, 상기 제 2 마스크공정을 통해 상기 어레이 기판(110)의 화소부에 상기 화소전극(118)의 일부를 노출시키는 제 1 콘택홀(140a)을 형성하며, 상기 어레이 기판(110)의 게이트패드부에 상기 게이트패드라인(116p)의 일부를 노출시키는 제 2 콘택홀(140b)을 형성한다.A first contact hole 140a exposing a part of the pixel electrode 118 is formed in the pixel portion of the array substrate 110 through the second mask process, A second contact hole 140b exposing a part of the gate pad line 116p is formed.

이때, 상기 액티브층(124) 위에는 상기 액티브층(124)과 실질적으로 동일한 형태로 패터닝된 n+ 비정질 실리콘 박막패턴(125')이 형성되게 된다.At this time, an n + amorphous silicon thin film pattern 125 'patterned in substantially the same shape as the active layer 124 is formed on the active layer 124.

이때, 상기 본 발명의 제 1 실시예에 따른 제 2 마스크공정은 하프-톤 마스크를 이용할 수 있는데, 이를 다음의 도면을 참조하여 상세히 설명한다.In this case, the second mask process according to the first embodiment of the present invention can use a half-tone mask, which will be described in detail with reference to the following drawings.

도 8a 내지 도 8f는 상기 도 6b에 도시된 본 발명의 제 1 실시예에 따른 제 2 마스크공정을 구체적으로 나타내는 단면도이다.8A to 8F are cross-sectional views illustrating a second mask process according to the first embodiment of the present invention shown in FIG. 6B.

도 8a에 도시된 바와 같이, 상기 게이트전극(121), 게이트라인(116), 화소전극(118) 및 게이트패드라인(116p)이 형성된 어레이 기판(110) 전면에 차례대로 게이트절연막(115a)과 비정질 실리콘 박막(120) 및 n+ 비정질 실리콘 박막(125)을 증착한다.8A, the gate insulating layer 115a and the gate insulating layer 115 are sequentially formed on the entire surface of the array substrate 110 on which the gate electrode 121, the gate line 116, the pixel electrode 118 and the gate pad line 116p are formed. The amorphous silicon thin film 120 and the n + amorphous silicon thin film 125 are deposited.

이때, 상기 n+ 비정질 실리콘 박막(125) 위에 Mo, MoTi, Ti, W 등의 배리어 메탈로 이루어진 층간막(interlayer)을 추가로 증착할 수 있다.At this time, an interlayer made of a barrier metal such as Mo, MoTi, Ti, or W may be additionally deposited on the n + amorphous silicon thin film 125.

이후, 도 8b에 도시된 바와 같이, 상기 n+ 비정질 실리콘 박막(125)이 형성된 어레이 기판(110) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(160)을 형성한 후 본 발명의 제 1 실시예에 따른 하프-톤 마스크(170)를 통해 상기 감광막(160)에 선택적으로 광을 조사한다.8B, a photosensitive film 160 made of a photosensitive material such as a photoresist is formed on the array substrate 110 on which the n + amorphous silicon thin film 125 is formed. Then, And selectively irradiates the photoresist layer 160 through the half-tone mask 170. [

이때, 상기 하프-톤 마스크(170)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(170)를 투과한 광만이 상기 감광막(160)에 조사되게 된다.At this time, the half-tone mask 170 includes a first transmission region I through which all the irradiated light is transmitted, a second transmission region II through which only a part of light is transmitted and a portion is blocked, And only the light transmitted through the half-tone mask 170 is irradiated to the photoresist layer 160. As shown in FIG.

이어서, 상기 하프-톤 마스크(170)를 통해 노광된 상기 감광막(160)을 현상하고 나면, 도 8c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(160a) 및 제 2 감광막패턴(160b)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 n+ 비정질 실리콘 박막(125) 표면이 노출되게 된다.Then, after the photoresist layer 160 exposed through the half-tone mask 170 is developed, light is irradiated through the blocking region III and the second transmissive region II, as shown in FIG. 8C. A first photoresist pattern 160a and a second photoresist pattern 160b having a predetermined thickness are left in an area where all the light is blocked or partially blocked and the photoresist layer is completely removed in the first transmissive area I The surface of the n + amorphous silicon thin film 125 is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(160a)은 제 2 투과영역(II)을 통해 형성된 제 2 감광막패턴(160b)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.At this time, the first photoresist pattern 160a formed in the blocking region III is thicker than the second photoresist pattern 160b formed through the second transmissive region II. Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 8d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(160a) 및 제 2 감광막패턴(160b)을 마스크로 하여, 식각을 통해 그 하부에 형성된 게이트절연막(115a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막(또는, 게이트절연막(115a), 비정질 실리콘 박막, n+ 비정질 실리콘 박막 및 층간막)의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(110)의 화소부에 상기 화소전극(118)의 일부를 노출시키는 제 1 콘택홀(140a)이 형성된다.Next, as shown in FIG. 8D, using the first photoresist pattern 160a and the second photoresist pattern 160b formed as described above as a mask, a gate insulating layer 115a formed under the photoresist pattern 160a and an amorphous silicon The pixel electrode of the array substrate 110 may be partially removed by selectively removing portions of the thin film and the n + amorphous silicon thin film (or the gate insulating film 115a, the amorphous silicon thin film, the n + amorphous silicon thin film, A first contact hole 140a exposing a part of the first contact hole 118 is formed.

또한, 상기 어레이 기판(110)의 게이트패드부에 상기 게이트패드라인(116p)의 일부를 노출시키는 제 2 콘택홀(140b)이 형성되게 된다.A second contact hole 140b is formed in the gate pad portion of the array substrate 110 to expose a part of the gate pad line 116p.

이후, 상기 제 1 감광막패턴(160a) 및 제 2 감광막패턴(160b)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 8e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 2 감광막패턴이 완전히 제거되게 된다.As shown in FIG. 8E, when the ashing process for removing a part of the thickness of the first photoresist pattern 160a and the second photoresist pattern 160b is performed, The photoresist pattern is completely removed.

이때, 상기 제 1 감광막패턴은 상기 제 2 감광막패턴의 두께만큼이 제거된 제 3 감광막패턴(160a')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다.At this time, the first photoresist pattern is left only in a region corresponding to the blocking region III with the third photoresist pattern 160a 'removed by the thickness of the second photoresist pattern.

이후, 도 8f에 도시된 바와 같이, 상기 제 3 감광막패턴(160a')을 마스크로 하여, 식각을 통해 그 하부에 형성된 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막(또는, 비정질 실리콘 박막과 n+ 비정질 실리콘 박막 및 층간막)의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(110)의 화소부에 상기 비정질 실리콘 박막으로 이루어진 액티브층(124)이 형성된다.8F, using the third photoresist pattern 160a 'as a mask, the amorphous silicon thin film and the n + amorphous silicon thin film (or the amorphous silicon thin film and the n + amorphous silicon thin film, The active layer 124 made of the amorphous silicon thin film is formed in the pixel portion of the array substrate 110. In addition,

이때, 상기 액티브층(124) 위에는 상기 액티브층(124)과 실질적으로 동일한 형태로 패터닝된 n+ 비정질 실리콘 박막패턴(125')이 형성되게 된다.At this time, an n + amorphous silicon thin film pattern 125 'patterned in substantially the same shape as the active layer 124 is formed on the active layer 124.

그리고, 상기 n+ 비정질 박막 위에 층간막이 증착되어 있는 경우에는 상기 n+ 비정질 실리콘 박막패턴(125') 위에 상기 액티브층(124)과 실질적으로 동일한 형태로 패터닝된 층간막패턴이 형성될 수 있다.When the interlayer film is deposited on the n + amorphous thin film, an interlayer film pattern patterned in substantially the same shape as the active layer 124 may be formed on the n + amorphous silicon thin film pattern 125 '.

다음으로, 도 5c 및 도 6c에 도시된 바와 같이, 상기 액티브층(124)과 n+ 비정질 실리콘 박막패턴(125')이 형성된 어레이 기판(110)의 화소부에 소오스/드레인전극(122, 123)과 데이터라인(117) 및 공통전극(108)을 형성하는 한편, 상기 어레이 기판(110)의 데이터패드부 및 게이트패드부에 각각 데이터패드라인(117p) 및 게이트패드전극패턴(126p')을 형성한다.5C and 6C, source / drain electrodes 122 and 123 are formed in a pixel portion of the array substrate 110 on which the active layer 124 and the n + amorphous silicon thin film pattern 125 'are formed. A data pad line 117p and a gate pad electrode pattern 126p 'are formed on a data pad portion and a gate pad portion of the array substrate 110, respectively, while a data line 117 and a common electrode 108 are formed do.

이때, 상기 드레인전극(123)은 상기 제 1 콘택홀(140a)을 통해 상기 화소전극(118)과 전기적으로 접속한다.At this time, the drain electrode 123 is electrically connected to the pixel electrode 118 through the first contact hole 140a.

또한, 상기 게이트패드전극패턴(126p')은 상기 제 2 콘택홀(140b)을 통해 상기 게이트패드라인(116p)과 전기적으로 접속한다.In addition, the gate pad electrode pattern 126p 'is electrically connected to the gate pad line 116p through the second contact hole 140b.

상기 소오스전극(122), 드레인전극(123), 데이터라인(117), 공통전극(108), 데이터패드라인(117p) 및 게이트패드전극패턴(126p')은 제 3 도전막과 제 4 도전막을 상기 어레이 기판(110) 전면에 증착한 후 포토리소그래피공정(제 3 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.The source electrode 122, the drain electrode 123, the data line 117, the common electrode 108, the data pad line 117p and the gate pad electrode pattern 126p ' Is deposited on the entire surface of the array substrate 110, and then selectively patterned through a photolithography process (a third mask process).

이때, 상기 공통전극(108)과 게이트패드전극패턴(126p')은 상기 제 3 도전막으로 이루어지며, 상기 소오스전극(122), 드레인전극(123), 데이터라인(117) 및 데이터패드라인(117p)은 상기 제 4 도전막으로 이루어진다.The common electrode 108 and the gate pad electrode pattern 126 p 'are formed of the third conductive film and are electrically connected to the source electrode 122, the drain electrode 123, the data line 117, 117p are formed of the fourth conductive film.

그리고, 상기 소오스전극(122), 드레인전극(123), 데이터라인(117) 및 데이터패드라인(117p) 하부에는 상기 제 3 도전막으로 이루어지며, 각각 상기 소오스전극(122), 드레인전극(123), 데이터라인(117) 및 데이터패드라인(117p)과 실질적으로 동일한 형태로 패터닝된 소오스전극패턴(122'), 드레인전극패턴(123'), 데이터라인패턴(117') 및 데이터패드라인패턴(117p')이 형성되게 된다.The third conductive layer is formed under the source electrode 122, the drain electrode 123, the data line 117 and the data pad line 117p and is electrically connected to the source electrode 122 and the drain electrode 123 A source electrode pattern 122 ', a drain electrode pattern 123', a data line pattern 117 ', and a data pad line pattern 117' that are patterned in substantially the same pattern as the data line 117, the data line 117, (117p ') is formed.

또한, 상기 공통전극(108)은 화소영역 내에서 다수의 슬릿(108s)을 가지도록 형성될 수 있으며, 상기 슬릿(108s) 사이의 공통전극(108)은 핑거 형태를 가질 수 있다.In addition, the common electrode 108 may be formed to have a plurality of slits 108s in the pixel region, and the common electrode 108 between the slits 108s may have a finger shape.

이와 같이 상기 데이터 배선(즉, 상기 소오스전극(122)과 드레인전극(123) 및 데이터라인(117))과 공통전극(108)은 하프-톤 마스크를 이용함으로써 한번의 마스크공정을 통해 동시에 패터닝할 수 있게 되는데, 이하 상기의 제 3 마스크공정을 도면을 참조하여 구체적으로 설명한다.The data line (that is, the source electrode 122 and the drain electrode 123 and the data line 117) and the common electrode 108 are simultaneously patterned through a single mask process by using a half-tone mask Hereinafter, the third mask process will be described in detail with reference to the drawings.

도 9a 내지 도 9f는 상기 도 6c에 도시된 본 발명의 제 1 실시예에 따른 제 3 마스크공정을 구체적으로 나타내는 단면도이다.FIGS. 9A to 9F are cross-sectional views illustrating a third mask process according to the first embodiment of the present invention shown in FIG. 6C.

도 9a에 도시된 바와 같이, 상기 액티브층(124)과 n+ 비정질 실리콘 박막패턴(125')이 형성된 어레이 기판(110) 전면에 제 3 도전막(133)과 제 4 도전막(134)을 증착한다.The third conductive layer 133 and the fourth conductive layer 134 are deposited on the entire surface of the array substrate 110 on which the active layer 124 and the n + amorphous silicon thin film pattern 125 'are formed, as shown in FIG. 9A do.

이때, 상기 제 3 도전막(133)은 공통전극 및 게이트패드전극패턴을 형성하기 위해 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투과율이 뛰어난 투명한 도전물질로 형성할 수 있다.In this case, the third conductive layer 133 may be formed of a transparent conductive material having a high transmittance such as indium-tin-oxide or indium-zinc-oxide to form a common electrode and a gate pad electrode pattern.

상기 제 4 도전막(134)은 데이터 배선 및 데이터패드라인을 형성하기 위해 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬, 몰리브덴 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 4 도전막(134)은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.The fourth conductive layer 134 may be formed of a low-resistance opaque conductive material such as aluminum, aluminum alloy, tungsten, copper, chromium, molybdenum, or molybdenum alloy to form data lines and data pad lines. In addition, the fourth conductive layer 134 may have a multi-layer structure in which two or more low-resistance conductive materials are stacked.

그리고, 도 9b에 도시된 바와 같이, 상기 제 4 도전막(134)이 형성된 어레이 기판(110) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(160)을 형성한 후 본 발명의 제 1 실시예에 따른 하프-톤 마스크(170)를 통해 상기 감광막(160)에 선택적으로 광을 조사한다.9B, a photoresist layer 160 made of a photosensitive material such as a photoresist is formed on the array substrate 110 on which the fourth conductive layer 134 is formed. Then, And selectively irradiates the photoresist layer 160 through the half-tone mask 170. [

이때, 상기 하프-톤 마스크(170)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(170)를 투과한 광만이 상기 감광막(160)에 조사되게 된다.At this time, the half-tone mask 170 includes a first transmission region I through which all the irradiated light is transmitted, a second transmission region II through which only a part of light is transmitted and a portion is blocked, And only the light transmitted through the half-tone mask 170 is irradiated to the photoresist layer 160. As shown in FIG.

이어서, 상기 하프-톤 마스크(170)를 통해 노광된 감광막(160)을 현상하고 나면, 도 9c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(160a) 내지 제 6 감광막패턴(160f)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 제 4 도전막(134) 표면이 노출되게 된다.Then, after developing the exposed photoresist layer 160 through the half-tone mask 170, light is emitted through the blocking region III and the second transmissive region II, as shown in FIG. 9C. The first photosensitive film pattern 160a to the sixth photosensitive film pattern 160f having a predetermined thickness are left in the region where the light is blocked or partially blocked and the photosensitive film is completely removed in the first transmission region I, The surface of the fourth conductive film 134 is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(160a) 내지 제 4 감광막패턴(160d)은 제 2 투과영역(II)을 통해 형성된 제 5 감광막패턴(160e) 및 제 6 감광막패턴(160f)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.The first photoresist pattern 160a to the fourth photoresist pattern 160d formed in the blocking region III may include a fifth photoresist pattern 160e and a sixth photoresist pattern 160f formed through the second transmissive area II. . Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 9d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(160a) 내지 제 6 감광막패턴(160f)을 마스크로 하여, 그 하부에 형성된 제 3 도전막과 제 4 도전막의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(110)의 화소부에 상기 제 4 도전막으로 이루어진 소오스/드레인전극(122, 123)과 데이터라인(117)이 형성되는 동시에 상기 제 3 도전막으로 이루어진 공통전극(108)이 형성된다.Next, as shown in FIG. 9D, using the first photoresist pattern 160a to the sixth photoresist pattern 160f formed as described above as a mask, a third conductive film and a part of the fourth conductive film The source and drain electrodes 122 and 123 and the data line 117 formed of the fourth conductive film and the data line 117 are formed in the pixel portion of the array substrate 110, A common electrode 108 is formed.

이때, 상기 공통전극(108)은 화소영역 내에서 다수의 슬릿(108s)을 가지도록 형성될 수 있다.At this time, the common electrode 108 may be formed to have a plurality of slits 108s in the pixel region.

또한, 상기 어레이 기판(110)의 데이터패드부 및 게이트패드부에는 각각 상기 제 4 도전막 및 제 3 도전막으로 이루어진 데이터패드라인(117p) 및 게이트패드전극패턴(126p')이 형성되게 된다.In addition, a data pad line 117p and a gate pad electrode pattern 126p 'are formed on the data pad portion and the gate pad portion of the array substrate 110, respectively, including the fourth conductive layer and the third conductive layer.

이때, 상기 드레인전극(123)은 상기 제 1 콘택홀(140a)을 통해 상기 화소전극(118)과 전기적으로 접속한다.At this time, the drain electrode 123 is electrically connected to the pixel electrode 118 through the first contact hole 140a.

또한, 상기 게이트패드전극패턴(126p')은 상기 제 2 콘택홀(140b)을 통해 상기 게이트패드라인(116p)과 전기적으로 접속한다.In addition, the gate pad electrode pattern 126p 'is electrically connected to the gate pad line 116p through the second contact hole 140b.

이때, 상기 소오스전극(122), 드레인전극(123), 데이터라인(117) 및 데이터패드라인(117p) 하부에는 상기 제 3 도전막으로 이루어지며, 각각 상기 소오스전극(122), 드레인전극(123), 데이터라인(117) 및 데이터패드라인(117p)과 실질적으로 동일한 형태로 패터닝된 소오스전극패턴(122'), 드레인전극패턴(123'), 데이터라인패턴(117') 및 데이터패드라인패턴(117p')이 형성되어 있다. 또한, 상기 공통전극(108) 및 게이트패드전극패턴(126p') 상부에는 상기 제 4 도전막으로 이루어지며, 각각 상기 공통전극(108) 및 게이트패드전극패턴(126p')과 실질적으로 동일한 형태로 패터닝된 제 4 도전막패턴(134', 134")들이 형성되어 있다.At this time, the third conductive film is formed under the source electrode 122, the drain electrode 123, the data line 117, and the data pad line 117p, and the source electrode 122 and the drain electrode 123 A source electrode pattern 122 ', a drain electrode pattern 123', a data line pattern 117 ', and a data pad line pattern 117' that are patterned in substantially the same pattern as the data line 117, the data line 117, (117p ') is formed. The fourth conductive layer is formed on the common electrode 108 and the gate pad electrode pattern 126 p 'and is formed substantially in the same shape as the common electrode 108 and the gate pad electrode pattern 126 p' The patterned fourth conductive film patterns 134 'and 134 "are formed.

이후, 상기 제 1 감광막패턴(160a) 내지 제 6 감광막패턴(160f)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 9e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 5 감광막패턴 및 제 6 감광막패턴이 완전히 제거되게 된다.Then, ashing process for removing a part of the thicknesses of the first to sixth photoresist patterns 160a to 160f is performed, as shown in FIG. 9E, The photoresist pattern and the sixth photoresist pattern are completely removed.

이때, 상기 제 1 감광막패턴 내지 제 4 감광막패턴은 상기 제 5 감광막패턴 및 제 6 감광막패턴의 두께만큼이 제거된 제 7 감광막패턴(160a') 내지 제 10 감광막패턴(160d')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다.In this case, the first through fourth photoresist patterns 160a 'through 160d' are formed by removing the thicknesses of the fifth photoresist pattern and the sixth photoresist pattern, (III). ≪ / RTI >

이후, 도 9f에 도시된 바와 같이, 상기 제 7 감광막패턴(160a') 내지 제 10 감광막패턴(160d')을 마스크로 하여, 식각을 통해 상기 공통전극(108) 및 게이트패드전극패턴(126p') 상부에 형성된 제 4 도전막패턴들을 제거한다.9F, using the seventh photosensitive film pattern 160a 'to the tenth photosensitive film pattern 160d' as a mask, the common electrode 108 and the gate pad electrode pattern 126p ' The fourth conductive film patterns formed on the second conductive film pattern are removed.

그리고, 상기 제 7 감광막패턴(160a') 내지 제 10 감광막패턴(160d')을 마스크로 하여, 그 하부에 형성된 n+ 비정질 실리콘 박막패턴(또는 n+ 비정질 실리콘 박막패턴 및 층간막패턴)을 선택적으로 제거하여 상기 액티브층(124) 위에 상기 n+ 비정질 실리콘 박막으로 이루어진 오믹-콘택층(125n)을 형성한다.The n + amorphous silicon thin film pattern (or the n + amorphous silicon thin film pattern and interlayer film pattern) formed at the lower portion thereof is selectively removed using the seventh photosensitive film pattern 160a 'to the tenth photosensitive film pattern 160d' An ohmic contact layer 125n made of the n + amorphous silicon thin film is formed on the active layer 124. [

이때, 상기 n+ 비정질 실리콘 박막 위에 층간막이 증착되어 있는 경우에는 상기 오믹-콘택층(125n) 위에 상기 층간막으로 이루어진 배리어 메탈층이 형성될 수 있다. 전술한 바와 같이 상기 배리어 메탈층은 상기 n+ 비정질 실리콘 박막으로 이루어진 오믹-콘택층(125n)과 ITO로 이루어진 소오스/드레인전극패턴(122', 123')이 접촉할 때 소자 특성에 불리한 점이 있어 메탈 실리사이드가 형성되도록 하여 소자 특성을 개선하기 위해 추가로 형성할 수 있다.At this time, if a layered structure is deposited on the n + amorphous silicon thin film, a barrier metal layer composed of the interlayer film may be formed on the ohmic-contact layer 125n. As described above, the barrier metal layer is disadvantageous in device characteristics when the ohmic-contact layer 125n made of the n + amorphous silicon thin film and the source / drain electrode patterns 122 'and 123' made of ITO are in contact with each other, Silicide may be formed to further improve device characteristics.

이후, 소정의 O2 애싱을 진행할 수 있다.Thereafter, predetermined O 2 ashing can proceed.

다음으로, 도 5d 및 도 6d에 도시된 바와 같이, 상기 어레이 기판(110) 전면에 보호막(115b)을 증착하는 한편, 하프-톤 마스크(제 4 마스크공정) 및 리프트-오프 공정을 통해 상기 보호막(115b)을 패터닝하는 동시에 상기 데이터라인(117) 상부에 제 5 도전막으로 이루어진 공통전극패턴(108d)을 형성하게 되는데, 이를 다음의 도면을 참조하여 상세히 설명한다.5D and 6D, a protective film 115b is deposited on the entire surface of the array substrate 110, and a protective film 115b is formed on the entire surface of the array substrate 110 by a half-tone mask (fourth mask process) and a lift- And the common electrode pattern 108d made of the fifth conductive film is formed on the data line 117. This will be described in detail with reference to the following drawings.

도 10a 내지 도 10g는 상기 도 6d에 도시된 본 발명의 제 1 실시예에 따른 제 4 마스크공정을 구체적으로 나타내는 단면도이다.FIGS. 10A to 10G are cross-sectional views illustrating a fourth mask process according to the first embodiment of the present invention shown in FIG. 6D.

도 10a에 도시된 바와 같이, 상기 소오스전극(122), 드레인전극(123), 데이터라인(117), 공통전극(108), 데이터패드라인(117p) 및 게이트패드전극패턴(126p')이 형성된 어레이 기판(110) 전면에 무기절연막이나 유기절연막으로 이루어진 보호막(115b)을 증착한다.The source electrode 122, the drain electrode 123, the data line 117, the common electrode 108, the data pad line 117p, and the gate pad electrode pattern 126p 'are formed as shown in FIG. 10A A protective film 115b made of an inorganic insulating film or an organic insulating film is deposited on the entire surface of the array substrate 110. [

이후, 도 10b에 도시된 바와 같이, 상기 보호막(115b)이 형성된 어레이 기판(110) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(160)을 형성한 후 본 발명의 제 1 실시예에 따른 하프-톤 마스크(170)를 통해 상기 감광막(160)에 선택적으로 광을 조사한다.10B, a photosensitive film 160 made of a photosensitive material such as a photoresist is formed on the array substrate 110 on which the protective film 115b is formed, and then a half- And selectively irradiates light to the photoresist layer 160 through the tone mask 170.

이때, 상기 하프-톤 마스크(170)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(170)를 투과한 광만이 상기 감광막(160)에 조사되게 된다.At this time, the half-tone mask 170 includes a first transmission region I through which all the irradiated light is transmitted, a second transmission region II through which only a part of light is transmitted and a portion is blocked, And only the light transmitted through the half-tone mask 170 is irradiated to the photoresist layer 160. As shown in FIG.

이어서, 상기 하프-톤 마스크(170)를 통해 노광된 상기 감광막(160)을 현상하고 나면, 도 10c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(160a) 내지 제 4 감광막패턴(160d)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 보호막(115b) 표면이 노출되게 된다.Then, after the photoresist layer 160 exposed through the half-tone mask 170 is developed, light is irradiated through the blocking region III and the second transmissive region II, as shown in FIG. 10C. The first photoresist pattern 160a to the fourth photoresist pattern 160d having a predetermined thickness remain in the area where all the light is blocked or partially blocked and the photoresist film is completely removed in the first light transmission area I The surface of the protective film 115b is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(160a) 내지 제 3 감광막패턴(160c)은 제 2 투과영역(II)을 통해 형성된 제 4 감광막패턴(160d)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.At this time, the first to third photosensitive film patterns 160a to 160c formed in the blocking region III are formed thicker than the fourth photosensitive film pattern 160d formed through the second transmitting region II. Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 10d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(160a) 내지 제 4 감광막패턴(160d)을 마스크로 하여, 식각을 통해 그 하부에 형성된 보호막(115b)의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(110)의 데이터패드부 및 게이트패드부에 각각 상기 데이터패드라인(117p) 및 게이트패드전극패턴(126p')의 일부를 노출시키는 제 3 콘택홀(140c) 및 제 4 콘택홀(140d)이 형성된다.10D, using the first to fourth photoresist patterns 160a to 160d formed as described above as a mask, a part of the protective film 115b formed under the photoresist film pattern is etched to form a A third contact hole 140c exposing a portion of the data pad line 117p and the gate pad electrode pattern 126p 'to the data pad portion and the gate pad portion of the array substrate 110, respectively, And a fourth contact hole 140d are formed.

이때, 도면에는 도시하지 않았지만, 상기 어레이 기판(110)의 화소부에는 상기 공통전극(108)의 일부를 노출시키는 제 5 콘택홀이 형성될 수 있다.At this time, a fifth contact hole exposing a part of the common electrode 108 may be formed in the pixel portion of the array substrate 110, though not shown in the figure.

이후, 상기 제 1 감광막패턴(160a) 내지 제 4 감광막패턴(160d)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 10e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 4 감광막패턴이 완전히 제거되게 된다.Then, ashing process is performed to remove a part of the thicknesses of the first to fourth photoresist patterns 160a to 160d. As shown in FIG. 10E, The photoresist pattern is completely removed.

이때, 상기 제 1 감광막패턴 내지 제 3 감광막패턴은 상기 제 4 감광막패턴의 두께만큼이 제거된 제 5 감광막패턴(160a') 내지 제 7 감광막패턴(160c')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다. 이때, 실질적으로 상기 제 5 감광막패턴(160a') 내지 제 7 감광막패턴(160c')이 남아있지 않은 제 1 투과영역(I)과 제 2 투과영역(II)은 후술할 리프트-오프 공정을 통해 공통전극패턴과 데이터패드전극 및 게이트패드전극이 형성될 영역을 의미한다.At this time, the first to third photosensitive film patterns correspond to the blocking region (III) with the fifth to the seventh photosensitive film patterns (160a ') to the seventh photosensitive film patterns (160c') removed by the thickness of the fourth photosensitive film pattern Only in the region where it is located. At this time, the first transmissive region I and the second transmissive region II substantially free from the fifth photoresist pattern 160a 'to the seventh photoresist pattern 160c' may be formed through a lift-off process A common electrode pattern, a data pad electrode, and a gate pad electrode.

이후, 소정의 식각 공정을 통해 상기 보호막(115b)의 두께 일부를 제거하여 상기 데이터라인(117) 상부에 후술할 공통전극패턴이 형성될 소정의 트랜치(T)를 형성할 수 있다. 이때, 상기 트랜치(T)는 상기 게이트라인의 상부에도 형성할 수 있으며, 이 경우 상기 공통전극패턴은 격자형의 형태를 가질 수 있다.A predetermined trench T may be formed on the data line 117 by removing a part of the thickness of the passivation layer 115b through a predetermined etching process. At this time, the trench T may be formed on the gate line. In this case, the common electrode pattern may have a lattice shape.

이때, 상기 보호막(115b)은 상기 공통전극패턴의 두께와 실질적으로 동일한 두께만큼이 제거될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 상기 보호막(115b)의 식각 공정을 진행하지 않을 수도 있으며, 상기 공통전극패턴의 두께와 다른 두께만큼이 제거될 수도 있다.At this time, the protective layer 115b may be removed by a thickness substantially equal to the thickness of the common electrode pattern. However, the present invention is not limited thereto, and the etching process of the passivation layer 115b may not be performed, or a thickness different from the thickness of the common electrode pattern may be removed.

다음으로, 도 10f에 도시된 바와 같이, 상기 제 5 감광막패턴(160a') 내지 제 7 감광막패턴(160c')이 남아있는 상태에서 상기 어레이 기판(110) 전면에 제 5 도전막(135)을 형성한다.10F, a fifth conductive film 135 is formed on the entire surface of the array substrate 110 in a state where the fifth photosensitive film pattern 160a 'to the seventh photosensitive film pattern 160c' remain, .

이때, 상기 제 5 도전막(135)은 공통전극패턴과 데이터패드전극 및 게이트패드전극을 형성하기 위해 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투과율이 뛰어난 투명한 도전물질로 형성할 수 있다.The fifth conductive layer 135 may be formed of a transparent conductive material having a high transmittance such as indium-tin-oxide or indium-zinc-oxide to form a common electrode pattern, a data pad electrode, and a gate pad electrode .

이후, 소정의 베이킹(baking) 공정을 진행할 수도 있다.Thereafter, a predetermined baking process may be performed.

그리고, 도 10g에 도시된 바와 같이, 리프트-오프 공정을 통해 상기 제 5 감광막패턴 내지 제 7 감광막패턴을 제거하게 되는데, 이때 상기 제 1 투과영역(I)과 제 2 투과영역(II) 이외 부분에 남아있는 상기 제 5 도전막이 상기 제 5 감광막패턴 내지 제 7 감광막패턴고 함께 제거되게 된다.As shown in FIG. 10G, the fifth photoresist pattern to the seventh photoresist pattern are removed through a lift-off process. At this time, the portions other than the first and second transmissive regions I and II The fifth conductive film remaining in the fifth conductive film pattern is removed together with the fifth conductive film pattern.

이에 따라 상기 어레이 기판(110)의 데이터라인(117)(또는 데이터라인(117) 및 게이트라인(116)) 상부에는 상기 제 5 도전막으로 이루어지며, 상기 제 5 콘택홀을 통해 상기 공통전극(108)과 전기적으로 접속하는 공통전극패턴(108d)이 형성되게 된다.The fifth conductive layer is formed on the data line 117 (or the data line 117 and the gate line 116) of the array substrate 110 and the common electrode A common electrode pattern 108d electrically connected to the electrodes 108 is formed.

또한, 상기 어레이 기판(110)의 데이터패드부 및 게이트패드부에는 상기 제 5 도전막으로 이루어지며, 상기 제 3 콘택홀(140c) 및 제 4 콘택홀(140d)을 통해 상기 데이터패드라인(117p) 및 게이트패드전극패턴(126p')과 전기적으로 접속하는 데이터패드전극(127p) 및 게이트패드전극(126p)이 각각 형성되게 된다.The data pad portion and the gate pad portion of the array substrate 110 are formed of the fifth conductive layer and are electrically connected to the data pad line 117p through the third contact hole 140c and the fourth contact hole 140d. A data pad electrode 127p and a gate pad electrode 126p electrically connected to the gate pad electrode pattern 126p 'are formed.

이와 같이 본 발명의 제 1 실시예의 경우에는 4번의 마스크공정으로 박막 트랜지스터를 포함하는 어레이 기판을 제작할 수 있게 되어 제조공정 및 비용을 절감시키는 효과를 제공한다.As described above, in the case of the first embodiment of the present invention, an array substrate including thin film transistors can be manufactured by four mask processes, thereby providing a manufacturing process and a cost saving effect.

또한, 본 발명의 제 1 실시예에 따른 4마스크공정은 액티브층과 데이터 배선을 서로 다른 마스크공정을 통해 형성하게 됨에 따라 액티브 테일이 존재하지 않아 기존의 4마스크공정에서의 개구율 손실문제와 광 누설 문제를 해결할 수 있게 된다. 특히, 상기와 같이 데이터라인(또는 데이터라인 및 게이트라인) 상부에 공통전극패턴을 중첩되도록 형성함에 따라 투과율을 극대화할 수 있게 된다.In addition, since the active layer and the data line are formed through different mask processes, the active mask is not present in the 4-mask process according to the first embodiment of the present invention, The problem can be solved. In particular, by forming the common electrode pattern so as to overlap the data lines (or the data lines and gate lines) as described above, the transmittance can be maximized.

또한, 공통전극과 화소전극 사이에 보호막이 존재하지 않기 때문에 기존 구조 대비 공통전극과 화소전극 사이 간격의 감소로 투과율이 향상되어 저소비전력이 가능한 효과를 제공한다. 특히, 게이트 배선과 화소전극을 동시에 패터닝하면서도 화소전극과 공통전극 사이의 간격을 최소화함으로써 구동전압을 최소화할 수 있게 된다.In addition, since there is no protective film between the common electrode and the pixel electrode, the transmissivity is improved by reducing the interval between the common electrode and the pixel electrode compared to the conventional structure, thereby providing a low power consumption effect. In particular, while the gate wiring and the pixel electrode are simultaneously patterned, the interval between the pixel electrode and the common electrode is minimized, so that the driving voltage can be minimized.

또한, 데이터라인 상부의 보호막을 일정 두께만큼 제거하는 경우 상기 데이터라인 상부와 화소영역 사이의 단차를 기존대비 40% 이상 축소할 수 있어 러빙불량을 개선할 수 있게 된다.In addition, when the protective film over the data line is removed by a predetermined thickness, the step between the data line and the pixel region can be reduced by 40% or more compared to the conventional method, and the rubbing defect can be improved.

또한, 게이트 배선과 데이터 배선의 직접 연결이 가능하여 게이트-인-패널(Gate In Panel; GIP)부의 축소에 따른 내로우 베젤(narrow bezel)이 용이한 이점이 있다.In addition, a direct connection between the gate wiring and the data wiring is possible, which is advantageous in that a narrow bezel due to shrinkage of the gate-in-panel (GIP) portion is facilitated.

이와 같이 구성된 상기 본 발명의 제 1 실시예의 어레이 기판은 컬럼 스페이서에 의해 일정한 셀갭이 유지된 상태에서 컬러필터 기판과 대향하여 합착되게 되는데, 이때 상기 컬러필터 기판에는 적, 녹 및 청색의 컬러를 구현하기 위한 컬러필터가 형성되어 있다.In the array substrate according to the first embodiment of the present invention configured as described above, the color filter substrate is adhered to the color filter substrate in a state in which a certain cell gap is maintained by the column spacer. A color filter is formed.

이때, 상기 컬러필터 기판과 어레이 기판의 합착은 상기 컬러필터 기판 또는 어레이 기판에 형성된 합착키(align key)를 통해 이루어진다.At this time, the color filter substrate and the array substrate are bonded together through an align key formed on the color filter substrate or the array substrate.

한편, 본 발명은 하프-톤 마스크를 이용하여 게이트 배선과 화소전극을 동시에 패터닝하고, 하프-톤 마스크를 이용하여 액티브층을 패터닝하는 동시에 화소영역의 게이트절연막을 오픈(open)시키며, 패널의 합착 후에 상압 에치(etch)를 통해 패드부 오픈 시킴으로써 4번의 마스크공정으로 어레이 기판을 제작할 수 있게 되는데, 이를 다음의 본 발명의 제 2 실시예를 통해 상세히 설명한다.In the meantime, the present invention is a method of patterning a gate wiring and a pixel electrode simultaneously using a half-tone mask, patterning an active layer using a half-tone mask and opening a gate insulating film of a pixel region, The array substrate can be fabricated by four mask processes by opening the pad portion through atmospheric etch, which will be described in detail through the following second embodiment of the present invention.

도 11은 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도로써, 화소전극과 공통전극 사이에 형성되는 프린지 필드가 슬릿을 관통하여 화소영역 및 화소전극 상에 위치하는 액정분자를 구동시킴으로써 화상을 구현하는 프린지 필드형 액정표시장치의 어레이 기판 일부를 나타내고 있다.FIG. 11 is a plan view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a second embodiment of the present invention, in which a fringe field formed between a pixel electrode and a common electrode passes through a slit, And Fig. 7 shows a part of an array substrate of a fringe field type liquid crystal display device which implements an image by driving liquid crystal molecules located on the fringe field type liquid crystal display device.

또한, 도 12는 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 단면도로써, 상기 도 11에 도시된 어레이 기판의 A-A'선, B-B선 및 C-C선에 따라 절단한 단면을 개략적으로 나타내고 있다.12 is a cross-sectional view schematically showing a part of an array substrate of a fringe field type liquid crystal display device according to a second embodiment of the present invention. In FIG. 12, the A-A 'line, the BB line and the CC Sectional view taken along a line in FIG.

이때, 도면에는 설명의 편의를 위해 화소부와 데이터패드부 및 게이트패드부를 포함하는 하나의 화소를 나타내고 있으며, 실제의 액정표시장치에서는 N개의 게이트라인과 M개의 데이터라인이 교차하여 MxN개의 화소가 존재하지만 설명을 간단하게 하기 위해 도면에는 하나의 화소를 나타내고 있다.In this case, one pixel including a pixel portion, a data pad portion, and a gate pad portion is shown for convenience of explanation. In an actual liquid crystal display device, N gate lines and M data lines cross each other and MxN pixels However, in order to simplify the description, one pixel is shown in the drawing.

상기 도면들에 도시된 바와 같이, 본 발명의 제 2 실시예에 따른 어레이 기판(210)에는 상기 어레이 기판(210) 위에 종횡으로 배열되어 화소영역을 정의하는 게이트라인(216)과 데이터라인(217)이 형성되어 있다. 또한, 상기 게이트라인(216)과 데이터라인(217)의 교차영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있으며, 상기 화소영역 내에는 프린지 필드를 발생시켜 액정분자를 구동시키는 화소전극(218)과 다수의 슬릿(208s)을 가진 공통전극(208)이 형성되어 있다.As shown in the drawings, the array substrate 210 according to the second embodiment of the present invention includes a gate line 216 and a data line 217, which are vertically and horizontally arranged on the array substrate 210 to define a pixel region. Is formed. A thin film transistor, which is a switching device, is formed in the intersection region of the gate line 216 and the data line 217. In the pixel region, a pixel electrode 218 for driving the liquid crystal molecules by generating a fringe field, The common electrode 208 having the slits 208s of the common electrode 208 is formed.

상기 박막 트랜지스터는 상기 게이트라인(216)에 연결된 게이트전극(221), 상기 데이터라인(217)에 연결된 소오스전극(222) 및 상기 화소전극(218)에 전기적으로 접속된 드레인전극(223)으로 구성되어 있다. 또한, 상기 박막 트랜지스터는 상기 게이트전극(221)과 소오스/드레인전극(222, 223) 사이의 절연을 위한 게이트절연막(215a) 및 상기 게이트전극(221)에 공급되는 게이트 전압에 의해 상기 소오스전극(222)과 드레인전극(223) 간에 전도채널을 형성하는 액티브층(224)을 포함한다.The thin film transistor includes a gate electrode 221 connected to the gate line 216, a source electrode 222 connected to the data line 217, and a drain electrode 223 electrically connected to the pixel electrode 218 . The thin film transistor includes a gate insulating film 215a for insulation between the gate electrode 221 and the source and drain electrodes 222 and 223 and a source electrode 222 and a drain electrode 223 formed on the substrate.

이때, 상기 액티브층(224)의 소오스/드레인영역은 오믹-콘택층(225n)을 통해 상기 소오스/드레인전극(222, 223)과 오믹-콘택을 형성하게 된다.At this time, the source / drain regions of the active layer 224 form ohmic contacts with the source / drain electrodes 222 and 223 through the ohmic-contact layer 225n.

상기 게이트전극(221) 및 게이트라인(216)의 하부에는 상기 화소전극(218)을 구성하는 도전물질로 이루어지며, 각각 상기 게이트전극(221) 및 게이트라인(216)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(221') 및 게이트라인패턴(미도시)이 형성되어 있다.The gate electrode 221 and the gate line 216 are formed of a conductive material that constitutes the pixel electrode 218 and are patterned in substantially the same manner as the gate electrode 221 and the gate line 216, A gate electrode pattern 221 'and a gate line pattern (not shown) are formed.

그리고, 상기 소오스전극(222)의 일부는 일 방향으로 연장되어 상기 데이터라인(217)에 연결되며, 상기 드레인전극(223)의 일부는 화소영역 쪽으로 연장되어 상기 화소전극(218)에 직접 전기적으로 접속하게 된다.A part of the source electrode 222 extends in one direction and is connected to the data line 217. A part of the drain electrode 223 extends toward the pixel region and is electrically connected to the pixel electrode 218 directly Respectively.

전술한 바와 같이 상기 화소영역 내에는 프린지 필드를 발생시키기 위해 공통전극(208)과 화소전극(218)이 형성되어 있는데, 이때 상기 화소전극(218)은 화소영역 내에 사각형 형태로 형성될 수 있으며, 상기 공통전극(208)은 화소영역 내에서 다수의 슬릿(208s)을 가지도록 형성될 수 있다.As described above, the common electrode 208 and the pixel electrode 218 are formed in the pixel region to generate a fringe field. In this case, the pixel electrode 218 may be formed in a rectangular shape within the pixel region, The common electrode 208 may be formed to have a plurality of slits 208s in the pixel region.

이때, 상기 공통전극(208)은 보호막(215b)을 사이에 두고 상기 화소전극(218) 상부에 형성되며, 상기 슬릿(208s) 사이의 공통전극(208)은 핑거 형태를 가질 수 있다.At this time, the common electrode 208 is formed on the pixel electrode 218 with a protective film 215b interposed therebetween, and the common electrode 208 between the slits 208s may have a finger shape.

그리고, 상기 데이터라인(217) 상부에는 상기 공통전극(208)이 형성되게 되며, 상기 공통전극(208)은 화상이 표시되는 화상표시영역 전체에 걸쳐 단일 패턴으로 형성될 수 있다. 이때, 상기 공통전극(208)은 상기 데이터라인(217)뿐만 아니라 상기 게이트라인(216) 상부에도 중첩되도록 형성될 수 있다.The common electrode 208 is formed on the data line 217, and the common electrode 208 can be formed in a single pattern over the entire image display region in which an image is displayed. At this time, the common electrode 208 may be formed to overlap not only the data line 217 but also the gate line 216.

이때, 상기와 같이 데이터라인(217) 상부에 공통전극(208)을 중첩되도록 형성하는 한편, 상기 액티브층(224)과 데이터라인(217)이 서로 다른 마스크공정을 통해 형성됨에 따라 상기 데이터라인(217) 하부에 액티브 테일이 형성되지 않아 투과율을 극대화할 수 있게 된다.The active layer 224 and the data line 217 are formed through a mask process different from the active layer 224 and the data line 217. In this case, The active tail is not formed in the lower portion of the first electrode 217, so that the transmittance can be maximized.

한편, 상기 어레이 기판(210)의 가장자리 영역에는 상기 게이트라인(216)과 데이터라인(217)에 각각 전기적으로 접속하는 게이트패드라인(216p)과 데이터패드라인(217p)이 형성되어 있으며, 외부의 구동회로부(미도시)로부터 인가 받은 주사신호와 데이터신호를 각각 상기 게이트라인(216)과 데이터라인(217)에 전달하게 된다.A gate pad line 216p and a data pad line 217p electrically connected to the gate line 216 and the data line 217 are formed in an edge region of the array substrate 210, And transmits a scan signal and a data signal applied from a driving circuit (not shown) to the gate line 216 and the data line 217, respectively.

즉, 상기 데이터라인(217)과 게이트라인(216)은 구동회로부 쪽으로 연장되어 각각 해당하는 데이터패드라인(217p)과 게이트패드라인(216p)에 연결되며, 상기 데이터패드라인(217p)과 게이트패드라인(216p)을 통해 구동회로부로부터 각각 데이터신호와 주사신호를 인가 받게 된다.That is, the data line 217 and the gate line 216 extend to the driving circuit portion and are connected to the corresponding data pad line 217p and the gate pad line 216p, And the data signal and the scanning signal are respectively supplied from the driving circuit section through the line 216p.

이때, 상기 게이트패드라인(216p)의 하부에는 상기 화소전극(218)을 구성하는 도전물질로 이루어지며, 상기 게이트패드라인(216p)과 실질적으로 동일한 형태로 패터닝된 게이트패드라인패턴(216p')이 형성되어 있다.A gate pad line pattern 216p 'formed of a conductive material forming the pixel electrode 218 and patterned in substantially the same shape as the gate pad line 216p is formed under the gate pad line 216p. Respectively.

이와 같이 구성된 상기 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치는 하프-톤 마스크를 이용하여 게이트 배선(즉, 상기 게이트전극(221)과 게이트라인(216))과 화소전극(218)을 동시에 패터닝하고, 하프-톤 마스크를 이용하여 액티브층(224)을 형성하는 동시에 화소전극(218)의 연결을 위해 화소영역의 게이트절연막(215a)을 오픈 시키게 된다. 또한, 데이터 배선(즉, 상기 소오스전극(222)과 드레인전극(223) 및 데이터라인(217))과 보호막(215b) 및 공통전극(208)을 차례로 형성하고, 패널의 합착 후에 상압 에치를 통해 패드부를 오픈 함으로써 4번의 마스크공정을 통해 어레이 기판(210)을 제작할 수 있게 된다.In the fringe field type liquid crystal display device according to the second embodiment of the present invention configured as described above, gate lines (i.e., the gate electrode 221 and the gate line 216) and the pixel electrode 218 The active layer 224 is formed using a half-tone mask and the gate insulating film 215a of the pixel region is opened for connection of the pixel electrode 218. [ Further, the data lines (that is, the source electrode 222, the drain electrode 223, and the data line 217), the protective film 215b, and the common electrode 208 are formed in order, The array substrate 210 can be manufactured through four mask processes by opening the pad portion.

이하, 상기의 본 발명의 제 2 실시예에 따른 프린지 필드형 액정표시장치의 제조방법을 도면을 참조하여 상세히 설명한다.Hereinafter, a manufacturing method of a fringe field type liquid crystal display device according to a second embodiment of the present invention will be described in detail with reference to the drawings.

도 13a 내지 도 13d는 상기 도 11에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 평면도이다.Figs. 13A to 13D are plan views sequentially showing the manufacturing steps of the array substrate shown in Fig.

또한, 도 14a 내지 도 14e는 상기 도 12에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 단면도로써, 좌측에는 화소부의 어레이 기판을 제조하는 공정을 나타내며 우측에는 차례대로 데이터패드부와 게이트패드부의 어레이 기판을 제조하는 공정을 나타내고 있다.14A to 14E are cross-sectional views sequentially showing the manufacturing steps of the array substrate shown in Fig. 12, wherein the left side shows the process of manufacturing the array substrate of the pixel portion, and the right side shows the array of data pads and gate pads, Thereby producing a substrate.

도 13a 및 도 14a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 어레이 기판(210)의 화소부에 게이트전극(221), 게이트라인(216) 및 화소전극(218)을 형성하며, 상기 어레이 기판(210)의 게이트패드부에 게이트패드라인(216p)을 형성한다.13A and 14A, a gate electrode 221, a gate line 216, and a pixel electrode 218 are formed in a pixel portion of an array substrate 210 made of a transparent insulating material such as glass, And a gate pad line 216p is formed in the gate pad portion of the array substrate 210. [

상기 게이트전극(221), 게이트라인(216), 화소전극(218) 및 게이트패드라인(216p)은 제 1 도전막과 제 2 도전막을 상기 어레이 기판(210) 전면에 증착한 후 포토리소그래피공정(제 1 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.The gate electrode 221, the gate line 216, the pixel electrode 218 and the gate pad line 216p are formed by depositing a first conductive film and a second conductive film on the entire surface of the array substrate 210 and then performing a photolithography process A first mask process).

이때, 상기 화소전극(218)은 상기 제 1 도전막으로 이루어지며, 상기 게이트전극(221), 게이트라인(216) 및 게이트패드라인(216p)은 상기 제 2 도전막으로 이루어진다.At this time, the pixel electrode 218 is formed of the first conductive film, and the gate electrode 221, the gate line 216, and the gate pad line 216p are formed of the second conductive film.

그리고, 상기 게이트전극(221), 게이트라인(216) 및 게이트패드라인(216p) 하부에는 상기 제 1 도전막으로 이루어지며, 각각 상기 게이트전극(221), 게이트라인(216) 및 게이트패드라인(216p)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(221'), 게이트라인패턴(미도시) 및 게이트패드라인패턴(216p')이 형성되게 된다.The gate electrode 221, the gate line 216, and the gate pad line 216 p are formed of the first conductive film. The gate electrode 221, the gate line 216, A gate line pattern (not shown) and a gate pad line pattern 216 p 'are formed in substantially the same pattern as the gate electrode pattern 216'.

이와 같이 상기 게이트 배선(즉, 상기 게이트전극(221)과 게이트라인(216))과 화소전극(218)은 대면적의 하프-톤 마스크를 이용함으로써 한번의 마스크공정을 통해 동시에 패터닝할 수 있게 되는데, 이하 상기의 제 1 마스크공정을 도면을 참조하여 구체적으로 설명한다.As described above, the gate wiring (that is, the gate electrode 221 and the gate line 216) and the pixel electrode 218 can be simultaneously patterned through a single mask process by using a half-tone mask having a large area Hereinafter, the first mask process will be described in detail with reference to the drawings.

도 15a 내지 도 15f는 상기 도 14a에 도시된 본 발명의 제 2 실시예에 따른 제 1 마스크공정을 구체적으로 나타내는 단면도이다.15A to 15F are cross-sectional views illustrating a first mask process according to a second embodiment of the present invention shown in FIG. 14A.

도 15a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 어레이 기판(210) 전면에 차례대로 제 1 도전막(231) 및 제 2 도전막(232)을 증착한다.As shown in FIG. 15A, a first conductive film 231 and a second conductive film 232 are sequentially deposited on an entire surface of an array substrate 210 made of a transparent insulating material such as glass.

이때, 상기 제 1 도전막(231)은 화소전극을 형성하기 위해 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투과율이 뛰어난 투명한 도전물질로 형성할 수 있다.The first conductive layer 231 may be formed of a transparent conductive material having a high transmittance such as indium-tin-oxide or indium-zinc-oxide to form a pixel electrode.

상기 제 2 도전막(232)은 게이트 배선을 형성하기 위해 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬, 몰리브덴 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 2 도전막(232)은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.The second conductive layer 232 may be formed of a low-resistance opaque conductive material such as aluminum, aluminum alloy, tungsten, copper, chromium, molybdenum, or molybdenum alloy to form a gate wiring. The second conductive layer 232 may have a multi-layered structure in which two or more low-resistance conductive materials are stacked.

이후, 도 15b에 도시된 바와 같이, 상기 제 2 도전막(232)이 형성된 어레이 기판(210) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(260)을 형성한 후 본 발명의 제 2 실시예에 따른 하프-톤 마스크(270)를 통해 상기 감광막(260)에 선택적으로 광을 조사한다.15B, a photosensitive film 260 made of a photosensitive material such as a photoresist is formed on the array substrate 210 on which the second conductive film 232 is formed. Then, And selectively irradiates light to the photoresist layer 260 through a half-tone mask 270 according to the pattern.

이때, 상기 하프-톤 마스크(270)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(270)를 투과한 광만이 상기 감광막(260)에 조사되게 된다.At this time, the half-tone mask 270 is provided with a first transmissive region I through which all the irradiated light is transmitted, a second transmissive region II through which only a part of light is partially blocked, And only the light that has passed through the half-tone mask 270 is irradiated to the photoresist layer 260.

이어서, 상기 하프-톤 마스크(270)를 통해 노광된 상기 감광막(260)을 현상하고 나면, 도 15c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(260a) 내지 제 3 감광막패턴(260c)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 제 2 도전막(232) 표면이 노출되게 된다.Then, after the photoresist layer 260 exposed through the half-tone mask 270 is developed, light is irradiated through the blocking region III and the second transmissive region II, as shown in FIG. 15C. A first photoresist pattern 260a to a third photoresist pattern 260c having a predetermined thickness are left in an area where all the light is blocked or partially blocked and the photoresist layer is completely removed in the first light transmission area I The surface of the second conductive layer 232 is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(260a) 및 제 2 감광막패턴(260b)은 제 2 투과영역(II)을 통해 형성된 제 3 감광막패턴(260c)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.At this time, the first photoresist pattern 260a and the second photoresist pattern 260b formed in the blocking region III are thicker than the third photoresist pattern 260c formed through the second transmissive region II. Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 15d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(260a) 내지 제 3 감광막패턴(260c)을 마스크로 하여, 식각을 통해 그 하부에 형성된 제 1 도전막과 제 2 도전막의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(210)의 화소부에 상기 제 1 도전막으로 이루어진 화소전극(218)이 형성되게 된다.Next, as shown in FIG. 15D, using the first photosensitive film pattern 260a to the third photosensitive film pattern 260c formed as described above as a mask, a first conductive film and a second conductive film A pixel electrode 218 made of the first conductive film is formed on the pixel portion of the array substrate 210. [

또한, 상기 어레이 기판(210)의 화소부에는 상기 제 2 도전막으로 이루어진 게이트전극(221), 게이트라인(미도시)이 형성되며, 상기 어레이 기판(210)의 게이트패드부에는 상기 제 2 도전막으로 이루어진 게이트패드라인(216p)이 형성되게 된다.A gate electrode 221 and a gate line (not shown) formed of the second conductive film are formed in a pixel portion of the array substrate 210. In the gate pad portion of the array substrate 210, A gate pad line 216p made of a film is formed.

이때, 상기 화소전극(218) 상부에는 상기 제 2 도전막으로 이루어지며, 상기 화소전극(218)과 실질적으로 동일한 형태로 패터닝된 제 2 도전막패턴(232')이 형성되어 있다.At this time, a second conductive film pattern 232 'formed of the second conductive film and patterned in substantially the same shape as the pixel electrode 218 is formed on the pixel electrode 218.

그리고, 상기 게이트전극(221), 게이트라인 및 게이트패드라인(216p) 하부에는 상기 제 1 도전막으로 이루어지며, 각각 상기 게이트전극(221), 게이트라인 및 게이트패드라인(216p)과 실질적으로 동일한 형태로 패터닝된 게이트전극패턴(221'), 게이트라인패턴(미도시) 및 게이트패드라인패턴(216p')이 형성되어 있다.The first conductive film is formed under the gate electrode 221 and the gate line and the gate pad line 216p and is substantially the same as the gate electrode 221 and the gate line and the gate pad line 216p A gate electrode pattern 221 ', a gate line pattern (not shown), and a gate pad line pattern 216 p' are patterned.

이후, 상기 제 1 감광막패턴(260a) 내지 제 3 감광막패턴(260c)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 15e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 3 감광막패턴이 완전히 제거되게 된다.15E, when the ashing process for removing a part of the thicknesses of the first to third photoresist patterns 260a to 260c is performed, The photoresist pattern is completely removed.

이때, 상기 제 1 감광막패턴 및 제 2 감광막패턴은 상기 제 3 감광막패턴의 두께만큼이 제거된 제 4 감광막패턴(260a') 및 제 5 감광막패턴(260b')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다.At this time, the first photoresist pattern and the second photoresist pattern correspond to the blocking area III by the fourth photoresist pattern 260a 'and the fifth photoresist pattern 260b', which are removed by the thickness of the third photoresist pattern Only in the region where it is located.

이후, 도 15f에 도시된 바와 같이, 상기 제 4 감광막패턴(260a') 및 제 5 감광막패턴(260b')을 마스크로 하여, 식각을 통해 상기 화소전극(218) 상부에 형성된 제 2 도전막패턴을 제거한다.15F, using the fourth photoresist pattern 260a 'and the fifth photoresist pattern 260b' as a mask, a second conductive film pattern (not shown) formed on the pixel electrode 218 through etching, .

다음으로, 도 13b 및 도 14b에 도시된 바와 같이, 상기 게이트전극(221), 게이트라인(216), 화소전극(218) 및 게이트패드라인(216p)이 형성된 어레이 기판(210) 전면에 게이트절연막(215a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 형성한다.Next, as shown in FIGS. 13B and 14B, on the entire surface of the array substrate 210 on which the gate electrode 221, the gate line 216, the pixel electrode 218 and the gate pad line 216p are formed, The amorphous silicon thin film and the n + amorphous silicon thin film are formed.

이후, 포토리소그래피 공정(제 2 마스크 공정)을 통해 상기 게이트절연막(215a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 선택적으로 제거함으로써 상기 어레이 기판(210)의 화소부에 상기 비정질 실리콘 박막으로 이루어진 액티브층(224)을 형성한다.Thereafter, the gate insulating film 215a, the amorphous silicon thin film, and the n + amorphous silicon thin film are selectively removed through a photolithography process (second mask process) to form active portions of the amorphous silicon thin film in the pixel portion of the array substrate 210 To form a layer 224.

또한, 상기 제 2 마스크공정을 통해 상기 화소전극(218) 상부의 게이트절연막(215a)을 전면 에칭하여 화소영역을 오픈시키는 오픈 홀(H)을 형성하는 한편, 상기 어레이 기판(210)의 게이트패드부에 상기 게이트패드라인(216p)의 일부를 노출시키는 패드부 오픈 홀(240)을 형성한다.The gate insulating layer 215a on the pixel electrode 218 is entirely etched through the second mask process to form an open hole H for opening the pixel region, A pad portion open hole 240 is formed to expose a part of the gate pad line 216p.

이때, 상기 액티브층(224) 위에는 상기 액티브층(224)과 실질적으로 동일한 형태로 패터닝된 n+ 비정질 실리콘 박막패턴(225')이 형성되게 된다.At this time, an n + amorphous silicon thin film pattern 225 'patterned in substantially the same form as the active layer 224 is formed on the active layer 224.

이때, 상기 본 발명의 제 2 실시예에 따른 제 2 마스크공정은 하프-톤 마스크를 이용할 수 있는데, 이를 다음의 도면을 참조하여 상세히 설명한다.In this case, the second mask process according to the second embodiment of the present invention can use a half-tone mask, which will be described in detail with reference to the following drawings.

도 16a 내지 도 16f는 상기 도 14b에 도시된 본 발명의 제 2 실시예에 따른 제 2 마스크공정을 구체적으로 나타내는 단면도이다.FIGS. 16A to 16F are cross-sectional views illustrating a second mask process according to a second embodiment of the present invention shown in FIG. 14B.

도 16a에 도시된 바와 같이, 상기 게이트전극(221), 게이트라인(216), 화소전극(218) 및 게이트패드라인(216p)이 형성된 어레이 기판(210) 전면에 차례대로 게이트절연막(215a)과 비정질 실리콘 박막(220) 및 n+ 비정질 실리콘 박막(225)을 증착한다.The gate insulating film 215a and the gate insulating film 215b are sequentially formed on the entire surface of the array substrate 210 on which the gate electrode 221, the gate line 216, the pixel electrode 218 and the gate pad line 216p are formed, An amorphous silicon thin film 220 and an n + amorphous silicon thin film 225 are deposited.

이후, 도 16b에 도시된 바와 같이, 상기 n+ 비정질 실리콘 박막(225)이 형성된 어레이 기판(210) 위에 포토레지스트와 같은 감광성물질로 이루어진 감광막(260)을 형성한 후 본 발명의 제 2 실시예에 따른 하프-톤 마스크(270)를 통해 상기 감광막(260)에 선택적으로 광을 조사한다.Thereafter, as shown in FIG. 16B, a photosensitive film 260 made of a photosensitive material such as photoresist is formed on the array substrate 210 on which the n + amorphous silicon thin film 225 is formed, And selectively irradiates light to the photoresist layer 260 through a half-tone mask 270 according to the pattern.

이때, 상기 하프-톤 마스크(270)에는 조사된 광을 모두 투과시키는 제 1 투과영역(I)과 광의 일부만 투과시키고 일부는 차단하는 제 2 투과영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 하프-톤 마스크(270)를 투과한 광만이 상기 감광막(260)에 조사되게 된다.At this time, the half-tone mask 270 is provided with a first transmissive region I through which all the irradiated light is transmitted, a second transmissive region II through which only a part of light is partially blocked, And only the light that has passed through the half-tone mask 270 is irradiated to the photoresist layer 260.

이어서, 상기 하프-톤 마스크(270)를 통해 노광된 상기 감광막(260)을 현상하고 나면, 도 16c에 도시된 바와 같이, 상기 차단영역(III)과 제 2 투과영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 제 1 감광막패턴(260a) 및 제 2 감광막패턴(260b)이 남아있게 되고, 모든 광이 투과된 제 1 투과영역(I)에는 상기 감광막이 완전히 제거되어 상기 n+ 비정질 실리콘 박막(225) 표면이 노출되게 된다.Then, after the photoresist layer 260 exposed through the half-tone mask 270 is developed, light is irradiated through the blocking region III and the second transmissive region II, as shown in FIG. 16C. A first photoresist pattern 260a and a second photoresist pattern 260b having a predetermined thickness are left in a region where all the light is blocked or partially blocked and the photoresist layer is completely removed in the first light transmission region I The surface of the n + amorphous silicon thin film 225 is exposed.

이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(260a)은 제 2 투과영역(II)을 통해 형성된 제 2 감광막패턴(260b)보다 두껍게 형성된다. 또한, 상기 제 1 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 타입의 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 타입의 포토레지스트를 사용하여도 무방하다.At this time, the first photoresist pattern 260a formed in the blocking region III is thicker than the second photoresist pattern 260b formed through the second transmissive region II. Further, the photoresist layer is completely removed in the region where the light is completely transmitted through the first transmissive region I because the positive type photoresist is used. The present invention is not limited to this, It may be used.

다음으로, 도 16d에 도시된 바와 같이, 상기와 같이 형성된 제 1 감광막패턴(260a) 및 제 2 감광막패턴(260b)을 마스크로 하여, 식각을 통해 그 하부에 형성된 게이트절연막(215a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(210)의 화소부에 상기 화소전극(218)을 외부로 노출시키는 오픈 홀(H)이 형성되는 동시에 상기 어레이 기판(210)의 게이트패드부에 상기 게이트패드라인(216p)의 일부를 노출시키는 패드부 오픈 홀(240)이 형성된다.Next, as shown in FIG. 16D, using the first photoresist pattern 260a and the second photoresist pattern 260b formed as described above as a mask, a gate insulating layer 215a formed under the photoresist pattern and an amorphous silicon The openings H for exposing the pixel electrodes 218 to the outside are formed in the pixel portion of the array substrate 210 and the openings H for exposing the pixel electrodes 218 to the outside are formed, A pad portion open hole 240 for exposing a part of the gate pad line 216p is formed in a gate pad portion of the pad portion 210. [

이후, 상기 제 1 감광막패턴(260a) 및 제 2 감광막패턴(260b)의 두께 일부를 제거하는 애싱공정을 진행하게 되면, 도 16e에 도시된 바와 같이, 상기 제 2 투과영역(II)의 제 2 감광막패턴이 완전히 제거되게 된다.16E, when the ashing process for removing a part of the thickness of the first and second photoresist patterns 260a and 260b is performed, the second photoresist pattern 260a and the second photoresist pattern 260b are removed. The photoresist pattern is completely removed.

이때, 상기 제 1 감광막패턴은 상기 제 2 감광막패턴의 두께만큼이 제거된 제 3 감광막패턴(260a')으로 상기 차단영역(III)에 대응하는 영역에만 남아있게 된다.At this time, the first photoresist pattern remains only in a region corresponding to the blocking region III with the third photoresist pattern 260a 'removed by the thickness of the second photoresist pattern.

이후, 도 16f에 도시된 바와 같이, 상기 제 3 감광막패턴(260a')을 마스크로 하여, 식각을 통해 그 하부에 형성된 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막의 일부영역을 선택적으로 제거하게 되면, 상기 어레이 기판(210)의 화소부에 상기 비정질 실리콘 박막으로 이루어진 액티브층(224)이 형성된다.Thereafter, as shown in FIG. 16F, using the third photoresist pattern 260a 'as a mask, a part of the amorphous silicon thin film and the n + amorphous silicon thin film formed therebelow are selectively removed through etching, An active layer 224 made of the amorphous silicon thin film is formed in the pixel portion of the array substrate 210. [

이때, 상기 액티브층(224) 위에는 상기 액티브층(224)과 실질적으로 동일한 형태로 패터닝된 n+ 비정질 실리콘 박막패턴(225')이 형성되게 된다.At this time, an n + amorphous silicon thin film pattern 225 'patterned in substantially the same form as the active layer 224 is formed on the active layer 224.

다음으로, 도 13c 및 도 15c에 도시된 바와 같이, 상기 액티브층(224)과 n+ 비정질 실리콘 박막패턴(225')이 형성된 어레이 기판(210)의 화소부에 소오스전극(222)과 드레인전극(223) 및 데이터라인(217)을 형성하는 한편, 상기 어레이 기판(210)의 데이터패드부에 데이터패드라인(217p)을 형성한다.Next, as shown in FIGS. 13C and 15C, a source electrode 222 and a drain electrode (not shown) are formed in the pixel portion of the array substrate 210 on which the active layer 224 and the n + amorphous silicon thin film pattern 225 ' 223 and a data line 217 and a data pad line 217p is formed in a data pad portion of the array substrate 210. [

이때, 상기 드레인전극(223)은 상기 화소전극(218)과 직접 전기적으로 접속한다.At this time, the drain electrode 223 is directly electrically connected to the pixel electrode 218.

상기 소오스전극(222), 드레인전극(223), 데이터라인(217) 및 데이터패드라인(217p)은 제 3 도전막을 상기 어레이 기판(210) 전면에 증착한 후 일반적인 포토리소그래피공정(제 3 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.The source electrode 222, the drain electrode 223, the data line 217 and the data pad line 217p are formed by depositing a third conductive film on the entire surface of the array substrate 210 and then performing a general photolithography process And then patterned selectively.

이때, 상기 제 3 도전막은 데이터 배선 및 데이터패드라인(217p)을 형성하기 위해 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬, 몰리브덴 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 3 도전막은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.The third conductive layer may be formed of a low-resistance opaque conductive material such as aluminum, aluminum alloy, tungsten, copper, chromium, molybdenum, or molybdenum alloy to form data lines and data pad lines 217p. In addition, the third conductive film may be formed in a multi-layered structure in which two or more low resistance conductive materials are stacked.

이후, 소정의 O2 애싱을 진행할 수 있다.Thereafter, predetermined O 2 ashing can proceed.

다음으로, 도 13d 및 도 14d에 도시된 바와 같이, 상기 소오스전극(222), 드레인전극(223), 데이터라인(217) 및 데이터패드라인(217p)이 형성된 어레이 기판(210) 전면에 무기절연막이나 유기절연막으로 이루어진 보호막(215b)을 형성한다.13D and 14D, on the entire surface of the array substrate 210 on which the source electrode 222, the drain electrode 223, the data line 217 and the data pad line 217p are formed, A protective film 215b made of an organic insulating film is formed.

이때, 상기 보호막(215b)은 이층 이상의 다층으로 형성할 수도 있다.At this time, the protective layer 215b may be formed in a multi-layer structure of two or more layers.

그리고, 상기 어레이 기판(210) 전면에 제 4 도전막을 증착한 후, 일반적인 포토리소그래피공정(제 4 마스크공정)을 통해 선택적으로 패터닝하여 상기 어레이 기판(210)의 화소부에 상기 제 4 도전막으로 이루어진 공통전극(208)을 형성한다.A fourth conductive layer is deposited on the entire surface of the array substrate 210 and selectively patterned through a general photolithography process (fourth mask process) to form the fourth conductive layer in the pixel portion of the array substrate 210 The common electrode 208 is formed.

이때, 상기 공통전극(208)은 화소영역 내에서 다수의 슬릿(208s)을 가지도록 형성될 수 있다.At this time, the common electrode 208 may be formed to have a plurality of slits 208s in the pixel region.

또한, 상기 공통전극(208)은 보호막(215b)을 사이에 두고 상기 화소전극(218) 상부에 형성되며, 상기 슬릿(208s) 사이의 공통전극(208)은 핑거 형태를 가질 수 있다.The common electrode 208 may be formed on the pixel electrode 218 with a protective film 215b interposed therebetween and the common electrode 208 between the slits 208s may have a finger shape.

그리고, 상기 데이터라인(217) 상부에는 상기 공통전극(208)이 형성되게 되며, 상기 공통전극(208)은 화상이 표시되는 화상표시영역 전체에 걸쳐 단일 패턴으로 형성될 수 있다. 이때, 상기 공통전극(208)은 상기 데이터라인(217)뿐만 아니라 상기 게이트라인(216) 상부에도 중첩되도록 형성될 수 있다.The common electrode 208 is formed on the data line 217, and the common electrode 208 can be formed in a single pattern over the entire image display region in which an image is displayed. At this time, the common electrode 208 may be formed to overlap not only the data line 217 but also the gate line 216.

이때, 상기와 같이 데이터라인(217) 상부에 공통전극(208)을 중첩되도록 형성하는 한편, 상기 액티브층(224)과 데이터라인(217)이 서로 다른 마스크공정을 통해 형성됨에 따라 상기 데이터라인(217) 하부에 액티브 테일이 형성되지 않아 투과율을 극대화할 수 있게 된다.The active layer 224 and the data line 217 are formed through a mask process different from the active layer 224 and the data line 217. In this case, The active tail is not formed in the lower portion of the first electrode 217, so that the transmittance can be maximized.

이와 같이 구성된 상기 본 발명의 제 2 실시예의 어레이 기판(210)은 도 14e에 도시된 바와 같이, 컬럼 스페이서(250)에 의해 일정한 셀갭이 유지된 상태에서 컬러필터 기판(205)과 대향하여 합착되게 되는데, 이때 상기 컬러필터 기판(205)에는 적, 녹 및 청색의 컬러를 구현하기 위한 컬러필터(미도시)가 형성되어 있다.As shown in FIG. 14E, the array substrate 210 according to the second embodiment of the present invention has a structure in which the color filter substrate 205 is adhered to the color filter substrate 205 in a state where a certain cell gap is maintained by the column spacer 250 At this time, the color filter substrate 205 is provided with a color filter (not shown) for realizing red, green and blue colors.

이때, 상기 컬러필터 기판(205)과 어레이 기판(210)의 합착은 상기 컬러필터 기판(205) 또는 어레이 기판(210)에 형성된 합착키(미도시)를 통해 이루어진다.At this time, the color filter substrate 205 and the array substrate 210 are bonded to each other through an attachment key (not shown) formed on the color filter substrate 205 or the array substrate 210.

다음으로, 상압에서 소정의 에칭을 통해 패드부의 보호막(215b)을 제거하여 상기 데이터패드라인(217p) 및 게이트패드라인(216p)이 외부로 노출되도록 한다.Next, the passivation layer 215b of the pad portion is removed through a predetermined etching process at normal pressure so that the data pad line 217p and the gate pad line 216p are exposed to the outside.

이와 같이 본 발명의 제 2 실시예의 경우에는 전술한 본 발명의 제 1 실시예와 동일하게 4번의 마스크공정으로 박막 트랜지스터를 포함하는 어레이 기판을 제작할 수 있게 되어 제조공정 및 비용을 절감시키는 효과를 제공한다.As described above, in the case of the second embodiment of the present invention, the array substrate including the thin film transistors can be manufactured by the four mask processes in the same manner as the first embodiment of the present invention, thereby providing a manufacturing process and a cost reduction effect do.

또한, 본 발명의 제 2 실시예에 따른 4마스크공정은 액티브층과 데이터 배선을 서로 다른 마스크공정을 통해 형성하게 됨에 따라 액티브 테일이 존재하지 않아 기존의 4마스크공정에서의 개구율 손실문제와 광 누설 문제를 해결할 수 있게 된다. 특히, 상기와 같이 데이터라인(또는 데이터라인 및 게이트라인) 상부에 공통전극패턴을 중첩되도록 형성함에 따라 투과율을 극대화할 수 있게 된다.In the 4-mask process according to the second embodiment of the present invention, since the active layer and the data line are formed through different mask processes, there is no active tail, so that the problem of the aperture ratio loss and the light leakage The problem can be solved. In particular, by forming the common electrode pattern so as to overlap the data lines (or the data lines and gate lines) as described above, the transmittance can be maximized.

또한, 공통전극과 화소전극 사이에 게이트절연막이 제거되고 보호막만이 존재하기 때문에 기존 구조 대비 공통전극과 화소전극 사이 간격의 감소로 투과율이 향상되어 저소비전력이 가능한 효과를 제공한다. 특히, 게이트 배선과 화소전극을 동시에 패터닝하면서도 화소전극과 공통전극 사이의 간격을 최소화함으로써 구동전압을 최소화할 수 있게 된다.In addition, since the gate insulating film is removed between the common electrode and the pixel electrode and only the protective film is present, the transmittance is improved by reducing the interval between the common electrode and the pixel electrode compared to the conventional structure, thereby providing low power consumption. In particular, while the gate wiring and the pixel electrode are simultaneously patterned, the interval between the pixel electrode and the common electrode is minimized, so that the driving voltage can be minimized.

또한, 게이트 배선과 데이터 배선의 직접 연결이 가능하여 게이트-인-패널부의 축소에 따른 내로우 베젤이 용이한 이점이 있다.In addition, since the gate wiring and the data wiring can be directly connected, there is an advantage that the narrow bezel according to the reduction of the gate-in-panel part is facilitated.

상기 본 발명의 제 1, 제 2 실시예의 프린지 필드형 액정표시장치는 액티브층으로 비정질 실리콘 박막을 이용한 비정질 실리콘 박막 트랜지스터를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니며 본 발명은 상기 액티브층으로 다결정 실리콘 박막을 이용한 다결정 실리콘 박막 트랜지스터 및 산화물을 이용한 산화물 박막 트랜지스터에도 적용된다.Although the amorphous silicon thin film transistor using the amorphous silicon thin film as the active layer is described as an example of the fringe field type liquid crystal display of the first and second embodiments of the present invention, the present invention is not limited thereto. A polycrystalline silicon thin film transistor using a polycrystalline silicon thin film as an active layer, and an oxide thin film transistor using an oxide.

또한, 본 발명은 액정표시장치뿐만 아니라 박막 트랜지스터를 이용하여 제작하는 다른 표시장치, 일 예로 구동 트랜지스터에 유기전계발광소자(Organic Light Emitting Diodes; OLED)가 연결된 유기전계발광 디스플레이장치에도 이용될 수 있다.In addition, the present invention can be applied not only to a liquid crystal display but also to an organic electroluminescent display device in which organic electroluminescent devices (Organic Light Emitting Diodes) are connected to other display devices manufactured using thin film transistors, for example, driving transistors .

상기한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.While a great many are described in the foregoing description, it should be construed as an example of preferred embodiments rather than limiting the scope of the invention. Therefore, the invention should not be construed as limited to the embodiments described, but should be determined by equivalents to the appended claims and the claims.

108,208 : 공통전극 108s,208s : 슬릿
110,210 : 어레이 기판 116,216 : 게이트라인
116p,216p : 게이트패드라인 117,217 : 데이터라인
117p,217p : 데이터패드라인 118,218 : 화소전극
121,221 : 게이트전극 122,222 : 소오스전극
123,223 : 드레인전극 124,224 : 액티브층
126p : 게이트패드전극 127p : 데이터패드전극
108, 208: common electrode 108s, 208s: slit
110, 210: array substrate 116, 216: gate line
116p, 216p: gate pad line 117, 217: data line
117p and 217p: data pad lines 118 and 218: pixel electrodes
121, 221: gate electrodes 122, 222: source electrode
123, 223: drain electrode 124, 224: active layer
126p: gate pad electrode 127p: data pad electrode

Claims (19)

제 1 마스크공정을 통해 제 1 기판의 화소부에 제 1 도전막으로 이루어진 화소전극을 형성하는 동시에 제 2 도전막으로 이루어진 게이트전극과 게이트라인을 형성하는 단계;
상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 형성된 상기 제 1 기판 전면에 게이트절연막을 형성하는 단계;
제 2 마스크공정을 통해 상기 제 1 기판의 화소부에 액티브층을 형성하는 동시에 상기 화소전극을 노출시키는 제 1 콘택홀을 형성하는 단계;
제 3 마스크공정을 통해 상기 제 1 기판의 화소부에 제 3 도전막으로 이루어진 공통전극을 형성하는 동시에 제 4 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인을 형성하는 단계;
상기 소오스전극, 상기 드레인전극, 상기 데이터라인 및 상기 공통전극이 형성된 상기 제 1 기판 전면에 보호막을 형성하는 단계;
제 4 마스크공정을 통해 상기 보호막을 선택적으로 패터닝하여 상기 공통전극의 일부를 노출시키는 제 5 콘택홀을 형성하고, 상기 보호막의 일부 두께를 제거하여 상기 데이터라인 상부에 상기 데이터라인을 따라 트랜치를 형성하는 단계;
상기 제 4 마스크공정에 사용된 감광막 패턴이 남아있는 상태에서 상기 제 1 기판 전면에 제 5 도전막을 형성하는 단계;
리프트-오프 공정을 통해 상기 감광막패턴과 상기 감광막패턴 위에 형성된 제 5 도전막을 선택적으로 제거하여 상기 트랜치 내에 상기 제 5 도전막으로 이루어지며, 상기 제 5 콘택홀을 통해 상기 공통전극과 전기적으로 접속하는 공통전극패턴을 형성하는 단계; 및
상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하는 프린지 필드형 액정표시장치의 제조방법.
Forming a pixel electrode made of a first conductive film in a pixel portion of the first substrate through a first mask process and forming a gate electrode and a gate line made of a second conductive film;
Forming a gate insulating layer on the entire surface of the first substrate on which the gate electrode, the gate line, and the pixel electrode are formed;
Forming an active layer in a pixel portion of the first substrate through a second mask process and forming a first contact hole exposing the pixel electrode;
Forming a common electrode made of a third conductive film in a pixel portion of the first substrate through a third mask process and forming a source electrode and a drain electrode and a data line made of a fourth conductive film;
Forming a protective film on the entire surface of the first substrate on which the source electrode, the drain electrode, the data line, and the common electrode are formed;
Forming a fifth contact hole exposing a portion of the common electrode by selectively patterning the passivation layer through a fourth mask process; forming a trench along the data line above the data line by removing a thickness of the passivation layer; ;
Forming a fifth conductive layer on the entire surface of the first substrate in a state where the photoresist pattern used in the fourth mask process remains;
The fifth conductive film formed on the photoresist pattern and the photoresist pattern is selectively removed through a lift-off process to form the fifth conductive film in the trench, and the fifth conductive film is electrically connected to the common electrode through the fifth contact hole Forming a common electrode pattern; And
And bonding the first substrate and the second substrate to each other.
제 1 항에 있어서, 상기 제 1 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 제 2 도전막으로 이루어진 게이트패드라인을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method of claim 1, wherein a gate pad line of the second conductive film is formed in a gate pad portion of the first substrate through the first mask process. 제 2 항에 있어서, 상기 제 1 마스크공정을 통해 상기 게이트전극과 상기 게이트라인 하부에 상기 제 1 도전막으로 이루어진 게이트전극패턴과 게이트라인패턴을 형성하며, 상기 게이트패드라인 하부에 상기 제 1 도전막으로 이루어진 게이트패드라인패턴을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method as claimed in claim 2, wherein the gate electrode pattern and the gate line pattern are formed on the gate electrode and the gate line through the first mask process, And forming a gate pad line pattern made of a film. 제 2 항에 있어서, 상기 제 2 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 게이트패드라인을 노출시키는 제 2 콘택홀을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method of claim 2, wherein the second contact hole exposes the gate pad line to the gate pad portion of the first substrate through the second mask process. 제 2 항에 있어서, 상기 제 3 마스크공정을 통해 상기 제 1 기판의 데이터패드부에 상기 제 4 도전막으로 이루어진 데이터패드라인을 형성하며, 상기 제 1 기판의 게이트패드부에 상기 제 3 도전막으로 이루어진 게이트패드전극패턴을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method of claim 2, further comprising: forming a data pad line of the fourth conductive film on the data pad portion of the first substrate through the third mask process, And forming a gate pad electrode pattern composed of the gate electrode pattern. 제 5 항에 있어서, 상기 제 3 마스크공정을 통해 상기 소오스전극과 상기 드레인전극 및 상기 데이터라인 하부에 상기 제 3 도전막으로 이루어진 소오스전극패턴과 드레인전극패턴 및 데이터라인패턴을 형성하며, 상기 데이터패드라인 하부에 상기 제 3 도전막으로 이루어진 데이터패드라인패턴을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method of claim 5, further comprising forming a source electrode pattern, a drain electrode pattern, and a data line pattern including the third conductive film on the source electrode, the drain electrode, and the data line through the third mask process, And forming a data pad line pattern made of the third conductive film under the pad line. 제 5 항에 있어서, 상기 제 4 마스크공정을 통해 상기 보호막을 선택적으로 패터닝하여 각각 상기 데이터패드라인 및 게이트패드전극패턴을 노출시키는 제 3 콘택홀 및 제 4 콘택홀을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method as claimed in claim 5, wherein the protective film is selectively patterned through the fourth mask process to form a third contact hole and a fourth contact hole exposing the data pad line and the gate pad electrode pattern, respectively, ≪ / RTI > 삭제delete 제 7 항에 있어서, 상기 리프트-오프 공정을 통해 상기 감광막패턴과 상기 감광막패턴 위에 형성된 제 5 도전막을 선택적으로 제거하여 각각 상기 제 3 콘택홀 및 상기 제 4 콘택홀을 통해 상기 데이터패드라인 및 상기 게이트패드전극패턴과 전기적으로 접속하는 데이터패드전극 및 게이트패드전극을 형성하는 프린지 필드형 액정표시장치의 제조방법.The method of claim 7, further comprising: selectively removing the fifth conductive layer formed on the photoresist pattern and the photoresist pattern through the lift-off process to form the data pad line and the data pad line through the third contact hole and the fourth contact hole, Forming a data pad electrode and a gate pad electrode electrically connected to the gate pad electrode pattern. 제 1 항에 있어서, 상기 트랜치는 상기 데이터라인뿐만 아니라 상기 게이트라인 상부에도 형성되어 상기 리프트-오프 공정을 통해 상기 데이터라인과 상기 게이트라인 상부에 격자 형태의 공통전극패턴을 형성하는 프린지 필드형 액정표시장치의 제조방법.The liquid crystal display device according to claim 1, wherein the trench is formed not only on the data line but also on the gate line, and forms a lattice-shaped common electrode pattern on the data line and the gate line through the lift- A method of manufacturing a display device. 제 1 항에 있어서, 상기 공통전극은 각 화소영역 내에 다수의 슬릿을 가지며, 상기 슬릿 사이의 공통전극은 핑거 형태를 가지도록 형성되는 프린지 필드형 액정표시장치의 제조방법.The method of claim 1, wherein the common electrode has a plurality of slits in each pixel region, and the common electrode between the slits has a finger shape. 제 1 기판의 화소부에 구비되며, 제 1 도전막으로 이루어진 화소전극 및 제 2 도전막으로 이루어진 게이트전극과 게이트라인;
상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 구비된 상기 제 1 기판 전면에 구비되며, 상기 화소전극의 일부를 노출시키는 제 1 콘택홀을 포함하는 게이트절연막;
상기 게이트절연막의 구비된 상기 제 1 기판의 화소부에 구비된 액티브층;
상기 액티브층이 구비된 상기 제 1 기판의 화소부에 구비되며, 제 3 도전막으로 이루어진 공통전극 및 제 4 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인;
상기 소오스전극, 상기 드레인전극, 상기 데이터라인 및 상기 공통전극이 구비된 상기 제 1 기판 전면에 구비되며, 상기 공통전극의 일부를 노출시키는 제 5 콘택홀을 포함하는 보호막;
상기 데이터라인 상부의 보호막 내에 상기 데이터라인을 따라 상기 보호막의 두께 일부가 제거되어 구비되는 트랜치;
상기 트랜치 내에 제 5 도전막으로 이루어지며, 상기 제 5 콘택홀을 통해 상기 공통전극과 전기적으로 접속하는 공통전극패턴; 및
상기 제 1 기판과 대향하여 합착된 제 2 기판을 포함하는 액정표시장치.
A gate electrode and a gate line formed in the pixel portion of the first substrate, the gate electrode being composed of a pixel electrode and a second conductive film;
A gate insulating layer provided on the entire surface of the first substrate including the gate electrode, the gate line, and the pixel electrode, and including a first contact hole exposing a part of the pixel electrode;
An active layer provided in a pixel portion of the first substrate provided with the gate insulating film;
A source electrode and a drain electrode formed on the pixel portion of the first substrate having the active layer and including a common electrode and a fourth conductive film, and a data line;
And a fifth contact hole provided on the entire surface of the first substrate including the source electrode, the drain electrode, the data line, and the common electrode, and exposing a part of the common electrode;
A trench in which a part of the thickness of the protective film is removed along the data line in a protective film on the data line;
A common electrode pattern made of a fifth conductive film in the trench and electrically connected to the common electrode through the fifth contact hole; And
And a second substrate bonded to and facing the first substrate.
제 12 항에 있어서, 상기 트랜치는 상기 데이터라인과 상기 게이트라인 상부에 구비되며, 상기 공통전극패턴은 상기 데이터라인과 상기 게이트라인 상부에 격자 형태로 구비되는 액정표시장치.13. The liquid crystal display of claim 12, wherein the trench is provided on the data line and the gate line, and the common electrode pattern is provided in a lattice form on the data line and the gate line. 제 1 마스크공정을 통해 제 1 기판의 화소부에 제 1 도전막으로 이루어진 화소전극을 형성하는 동시에 제 2 도전막으로 이루어진 게이트전극과 게이트라인을 형성하는 단계;
상기 게이트전극과 상기 게이트라인 및 상기 화소전극이 형성된 상기 제 1 기판 전면에 게이트절연막을 형성하는 단계;
제 2 마스크공정을 통해 상기 제 1 기판의 화소부에 액티브층을 형성하는 동시에 상기 화소전극 상부의 게이트절연막을 제거하여 화소영역을 노출시키는 오픈 홀을 형성하는 단계;
제 3 마스크공정을 통해 상기 제 1 기판의 화소부에 제 3 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인을 형성하는 단계;
상기 소오스전극과 상기 드레인전극 및 상기 데이터라인이 형성된 상기 제 1 기판 전면에 보호막을 형성하는 단계;
제 4 마스크공정을 통해 상기 제 1 기판의 화소부에 제 4 도전막으로 이루어진 공통전극을 형성하는 단계;
상기 제 1 기판의 데이터패드부 및 게이트패드부가 노출되도록 상기 제 1 기판과 제 2 기판을 합착하는 단계; 및
상기 데이터패드부 및 상기 게이트패드부가 노출된 상태에서, 상압에서 에칭을 통해 상기 데이터패드부 및 상기 게이트패드부에 형성된 상기 보호막을 제거하여 상기 데이터패드부 및 상기 게이트패드부를 오픈 시키는 단계를 포함하는 프린지 필드형 액정표시장치의 제조방법.
Forming a pixel electrode made of a first conductive film in a pixel portion of the first substrate through a first mask process and forming a gate electrode and a gate line made of a second conductive film;
Forming a gate insulating layer on the entire surface of the first substrate on which the gate electrode, the gate line, and the pixel electrode are formed;
Forming an active layer in a pixel portion of the first substrate through a second mask process and removing an insulating film over the pixel electrode to form an open hole exposing a pixel region;
Forming a source electrode, a drain electrode, and a data line made of a third conductive film in a pixel portion of the first substrate through a third mask process;
Forming a protective film on the entire surface of the first substrate on which the source electrode, the drain electrode, and the data line are formed;
Forming a common electrode made of a fourth conductive film in a pixel portion of the first substrate through a fourth mask process;
Attaching the first substrate and the second substrate such that a data pad portion and a gate pad portion of the first substrate are exposed; And
And removing the protective film formed on the data pad portion and the gate pad portion by etching at normal pressure in a state in which the data pad portion and the gate pad portion are exposed to open the data pad portion and the gate pad portion A method of manufacturing a fringe field type liquid crystal display device.
제 14 항에 있어서, 상기 제 1 마스크공정을 통해 상기 제 1 기판의 게이트패드부에 상기 제 2 도전막으로 이루어진 게이트패드라인을 형성하는 프린지 필드형 액정표시장치의 제조방법.15. The method of claim 14, wherein the gate pad line of the second conductive layer is formed in the gate pad portion of the first substrate through the first mask process. 제 15 항에 있어서, 상기 제 1 마스크공정을 통해 상기 게이트전극과 상기 게이트라인 하부에 상기 제 1 도전막으로 이루어진 게이트전극패턴과 게이트라인패턴을 형성하며, 상기 게이트패드라인 하부에 상기 제 1 도전막으로 이루어진 게이트패드라인패턴을 형성하는 프린지 필드형 액정표시장치의 제조방법.16. The method of claim 15, further comprising: forming a gate electrode pattern and a gate line pattern made of the first conductive film through the gate electrode and the gate line through the first mask process; And forming a gate pad line pattern made of a film. 제 16 항에 있어서, 상기 제 3 마스크공정을 통해 상기 제 1 기판의 데이터패드부에 상기 제 3 도전막으로 이루어진 데이터패드라인을 형성하는 프린지 필드형 액정표시장치의 제조방법.17. The method of claim 16, wherein the data pad line of the third conductive layer is formed in the data pad portion of the first substrate through the third mask process. 제 14 항에 있어서, 상기 공통전극은 상기 화소부 전체에 걸쳐 단일 패턴으로 형성되는 프린지 필드형 액정표시장치의 제조방법.15. The method according to claim 14, wherein the common electrode is formed in a single pattern over the entire pixel portion. 제 18 항에 있어서, 상기 공통전극은 각 화소영역 내에 다수의 슬릿을 가지며, 상기 슬릿 사이의 공통전극은 핑거 형태를 가지도록 형성되는 프린지 필드형 액정표시장치의 제조방법.19. The method of claim 18, wherein the common electrode has a plurality of slits in each pixel region, and the common electrode between the slits is formed to have a finger shape.
KR1020110134778A 2011-12-14 2011-12-14 Fringe field switching liquid crystal display device and method of fabricating the same KR101898624B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110134778A KR101898624B1 (en) 2011-12-14 2011-12-14 Fringe field switching liquid crystal display device and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110134778A KR101898624B1 (en) 2011-12-14 2011-12-14 Fringe field switching liquid crystal display device and method of fabricating the same

Publications (2)

Publication Number Publication Date
KR20130067824A KR20130067824A (en) 2013-06-25
KR101898624B1 true KR101898624B1 (en) 2018-10-05

Family

ID=48863577

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110134778A KR101898624B1 (en) 2011-12-14 2011-12-14 Fringe field switching liquid crystal display device and method of fabricating the same

Country Status (1)

Country Link
KR (1) KR101898624B1 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102140087B1 (en) * 2013-11-21 2020-07-31 엘지디스플레이 주식회사 Array substrate for fringe field switching mode liquid crystal display device and Method of fabricating thereof
KR102084061B1 (en) 2014-01-15 2020-03-04 삼성디스플레이 주식회사 Liquid crystal display
CN106229294A (en) * 2016-08-31 2016-12-14 深圳市华星光电技术有限公司 A kind of manufacture method of TFT substrate
KR102637199B1 (en) * 2016-12-29 2024-02-19 엘지디스플레이 주식회사 Borderless display device
CN113658912B (en) * 2021-07-09 2024-04-16 深圳莱宝高科技股份有限公司 Array substrate manufacturing method, array substrate, electronic paper device and manufacturing method thereof

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101167304B1 (en) * 2004-12-31 2012-07-19 엘지디스플레이 주식회사 Thin film transistor substrate of fringe field switch type and fabricating method thereof
KR100838324B1 (en) * 2006-08-04 2008-06-13 비오이 하이디스 테크놀로지 주식회사 Fringe field Liquid crystal display device, method for manufacturing the same, and method for driving the same
TWI405017B (en) * 2008-12-18 2013-08-11 Lg Display Co Ltd Array substrate for display device and method for fabricating the same
KR101649943B1 (en) * 2009-07-03 2016-08-22 엘지디스플레이 주식회사 Method of fabricating liquid crystal display device

Also Published As

Publication number Publication date
KR20130067824A (en) 2013-06-25

Similar Documents

Publication Publication Date Title
KR101421166B1 (en) Method of fabricating liquid crystal display device
JP4925030B2 (en) Liquid crystal display device and manufacturing method thereof
KR101529557B1 (en) Method of fabricating fringe field switching liquid crystal display device
KR101201017B1 (en) Liquid crystal display and fabricating method thereof
JP4619997B2 (en) Liquid crystal display device and manufacturing method thereof
KR101107245B1 (en) Thin film transistor substrate of horizontal electric field and fabricating method thereof
KR101522241B1 (en) Liquid crystal display device controllable viewing angle and method of fabricating the same
KR20060079040A (en) Thin film transistor substrate of fringe field switch type and fabricating method thereof
KR20060136287A (en) Liquid crystal display and fabricating method thereof
KR101631620B1 (en) Fringe field switching liquid crystal display device and method of fabricating the same
KR101898624B1 (en) Fringe field switching liquid crystal display device and method of fabricating the same
EP1939674B1 (en) Liquid crystal display device and fabrication method thereof
KR101887691B1 (en) Method of fabricating fringe field switching liquid crystal display device
KR101964088B1 (en) Fringe field switching liquid crystal display device and method of fabricating the same
KR101553940B1 (en) Liquid crystal display device and method of fabricating the same
KR101127822B1 (en) Thin film transistor substrate of horizontal electric field and fabricating method thereof
KR20100069432A (en) Liquid crystal display device and method of fabricating the same
KR20120133130A (en) Fringe field switching liquid crystal display device and method of fabricating the same
KR20120075111A (en) Fringe field switching liquid crystal display device and method of fabricating the same
KR101333594B1 (en) Liquid crystal display device and method of fabricating the same
KR101697587B1 (en) In plane switching mode liquid crystal display device and method of fabricating the same
KR101172048B1 (en) Liquid Crystal Display And Method For Fabricating The Same
KR101369258B1 (en) Method of fabricating in plane switching mode liquid crystal display device
KR20100010286A (en) Liquid crystal display device and method of fabricating the same
KR20150026339A (en) Fringe field switching liquid crystal display device and method of fabricating the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right