KR101833575B1 - 단말장치 및 재송 제어 방법 - Google Patents
단말장치 및 재송 제어 방법 Download PDFInfo
- Publication number
- KR101833575B1 KR101833575B1 KR1020137006651A KR20137006651A KR101833575B1 KR 101833575 B1 KR101833575 B1 KR 101833575B1 KR 1020137006651 A KR1020137006651 A KR 1020137006651A KR 20137006651 A KR20137006651 A KR 20137006651A KR 101833575 B1 KR101833575 B1 KR 101833575B1
- Authority
- KR
- South Korea
- Prior art keywords
- ack
- downlink
- nack
- unit band
- error detection
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 131
- 101000741965 Homo sapiens Inactive tyrosine-protein kinase PRAG1 Proteins 0.000 claims abstract description 339
- 102100038659 Inactive tyrosine-protein kinase PRAG1 Human genes 0.000 claims abstract description 339
- 238000013507 mapping Methods 0.000 claims abstract description 251
- 230000004044 response Effects 0.000 claims abstract description 188
- 230000005540 biological transmission Effects 0.000 claims abstract description 102
- 238000004891 communication Methods 0.000 claims abstract description 32
- 238000001514 detection method Methods 0.000 claims description 187
- 238000012545 processing Methods 0.000 claims description 66
- 230000008569 process Effects 0.000 claims description 28
- 238000011144 upstream manufacturing Methods 0.000 claims description 10
- 230000011664 signaling Effects 0.000 abstract description 109
- 238000009499 grossing Methods 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 29
- 239000013256 coordination polymer Substances 0.000 description 17
- 230000002776 aggregation Effects 0.000 description 15
- 238000004220 aggregation Methods 0.000 description 15
- 230000007480 spreading Effects 0.000 description 15
- 238000003892 spreading Methods 0.000 description 15
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 12
- 238000013468 resource allocation Methods 0.000 description 12
- 239000000284 extract Substances 0.000 description 9
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000009792 diffusion process Methods 0.000 description 8
- 238000000605 extraction Methods 0.000 description 8
- 101150069124 RAN1 gene Proteins 0.000 description 7
- 101100355633 Salmo salar ran gene Proteins 0.000 description 7
- 102100036409 Activated CDC42 kinase 1 Human genes 0.000 description 5
- 230000006978 adaptation Effects 0.000 description 5
- 125000004122 cyclic group Chemical group 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 230000002730 additional effect Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 101100465000 Mus musculus Prag1 gene Proteins 0.000 description 1
- 108010076504 Protein Sorting Signals Proteins 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000005562 fading Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 230000005381 magnetic domain Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/022—Site diversity; Macro-diversity
- H04B7/024—Co-operative use of antennas of several sites, e.g. in co-ordinated multipoint or co-operative multiple-input multiple-output [MIMO] systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/1607—Details of the supervisory signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/1607—Details of the supervisory signal
- H04L1/1671—Details of the supervisory signal the supervisory signal being transmitted together with control information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1858—Transmission or retransmission of more than one copy of acknowledgement message
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1861—Physical mapping arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
- H04L5/001—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT the frequencies being arranged in component carriers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
- H04L5/0055—Physical resource allocation for ACK/NACK
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
- H04W24/04—Arrangements for maintaining operational condition
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/02—Traffic management, e.g. flow control or congestion control
- H04W28/04—Error control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/20—Control channels or signalling for resource management
- H04W72/21—Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mobile Radio Communication Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
상향 단위밴드 및 상향 단위밴드와 대응지어진 복수의 하향 단위밴드를 사용한 통신에 있어서 ARQ가 적용되는 경우, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있는 단말장치 및 재송 제어 방법을 제공할 수 있는 단말장치. 이 장치에 있어서, 제어부(208)는, 채널 셀렉션(Channel selection)시, CCE에 관련지어진 PUCCH 리소스, 및, 기지국(100)으로부터 미리 통지된 특정 PUCCH 리소스중에서, 응답 신호의 송신에 이용할 리소스를 선택하여, 응답 신호의 송신을 제어하고, 응답 신호 생성부(212)는, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하여, 2CC로부터의 LTE 폴백(fallback)을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트 사이에서 평활화하는 매핑 방법을 취한다.
Description
본 발명은, 단말장치 및 재송(再送) 제어 방법에 관한 것이다.
3GPP LTE에서는, 하향회선의 통신 방식으로서 OFDMA(Orthogonal Frequency Division Multiple Access)가 채용되고 있다. 3GPP LTE가 적용된 무선통신 시스템에서는, 기지국이 미리 정해진 통신 리소스를 이용하여 동기 신호(Synchronization Channel:SCH) 및 통지 신호(Broadcast Channel:BCH)를 송신한다. 그리고, 단말은, 우선, SCH를 캐치(catch)함으로써 기지국과의 동기를 확보한다. 그 후, 단말은, BCH 정보를 판독함으로써 기지국 독자적인 파라미터(예를 들면, 주파수 대역폭 등)를 취득한다(비특허 문헌 1, 2, 3 참조).
또, 단말은, 기지국 독자적 파라미터의 취득이 완료한 후, 기지국에 대해서 접속 요구를 행함으로써, 기지국과의 통신을 확립한다. 기지국은, 통신이 확립된 단말에 대해서, 필요에 따라서 PDCCH(Physical Downlink Control Channel)를 경유하여 제어 정보를 송신한다.
그리고, 단말은, 수신한 PDCCH 신호에 포함되는 복수의 제어 정보(하향 할당 제어 정보:DL Assignment(Downlink Control Information:DCI로 불리는 일도 있음))를 각각 「블라인드 판정」한다. 즉, 제어 정보는, CRC(Cyclic Redundancy Check) 부분을 포함하고, 이 CRC 부분은, 기지국에 있어서, 송신 대상 단말의 단말 ID에 의해 마스크(mask)된다. 따라서, 단말은, 수신한 제어 정보의 CRC 부분을 자기(自機)의 단말 ID로 디마스크해 볼 때까지는, 자기앞 제어 정보인지 아닌지를 판정할 수 없다. 이 블라인드 판정에서는, 디마스크한 결과, CRC 연산이 OK가 되면, 그 제어 정보가 자기앞이라고 판정된다.
또, 3GPP LTE에서는, 기지국으로부터 단말로의 하향회선 데이터에 대해서 ARQ(Automatic Repeat Request)가 적용된다. 즉, 단말은 하향회선 데이터의 오류검출결과를 나타내는 응답 신호를 기지국으로 피드백한다. 단말은 하향회선 데이터에 대해서 CRC를 행하여, CRC=OK(오류 없음)이면 ACK(Acknowledgment)를, CRC=NG(오류 있음)이면 NACK(Negative Acknowledgment)를 응답 신호로서 기지국으로 피드백한다. 이 응답 신호(즉, ACK/NACK 신호. 이하에서, 간단하게 「A/N」이라고 표기하는 일도 있음)의 피드백에는, PUCCH (Physical Uplink Control Channel) 등의 상향 회선 제어 채널이 이용된다.
여기서, 기지국으로부터 송신되는 상기 제어 정보에는, 기지국이 단말에 대해서 할당한 리소스 정보 등을 포함한 리소스 할당 정보가 포함된다. 이 제어 정보의 송신에는, 앞에서 설명한 것처럼 PDCCH가 이용된다. 이 PDCCH는, 1개 또는 복수의 L1/L2CCH(L1/L2 Control Channel)로 구성된다. 각 L1/L2CCH는, 1개 또는 복수의 CCE(Control Channel Element)로 구성된다. 즉, CCE는, 제어 정보를 PDCCH에 매핑할 때의 기본 단위이다. 또, 1개의 L1/L2CCH가 복수(2, 4, 8개)의 CCE로 구성될 경우에는, 그 L1/L2CCH에는 짝수의 인덱스를 가지는 CCE를 기점으로 하는 연속된 복수의 CCE가 할당된다. 기지국은, 리소스 할당 대상 단말에 대한 제어 정보의 통지에 필요한 CCE수에 따라, 그 리소스 할당 대상 단말에 대해서 L1/L2CCH를 할당한다. 그리고, 기지국은, 이 L1/L2CCH의 CCE에 대응하는 물리 리소스에 매핑하여 제어 정보를 송신한다.
또, 여기서, 각 CCE는, PUCCH의 구성 리소스(이하, PUCCH 리소스라고 부르는 일이 있음)와 1 대 1로 대응지어져 있다. 따라서, L1/L2CCH를 수신한 단말은, 이 L1/L2CCH를 구성하는 CCE에 대응하는 PUCCH의 구성 리소스를 특정하고, 이 리소스를 이용하여 응답 신호를 기지국에 송신한다. 단, L1/L2CCH가 연속된 복수의 CCE를 점유할 경우에는, 단말은, 복수의 CCE에 각각 대응하는 복수의 PUCCH 구성 리소스 중 제일 인덱스가 작은 CCE에 대응하는 PUCCH 구성 리소스(즉, 짝수 번호의 CCE 인덱스를 가지는 CCE에 대응지어진 PUCCH 구성 리소스)를 이용하여, 응답 신호를 기지국으로 송신한다. 이렇게 해서 하향회선의 통신 리소스가 효율좋게 사용된다.
복수의 단말로부터 송신되는 복수의 응답 신호는, 도 1에 나타내는 것처럼, 시간축상에서 제로 오토 컬렉션(Zero Auto-correlation) 특성을 가지는 ZAC(Zero Auto-correlation) 계열, 월쉬(Walsh) 계열, 및, DFT(Discrete Fourier Transform) 계열에 의해 확산되어, PUCCH내에서 코드 다중되고 있다. 도 1에 있어서 (W0, W1, W2, W3)은 계열길이 4인 월쉬 계열을 나타내고, (F0, F1, F2)는 계열길이 3인 DFT 계열을 나타낸다. 도 1에 나타내는 것처럼, 단말에서는, ACK 또는 NACK의 응답 신호가, 우선 주파수축 상에서 ZAC 계열(계열길이 12)에 의해 1SC-FDMA 심볼에 대응하는 주파수 성분으로 1차 확산된다. 즉, 계열길이 12인 ZAC 계열에 대해서 복소수(複素數)로 표시되는 응답 신호 성분이 곱셈된다. 그 다음에 1차 확산 후의 응답 신호 및 참조 신호로서의 ZAC 계열이 월쉬 계열(계열길이 4:W0~W3. 월쉬 부호 계열(Walsh Code Sequence)로 불리는 일도 있음), DFT 계열(계열길이 3:F0~F3) 각각에 대응시켜져서 2차 확산된다. 즉, 계열길이 12의 신호(1차 확산 후의 응답 신호, 또는, 참조 신호로서의 ZAC 계열(Reference Signal Sequence) 의 각각의 성분에 대해서, 직교 부호 계열(Orthogonal sequence:월쉬 계열 또는 DFT 계열) 의 각 성분이 곱셈된다. 또, 2차 확산된 신호가, IFFT(Inverse Fast Fourier Transform)에 의해 시간축상의 계열길이 12의 신호로 변환된다. 그리고, IFFT 후의 신호 각각에 대해서 CP가 부가되어, 7개의 SC-FDMA 심볼로 되어있는 1슬롯의 신호가 형성된다.
다른 단말로부터의 응답 신호끼리는, 다른 순회 쉬프트량(Cyclic Shift Index)에 대응하는 ZAC 계열, 또는, 다른 계열 번호(Orthogonal Cover Index :OC index)에 대응하는 직교 부호 계열을 이용해 확산되어 있다. 직교 부호 계열은, 월쉬 계열과 DFT 계열과의 조(組)이다. 또, 직교 부호 계열은 블록 와이즈 확산 코드 계열(Block-wise spreading code) 이라고 불리는 일도 있다. 따라서, 기지국은, 종래의 역확산 및 상관 처리를 이용함으로써, 이러한 코드 다중된 복수의 응답 신호를 분리할 수 있다(비특허 문헌 4 참조).
단, 각 단말이 각 서브 프레임에 있어서 자기(自己)앞으로의 하향 할당 제어 신호를 블라인드 판정하기 때문에, 단말측에서는, 반드시 하향 할당 제어 신호의 수신이 성공한다고는 볼 수 없다. 단말이 어느 하향 단위밴드에 있어서의 자기앞 하향 할당 제어 신호의 수신에 실패했을 경우, 단말은, 해당 하향 단위밴드에 있어서 자기앞 하향회선 데이터가 존재하는지 아닌지 조차도 알 수 없다. 따라서, 어느 하향 단위밴드에 있어서의 하향 할당 제어 신호의 수신에 실패했을 경우, 단말은, 해당 하향 단위밴드에 있어서의 하향회선 데이터에 대한 응답 신호도 생성하지 않는다. 이 에러(error) 케이스는, 단말측에서 응답 신호의 송신이 행해지지 않는다는 의미에서의, 응답 신호 DTX(DTX (Discontinuous transmission) of ACK/NACK signals) 로서 정의되어 있다.
그런데, 3GPP LTE 시스템(이하, 「LTE 시스템」이라고 불리는 일이 있음)에서는, 기지국은 상향 회선 데이터 및 하향회선 데이터에 대해서 각각 독립적으로 리소스 할당을 행한다. 그 때문에, LTE 시스템에서는, 상향 회선에 있어서, 단말(즉, LTE 시스템 대응의 단말(이하, 「LTE 단말」이라고 함))이, 하향회선 데이터에 대한 응답 신호와, 상향 회선 데이터를 동시에 송신하지 않으면 안되는 상황이 발생한다. 이 상황에서는, 단말로부터의 응답 신호 및 상향 회선 데이터는, 시간 다중(Time Division Multiplexing:TDM)을 이용해서 송신된다. 이와 같이, TDM을 이용해 응답 신호와 상향 회선 데이터를 동시에 송신함으로써, 단말의 송신 파형의 싱글 캐리어 특성(Single carrier properties)을 유지하고 있다.
또, 도 2에 나타내는 것처럼, 시간 다중(TDM)에서는, 단말로부터 송신되는 응답 신호(「A/N」)는, 상향 회선 데이터용으로 할당된 리소스(PUSCH(Physical Uplink Shared CHannel) 리소스)의 일부(참조 신호(RS(Reference Signal))가 매핑되는 SC-FDMA 심볼에 인접하는 SC-FDMA 심볼의 일부) 를 점유하여 기지국에 송신된다. 단, 도면 내의 세로축의 「Subcarrier」는 「Virtual subcarrier」, 또는 「Time contiguous signal」이라고 불리는 일도 있고, SC-FDMA 송신기에 있어서 DFT(Discrete Fourier Transform) 회로에 모아서 입력되는 「시간적으로 연속하는 신호」를 편의상 「subcarrier」로서 나타낸 것이다. 즉, PUSCH 리소스에서는, 응답 신호에 의해, 상향 회선 데이터 중의 임의의 데이터가 펑쳐(puncture)된다. 이 때문에, 부호화 후의 상향 회선 데이터의 임의의 비트가 펑쳐되는 것에 의해, 상향 회선 데이터의 품질(예를 들면, 부호화 이득)이 큰폭으로 열화한다. 그 때문에, 기지국은, 예를 들면, 단말에 대해서 대단히 낮은 부호화율을 지시하기도 하고, 대단히 큰 송신 전력을 지시하기도 함으로써, 펑쳐로 인한 상향 회선 데이터의 품질 열화를 보상한다.
또, 3GPP LTE보다 한층 더 통신의 고속화를 실현하는 3GPP LTE-Advanced의 표준화가 개시되었다. 3GPP LTE-Advanced 시스템(이하, 「LTE-A 시스템」이라고 불리는 일이 있음)은, 3GPP LTE 시스템(이하, 「LTE 시스템」이라고 불리는 일이 있음)을 답습한다. 3GPP LTE-Advanced에서는, 최대 1Gbps 이상의 하향 전송 속도를 실현하기 위해서, 40MHz 이상의 광대역 주파수에서 통신할 수 있는 기지국 및 단말이 도입될 전망이다.
LTE-A 시스템에 있어서는, LTE 시스템에 있어서의 전송 속도의 수배나 되는 초고속 전송 속도에 의한 통신, 및, LTE 시스템에 대한 후방 호환성(백워드 호환성:Backward Compatibility)을 동시에 실현하기 위해서, LTE-A 시스템용 대역이, LTE 시스템의 서포트 대역폭인 20MHz 이하의 「단위밴드」로 나누어진다. 즉, 「단위밴드」는, 여기서는, 최대 20MHz의 폭을 가지는 대역이며, 통신 대역의 기본 단위로서 정의된다. 또, 하향회선에 있어서의 「단위밴드」(이하, 「하향 단위밴드」라고 함)는 기지국으로부터 통지되는 BCH내의 하향 주파수 대역 정보에 의해 구분된 대역, 또는, 하향 제어 채널(PDCCH)이 주파수 영역에 분산 배치되는 경우의 분산폭에 의해 정의되는 대역으로서 정의되는 일도 있다. 또, 상향 회선에 있어서의 「단위밴드」(이하, 「상향 단위밴드」라고 함)는, 기지국으로부터 통지되는 BCH내의 상향 주파수 대역 정보에 의해 구분된 대역, 또는, 중심 부근에 PUSCH(Physical Uplink Shared Channel) 영역을 포함하고, 양단부에 LTE용 PUCCH를 포함하는 20MHz 이하의 통신 대역의 기본 단위로서 정의되는 일도 있다. 또, 「단위밴드」는, 3GPP LTE-Advanced에 있어서, 영어로 Component Carrier(s) 또는 Cell로 표기되는 일이 있다. 또, 약칭으로서 CC(s)라고 표기되는 일도 있다.
그리고, LTE-A 시스템에서는, 그 단위밴드를 몇개인가 묶은 대역을 이용한 통신, 소위 캐리어 어그리게이션(Carrier aggregation)이 서포트된다. 그리고, 일반적으로 상향에 대한 스루풋 요구와 하향에 대한 스루풋 요구는 다르기 때문에, LTE-A 시스템에서는, 임의의 LTE-A 시스템 대응의 단말(이하, 「LTE-A단말」이라고 함)에 대해서 설정되는 단위밴드의 수가 상향과 하향에서 다른 캐리어 어그리게이션(Carrier aggregation), 소위 어심매트릭 캐리어 어그리게이션(Asymmetric Carrier aggregation)도 검토되고 있다. 또, 상향과 하향에서 단위밴드수가 비대칭이면서 또, 각 단위밴드의 주파수 대역폭이 각각 다른 경우도, 서포트된다.
도 3은, 개별 단말에 적용되는 비대칭 캐리어 어그리게이션(Carrier aggregation) 및 그 제어 순서(sequence)의 설명에 제공하는 도면이다. 도 3에는, 기지국의 상향과 하향의 대역폭 및 단위밴드수가 대칭인 예가 표시되어 있다.
도 3B에 나타내는 것처럼, 단말 1에 대해서는, 2개의 하향 단위밴드와 좌측의 1개의 상향 단위밴드를 이용해 캐리어 어그리게이션(Carrier aggregation)을 행하는 등의 설정(Configuration)이 되는 한편, 단말 2에 대해서는, 단말 1과 동일한 2개의 하향 단위밴드를 이용하는 등의 설정이 됨에도 불구하고, 상향 통신에서는 우측의 상향 단위밴드를 이용하는 등의 설정이 된다.
그리고, 단말 1에 착목하면, LTE-A 시스템을 구성하는 LTE-A기지국과 LTE-A단말 간에서는, 도 3A에 나타내는 순서도에 따라, 신호의 송수신이 행해진다. 도 3A에 나타내는 것처럼, (1) 단말 1은, 기지국과의 통신 개시시에, 좌측의 하향 단위밴드와 동기를 취하고, 좌측 하향 단위밴드와 페어(pair)가 되어 있는 상향 단위밴드의 정보를 SIB2(System Information Block Type 2)라고 불리는 통지 신호로부터 판독한다. (2) 단말 1은, 이 상향 단위밴드를 이용하여, 예를 들면, 접속 요구를 기지국에 송신함으로써 기지국과의 통신을 개시한다. (3) 단말에 대해서 복수의 하향 단위밴드를 할당할 필요가 있다고 판단했을 경우에는, 기지국은, 단말에 하향 단위밴드의 추가를 지시한다. 단, 이 경우, 상향 단위밴드수는 증가하지 않고, 개별 단말인 단말 1에 있어서 비대칭 캐리어 어그리게이션(Carrier aggregation)이 개시된다.
또, 앞에서 설명한 캐리어 어그리게이션(Carrier aggregation)이 적용되는 LTE-A에서는, 단말이 한 번에 복수의 하향 단위밴드에 있어서 복수의 하향회선 데이터를 수신하는 일이 있다. LTE-A에서는, 이 복수의 하향회선 데이터에 대한 복수의 응답 신호의 송신 방법으로서 채널 셀렉션(Channel selection)(Multiplexing이라고도 부름), 번들링(Bundling), 및, DFT-S-OFDM(Discrete Fourier Transform spread Orthogonal Frequency Division Multiplexing) 포맷이 검토되고 있다. 채널 셀렉션(Channel selection)에서는, 복수의 하향회선 데이터에 관한 오류검출결과의 패턴에 따라, 응답 신호에 이용하는 심볼점 뿐만이 아니라, 응답 신호를 매핑하는 리소스도 변화시킨다. 이것에 비해서, 번들링(Bundling)에서는, 복수의 하향회선 데이터에 관한 오류검출결과 로부터 생성된 ACK 또는 NACK 신호를 번들링(Bundling)하여 (즉, ACK=1, NACK=0으로 하여, 복수의 하향회선 데이터에 관한 오류검출결과의 논리 적(積)(Logical AND)을 계산하여), 미리 결정된 1개의 리소스를 이용해서 응답 신호를 송신한다. 또, DFT-S-OFDM 포맷을 이용한 송신시에는, 단말은 복수의 하향회선 데이터에 대한 응답 신호를 모아서 부호화(Joint coding)하고, 해당 포맷을 이용해 그 부호화 데이터를 송신한다(비특허 문헌 5 참조). 예를 들면, 단말은, 오류검출결과의 패턴의 비트수에 따라, 채널 셀렉션(Channel selection), 번들링(Bundling), 또는, DFT-S-OFDM의 어느것인가에 의한 응답 신호(ACK/NACK)의 피드백을 행해도 좋다. 또는, 기지국이 상기 응답 신호의 송신 방법을 미리 설정해도 좋다.
즉, 채널 셀렉션(Channel selection)은, 도 4에 나타내는 것처럼, 복수의 하향 단위밴드에서 수신한 복수의 하향회선 데이터에 대한 오류검출결과가 각각 ACK인지 NACK인지에 기초하여, 응답 신호의 위상점(즉, Constellation point) 뿐만이 아니라, 응답 신호의 송신에 이용하는 리소스(이하, 「PUCCH 리소스」라고 표기하는 일도 있음)도 변화시키는 수법이다. 이것에 비해서, 번들링(Bundling)은, 복수의 하향회선 데이터에 대한 ACK/NACK 신호를 1개로 묶어서, 미리 결정된 1개의 리소스로부터 송신하는 수법이다(비특허 문헌 6, 7 참조). 이하, 복수의 하향회선 데이터에 대한 ACK/NACK 신호를 1개로 묶은 신호를 묶음(束) ACK/NACK 신호라고 부르는 일이 있다.
여기서, 단말이 PDCCH를 경유하여 하향 할당 제어 정보를 수신하고, 하향회선 데이터를 수신한 경우에 있어서의 상향 회선에서의 응답 신호의 송신 방법으로서 이하의 2개의 방법이 생각된다.
1개는, PDCCH가 점유하고 있는 CCE(Control Channel Element)와 1 대 1로 관련지어진 PUCCH 리소스를 이용해서 응답 신호를 송신하는 방법(Implicit signalling) 이다(방법1). 즉, 기지국 배하(配下)의 단말을 향한 DCI를 PDCCH 영역에 배치하는 경우, 각 PDCCH는, 1개 또는 연속하는 복수의 CCE로 구성되는 리소스를 점유한다. 또, PDCCH가 점유하는 CCE수(CCE 연결수:CCE aggregation level)로서는, 예를 들면, 할당 제어 정보의 정보 비트수 또는 단말의 전파로(傳播路) 상태에 따라, 1, 2, 4, 8 중의 1개가 선택된다.
또 1개는, 기지국으로부터 PUCCH용 리소스를 단말에 대해서 미리 통지해 두는 방법(Explicit signalling) 이다(방법 2). 즉, 방법 2에서는, 단말은, 기지국으로부터 미리 통지된 PUCCH 리소스를 이용해서 응답 신호를 송신한다.
또, 도 4에 나타내는 것처럼, 2개의 하향 단위밴드 중, 1개의 하향 단위밴드는, 응답 신호를 송신해야 할 1개의 상향 단위밴드와 페어가 되어 있다. 이러한 응답 신호를 송신해야 할 상향 단위밴드와 페어가 되어 있는 하향 단위밴드는, PCC(Primary Component Carrier) 또는 PCell(Primary Cell)이라고 불린다. 또, 그 이외의 하향 단위밴드는, SCC(Secondary Component Carrier) 또는 SCell(Secondary Cell)이라고 불린다. 예를 들면, PCC(PCell)는, 응답 신호를 송신해야 할 상향 단위밴드에 관한 통지 정보(예를 들면, SIB2(System Information Block type2)) 를 송신하고 있는 하향 단위밴드이다.
또한, 방법 2에서는, 복수의 단말간에서 공통된 PUCCH용 리소스(예를 들면 4개의 PUCCH용 리소스)를, 기지국으로부터 단말에 대해서 미리 통지해도 좋다. 예를 들면, 단말은, SCell내의 DCI에 포함되는 2비트의 TPC(Transmit Power Control) 커멘드(command)(송신 전력 제어 명령)에 기초하여, 실제로 이용할 PUCCH용 리소스를 1개 선택하는 방법을 취해도 좋다. 그 때, 해당 TPC 커멘드는, ARI(Ack/nack Resource Indicator)라고 불린다. 이것에 의해, 익스플리시트 시그널링(Explicit signaling)시에, 어느 서브 프레임에 있어서, 어느 단말이 익스플리시트 시그널링(explicit signaling)된 PUCCH용 리소스를 사용하고, 다른 서브 프레임에서는, 다른 단말이, 동일한 익스플리시트 시그널링(explicit signaling) 된 PUCCH용 리소스를 사용할 수 있게 된다.
또, 채널 셀렉션(Channel selection) 에서는, PCC(PCell) 내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 (도 4에서는 PUCCH 영역 1내의 PUCCH 리소스) 가 할당된다(Implicit signalling).
여기서, 상기한 비대칭 캐리어 어그리게이션(Carrier aggregation)이 단말에 적용될 경우의 채널 셀렉션에 의한 ARQ 제어에 대해서, 도 4, 도 5를 원용해서 설명한다.
예를 들면, 도 4에 나타내는 것처럼, 단말 1에 대해서, 하향 단위밴드 1(PCell), 하향 단위밴드 2(SCell) 및 상향 단위밴드 1로 되어있는 단위밴드 그룹(영어로 「Component carrier set」라고 표기되는 일이 있음) 이 설정되는 경우에는, 하향 단위밴드 1, 2의 각각의 PDCCH를 경유하여 하향 리소스 할당 정보가 기지국으로부터 단말 1로 송신된 후에, 그 하향 리소스 할당 정보에 대응하는 리소스에서 하향회선 데이터가 송신된다.
또, 채널 셀렉션(Channel selection)에서는, 단위밴드 1(PCell)에 있어서의 하향 데이터의 수신에 성공하고, 단위밴드 2(SCell)에 있어서의 하향 데이터의 수신에 실패한 경우(즉, 단위밴드 1(PCell)의 오류검출결과가 ACK이고, 단위밴드 2(SCell)의 오류검출결과가 NACK인 경우) 에는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 영역 1내에 포함되는 PUCCH 리소스에, 응답 신호가 매핑되고, 그리고 또, 그 응답 신호의 위상점으로서, 제1 위상점(예를 들면, (1, 0) 등의 위상점)이 이용된다. 또, 단위밴드 1(PCell)에 있어서의 하향 데이터의 수신에 성공하고, 그리고 또, 단위밴드 2(SCell)에 있어서의 하향 데이터의 수신에도 성공했을 경우에는, PUCCH 영역 2내에 포함되는 PUCCH 리소스에 응답 신호가 매핑되고, 그리고 또, 제1 위상점이 이용된다. 즉, 하향 단위밴드가 2개인 경우, 그러면서 또, 하향 단위밴드 당 1개의 CW(Code Word)가 존재하는 경우, 오류검출결과의 패턴이 4패턴(즉, ACK/ACK, ACK/NACK, NACK/ACK, NACK/NACK) 있으므로, 2개의 PUCCH 리소스와 2종류의 위상점(예를 들면 BPSK(Binary Phase Shift Keying) 매핑) 의 조합에 의해, 그 4 패턴을 나타낼 수 있다.
또, 단위밴드 1(PCell)에 있어서, DCI의 수신에 실패하고, 단위밴드 2(SCell)에 있어서의 하향 데이터의 수신에 성공했을 경우(즉, 단위밴드 1(PCell)의 오류검출결과가 DTX이고, 단위밴드 2(SCell)의 오류검출결과가 ACK인 경우)에는, 단말 1앞으로의 PDCCH가 점유하고 있는 CCE를 특정할 수 없기 때문에, 그 선두 CCE 인덱스에 1 대 1로 관련지어진, PUCCH 영역 1내에 포함되는 PUCCH 리소스도 또한 특정할 수 없다. 따라서, 이 경우, 단위밴드 2의 오류검출결과인 ACK를 기지국에 통지하기 위해서는, 익스플리스트 시그널링(explicit signaling)된 PUCCH 영역 2내에 포함되는 PUCCH 리소스에 응답 신호가 매핑될 필요가 있다(이후, 「Implicit signalling를 서포트한다」라고 표기하는 일도 있다).
여기서, 구체적으로, 하향 단위밴드가 2개(PCell이 1개이고, SCell이 1개) 인 경우, 그러면서 또,
(a) 하향 단위밴드당 1CW,
(b) 한쪽 하향 단위밴드는 1CW이고, 다른쪽 하향 단위밴드는 2CW,
(c) 하향 단위밴드당 2CW, 인 각각의 경우의 오류검출결과의 패턴의 매핑의 일례를 도 5에 나타낸다. 오류검출결과의 패턴수는, (a)에 대해서는, 22=4패턴 존재한다. (b)에 대해서는, 23=8패턴 존재한다. (c)에 대해서는, 24=16패턴 존재한다. 전부의 패턴을 매핑하기 위해서 필요한 PUCCH 리소스 수는, 매핑하는 각 위상점 간의 위상차(位相差)가 최소라도 90도인 경우(즉, 1개의 PUCCH 리소스 당 최대 4패턴을 매핑하는 경우), (a)에 대해서는, 1개이상, (b)에 대해서는, 2개 이상, (c)에 대해서는, 4개 이상이 된다.
도 5A에서는 오류검출결과의 패턴이 4패턴 밖에 존재하지 않기 때문에, QPSK로 매핑하면 PUCCH 리소스는 1개로 충분하다. 그러나, 매핑의 자유도와, 응답 신호를 기지국에 통지할 때의 오류율을 개선시키기위해, 도 5A에 나타내는 것처럼, 2개의 PUCCH 리소스를 이용해 BPSK 매핑할 수 있다. 도 5A의 매핑에서는, 단위밴드 2(SCell)에 대응하는 오류검출결과에 대해서는, 기지국은, 어느 쪽의 PUCCH 리소스에 대해서 응답 신호가 통지되고 있는지를 판정하는 것만으로, ACK인지 NACK인지의 판정이 가능하게 된다.
한편, 단위밴드 1(PCell)에 대응하는 오류검출결과에 대해서는, 기지국은, 어느 쪽 PUCCH 리소스에 대해서 응답 신호가 통지되고 있는지를 판정하는 것 만으로는, ACK인지 NACK인지의 판정을 할 수 없고, 게다가, BPSK상의 어느 쪽 패턴에 매핑되어 있는지를 판정함으로써, 기지국은 ACK인지 NACK인지의 판정이 가능하게 된다.
이와 같이, 매핑 방법에 따라, 기지국은, 응답 신호의 판정 방법이 다르고, 그 결과, 응답 신호 마다의 오류율 특성에 차이(差)가 발생한다. 즉, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로, ACK인지 NACK인지를 판정하는(이후, 「판정 방법 1」이라고 표기하는 일도 있음) 쪽이, 응답 신호가 통지된 PUCCH 리소스를 판정하고, 그리고 또, 그 PUCCH 리소스의 위상점을 판정(이후, 「판정 방법 2」라고 표기하는 일도 있음) 함으로써, ACK인지 NACK인지를 판정하는 것과 비교해서, 오류가 적다.
마찬가지로, 도 5B에서는, 단위밴드 1(PCell)의 CW0에 대응하는 응답 신호의 오류율 특성이, 다른 2개의 응답 신호의 오류율 특성보다 오류가 적다. 도 5C에서는, 단위밴드 1(PCell)의 2CW(CW0, CW1)에 대응하는 응답 신호의 오류율 특성이, 단위밴드 2(SCell)의 2CW(CW0, CW1)에 대응하는 응답 신호의 오류율 특성보다 오류가 적다.
그런데, 기지국과 단말 사이에 있어서, 단말에 설정(configuration) 되어있는 CC수의 인식이 다른 기간(uncertainty period, 또는, misalignment period) 이 존재한다. 기지국은, 단말에 대해서, CC수를 변경하도록 재설정(reconfiguration)하는 메시지를 통지하고, 단말은 그 통지를 받고, CC수가 변경되었다고 인식하고, 기지국에 대해서 CC수의 재설정 완료 메시지를 통지한다. 단말에 설정되어 있는 CC수의 인식이 다른 기간은, 기지국이 그 통지를 받고 그때서야 처음으로, 단말에 설정되어 있는 CC수가 변경되었다고 인식하기 때문이다.
예를 들면, 단말은, 설정되어 있는 CC수가 1개라고 인식하고 있고, 한편, 기지국은, 단말에 설정되어 있는 CC수가 2개라고 인식하고 있는 경우, 단말은, 1CC에 대응한, 오류검출결과의 패턴의 매핑을 이용해서, 단말이 수신한 데이터에 대한 응답 신호를 송신한다. 한편, 기지국은, 2CC에 대응한, 오류검출결과의 패턴의 매핑을 이용해, 단말에 송신한 데이터에 대한 단말로부터의 응답 신호의 판정을 행한다.
1CC의 경우, LTE 시스템과의 후방 호환성을 담보하기 위해서, LTE 시스템에서 이용되는 1CC용 오류검출결과 패턴의 매핑이 이용된다(이후, 「LTE 폴백(fallback)」이라고 표기하는 일도 있음). 즉, 도 6A에 나타내는 것처럼, 1CC가 1CW처리일 경우, ACK를 (-1, 0)의 위상점에, NACK를 (1, 0)의 위상점에, BPSK 매핑한다(이후, 「Format1a으로의 폴백(fallback)」이라고 표기하는 일도 있음). 도 6B에 나타내는 것처럼, 1CC가 2CW처리일 경우, ACK/ACK를 (-1, 0)의 위상점에, ACK/NACK를 (0, 1)의 위상점에, NACK/ACK를 (0,-1)의 위상점에, NACK/NACK를 (1, 0)의 위상점에 QPSK 매핑(이후, 「Format1b로의 폴백(fallback)」이라고 표기하는 일도 있음) 한다.
보다 구체적으로, 단말은, 설정되어 있는 CC수가 1개 라고 인식하고 있고, 한편, 기지국은, 단말에 설정되어 있는 CC수가 2개 라고 인식하고 있는 경우에 있어서, 기지국이 2CC에서, 그러면서 또, PCell에 1CW, SCell에 1CW의 데이터를 단말에 송신한 경우를 예로 설명한다. 단말은, 설정되어 있는 CC수가 1개라고 인식하고 있으므로, PCell만을 수신한다. 단말은, PCell에 있어서의 하향 데이터의 수신에 성공했을 경우, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스에 1 대 1로 관련지어진(Implicit signalling된), 상향 단위밴드내의 PUCCH 리소스(PUCCH 리소스 1)에, 도 6A의 매핑을 이용해서 응답 신호를 매핑한다. 즉, 단말은, 위상점 (-1, 0)을 이용한다. 한편, 기지국은, 단말에 설정되어 있는 CC수가 2개라고 인식하고 있으므로, 도 5A의 매핑을 이용해서 응답 신호의 판정을 행한다. 즉, 기지국은, PUCCH 리소스 1의 위상점(-1, 0)으로부터, PCell의 1CW가 ACK, SCell의 1CW가 NACK 또는 DTX라고 판정할 수 있다. 마찬가지로, 단말은, PCell에 있어서의 하향 데이터의 수신에 실패했을 경우는, 위상점 (1, 0)에 매핑할 필요가 있다.
단말과 기지국의 인식이, 상기예와 반대인 경우도 마찬가지이다. 즉, 단말은, 설정되어 있는 CC수가 2개 라고 인식하고 있고, 한편, 기지국은, 단말에 설정되어 있는 CC수가 1개 라고 인식하고 있는 경우에 있어서, 기지국이 1CC에서, 그러면서 또, PCell에 1CW의 데이터를 단말에 송신했을 경우이다. 단말은, 설정되어 있는 CC수가 2개라고 인식하고 있으므로, PCell과 SCell을 수신한다. 단말이 PCell에 있어서의 하향 데이터의 수신에 성공했을 경우, 기지국은, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스에 1 대 1로 관련지어진(Implicit signalling 된), 상향 단위밴드내의 PUCCH 리소스(PUCCH 리소스 1)에, 도 6A의 매핑을 이용해서, 위상점 (-1, 0) 을 수신하는 것을 기대한다. 따라서, 단말은, CC수가 2개라고 인식하고 있었다 하더라도, PCell의 1CW가 ACK, SCell가 DTX인 경우, 도 5A처럼, PUCCH 리소스 1의 위상점 (-1, 0) 에 매핑할 필요가 있다. 마찬가지로 단말은, PCell에 있어서의 하향 데이터의 수신에 실패했을 경우는, 위상점 (1, 0) 에 매핑할 필요가 있다.
이와 같이, 기지국과 단말 사이에 있어서, 단말에 설정(configuration) 되어 있는 CC수의 인식이 다른 경우에 있어서도, PCell과SCell의 응답 신호를 정상적으로 판정할 수 있을(이후, 「LTE 폴백(fallback)을 서포트할」 로 표기하는 일도 있음) 필요가 있다.
또한, 도 5A는, LTE 폴백을 서포트한다. 보다 구체적으로는, PUCCH format1a로의 LTE 폴백을 서포트한다. 도 5B는, PCell이 2CW처리, SCell이 1CW처리일 때, A/A/D가 PUCCH 리소스 1의 위상점 (-1, 0)에 매핑되어 있지 않기 때문에, LTE 폴백을 서포트하지 않는다. 보다 구체적으로는, PUCCH format1a로의 LTE 폴백을 서포트하지 않는다. 또, 도 5B는, PCell이 1CW처리, SCell이 2CW처리 때, A/D/D가 PUCCH 리소스 1의 위상점 (-1, 0)에 매핑되지 않고, A/N/D가 PUCCH 리소스 1의 (0, 1)에 매핑되지 않고, 더우기, N/A/D가 PUCCH 리소스 1의 (0,-1)에 매핑되어있지 않기 때문에, LTE 폴백을 서포트하지 않는다. 보다 구체적으로는, PUCCH format1b로의 LTE 폴백을 서포트하지 않는다. 도 5C는, A/A/D/D가 PUCCH 리소스 1의 위상점(-1, 0)에 매핑되지 않고, A/N/D/D가 PUCCH 리소스 1의 위상점(0, 1)에 매핑되지 않고, 더우기 N/A/D/D가 PUCCH 리소스 1의 위상점(0,-1)에 매핑되어 있지 않기 때문에, LTE 폴백을 서포트하지 않는다. 보다 구체적으로는, PUCCH format1b로의 LTE 폴백을 서포트하지 않는다.
비특허 문헌 8에서 개시되어 있는 매핑 방법(「송신 룰 테이블」, 「매핑 테이블」이라고도 불림)(도 7, 도 8)에서는, 예를 들면 도 8의 「4 ACK/NACK Bits」의 경우, 2개의 ACK/NACK 비트 (「HARQ-ACK」비트라고도 불림)(비특허 문헌 9의 b0와 b1)는, 항상, 판정 방법 1로 판정할 수 있다. 이것에 비해서, 예를 들면 도 8의 「4 ACK/NACK Bits」에 있어서 나머지 2개의 ACK/NACK 비트(비특허 문헌 9의 b2와 b3)는, 항상, 판정 방법 2로 판정한다. 상기의 매핑을 이용한 평가 결과가 비특허 문헌 9에 개시되어 있는데, b2와 b3의 NAK-to-ACK 특성이, b0와 b1에 비해서 나쁜 것을 알 수 있다.
비특허 문헌 10에서 개시되어 있는 매핑 방법(도 9)은, 판정 방법 1로 판정할 수 있는 PUCCH 리소스의 개수가, 비트간에서 평활화되어 있다. 즉, PUCCH1에서는 b3이, PUCCH2에서는 b0과 b1이, PUCCH3에서는 b1, b2가, PUCCH4에서는 b3이, 판정 방법 1로 판정할 수 있다. 도 9에서는, 판정 방법 1로 판정할 수 있는 PUCCH 리소스의 비트 마다의 개수는, b0에서 1개, b1에서 2개, b2에서 1개, b3에서 2개이다. 게다가 비특허 문헌 10에서는, PUCCH1과 b0, PUCCH2와 b1, PUCCH3과 b2, PUCCH4와 b3의 관련화에 관한 기재는 없지만, 만일 이것들이 관련지어져 있다고 가정하면, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고 있다. 그러나, 이 매핑에서는, 2CC에 있어서의 LTE 폴백을 서포트할 수 없다.
(선행 기술 문헌)
(비특허 문헌)
비특허 문헌 1 : 3GPP TS 36.211 V9.1.0, “Physical Channels and Modulation (Release 9), ” March 2010
비특허 문헌 2 : 3GPP TS 36.212 V9.2.0, “Multiplexing and channel coding (Release 9), ” June 2010
비특허 문헌 3 : 3GPP TS 36.213 V9.2.0, “Physical layer procedures (Release 9), ” June 2010
비특허 문헌 4 : Seigo Nakao, Tomofumi Takata, Daichi Imamura, and Katsuhiko Hiramatsu, “Performance enhancement of E-UTRA uplink control channel in fast fading environments, ” Proceeding of IEEE VTC 2009 spring, April. 2009
비특허 문헌 5 : Ericsson and ST-Ericsson, “A/N transmission in the uplink for carrier aggregation, ”R1-100909, 3GPP TSG-RAN WG1 #60, Feb. 2010
비특허 문헌 6 : ZTE, 3GPP RAN1 meeting #57, R1-091702, “Uplink Control Channel Design for LTE-Advanced, ” May 2009
비특허 문헌 7 : Panasonic, 3GPP RAN1 meeting #57, R1-091744, “UL ACK/NACK transmission on PUCCH for Carrier aggregation,” May 2009
비특허 문헌 8 : CATT, LG Electronics, Qualcomm Incorporated, ZTE, 3GPP RAN1 meeting, R1-104140, “ACK/NACK Multiplexing Simulation Assumptions in Rel-10, ” June 2010
비특허 문헌 9 : CATT, 3GPP RAN1 meeting, R1-104314, “Equalization of ACK/NACK bit performance in LTE-A, ” Aug. 2010
비특허 문헌 10 : Panasonic, 3GPP RAN1 meeting #61, R1-102856, “Support of UL ACK/NACK channel selection for carrier aggregation,” May 2010
전술의 채널 셀렉션(channel selection)에 있어서, 오류검출결과의 패턴의 매핑 방법에 따라, 기지국은, 응답 신호의 판정 방법이 다르고, 그 결과, 응답 신호 마다의 오류율 특성에 차이가 발생해 버린다.
응답 신호 마다의 오류율 특성이 다르면, 오류율 특성이 나쁜 응답 신호를 기지국에 통지할 때에, 송신 전력의 제약이 어려운 단말에 있어서, 보다 큰 송신 전력이 필요하게 되어 버린다. 또, 송신 전력의 증대로 인해, 타단말로의 간섭도 증대해 버린다.
또, 상술한 바와 같이, 채널 셀렉션(channel selection)에서는, PCC(PCell) 내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스에 1 대 1로 관련지어져, 상향 단위밴드내의 PUCCH 리소스(도 4에서는 PUCCH 영역 1내의 PUCCH 리소스)가 할당되어 있을(Implicit signalling) 필요가 있다. PCell내의 자단말앞 PDSCH를 지시하는 PDCCH의 수신에 실패한 경우, 단말은, 수신에 실패한 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와, 1 대 1로 관련지어진, 상향 단위밴드내의 PUCCH 리소스를 특정할 수 없다. 그 때문에, PCell의 PDSCH에 대한 오류검출결과가 DTX인 경우, 이 PUCCH 리소스를 이용하지 않는(Implicit signalling를 서포트하는) 매핑이 아니면 안된다.
게다가, 기지국과 단말 사이에 있어서, 단말에 설정(configuration) 되어 있는 CC수의 인식이 다른 기간(uncertainty period, 또는, misalignment period)에 있어서의 동작을 고려하면, LTE 폴백을 서포트하는 매핑이 아니면 안된다. 특히, 초기 LTE-A 시스템에서는, 최대 2CC로의 운용이 주된 운용인 것을 생각하면, 2CC시에 있어서, LTE 폴백을 서포트하는 매핑이 아니면 안된다.
본 발명의 목적은, 상향 단위밴드 및 상향 단위밴드와 대응지어진 복수의 하향 단위밴드를 사용한 통신에 있어서 ARQ가 적용되는 경우, 그러면서 또, PCell내의 PDCCH 영역에 포함되는 각 CCE가, 상향 단위밴드내의 PUCCH 리소스와 1 대 1로 관련지어져 있는 경우에 있어서, 2CC로부터의 LTE 폴백을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있는 단말장치 및 재송 제어 방법을 제공하는 것이다.
본 발명의 한 형태에 따른 단말장치는, 복수의 하향 단위밴드 내의 적어도 1개의 하향 데이터 채널에서 송신된 하향 데이터를 수신하는 하향 데이터 수신 수단과, 상기 수신된 하향 데이터의 수신 오류의 유무를 검출하는 오류검출 수단과, 상기 오류검출 수단으로 얻어진 오류검출결과 에 기초하여, 상향 단위밴드의 상향 제어 채널을 이용해서 응답 신호를 송신하는 송신 수단을 구비하고, 상기 복수의 하향 단위밴드와 각각 관련지어진 복수의 상향 제어 채널 영역이, 동일한 시간 주파수 리소스 블록에 있어서의 복수 계열에 의해 정의되는 리소스 군(群)에 의해 정의되고, 상기 송신 수단은, 상기 복수의 상향 제어 채널 영역의 어느 것인가에 배치된 상기 상향 제어 채널을 이용해서 상기 응답 신호를 송신한다.
본 발명의 한 형태에 따른 재송 제어 방법은, 복수의 하향 단위밴드 내의 적어도 1개의 하향 데이터 채널에서 송신된 하향 데이터를 수신하는 하향 데이터를 수신하고, 상기 수신된 하향 데이터의 수신 오류의 유무를 검출하고, 상기 검출한 오류검출결과에 기초하여, 상향 단위밴드의 상향 제어 채널을 이용해 응답 신호를 송신하고, 상기 복수의 하향 단위밴드와 각각 관련지어진 복수의 상향 제어 채널 영역이, 동일한 시간 주파수 리소스 블록에 있어서의 복수의 계열에 의해 정의되는 리소스 군에 의해 정의되고, 상기 복수의 상향 제어 채널 영역의 어느 것인가에 배치된 상기 상향 제어 채널을 이용해 상기 응답 신호가 송신된다.
본 발명에 의하면, 상향 단위밴드 및 상향 단위밴드와 대응지어진 복수의 하향 단위밴드를 사용한 통신에 있어서 ARQ가 적용되는 경우, 그리고 또, PCell내의 PDCCH 영역에 포함되는 각 CCE가, 상향 단위밴드내의 PUCCH 리소스와 1 대 1로 관련지어져 있는 경우에 있어서, 2CC로부터의 LTE 폴백을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을, 개선할 수 있다.
도 1은 응답 신호 및 참조 신호의 확산 방법을 나타내는 도면
도 2는PUSCH 리소스에 있어서의 응답 신호 및 상향 회선 데이터의 TDM의 적용에 관련되는 동작을 나타내는 도면
도 3은 개별 단말에 적용되는 비대칭의 캐리어 어그리게이션(Carrier aggregation) 및 그 제어 시퀀스(sequence)의 설명에 제공하는 도면
도 4는 개별 단말에 적용되는 비대칭의 캐리어 어그리게이션(Carrier aggregation) 및 그 제어 시퀀스의 설명에 제공하는 도면
도 5는 ACK/NACK 매핑 예의 설명에 제공하는 도면1
도 6은 ACK/NACK 매핑 예의 설명에 제공하는 도면2
도 7은 비특허 문헌 8이 개시하는 ACK/NACK의 매핑 1
도 8은 비특허 문헌 8이 개시하는 ACK/NACK의 매핑 2
도 9는 비특허 문헌 10이 개시하는 ACK/NACK의 매핑
도 10은 본 발명의 실시형태 1에 따른 기지국의 구성을 나타내는 블록도
도 11은 본 발명의 실시형태 1에 따른 단말의 구성을 나타내는 블록도
도 12는 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 1
도 13은 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 2
도 14는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 1
도 15는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 1
도 16은 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 3
도 17은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 2
도 18은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 2
도 19는 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 4
도 20은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 3
도 21은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 3
도 22는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 4
도 23은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 4
도 24는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 5
도 25는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 6
도 26은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 7
도 27은 본 발명의 실시형태 2에 따른 ACK/NACK 매핑의 제어예
도 28은 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예
도 29는 본 발명의 실시형태 2에 따른 각 하향 단위밴드수에 있어서의, PCell에서의 CW수, SCell에서의 CW수 및 ACK/NACK 비트수를 나타내는 도면
도 30은 본 발명의 실시형태 2에 따른 임플리시트 시그널링(Implicit signaling)을 행할 수 없는 이유의 설명에 제공하는 도면
도 31은 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 6)
도 32는 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 6)
도 33은 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 7)
도 34는 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 7)
도 35는 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 8)
도 36은 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 8).
도 2는PUSCH 리소스에 있어서의 응답 신호 및 상향 회선 데이터의 TDM의 적용에 관련되는 동작을 나타내는 도면
도 3은 개별 단말에 적용되는 비대칭의 캐리어 어그리게이션(Carrier aggregation) 및 그 제어 시퀀스(sequence)의 설명에 제공하는 도면
도 4는 개별 단말에 적용되는 비대칭의 캐리어 어그리게이션(Carrier aggregation) 및 그 제어 시퀀스의 설명에 제공하는 도면
도 5는 ACK/NACK 매핑 예의 설명에 제공하는 도면1
도 6은 ACK/NACK 매핑 예의 설명에 제공하는 도면2
도 7은 비특허 문헌 8이 개시하는 ACK/NACK의 매핑 1
도 8은 비특허 문헌 8이 개시하는 ACK/NACK의 매핑 2
도 9는 비특허 문헌 10이 개시하는 ACK/NACK의 매핑
도 10은 본 발명의 실시형태 1에 따른 기지국의 구성을 나타내는 블록도
도 11은 본 발명의 실시형태 1에 따른 단말의 구성을 나타내는 블록도
도 12는 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 1
도 13은 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 2
도 14는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 1
도 15는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 1
도 16은 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 3
도 17은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 2
도 18은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 2
도 19는 본 발명의 실시형태 1에 따른 PUCCH 리소스의 제어예 4
도 20은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 3
도 21은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 3
도 22는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑의 제어예 4
도 23은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 4
도 24는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 5
도 25는 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 6
도 26은 본 발명의 실시형태 1에 따른 ACK/NACK 매핑 테이블의 예 7
도 27은 본 발명의 실시형태 2에 따른 ACK/NACK 매핑의 제어예
도 28은 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예
도 29는 본 발명의 실시형태 2에 따른 각 하향 단위밴드수에 있어서의, PCell에서의 CW수, SCell에서의 CW수 및 ACK/NACK 비트수를 나타내는 도면
도 30은 본 발명의 실시형태 2에 따른 임플리시트 시그널링(Implicit signaling)을 행할 수 없는 이유의 설명에 제공하는 도면
도 31은 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 6)
도 32는 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 6)
도 33은 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 7)
도 34는 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 7)
도 35는 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 PUCCH 리소스의 제어예를 나타내는 도면(케이스 8)
도 36은 본 발명의 실시형태 2에 따른 본 발명의 실시형태 2에 따른 ACK/NACK 매핑 테이블의 예를 나타내는 도면(케이스 8).
이하, 본 발명의 실시형태에 대해서 도면을 참조하여 상세히 설명한다. 또한, 실시형태에 있어서, 동일한 구성요소에는 동일한 부호를 붙이고, 그 설명은 중복하므로 생략한다.
(실시형태 1)
[기지국의 구성]
도 10은, 본 실시형태에 따른 기지국(100)의 구성을 나타내는 블록도이다. 도 10에 있어서, 기지국(100)은, 제어부(101)와, 제어 정보 생성부(102)와, 부호화부(103)와, 변조부(104)와, 부호화부(105)와, 데이터 송신 제어부(106)와, 변조부(107)와, 매핑부(108)와, IFFT(Inverse Fast Fourier Transform)부(109)와, CP부가부(110)와, 무선 송신부(111)와, 무선 수신부(112)와, CP제거부(113)와, PUCCH 추출부(114)와, 역확산부(115)와, 계열 제어부(116)와, 상관 처리부(117)와, A/N판정부(118)와, 묶음(束) A/N 역확산부(119)와, IDFT(Inverse Discrete Fourier Transform)부(120)와, 묶음(束) A/N판정부(121)와, 재송 제어 신호 생성부(122)를 가진다.
제어부(101)는, 리소스 할당 대상 단말(이하 「행선지 단말」또는 간단하게 「단말」이라고도 함)(200)에 대해서, 제어 정보를 송신하기 위한 하향 리소스(즉, 하향 제어 정보 할당 리소스), 및, 하향회선 데이터를 송신하기 위한 하향 리소스(즉, 하향 데이터 할당 리소스)를 할당한다(Assign한다). 이 리소스 할당은, 리소스 할당 대상 단말(200)에 설정되는 단위밴드 그룹에 포함되는 하향 단위밴드에 있어서 행해진다. 또, 하향 제어 정보 할당 리소스는, 각 하향 단위밴드에 있어서의 하향 제어 채널(PDCCH)에 대응하는 리소스 내에서 선택된다. 또, 하향 데이터 할당 리소스는, 각 하향 단위밴드에 있어서의 하향 데이터 채널(PDSCH)에 대응하는 리소스 내에서 선택된다. 또, 리소스 할당 대상 단말(200)이 복수 있는 경우에는, 제어부(101)는, 리소스 할당 대상 단말(200)의 각각에 다른 리소스를 할당한다.
하향 제어 정보 할당 리소스는, 상기한 L1/L2CCH와 동등하다. 즉, 하향 제어 정보 할당 리소스는, 1개 또는 복수의 CCE(또는, R-CCE. 이하, CCE와 R-CCE를 구별하지 않고 , 간단하게 CCE라고 부르는 일이 있음) 로 구성된다.
또, 제어부(101)는, 리소스 할당 대상 단말(200)에 대해서 제어 정보를 송신할 때에 이용하는 부호화율을 결정한다. 이 부호화율에 따라 제어 정보의 데이터량이 다르므로, 이 데이터량의 제어 정보를 매핑할 수 있는 수의 CCE를 가지는 하향 제어 정보 할당 리소스가, 제어부(101)에 의해 할당된다.
그리고, 제어부(101)는, 제어 정보 생성부(102)에 대해서, 하향 데이터 할당 리소스에 관한 정보를 출력한다. 또, 제어부(101)는, 부호화부(103)에 대해서, 부호화율에 관한 정보를 출력한다. 또, 제어부(101)는, 송신 데이터(즉, 하향회선 데이터)의 부호화율을 결정하여, 부호화부(105)에 출력한다. 또, 제어부(101)는, 하향 데이터 할당 리소스 및 하향 제어 정보 할당 리소스에 관한 정보를 매핑부(108)에 대해서 출력한다. 단, 제어부(101)는 하향회선 데이터와 해당 하향회선 데이터에 대한 하향 제어 정보를 동일한 하향 단위밴드에 매핑하도록 제어한다.
제어 정보 생성부(102)는, 하향 데이터 할당 리소스에 관한 정보를 포함한 제어 정보를 생성해서 부호화부(103)에 출력한다. 이 제어 정보는 하향 단위밴드마다 생성된다. 또, 리소스 할당 대상 단말(200)이 복수 있는 경우에, 리소스 할당 대상 단말(200)끼리를 구별하기 위해서, 제어 정보에는, 행선지 단말(200)의 단말 ID가 포함된다. 예를 들면, 행선지 단말(200)의 단말 ID로 마스킹(masking)된 CRC 비트가 제어 정보에 포함된다. 이 제어 정보는, 「하향 할당 제어 정보(Control information carrying downlink assignment)」 또는 「Downlink Control Information(DCI)」로 불리는 일이 있다.
부호화부(103)는, 제어부(101)로부터 받는 부호화율에 따라, 제어 정보를 부호화하고, 부호화된 제어 정보를 변조부(104)에 출력한다.
변조부(104)는, 부호화 후의 제어 정보를 변조하고, 얻어진 변조 신호를 매핑부(108)에 출력한다.
부호화부(105)는, 행선지 단말(200)마다의 송신 데이터(즉, 하향회선 데이터) 및 제어부(101)로부터의 부호화율 정보가 입력하면 송신 데이터를 부호화하여, 데이터 송신 제어부(106)에 출력한다. 단, 행선지 단말(200)에 대해서 복수의 하향 단위밴드가 할당되는 경우에는, 각 하향 단위밴드에서 송신되는 송신 데이터를 각각 부호화하고, 부호화 후의 송신 데이터를 데이터 송신 제어부(106)에 출력한다.
데이터 송신 제어부(106)는, 첫회 송신시에는, 부호화 후의 송신 데이터를 보지(保持)함과 동시에 변조부(107)에 출력한다. 부호화 후의 송신 데이터는, 행선지 단말(200)별로 보지된다. 또, 1개의 행선지 단말(200)로의 송신 데이터는, 송신되는 하향 단위밴드별로 보지된다. 이것에 의해, 행선지 단말(200)에 송신되는 데이터 전체의 재송 제어 뿐만이 아니라, 하향 단위밴드별 재송 제어도 가능하게 된다.
또, 데이터 송신 제어부(106)는, 재송 제어 신호 생성부(122)로부터 어느 하향 단위밴드에서 송신한 하향회선 데이터에 대한 NACK 또는 DTX를 받으면, 이 하향 단위밴드에 대응하는 보지 데이터를 변조부(107)에 출력한다. 데이터 송신 제어부(106)는, 재송 제어 신호 생성부(122)로부터 어느 하향 단위밴드에서 송신한 하향회선 데이터에 대한 ACK를 받으면, 이 하향 단위밴드에 대응하는 보지 데이터를 삭제한다.
변조부(107)는, 데이터 송신 제어부(106)로부터 받는 부호화 후의 송신 데이터를 변조하고, 변조 신호를 매핑부(108)에 출력한다.
매핑부(108)는, 제어부(101)로부터 받는 하향 제어 정보 할당 리소스가 나타내는 리소스에, 변조부(104)로부터 받는 제어 정보의 변조 신호를 매핑하여, IFFT부(109)에 출력한다.
또, 매핑부(108)는, 제어부(101)로부터 받는 하향 데이터 할당 리소스(즉, 제어 정보에 포함되는 정보)가 나타내는 리소스(PDSCH(하향 데이터 채널))에, 변조부(107)로부터 받는 송신 데이터의 변조 신호를 매핑하여, IFFT부(109)에 출력한다.
매핑부(108)에서 복수의 하향 단위밴드에 있어서의 복수의 서브캐리어에 매핑된 제어 정보 및 송신 데이터는, IFFT부(109)에서 주파수 영역 신호로부터 시간 영역 신호로 변환되고, CP부가부(110)에서 CP가 부가되어 OFDM 신호로 된 후에, 무선 송신부(111)에서 D/A(Digital to Analog) 변환, 증폭 및 업 컨버트 등의 송신 처리가 실시되어 안테나를 경유하여 단말(200)에 송신된다.
무선 수신부(112)는, 단말(200)로부터 송신된 상향 응답 신호 또는 참조 신호를, 안테나를 경유해 수신하고, 상향 응답 신호 또는 참조 신호에 대해서 다운 컨버트, A/D변환 등의 수신 처리를 행한다.
CP제거부(113)는, 수신 처리 후의 상향 응답 신호 또는 참조 신호에 부가되어 있는 CP를 제거한다.
PUCCH 추출부(114)는, 수신 신호에 포함되는 PUCCH 신호로부터, 미리 단말(200)에 통지되어 있는 묶음 ACK/NACK 리소스에 대응하는 PUCCH 영역의 신호를 추출한다. 여기서, 묶음 ACK/NACK 리소스란, 전술한 것처럼, 묶음 ACK/NACK 신호가 송신되어야 할 리소스이며, DFT-S-OFDM 포맷 구성을 취하는 리소스이다. 구체적으로는, PUCCH 추출부(114)는, 묶음 ACK/NACK 리소스에 대응하는 PUCCH 영역의 데이터 부분(즉, 묶음 ACK/NACK 신호가 배치되어 있는 SC-FDMA 심볼)과 참조 신호 부분(즉, 묶음 ACK/NACK 신호를 복조하기 위한 참조 신호가 배치되어 있는 SC-FDMA 심볼) 을 추출한다. PUCCH 추출부(114)는, 추출한 데이터 부분을 묶음 A/N 역확산부(119)에 출력하고, 참조 신호부분을 역확산부(115-1)에 출력한다.
또, PUCCH 추출부(114)는, 수신 신호에 포함되는 PUCCH 신호로부터, 하향 할당 제어 정보(DCI)의 송신에 이용된 PDCCH가 점유하고 있던 CCE에 대응지어져 있는 A/N리소스 및 미리 단말(200)에 통지되어 있는 복수의 A/N 리소스에 대응하는 복수의 PUCCH 영역을 추출한다. 여기서, A/N리소스란, A/N가 송신되어야 할 리소스이다. 구체적으로는, PUCCH 추출부(114)는, A/N리소스에 대응하는 PUCCH 영역의 데이터 부분(상향 제어 신호가 배치되어 있는 SC-FDMA 심볼)과 참조 신호 부분(상향 제어 신호를 복조하기 위한 참조 신호가 배치되어 있는 SC-FDMA 심볼)을 추출한다. 그리고, PUCCH 추출부(114)는, 추출한 데이터 부분 및 참조 신호 부분의 양쪽을, 역확산부(115-2)에 출력한다. 이와 같이 하여, CCE에 관련지어진 PUCCH 리소스 및 단말(200)에 대해서 통지한 특정 PUCCH 리소스 중에서 선택된 리소스에서 응답 신호가 수신된다.
계열 제어부(116)는, 단말(200)로부터 통지되는 A/N, A/N에 대한 참조 신호, 및, 묶음 ACK/NACK 신호에 대한 참조 신호의 각각의 확산에 이용될 가능성이 있는 베이스 시퀀스(Base sequence)(즉, 계열길이 12인 ZAC 계열)를 생성한다. 또, 계열 제어부(116)는, 단말(200)이 이용할 가능성이 있는 PUCCH 리소스에 있어서, 참조 신호가 배치될 수 있는 리소스(이하 「참조 신호 리소스」라고 함)에 대응하는 상관창을 각각 특정한다. 그리고, 계열 제어부(116)는, 묶음 ACK/NACK 리소스에 있어서 참조 신호가 배치될 수 있는 참조 신호 리소스에 대응하는 상관창을 나타내는 정보 및 베이스 시퀀스(Base sequence)를 상관 처리부(117-1)에 출력한다. 계열 제어부(116)는, 참조 신호 리소스에 대응하는 상관창을 나타내는 정보 및 베이스 시퀀스(Base sequence)를, 상관 처리부(117-1)에 출력한다. 또, 계열 제어부(116)는, A/N 및 A/N에 대한 참조 신호가 배치되는 A/N 리소스에 대응하는 상관창을 나타내는 정보 및 베이스 시퀀스(Base sequence)를 상관 처리부(117-2)에 출력한다.
역확산부(115-1) 및 상관 처리부(117-1)는, 묶음 ACK/NACK 리소스에 대응하는 PUCCH 영역으로부터 추출된 참조 신호의 처리를 행한다.
구체적으로는, 역확산부(115-1)는, 단말(200)이 묶음 ACK/NACK 리소스의 참조 신호에 있어서 2차 확산에 이용해야 할 월쉬 계열로 참조 신호부분을 역확산하고, 역확산 후의 신호를 상관 처리부(117-1)에 출력한다.
상관 처리부(117-1)는, 참조 신호 리소스에 대응하는 상관창을 나타내는 정보 및 베이스 시퀀스(Base sequence)를 이용하여, 역확산부(115-1)로부터 입력되는 신호와, 단말(200)에 있어서 1차 확산에 이용될 가능성이 있는 베이스 시퀀스(Base sequence)와의 상관값을 구한다. 그리고, 상관 처리부(117-1)는, 상관값을 묶음 A/N판정부(121)에 출력한다.
역확산부(115-2) 및 상관 처리부(117-2)는, 복수의 A/N 리소스에 대응하는 복수의 PUCCH 영역으로부터 추출된 참조 신호 및 A/N의 처리를 행한다.
구체적으로는, 역확산부(115-2)는, 단말(200)이 각 A/N 리소스의 데이터 부분 및 참조 신호부분에 있어서 2차 확산에 이용해야 할 월쉬 계열 및 DFT 계열로 데이터 부분 및 참조 신호부분을 역확산하고, 역확산 후의 신호를 상관 처리부(117-2)에 출력한다.
상관 처리부(117-2)는, 각 A/N 리소스에 대응하는 상관창을 나타내는 정보 및 베이스 시퀀스(Base sequence)를 이용하여, 역확산부(115-2)로부터 입력되는 신호와, 단말(200)에 있어서 1차 확산에 이용될 가능성이 있는 베이스 시퀀스(Base sequence)와의 상관값을 각각 구한다. 그리고, 상관 처리부(117-2)는, 각각의 상관값을 A/N판정부(118)에 출력한다.
A/N판정부(118)는, 상관 처리부(117-2)로부터 입력되는 복수의 상관값에 기초하여, 단말(200)로부터 어느 A/N 리소스를 이용해서 신호가 송신되고 있는지, 또는, 어느 A/N 리소스도 이용되지 않는지를 판정한다. 그리고, A/N판정부(118)는, 단말(200)로부터 어느것인가의 A/N 리소스를 이용해서 신호가 송신되고 있다고 판정했을 경우, 참조 신호에 대응하는 성분 및 A/N에 대응하는 성분을 이용해서 동기 검파를 행하고, 동기 검파의 결과를 재송 제어 신호 생성부(122)에 출력한다. 한편, A/N판정부(118)는, 단말(200)이 어느 A/N 리소스도 이용하지 않았다고 판정했을 경우에는, A/N 리소스가 이용되지 않은 취지를 재송 제어 신호 생성부(122)에 출력한다. 또한, A/N판정부(118)에 있어서의, A/N판정에 이용하는 A/N의 위상점의 매핑의 상세한 것에 대해서는, 후술한다.
묶음 A/N 역확산부(119)는, PUCCH 추출부(114)로부터 입력되는 묶음 ACK/NACK 리소스의 데이터 부분에 대응하는 묶음 ACK/NACK 신호를 DFT 계열에 의해 역확산하고, 그 신호를 IDFT부(120)에 출력한다.
IDFT부(120)는, 묶음 A/N 역확산부(119)로부터 입력되는 주파수 영역상의 묶음 ACK/NACK 신호를, IDFT 처리에 의해 시간 영역상의 신호로 변환하고, 시간 영역상의 묶음 ACK/NACK 신호를 묶음 A/N판정부(121)에 출력한다.
묶음 A/N판정부(121)는, IDFT부(120)로부터 입력되는 묶음 ACK/NACK 리소스의 데이터 부분에 대응하는 묶음 ACK/NACK 신호를, 상관 처리부(117-1)로부터 입력되는 묶음 ACK/NACK 신호의 참조 신호 정보를 이용해서 복조한다. 또, 묶음 A/N판정부(121)는, 복조 후의 묶음 ACK/NACK 신호를 복호하고, 복호 결과를 묶음 A/N정보로서 재송 제어 신호 생성부(122)에 출력한다. 단, 묶음 A/N판정부(121)는, 상관 처리부(117-1)로부터 입력되는 상관값이 임계값보다 작아, 단말(200)로부터 묶음 A/N 리소스를 이용하여 신호가 송신되고 있지 않다고 판정했을 경우에는, 그 취지를 재송 제어 신호 생성부(122)에 출력한다.
재송 제어 신호 생성부(122)는, 묶음 A/N판정부(121)로부터 입력되는 정보, 및, A/N판정부(118)로부터 입력되는 정보에 기초하여, 하향 단위밴드에서 송신한 데이터(하향회선 데이터)를 재송해야할 것인지 아닌지를 판정하고, 판정 결과에 기초하여 재송 제어 신호를 생성한다. 구체적으로는, 재송 제어 신호 생성부(122)는, 어느 하향 단위밴드에서 송신한 하향회선 데이터에 대해서 재송할 필요가 있다고 판단했을 경우에는, 해당 하향회선 데이터의 재송 명령을 나타내는 재송 제어 신호를 생성하고, 재송 제어 신호를 데이터 송신 제어부(106)에 출력한다. 또, 재송 제어 신호 생성부(122)는, 어느 하향 단위밴드에서 송신한 하향회선 데이터에 대해서 재송할 필요가 없다고 판단했을 경우에는, 해당 하향 단위밴드에서 송신한 하향회선 데이터를 재송하지 않는 것을 나타내는 재송 제어 신호를 생성하고, 재송 제어 신호를 데이터 송신 제어부(106)에 출력한다.
[단말의 구성]
도 11은, 본 실시형태에 따른 단말(200)의 구성을 나타내는 블록도이다. 도 11에 있어서, 단말(200)은, 무선 수신부(201)와, CP제거부(202)와, FFT(Fast Fourier Transform)부(203)와, 추출부(204)와, 복조부(205)와, 복호부(206)와, 판정부(207)와, 제어부(208)와, 복조부(209)와, 복호부(210)와, CRC부(211)와, 응답 신호 생성부(212)와, 부호화·변조부(213)와, 1차 확산부(214-1, 214-2)와, 2차 확산부(215-1, 215-2)와, DFT부(216)와, 확산부(217)와, IFFT부(218-1, 218-2, 218-3)와, CP부가부(219-1, 219-2, 219-3)와, 시간 다중부(220)와, 선택부(221)와, 무선 송신부(222)를 가진다.
무선 수신부(201)는, 기지국(100)으로부터 송신된 OFDM 신호를, 안테나를 경유하여 수신하고, 수신 OFDM 신호에 대해서 다운 컨버트, A/D변환 등의 수신 처리를 행한다. 또한, 수신 OFDM 신호에는, PDSCH내의 리소스에 할당된 PDSCH 신호(하향회선 데이터) 또는 PDCCH내의 리소스에 할당된 PDCCH 신호가 포함된다.
CP제거부(202)는, 수신 처리 후의 OFDM 신호에 부가되어 있는 CP를 제거한다.
FFT부(203)는, 수신 OFDM 신호를 FFT하여 주파수 영역 신호로 변환하고, 얻어진 수신 신호를 추출부(204)에 출력한다.
추출부(204)는, 입력되는 부호화율 정보에 따라, FFT부(203)로부터 받는 수신 신호로부터 하향 제어 채널 신호(PDCCH 신호)를 추출한다. 즉, 부호화율에 따라 하향 제어 정보 할당 리소스를 구성하는 CCE(또는 R-CCE)의 수가 바뀌므로, 추출부(204)는, 그 부호화율에 대응하는 개수의 CCE를 추출 단위로 하여 하향 제어 채널 신호를 추출한다. 또, 하향 제어 채널 신호는, 하향 단위밴드별로 추출된다. 추출된 하향 제어 채널 신호는, 복조부(205)에 출력된다.
또, 추출부(204)는, 후술하는 판정부(207)로부터 받는 자장치앞으로의 하향 데이터 할당 리소스에 관한 정보에 기초하여, 수신 신호로부터 하향회선 데이터(하향 데이터 채널 신호(PDSCH 신호))를 추출하여, 복조부(209)에 출력한다. 이와 같이, 추출부(204)는, PDCCH에 매핑된 하향 할당 제어 정보(DCI)를 수신하고, PDSCH로 하향회선 데이터를 수신한다.
복조부(205)는, 추출부(204)로부터 받는 하향 제어 채널 신호를 복조하고, 얻어진 복조 결과를 복호부(206)에 출력한다.
복호부(206)은, 입력되는 부호화율 정보에 따라, 복조부(205)로부터 받는 복조 결과를 복호하고, 얻어진 복호 결과를 판정부(207)에 출력한다.
판정부(207)는, 복호부(206)로부터 받는 복호 결과에 포함되는 제어 정보가 자장치앞 제어 정보인지 아닌지를 블라인드 판정(모니터)한다. 이 판정은, 상기한 추출 단위에 대응하는 복호 결과를 단위로 하여 행해진다. 예를 들면, 판정부(207)는, 자장치의 단말 ID로 CRC 비트를 디마스킹 하여, CRC=OK(오류 없음)가 된 제어 정보를 자장치앞 제어 정보라고 판정한다. 그리고, 판정부(207)는, 자장치앞 제어 정보에 포함되는, 자장치에 대한 하향 데이터 할당 리소스에 관한 정보를 추출부(204)에 출력한다.
또, 판정부(207)는, 자장치앞 제어 정보(즉, 하향 할당 제어 정보)를 검출했을 경우, ACK/NACK 신호가 발생(존재)하는 취지를 제어부(208)에 통지한다. 또, 판정부(207)는, 자장치앞 제어 정보를 PDCCH 신호로부터 검출했을 경우, 해당 PDCCH가 점유하고 있던 CCE에 관한 정보를 제어부(208)에 출력한다.
제어부(208)는, 판정부(207)로부터 입력되는 CCE에 관한 정보로부터, 해당 CCE에 관련지어진 A/N 리소스를 특정한다. 그리고, 제어부(208)는, CCE에 관련지어진 A/N 리소스, 또는, 미리 기지국(100)으로부터 통지되어 있는 A/N 리소스에 대응하는 베이스 시퀀스(Base sequence) 및 순환 쉬프트량을, 1차 확산부(214-1)에 출력하고, 해당 A/N 리소스에 대응하는 월쉬 계열 및 DFT 계열을 2차 확산부(215-1)에 출력한다. 또, 제어부(208)는, A/N 리소스의 주파수 리소스 정보를 IFFT부(218-1)에 출력한다.
또, 제어부(208)는, 묶음 ACK/NACK 신호를 묶음 ACK/NACK 리소스를 이용해서 송신한다고 판단한 경우, 미리 기지국(100)으로부터 통지되어 있는 묶음 ACK/NACK 리소스의 참조 신호 부분 (참조 신호 리소스)에 대응하는 베이스 시퀀스(Base sequence) 및 순환 쉬프트량을, 1차 확산부(214-2)에 출력하고, 월쉬 계열을 2차 확산부(215-2)에 출력한다. 또, 제어부(208)는, 묶음 ACK/NACK 리소스의 주파수 리소스 정보를 IFFT부(218-2)에 출력한다.
또, 제어부(208)는, 묶음 ACK/NACK 리소스의 데이터 부분의 확산에 이용하는 DFT 계열을 확산부(217)에 출력하고, 묶음 ACK/NACK 리소스의 주파수 리소스 정보를 IFFT부(218-3)에 출력한다.
또, 제어부(208)는, 묶음 ACK/NACK 리소스 또는 A/N 리소스의 어느것인가를 선택하고, 선택한 리소스를 무선 송신부(222)에 출력하도록 선택부(221)에 지시한다. 또, 제어부(208)는, 선택한 리소스에 따라, 묶음 ACK/NACK 신호 또는 ACK/NACK 신호의 어느것인가를 생성하도록 응답 신호 생성부(212)에 지시한다. 또한, 제어부(208)에 있어서의, A/N 리소스(PUCCH 리소스)의 결정 방법에 대해서는 후술한다.
복조부(209)는, 추출부(204)로부터 받는 하향회선 데이터를 복조하고, 복조 후의 하향회선 데이터를 복호부(210)에 출력한다.
복호부(210)는, 복조부(209)로부터 받는 하향회선 데이터를 복호하고, 복호 후의 하향회선 데이터를 CRC부(211)에 출력한다.
CRC부(211)는, 복호부(210)로부터 받는 복호 후의 하향회선 데이터를 생성하고, CRC를 이용해 하향 단위밴드마다 오류검출하여, CRC=OK(오류 없음)의 경우에는 ACK를, CRC=NG(오류 있음)의 경우에는 NACK를, 응답 신호 생성부(212)에 각각 출력한다. 또, CRC부(211)는, CRC=OK(오류 없음)의 경우에는, 복호 후의 하향회선 데이터를 수신 데이터로서 출력한다.
응답 신호 생성부(212)는, CRC부(211)로부터 입력되는, 각 하향 단위밴드에 있어서의 하향회선 데이터의 수신 상황(하향회선 데이터의 오류검출결과)에 기초하여 응답 신호를 생성한다. 즉, 응답 신호 생성부(212)는, 제어부(208)로부터 묶음 ACK/NACK 신호를 생성하도록 지시된 경우에는, 하향 단위밴드별 오류검출결과의 각각이 개별 데이터로서 포함되어 있는 묶음 ACK/NACK 신호를 생성한다. 한편, 응답 신호 생성부(212)는, 제어부(208)로부터 ACK/NACK 신호를 생성하도록 지시된 경우에는, 1 심볼의 ACK/NACK 신호를 생성한다. 그리고, 응답 신호 생성부(212)는 생성한 응답 신호를 부호화·변조부(213)에 출력한다. 또한, 응답 신호 생성부(212)에 있어서의, ACK/NACK 신호의 생성 방법에 대해서는 후술한다.
부호화·변조부(213)는, 묶음 ACK/NACK 신호가 입력된 경우에는, 입력된 묶음 ACK/NACK 신호를 부호화·변조해, 12 심볼의 변조 신호를 생성하여, DFT부(216)에 출력한다. 또, 부호화·변조부(213)는, 1 심볼의 ACK/NACK 신호가 입력된 경우에는, 해당 ACK/NACK 신호를 변조하여, 1차 확산부(214-1)에 출력한다.
DFT부(216)는, 입력되는 시계열의 묶음 ACK/NACK 신호를 12개 모아서 DFT 처리를 행함으로써, 12개의 주파수축상의 신호 성분을 얻는다. 그리고, DFT부(216)는 12개의 신호 성분을 확산부(217)에 출력한다.
확산부(217)는, 제어부(208)로부터 지시된 DFT 계열을 이용해서, DFT부(216)로부터 입력된 12개의 신호 성분을 확산하여, IFFT부(218-3)에 출력한다.
또, A/N 리소스, 및, 묶음 ACK/NACK 리소스의 참조 신호 리소스에 대응하는 1차 확산부(214-1) 및 (214-2)는, 제어부(208)의 지시에 따라 ACK/NACK 신호 또는 참조 신호를, 리소스에 대응하는 베이스 시퀀스(Base sequence)에 의해 확산하고, 확산한 신호를 2차 확산부(215-1, 215-2)에 출력한다.
2차 확산부(215-1, 215-2)는, 제어부(208)의 지시에 의해, 입력된 1차 확산 후의 신호를 월쉬 계열 또는 DFT 계열을 이용해 확산하여 IFFT부(218-1, 218-2)에 출력한다.
IFFT부(218-1, 218-2, 218-3)는, 제어부(208)의 지시에 의해, 입력된 신호를, 배치되어야 할 주파수 위치에 대응지어 IFFT 처리를 행한다. 이것에 의해, IFFT부(218-1, 218-2, 218-3)에 입력된 신호(즉, ACK/NACK 신호, A/N 리소스의 참조 신호, 묶음 ACK/NACK 리소스의 참조 신호, 묶음 ACK/NACK 신호) 는 시간 영역의 신호로 변환된다.
CP부가부(219-1, 219-2, 219-3)는, IFFT 후의 신호의 후미 부분과 동일한 신호를 CP로서 그 신호의 선두에 부가한다.
시간 다중부(220)는, CP부가부(219-3)로부터 입력되는 묶음 ACK/NACK 신호(즉, 묶음 ACK/NACK 리소스의 데이터 부분을 이용해 송신되는 신호)와, CP부가부(219-2)로부터 입력되는 묶음 ACK/NACK 리소스의 참조 신호를, 묶음 ACK/NACK 리소스에 시간 다중하고, 얻어진 신호를 선택부(221)에 출력한다.
선택부(221)는, 제어부(208)의 지시에 따라, 시간 다중부(220)로부터 입력되는 묶음 ACK/NACK 리소스와 CP부가부(219-1)로부터 입력되는 A/N 리소스의 어느것인가를 선택하고, 선택한 리소스에 할당된 신호를 무선 송신부(222)에 출력한다.
무선 송신부(222)는, 선택부(221)로부터 받는 신호에 대해서 D/A변환, 증폭 및 업 컨버트 등의 송신 처리를 행하여, 안테나로부터 기지국(100)에 송신한다.
[기지국(100) 및 단말(200)의 동작]
상술한 것처럼 구성된 기지국(100) 및 단말(200)의 동작에 대해서 설명한다.
이하, 응답 신호의 송신에 이용하는 A/N 리소스(PUCCH 리소스)의 결정 방법 및 ACK/NACK 신호의 생성 방법(매핑 방법)에 대해서, 제어예 1~5로 설명한다.
[제어예 1:PCell이 2CW처리, SCell이 2CW처리, PCell로부터 SCell에 크로스 캐리어 스케줄링시]
도 12에, 2CC시, PCell, SCell 양쪽모두 2CW처리하고, 그러면서 또, 크로스 캐리어 스케줄링(Cross-carrier scheduling)시의 A/N 리소스(PUCCH 리소스)의 결정 방법을 나타낸다. 단, 도 12에서는, PCell로부터 SCell의 크로스 캐리어 스케줄링의 예를 나타낸다. 즉, PCell내의 PDCCH가, SCell내의 PDSCH를 지시한다.
도 12에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 1이 할당된다(Implicit signalling). 또, 도 12에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스의 다음 인덱스(n_CCE+1)에 1대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 2가 할당된다(Implicit signalling).
또, 도 12에서는, PCell로부터 SCell에 크로스 캐리어 스케줄링 된, SCell내의 PDSCH를 지시하는 PCell내의 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE'(n_CCE'≠n_CCE))에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 3이 할당된다(Implicit signalling). 또, 도 12에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스의 다음 인덱스(n_CCE'+1)에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 4가 할당된다(Implicit signalling).
또한, 제1 SCell로부터 제2 SCell에 크로스 캐리어 스케줄링 되는 경우, 상기 PUCCH 리소스 3, 4는, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling). 또, 도 13에 나타내는 것처럼, 크로스 캐리어 스케줄링되지 않는 경우도, 동일하게, PUCCH 리소스 3, 4는, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
또한, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 1을 제외한, 다른 PUCCH 리소스(PUCCH 리소스 2, 3, 4)는, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
도 14 및 도 15에, 2CC시, PCell, SCell 양쪽모두 2CW처리하는 경우의 ACK/NACK 신호의 생성 방법(매핑)을 나타낸다. 단, 도 14 및 도 15의 PUCCH 리소스 1, 2, 3, 4는, 도 12에서 나타낸 PUCCH 리소스 1, 2, 3, 4에 각각 대응한다. 복수의 ACK 또는 NACK 또는 DTX로 구성되는 조합을 구성하는 비트를, 차례로 비트 b0, b1, b2, b3이라고 한다. 또, 비트 b0, b1, b2, b3의 차례로, PCell의 PDSCH의 CW0의 ACK/NACK 신호, PCell의 PDSCH의 CW1의 ACK/NACK 신호, SCell의 PDSCH의 CW0의 ACK/NACK 신호, SCell의 PDSCH의 CW1의 ACK/NACK 신호에 대응지어져 있다. 또한, 비트와 ACK/NACK 신호의 대응화는 이것으로 한정되는 것은 아니다.
전부의 PUCCH 리소스에 대해서, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 4개의 위상점에 대해서 응답 신호가 매핑된다. 또, 응답 신호는, PUCCH 리소스마다, 인접하는 위상점의 허밍 거리(Hamming distance)가 작아지도록 (즉, 보다 그레이 매핑에 가까워지도록) 매핑되어 있다.
도 14A에 있어서의, 비트 b0, b1, b2, b3의 각각에 대한 PUCCH 리소스 1, 2, 3, 4의 ACK/NACK의 편향을, 도 14B에 나타낸다. 예를 들면 도 14A로부터, 비트 b1은, PUCCH 리소스 3에 있어서, ACK가 1개, NACK가 3개 매핑되어 있다. 이것은, 도 14B에 있어서, 「b1」의 행(行)과 「PUCCH 리소스 3」의 열(列)이 교차하는, 「1, 3」에 대응하고 있다. 또, 「A:N=1:0 or 0:1의 개수」열은, 비트 b0, b1, b2, b3 중, 각 PUCCH 리소스에 각각 몇 조(組)의 「ACK가 4개, NACK가 0개」 (A:N=1:0(=4:0)), 또는, 「ACK가 0개, NACK가 4개」 (A:N=0:1(=0:4))가 존재하는지를 나타낸 것이다. 또, 도 14B에 있어서, 「A/N의 편향」의 열은, 각 PUCCH 리소스에 있어서의 ACK와 NACK 개수 차이의 절대값의, 전(全)PUCCH 리소스에서의 총 합이다.
상술한 것처럼, 매핑 방법에 따라, 기지국은, 응답 신호의 판정 방법이 2개 존재한다. 즉, 응답 신호가 통지된 PUCCH 리소스를 판정하는 방법(판정 방법 1)과, 응답 신호가 통지된 PUCCH 리소스를 판정하고, 그러면서 또, 그 PUCCH 리소스의 위상점을 판정하는 방법(판정 방법 2)이다.
본 실시형태에서 개시하는, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화(동등화, equalization)하면서, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고, LTE 폴백(보다 구체적으로는, 도 14는, Format1b로의 fallback)을 서포트하는 매핑 방법을 도 14에 나타낸다. 도 15는, 도 14에 대응하는 ACK/NACK 매핑 테이블(송신 룰 테이블)을 나타낸다.
판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스란, 즉, 도 14B에 있어서, A:N=1:0(=4:0) 또는 A:N=0:1(=0:4)인 PUCCH 리소스이다. 그리고, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수란, 도 14B에 있어서, 「A:N=1:0 or 0:1의 개수」이다. 또, 평활화란, 「A:N=1:0 or 0:1의 개수」의 최대값과 최소값의 차이가 1 이하가 되는 매핑이다. 보다 구체적으로는, 도 14의 매핑에서는, 2CC에서 PCell이 2CW처리, SCell이 2CW처리하는 경우, 「A:N=1:0 or 0:1의 개수」는, 2비트(b0, b2)가 2개, 나머지 2비트(b1, b3)가 1개이기 때문에, 최대값과 최소값의 차이는 1이다.
임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, 즉, 도 14A에 있어서, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 1에 있어서, PCell의 CW0의 ACK/NACK와 대응지어진 비트 b0이, DTX의 매핑을 취하지 않는 것이다. 마찬가지로, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, PUCCH 리소스 2에 있어서 비트 b1이 DTX의 매핑을 취하지않는 것이고, PUCCH 리소스 3에 있어서 비트 b2가 DTX의 매핑을 취하지 않는 것이고, PUCCH 리소스 4에 있어서는 비트 b3이 DTX의 매핑을 취하지 않는 것이다.
또한, 도 14는, 전부의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된 예이기 때문에, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고 있지만, PUCCH 리소스 1 이외는 익스플리시트 시그널링(Explicit signaling)되고 있어도 좋다. 즉, 그 경우는, 적어도 1개의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하면 좋다.
LTE 폴백을 서포트한다는 것은, 즉, 이하의(1)~(3)을 동시에 만족하는 것이다. (1) 어느 PUCCH 리소스에 있어서, 2개의 비트가 A:N=0:1(=0:4)를 만족하고, 나머지 2비트가, 도 6B의 매핑일 것, (2) 상기 나머지 2비트가, PCell내의 PDSCH에서 처리하는 2CW에 대응지어져 있을 것, (3) 상기의 (1)을 만족하는 PUCCH 리소스가, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져 할당되는, PUCCH 리소스(도 14의 예에서는, PUCCH 리소스 1)일 것이다.
또한, 도 14A의 매핑은 일례이며, 상기(1)~(3)을 동시에 만족하면 좋기 때문에, 예를 들면, 비트 b0와 비트 b1을 교체한 매핑이라도 좋다. 비트 b2와 비트 b3를 교체한 매핑이라도 좋다. 또, 예를 들면, LTE 폴백을 서포트하는 PUCCH 리소스 1 이외의 PUCCH 리소스에 대한 매핑은, 각각, 시계 회전으로 90도, 180도, 270도 회전한 것이어도 좋다. 또, CW의 우선도(優先度)에 따라, 비트 교체 제어를 행해도 좋다. 예를 들면, 우선도 높은 CW는, 비트 b1보다 비트 b0에 우선적으로 할당하거나, 또는, 비트 b3보다 비트 b2에 우선적으로 할당한다. 이것에 의해, 우선도 높은 CW의 ACK/NACK 신호를, 보다 오류율 낮은 비트에 배분해서 기지국에 통지할 수 있다.
이와 같이, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하여, 2CC부터의 LTE 폴백(보다 구체적으로는, 도 14에서는, Format1b로의 fallback)을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
[제어예 2:PCell이 2CW처리, SCell이 1CW처리, PCell로부터 SCell에 크로스 캐리어 스케줄링시]
도 16에, 2CC시, PCell이 2CW처리하고, SCell이 1CW처리하고, 그리고 또, 크로스 캐리어 스케줄링(Cross-carrier scheduling) 시의 A/N 리소스(PUCCH 리소스)의 결정 방법을 나타낸다. 단, 도 16에서는, PCell로부터 SCell의 크로스 캐리어 스케줄링의 예를 나타낸다. 즉, PCell내의 PDCCH가, SCell내의 PDSCH를 지시한다.
도 16에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 1이 할당된다(Implicit signalling). 또, 도 16에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스의 다음 인덱스(n_CCE+1)에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 2가 할당된다(Implicit signalling).
또, 도 16에서는, PCell로부터 SCell에 크로스 캐리어 스케줄링된, SCell내의 PDSCH를 지시하는 PCell내의 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE')에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 3이 할당된다(Implicit signalling).
또한, 제1 SCell로부터 제2 SCell에 크로스 캐리어 스케줄링 되는 경우, 상기 PUCCH 리소스 3은, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling). 또, 크로스 캐리어 스케줄링 되지않는 경우도, 마찬가지로, PUCCH 리소스 3은, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
또한, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 1을 제외한, 다른 PUCCH 리소스(PUCCH 리소스 2, 3)는, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
도 17 및 도 18에, 2CC시, PCell이 2CW처리하고, SCell이 1CW처리하는 경우의 ACK/NACK 신호의 생성 방법(매핑)을 나타낸다. 단, 도 17 및 도 18의 PUCCH 리소스 1, 2, 3은, 도 16에서 나타낸 PUCCH 리소스 1, 2, 3에 각각 대응한다. 복수의 ACK 또는 NACK 또는 DTX로 구성된 조합을 구성하는 비트를, 차례로 비트 b0, b1, b2이라고 한다. 또, 비트 b0, b1, b2의 차례로, PCell의 PDSCH의 CW0의 ACK/NACK 신호, PCell의 PDSCH의 CW1의 ACK/NACK 신호, SCell의 PDSCH의 CW0의 ACK/NACK 신호에 대응지어져 있다. 즉, 비트 b0, b1을 2CW처리하는 Cell과 대응화하고, 비트 2를 1CW처리하는 Cell과 대응화하고 있다. 또한, 비트와 ACK/NACK 신호의 대응화는 이것으로 한정되는 것은 아니다.
도 17에 나타내는 PUCCH 리소스 1에서는, DTX를 나타내는 오류검출결과의 패턴을 제외하면, 3개의 위상점에 대해서 응답 신호가 매핑된다. 도 17에 나타내는 PUCCH 리소스 2에서는, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 3개의 위상점에 대해서 응답 신호가 매핑된다. 도 17에 나타내는 PUCCH 리소스 3에서는, 2개의 위상점에 대해서 응답 신호가 매핑된다. 또, PUCCH 리소스 마다, 인접하는 위상점의 허밍 거리가 작아지도록(즉, 보다 그레이 매핑에 가까워지도록) 매핑되어 있다.
도 17A에 있어서의, 비트 b0, b1, b2의 각각에 대한 PUCCH 리소스 1, 2, 3의 ACK/NACK의 편향을, 도 17B에 나타낸다.
상술한 것처럼, 매핑의 방법에 따라, 기지국은, 응답 신호의 판정 방법이 2개 존재한다. 즉, 응답 신호가 통지된 PUCCH 리소스를 판정하는 방법(판정 방법 1)과, 응답 신호가 통지된 PUCCH 리소스를 판정하고, 그리고 또, 그 PUCCH 리소스의 위상점을 판정하는 방법(판정 방법 2)이다.
본 실시형태에서 개시하는, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화하면서, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고, LTE 폴백(보다 구체적으로는, 도 17에서는, Format1b로의 fallback)을 서포트하는 매핑 방법을, 도 17에 나타낸다. 도 18은, 도 17에 대응하는 ACK/NACK 매핑 테이블(송신 룰 테이블)을 나타낸다.
판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스란, 즉, 도 17B에 있어서, A:N=1:0(=3:0) 또는 A:N=0:1 (=0:3=0:2)인 PUCCH 리소스이다. 그리고, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수란, 도 17B에 있어서, 「A:N=1:0 or 0:1의 개수」이다. 또, 평활화란, 「A:N=1:0 or 0:1의 개수」의 최대값과 최소값의 차이가 1 이하가 되는 매핑이다. 보다 구체적으로는, 도 17의 매핑에서는, 2CC에서 PCell이 2CW처리, SCell이 1CW처리하는 경우, 「A:N=1:0 or 0:1의 개수」는, 1비트(b2)가 2개, 나머지 2비트(b0, b1)가 1개이기 때문에, 최대값과 최소값의 차이는 1이다.
임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, 즉, 도 17A에 있어서, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 1에 있어서, PCell의 CW0의 ACK/NACK와 대응지어진 비트 b0이, DTX의 매핑을 취하지 않는 것이다. 마찬가지로, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, PUCCH 리소스 2에 있어서 비트 b1이 DTX의 매핑을 취하지 않는 것이고, PUCCH 리소스 3에 있어서 비트 b2가 DTX의 매핑을 취하지 않는 것이다.
또한, 도 17은, 전부의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling) 된 예이기때문에, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고 있지만, PUCCH 리소스 1 이외는 익스플리시트 시그널링(Explicit signaling) 되고 있어도 좋다. 즉, 그 경우는, 적어도 1개의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하면 좋다.
LTE 폴백을 서포트한다는 것은, 즉, 이하의(1)~(3)을 동시에 만족하는 것이다. (1) 어느 PUCCH 리소스에 있어서, 1개의 비트가 A:N=0:1(=0:2=0:3)을 만족하고, 나머지 2비트가, 도 6B의 매핑일 것, (2) 상기 나머지의 2비트가, PCell내의 PDSCH에서 처리하는 2 CW에 대응지어져 있을 것, (3) 상기의(1)을 만족하는 PUCCH 리소스가, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져 할당되는, PUCCH 리소스(도 17의 예에서는, PUCCH 리소스 1)일 것이다.
또한, 도 17A의 매핑은 일례이며, 상기(1)~(3)를 동시에 만족하면 되기때문에, 예를 들면, 비트 b0와 비트 b1을 교체시킨 매핑이라도 좋다. 또, 예를 들면, LTE 폴백을 서포트하는 PUCCH 리소스 1이외의 PUCCH 리소스에 대한 매핑은, 각각, 시계 회전으로 90도, 180도, 270도 회전한 것이어도 좋다.
이와 같이, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고, 2CC로부터의 LTE 폴백(보다 구체적으로는, 도 17에서는, Format1b으로의 fallback)을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
[제어예 3:PCell이 1CW처리, SCell이 2CW처리, PCell로부터 SCell에 크로스 캐리어 스케줄링시 그 1]
도 19에, 2CC시, PCell이 1CW처리하고, SCell이 2CW처리하고, 그리고 또, 크로스 캐리어 스케줄링(Cross-carrier scheduling) 시의 A/N 리소스(PUCCH 리소스)의 결정 방법을 나타낸다. 단, 도 19에서는, PCell로부터 SCell의 크로스 캐리어 스케줄링의 예를 나타낸다. 즉, PCell내의 PDCCH가, SCell내의 PDSCH를 지시한다.
도 19에서는, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져, 상향 단위밴드내의 PUCCH 리소스 1이 할당된다(Implicit signalling).
게다가 도 19에서는, PCell로부터 SCell에 크로스 캐리어 스케줄링 된, SCell내의 PDSCH를 지시하는 PCell내의 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE')에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 2가 할당된다(Implicit signalling). 또, 도 19에서는, SCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스의 다음 인덱스(n_CCE'+1)에 1 대 1로 관련지어져서, 상향 단위밴드내의 PUCCH 리소스 3이 할당된다(Implicit signalling).
또한, 제1 SCell로부터 제2 SCell에 크로스 캐리어 스케줄링 되는 경우, 상기 PUCCH 리소스 2, 3은, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling). 또, 크로스 캐리어 스케줄링되지 않는 경우도, 마찬가지로, PUCCH 리소스 2, 3은, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
또한, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 1을 제외한, 다른 PUCCH 리소스(PUCCH 리소스 2, 3)는, 기지국으로부터 미리 통지되어도 좋다(Explicit signalling).
도 20 및 도 21에, 2CC시, PCell이 1CW처리하고, SCell이 2CW처리하는 경우의 ACK/NACK 신호의 생성 방법(매핑)을 나타낸다. 단, 도 20 및 도 21의 PUCCH 리소스 1, 2, 3은, 도 19에서 나타낸 PUCCH 리소스 1, 2, 3에 각각 대응한다. 복수의 ACK 또는 NACK 또는 DTX로 구성되는 조합을 구성하는 비트를, 차례로 비트 b0, b1, b2라고 한다. 또, 비트 b0, b1, b2의 차례로, SCell의 PDSCH의 CW0의 ACK/NACK 신호, SCell의 PDSCH의 CW1의 ACK/NACK 신호, PCell의 PDSCH의 CW0의 ACK/NACK 신호에 대응지어져 있다. 또한, 비트와 ACK/NACK 신호의 대응화는 이것으로 한정되는 것은 아니다.
또, 본 제어예에서는, PCell이 2CW처리하고, SCell이 1CW처리하는 제어예 2와 동일한 매핑을 이용하기 위해서, 비트 b0, b1를 2CW처리하는(또는, SDM(Space Division Multiplexing)가 설정된) Cell에 대응화하고, 비트 b2를 1CW처리하는(또는, 비SDM이 설정된) Cell에 대응화하고 있다. 동일한 매핑 테이블을 이용하고 있기때문에, 도 20A의 매핑 테이블(혹은, 도 17A의 매핑 테이블)은, Format1a와 Format1b로의 fallback을 서포트할 수 있다. 동일한 매핑을 이용함으로써, 1개의 매핑 테이블로, 2개의 제어예(즉, PCell이 2CW처리하고, SCell이 1CW처리하는 예와, PCell이 1CW처리하고, SCell이 2CW처리하는 예) 를 동시에 서포트할 수 있다. 이것에 의해, 단말 및 기지국에서 보지하는 매핑 테이블의 조합수가 적어도 되어, 단말에 있어서의 응답 신호의 송신, 및, 기지국에 있어서의 응답 신호의 판정의 구성의 복잡도가 낮아진다. 또한, 여기에서는, 동일한 매핑 테이블을 이용함으로 인한 추가적인 효과를 기재한 것이며, 반드시 동일한 매핑을 이용하는 것에 한정되는 것은 아니다.
도 20에 나타내는 PUCCH 리소스 1에서는, DTX를 나타내는 오류검출결과의 패턴을 제외하면, 3개의 위상점에 대해서 응답 신호가 매핑 된다. 도 20에 나타내는 PUCCH 리소스 2에서는, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 3개의 위상점에 대해서 응답 신호가 매핑된다. 도 20에 나타내는 PUCCH 리소스 3에서는, 2개의 위상점에 대해서 응답 신호가 매핑된다. 또, PUCCH 리소스마다, 인접하는 위상점의 허밍 거리가 작아지도록(즉, 보다 그레이 매핑에 가까워지도록) 매핑되어 있다.
도 20A에 있어서의, 비트 b0, b1, b2의 각각에 대한 PUCCH 리소스 1, 2, 3의 ACK/NACK의 편향을, 도 20B에 나타낸다.
상술한 것처럼, 매핑의 방법에 따라, 기지국은, 응답 신호의 판정 방법이 2개 존재한다. 즉, 응답 신호가 통지된 PUCCH 리소스를 판정하는 방법(판정 방법 1)과, 응답 신호가 통지된 PUCCH 리소스를 판정하고, 그리고 또, 그 PUCCH 리소스의 위상점을 판정하는 방법(판정 방법 2)이다.
본 실시형태에서 개시하는, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화하면서, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고, LTE 폴백(보다 구체적으로는, 도 20에서는, Format1a로의 fallback)을 서포트하는 매핑 방법을, 도 20에 나타낸다. 도 21은, 도 20에 대응하는 ACK/NACK 매핑 테이블(송신 룰 테이블)을 나타낸다.
판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스란, 즉, 도 20B에 있어서, A:N=1:0(=3:0) 또는 A:N=0:1 (=0:3=0:2)인 PUCCH 리소스이다. 그리고, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수란, 도 20B에 있어서, 「A:N=1:0 or 0:1의 개수」이다. 게다가, 평활화란, 「A:N=1:0 or 0:1의 개수」의 최대값과 최소값의 차이가 1 이하가 되는 매핑이다. 보다 구체적으로는, 도 20의 매핑에서는, 2CC에서 PCell이 1CW처리, SCell이 2CW처리하는 경우, 「A:N=1:0 or 0:1의 개수」는, 1비트(b0)가 2개, 나머지 2비트(b1, b2)가 1개이기 때문에, 최대값과 최소값의 차이는 1이다.
임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, 즉, 도 20A에 있어서, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어진 PUCCH 리소스 3에 있어서, PCell의 CW0의 ACK/NACK와 대응지어진 비트 b2가, DTX의 매핑을 취하지 않는 것이다. 마찬가지로, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다는 것은, PUCCH 리소스 0에 있어서 비트 b0이 DTX의 매핑을 취하지 않는 것이고, PUCCH 리소스 1에 있어서 비트 b1이 DTX의 매핑을 취하지 않는 것이다.
또한, 도 20은, 전부의 PUCCH 리소스가 임플리시트 시그널링(Implicit signalling)된 예이기 때문에, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고 있지만, PUCCH 리소스 3이외는 익스플리시트 시그널링(Explicit signaling) 되고 있어도 좋다. 즉, 그 경우는, 적어도 1개의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하면 좋다.
LTE 폴백을 서포트한다는 것은, 즉, 이하의(1)~(3)을 동시에 만족하는 것이다. (1) 어느 PUCCH 리소스에 있어서, 2개의 비트가 A:N=0:1(=0:2=0:3)을 만족하고, 나머지의 1비트가, 도 6A의 매핑일 것, (2) 상기 나머지의 1비트가, PCell내의 PDSCH에서 처리하는 1CW에 대응지어져 있을 것, (3) 상기의(1)을 만족하는 PUCCH 리소스가, PCell내의 PDSCH를 지시하는 PDCCH가 점유하고 있는, CCE의 선두 CCE 인덱스(n_CCE)에 1 대 1로 관련지어져서 할당되는, PUCCH 리소스(도 20의 예에서는, PUCCH 리소스 3) 일 것이다.
또한, 도 20A의 매핑은 일례이며, 상기(1)~(3)을 동시에 만족하면 좋기 때문에, 예를 들면, 비트 b0과 비트 b1을 교체시킨 매핑도 좋다. 또, 예를 들면, LTE 폴백을 서포트하는 PUCCH 리소스 3이외의 PUCCH 리소스에 대한 매핑은, 각각, 시계 회전으로 90도, 180도, 270도 회전한 것이어도 좋다.
이와 같이, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하고, 2CC로부터의 LTE 폴백(보다 구체적으로는, 도 20에서는, Format1a로의 fallback)을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
[제어예 4:PCell이 1CW처리, SCell이 2CW처리, PCell로부터 SCell에 크로스 캐리어 스케줄링시 그 2]
본 제어예는, 제어예 3과 공통되는 점이 많기 때문에, 공통점에 대해서는 할애(割愛)한다.
도 22 및 도 23에, 2CC시, PCell이 1CW처리하고, SCell이 2CW처리하는 경우의 ACK/NACK 신호의 생성 방법(매핑)을 나타낸다. 단, 도 22 및 도 23의 PUCCH 리소스 1, 2, 3은, 도 19에서 나타낸 PUCCH 리소스 1, 2, 3에 각각 대응한다. 복수의 ACK 또는 NACK 또는 DTX로 구성되는 조합을 구성하는 비트를, 차례로 비트 b0, b1, b2라고 한다. 또, 비트 b0, b1, b2의 차례로, SCell의 PDSCH의 CW0의 ACK/NACK 신호, SCell의 PDSCH의 CW1의 ACK/NACK 신호, PCell의 PDSCH의 CW0의 ACK/NACK 신호에 대응지어져 있다. 또한, 비트와 ACK/NACK 신호의 대응화는 이것으로 한정되는 것은 아니다.
본 제어예에서는, PCell이 2CW처리하고, SCell이 1CW처리하는 경우와 동일한 매핑을 이용해도 좋다. 동일한 매핑을 이용하는 경우, Format1a로의 폴백(fallback)만이 서포트 가능하고, Format1b로의 폴백(fallback)은 서포트할 수 없다. 동일한 매핑을 이용함으로써, 1개의 매핑 테이블로, 2개의 제어예(즉, PCell이 2CW처리하고, SCell이 1CW처리하는 예와 PCell이 1CW처리하고, SCell이 2CW처리하는 예)를 동시에 서포트할 수 있다. 이것에 의해, 단말 및 기지국에서 보지하는 매핑 테이블의 조합수가 적어도 되어, 단말에 있어서의 응답 신호의 송신, 및, 기지국에 있어서의 응답 신호의 판정의 구성의 복잡도가 낮아진다. 한편, 다른 매핑을 이용하는 경우, 도 22로 부터 Format1a로의 폴백(fallback)은 서포트할 수 있다. Format1b로의 폴백(fallback)의 서포트는, PCell이 2CW처리하고, SCell이 1CW처리하는 경우의 매핑에 의존한다. 또한, 여기에서는, 동일한 또는 다른 매핑 테이블을 이용함에 의한 추가적인 효과를 기재한 것이며, 반드시 동일한 매핑을 이용하는 것에 한정되는 것은 아니다.
도 22에 나타내는 PUCCH 리소스 1에서는, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 2개의 위상점에 대해서 응답 신호가 매핑된다. 도 22에 나타내는 PUCCH 리소스 2에서는, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 4개의 위상점에 대해서 응답 신호가 매핑된다. 도 22에 나타내는 PUCCH 리소스 3에서는, DTX를 나타내는 오류검출결과의 패턴에 상관없이, 2개의 위상점에 대해서 응답 신호가 매핑된다. 또, PUCCH 리소스마다, 인접하는 위상점의 허밍 거리가 작아지도록(즉, 보다 그레이 매핑에 가까워지도록) 매핑되어 있다.
도 22A에 있어서의, 비트 b0, b1, b2의 각각에 대한 PUCCH 리소스 1, 2, 3의 ACK/NACK의 편향을, 도 22B에 나타낸다.
본 실시형태에서 개시하는, 판정 방법 1에서 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화하면서, 임의의 ACK/NACK 비트에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하여, LTE 폴백(보다 구체적으로는, 도 22에서는, Format1a로의 fallback) 을 서포트하는 매핑 방법을, 도 22에 나타낸다. 도 23은, 도 22에 대응하는 ACK/NACK 매핑 테이블(송신 룰 테이블)을 나타낸다.
이와 같이, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하여, 2CC로부터의 LTE 폴백(보다 구체적으로는, 도 22에서는, Format1a로의 fallback) 을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
[제어예 5:RANK Adaptation 적용시의 매핑 테이블의 제어예]
본 제어예는, 컨피규레이션(Configuration)된 CC(Component Carrier) 수와 트랜스미션 모드 뿐만이 아니라, 다이내믹하게 제어되는 랭크 어댑테이션(Rank Adaptation)에 따라 매핑 테이블을 전환시키는 제어를 행하는 경우의 매핑 테이블을 개시한다. 즉, 랭크 어댑테이션(Rank Adaptation)에 의해, PCell 또는 SCell에 컨피큐레이션(Configuration)된 CW수(예를 들면 PCell이 2CW, SCell이 2CW)보다 적은 CW수(예를 들면 PCell이 2CW, SCell이 1CW)로 된 경우의 매핑 테이블을 개시한다. 즉, eNB에 통지하는 ACK/NACK의 리소스와, 그 리소스 내의 컨스텔레이션 위치를, 컨피규레이션(Configuration)된 CW수로부터 구해지는 ACK/NACK 비트수에 기초한 매핑 테이블이 아니라, 랭크 어댑테이션(Rank Adaptation)된 CW수로부터 구해지는 ACK/NACK 비트수에 기초한 매핑 테이블에 따라 결정한다.
예를 들면, 1개의 PCell, 1개의 SCell이 각각 2CW로 컨피규레이션(Configuration) 되어 있을 때, 그리고 또, 그 SCell이 랭크 어댑테이션(Rank Adaptation)에 의해 1CW밖에 UE에 송신되지 않는 경우, UE가 eNB에 통지하는 ACK/NACK의 수는, 컨피규레이션(Configuration)된 수인 4개가 아니라, 3개 있으면 충분하다. 이 때, 단말은 3비트 분의 매핑 테이블(즉 Table1(b))을 이용해서 eNB에 통지하면 된다.
단 그 경우, 예를 들면 UE가, 1CW의 SCell의 PDCCH를 수신하고, PCell의 PDCCH를 수신할 수 없었던 경우, PCell의 데이터에 대응하는 ACK/NACK 비트는 DTX가 된다. 그러나 UE는, PDCCH의 수신에 실패했기 때문에, PCell의 데이터가 1CW였는지, 2CW이었는지를 판단할 수 없다. 그 때문에, UE는, 3비트(PCell이 2CW, SCell이 1CW)의 매핑 테이블을 이용하는지, 2비트(PCell이 1CW, SCell이 1CW)의 매핑 테이블을 이용하는지를 특정할 수 없다. 본 발명은, 그러한 경우에 있어서도 eNB에 정상적으로 DTX를 통지할 수 있다.
이하, 도 24, 도 25 및 도 26을 원용해서 설명한다. 단, 도 24에 개시하는 매핑 테이블은, 제어예 4에서 설명한 특징을 가지고, 도 25에 개시하는 매핑 테이블은, 제어예 2 및 3에서 설명한 특징을 가지고, 도 26에 개시하는 매핑 테이블은, 제어예 1에서 설명한 특징을 가지기 때문에, 상세한 설명은 할애한다. 즉 도 24, 도 25 및 도 26에 개시하는 매핑 테이블은, 2CC부터의 LTE 폴백을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
도 24 및 도 25를 원용해서 설명한다. 도 25의 3비트의 매핑 테이블의 PCell(SDM Cell)이 DTX(DTX, DTX), SCell(Non-SDM Cell)이 ACK인 경우의 PUCCH 리소스 및 그 리소스 내의 컨스텔레이션(Constellation) 위치와, 도 24의 2비트의 매핑 테이블의 PCell이 DTX, SCell이 ACK인 경우의 PUCCH 리소스 및 그 리소스 내의 컨스텔레이션 위치가, 일치한다. 마찬가지로, SCell이 NACK이었을 경우도 노 트랜스미션(No Transmission)이 되어 일치한다. 또, PCell이 1CW송신, SCell가 DTX(UE는 1CW송신인지 2CW송신인지를 특정할 수 없음)의 경우에도, 도 24, 도 25에 나타내는 매핑 테이블은, 모두 PUCCH format1a를 서포트하고 있기때문에, PUCCH 리소스 및 그 리소스 내의 컨스텔레이션 위치가, 2비트의 매핑 테이블과 3비트의 매핑 테이블에서 일치한다.
마찬가지로, 도 25 및 도 26을 원용해서 설명한다. 도 26의 4비트의 매핑 테이블의 PCell이 DTX(DTX, DTX), SCell이 (ACK, ACK)인 경우의 PUCCH 리소스 및 그 리소스 내의 컨스텔레이션(Constellation) 위치와, 도 25의 3비트의 매핑 테이블의 PCell(non-SDM Cell)이 DTX, SCell(SDM Cell)이 (ACK, ACK)인 경우의 PUCCH 리소스 및 그 리소스 내의 컨스텔레이션 위치가, 일치한다. 마찬가지로, SCell이 NACK이었을 경우도 노 트랜스미션(No Transmission)이 되어 일치한다. 또, PCell이 2CW송신, SCell이 DTX(UE는 1CW송신인지 2CW송신인지를 특정할 수 없음)의 경우에도, 도 25, 도 26에 나타내는 매핑 테이블은, 모두 PUCCH format1b를 서포트하고 있기때문에, PUCCH 리소스 및 그 리소스 내의 컨스텔레이션 위치가, 3비트의 매핑 테이블과 4비트의 매핑 테이블에서 일치한다.
이상, 응답 신호의 송신에 이용하는 A/N 리소스의 결정 방법 및 ACK/NACK 신호의 생성 방법에 대해서, 제어예 1~5를 이용해서 설명했다.
이와 같이 하여, 단말(200)은, 채널 셀렉션(Shannel selection)시, CCE에 관련지어진 PUCCH 리소스, 및, 기지국(100)으로부터 미리 통지된 특정의 PUCCH 리소스중에서, 응답 신호의 송신에 이용할 리소스를 선택하여, 응답 신호의 송신을 제어한다. 그리고, 단말(200)은, 임의의 응답 신호에 대한 임플리시트 시그널링(Implicit signaling)을 서포트하여, 2CC로부터의 LTE 폴백을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화하는 매핑 방법을 취함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선하는 것이 가능하게 된다.
또, 기지국(100)은, CCE에 관련지어진 PUCCH 리소스, 및, 단말(200)에 대해서 미리 통지한 특정의 PUCCH 리소스중에서, 응답 신호의 송신에 이용된 리소스를 선택한다. 그리고, 기지국(100)은, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화하는 매핑을 이용해, ACK/NACK를 판정한다.
따라서, 본 실시형태에 의하면, 상향 단위밴드 및 상향 단위밴드와 대응지어진 복수의 하향 단위밴드를 사용한 통신에 있어서 ARQ가 적용되는 경우, 그리고 또, PCell내의 PDCCH 영역에 포함되는 각 CCE가, 상향 단위밴드내의 PUCCH 리소스와 1 대 1로 관련지어져 있는 있는 경우에 있어서, 2CC로부터의 LTE 폴백을 서포트함과 동시에, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 비트간에서 평활화함으로써, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다.
(실시형태 2)
본 실시형태에서는, 단말에 설정된 하향 단위밴드수 및 송신 모드에 따라, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스에 1 대 1로 관련지어진 PUCCH 리소스(Implicit signalling 되는 PUCCH 리소스), 및, PCell에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트(ACK/NACK 비트) 의 조합을 전환하는 경우에 대해서 설명한다.
또한, 본 실시형태에서는, 일례로서 1CW송신만을 서포트하는 송신 모드를 「non-MIMO(Multiple Input Multiple Output) 모드」라고 하고, 2CW송신까지를 서포트하는 송신 모드를 「MIMO 모드」라고 한다.
실시형태 1과 마찬가지로, 예를 들면, 단말은, 도 27 및 도 28에 나타내는 것처럼, 오류검출결과의 패턴 후보(오류검출결과 패턴, 또는 ACK/NACK 스테이트라고 기재하는 일도 있음)와, 응답 신호가 할당되는 PUCCH 리소스 및 PUCCH 리소스 내의 위상점과의 대응화(ACK/NACK 매핑 테이블. 응답 신호의 송신 룰 테이블) 에 기초하여, 기지국에 피드백하는 응답 신호를 생성한다. 또한, 오류검출결과 패턴은, 적어도 2개의 하향 단위밴드에서 수신된 복수의 하향회선 데이터에 대한 오류검출결과로 구성된다.
ACK/NACK 매핑 테이블은, 단말에 대해서 미리 설정된 하향 단위밴드수(Carrier aggregation이 행해지므로 적어도 2개의 하향 단위밴드)와, 송신 모드에 의해 결정된다. 구체적으로는, ACK/NACK 매핑 테이블은, 하향 단위밴드수와 송신 모드에 의해 결정되는 ACK/NACK 비트수에 의해 결정된다.
도 27은, 단말에 설정된 하향 단위밴드가 2개(PCell:1개, SCell:1개)일 경우의 오류검출결과 패턴의 매핑예를 나타낸다.
도 27A는, 각 하향 단위밴드에 각각, non-MIMO 모드가 설정되어 있는 경우의 매핑예이다. 즉, 도 27A는, 오류검출결과 패턴(즉, ACK/NACK 비트수)이 2비트로 표시되는 경우의 매핑예(2비트용 매핑)이다. 도 27B는, 한쪽의 하향 단위밴드에 non-MIMO 모드가 설정되고, 다른쪽의 하향 단위밴드에 MIMO 모드가 설정되어 있는 경우의 매핑예이다. 즉, 도 27B는, 오류검출결과 패턴(즉, ACK/NACK 비트수)이 3비트로 표시되는 매핑예(3비트용 매핑)이다. 도 27C는, 각 하향 단위밴드에 각각, MIMO 모드가 설정되어 있는 경우의 매핑예이다. 즉, 도 27C는, 오류검출결과 패턴(즉, ACK/NACK 비트수)이 4비트로 표시되는 경우의 매핑예(4비트용 매핑)이다.
또한, 도 28A~C에 나타내는 매핑 테이블은, 도 27A~C의 매핑에 각각 대응한다.
도 27A~C 및 도 28A~C에 나타내는 것처럼, 오류검출결과 패턴은, 최대 4비트(b0~b3)로 표시된다. 또, 도 27A~C 및 도 28A~C에 나타내는 것처럼, 최대 4개의 PUCCH 리소스 1~4(Ch1~Ch4)가 설정된다.
예를 들면, 도 27B(도 28B)에 있어서, PCell에 MIMO 모드가 설정되고, SCell에 non-MIMO가 설정되어 있는 경우에 대해서 설명한다. 예를 들면, PCell의 CW0에 대한 오류검출결과 b0이 ACK, PCell의 CW1에 대한 오류검출결과 b1이 ACK, SCell의 CW0에 대한 오류검출결과 b2가 NACK 또는 DTX일 때, 도 27B에 나타내는 것처럼, 응답 신호는 PUCCH 리소스 1의 심볼 위치(위상점) (-1, 0)에 매핑된다. 여기서, 도 27B에 나타내는 PUCCH 리소스 1은, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스에 1 대 1로 관련지어진 PUCCH 리소스이다.
여기서, 상술한 것처럼, 오류검출결과 패턴을 구성하는 비트수(ACK/NACK 비트수)가 4비트 이하인 경우, 단말은, 채널 셀렉션(Channel Selection) 또는 DFT-S-OFDM를 이용해 응답 신호를 피드백한다. 채널 셀렉션(Channel Selection) 또는 DFT-S-OFDM의 어느것을 이용하는지는, 기지국에 의해 미리 설정된다. 한편, 오류검출결과 패턴을 구성하는 비트수가 4비트보다 많은 경우, 단말은, DFT-S-OFDM를 이용해 응답 신호를 피드백한다.
또, LTE-Advanced에서는, 서비스 당초를 상정하여, 하향 단위밴드수가 2개인 경우를 상정해서 최적화된 채널 셀렉션(Channel Selection)에 이용하는 오류검출결과 패턴의 매핑(예를 들면, 도 27 및 도 28)이 결정된다.
여기서, 하향 단위밴드수가 2개인 경우를 상정해서 최적화된 매핑이란, LTE 시스템에서 이용되는 1CC용 오류검출결과 패턴의 매핑으로 전환해서 사용할 수 있는 매핑(즉, LTE 폴백이 서포트되고 있는 매핑)이다. 보다 상세한 것은, LTE 폴백이 서포트되고 있는 매핑에서는, 예를 들면, 도 28C에 나타내는 것처럼, SCell에서 수신되는 CW에 대한 오류검출결과 b2, b3가 전부 DTX가 되는 특정 오류검출결과 패턴에 대응지어진 PUCCH 리소스 1내의 위상점이, 1CC시에 사용되는 다른 ACK/NACK 매핑 테이블(예를 들면 도 6B))에 있어서의, 상기 특정의 오류검출결과 패턴내의 PCell에서 수신되는 CW에 대한 오류검출결과 b0, b1과 동일한 오류검출결과에 대응지어진 위상점과 동일하게 된다. 도 28A, B에 대해서도 마찬가지이다.
이것에 의해, 기지국과 단말의 사이에 있어서, 단말에 설정(configuration)되어 있는 CC수의 인식이 다른 경우에 있어서도, 기지국은, PCell 및 SCell의 응답 신호를 정상적으로 판정할 수 있다.
그러나, LTE-Advanced에 있어서 향후, 하향 단위밴드수를 3, 4개까지 서포트되는 것을 생각할 수 있다. 이 때, 하향 단위밴드수가 2개인 경우에 최적화된 매핑을 재이용하면서, 하향 단위밴드수가 3, 4개인 경우에도 서포트되는 매핑을 이용하는 것이, 단말 및 기지국의 구성의 간략화라는 관점에서 바람직하다.
여기서, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수 분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling) 되는 것이 제안되어 있다(예를 들면, 「Panasonic, 3GPP RAN1 meeting #63bis, R1-110192, Text Proposal for PUCCH Resource Allocation for channel selection, January 2011」참조). 예를 들면, PCell에 MIMO 모드가 설정되어 있는 경우(최대 2CW송신의 경우), 2개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling) 된다. 이 경우, 임플리시트 시그널링(Implicit signaling)되는 2개의 PUCCH 리소스 중, 한쪽 PUCCH 리소스는, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어진다. 또, 임플리시트 시그널링(Implicit signaling) 되는 다른쪽 PUCCH 리소스는, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두로부터 2번째 CCE 인덱스와 1 대 1로 관련지어진다.
한편, PCell에 non-MIMO 모드가 설정되어 있는 경우, 1개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling) 된다. 해당 PUCCH 리소스는, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어진다.
예를 들면, 도 27C 및 도 28C에서는, PCell에 MIMO 모드가 설정되어 있다. 따라서, 도 27C 및 도 28C에서는, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 임플리시트 시그널링(Implicit signaling) 된다. 한편, 도 27C 및 도 28C에서는, PUCCH 리소스 3(Ch3) 및 PUCCH 리소스 4(Ch4)가 익스플리시트 시그널링(Explicit signaling) 된다.
또, 도 27B 및 도 28B에 있어서, PCell에 MIMO 모드가 설정되고, SCell에 non-MIMO 모드가 설정되어 있다고 한다. 이 경우, 도 27B 및 도 28B에서는, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 임플리시트 시그널링(Implicit signaling) 되고, PUCCH 리소스 3(Ch3)이 익스플리시트 시그널링(Explicit signaling) 된다.
또, 도 27B 및 도 28B에 있어서, PCell에 non-MIMO 모드가 설정되고, SCell에 MIMO 모드가 설정되어 있다고 한다. 이 경우, 도 27B 및 도 28B에서는, PUCCH 리소스 3(Ch3)이 임플리시트 시그널링(Implicit signaling) 되고, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 익스플리시트 시그널링(Explicit signaling) 된다.
또, 도 27A 및 도 28A에서는, PCell 및 SCell에 non-MIMO 모드가 설정되어 있다. 이 경우, 도 27A 및 도 28A에서는, PUCCH 리소스 1(Ch1)이 임플리시트 시그널링(Implicit signaling) 되고, PUCCH 리소스 2(Ch2)가 익스플리시트 시그널링(Explicit signaling) 된다.
전술한 것처럼, 오류검출결과 패턴의 비트수가 4비트 이하인 경우, 단말은, 채널 셀렉션(Channel Selection)을 이용하여 응답 신호를 피드백할 수 있다. 도 29는, 하향 단위밴드수가 2개(2CCs), 3개(3CCs) 및 4개(4CCs)일 경우에 있어서의, PCell에서의 CW수, SCell(SCell1~3)에서의 CW수, 및, 채널 셀렉션(Channel Selection)을 이용해서 응답 신호를 피드백할 때의 ACK/NACK의 수(오류검출결과 패턴을 나타내는 ACK/NACK 비트수)를 나타낸다.
예를 들면, 도 29에 있어서, 하향 단위밴드수가 3개(3CCs)이고, PCell, SCell1 및 SCell2에서 각각 non-MIMO 모드가 설정되어 있는 경우, ACK/NACK 비트수는 3비트가 된다. 따라서, 단말은, 도 27B 및 도 28B에 나타내는 3비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다.
또, 도 29에 있어서, 하향 단위밴드수가 3개(3CCs)이고, PCell, SCell1 및 SCell2 중, 1개 Cell에서 MIMO 모드가 설정되고, 나머지 2개 Cell에서 각각 non-MIMO 모드가 설정되어 있는 경우, ACK/NACK 비트수는 4비트가 된다. 따라서, 단말은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다.
또, 도 29에 있어서, 하향 단위밴드수가 4개(4CCs)이고, PCell, SCell1~SCell3에서 각각 non-MIMO 모드가 설정되어 있는 경우, ACK/NACK 비트수는 4비트가 된다. 따라서, 단말은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다.
그렇지만, 오류검출결과 패턴의 비트수가 4비트 이하이고, 하향 단위밴드수가 3, 4개이고, 그리고 또, PCell에 non-MIMO가 설정되는 경우, 전부의 PUCCH 리소스는, 익스플리시트 시그널링(Explicit signaling) 될 필요가 있다(예를 들면, 「LG Electronics, 3GPP RAN1 meeting #63, R1-106129, PUCCH resource allocation for ACK/NACK, November 2010」참조). 즉, 오류검출결과 패턴의 비트수가 4비트 이하이고, 하향 단위밴드수가 3, 4개이고, 그리고 또, PCell에 non-MIMO가 설정되는 경우, 임플리시트 시그널링(Implicit signaling)을 행할 수 없다.
이하, 오류검출결과 패턴의 비트수가 4비트 이하이고, 하향 단위밴드수가 3, 4개이고, 그리고 또, PCell에 non-MIMO가 설정되는 경우, 임플리시트 시그널링(Implicit signaling)을 행할 수 없는 이유에 대해서 설명한다. 일례로서 도 30(도 28C와 동일한 ACK/NACK 매핑 테이블)에 나타내는 것처럼, PCell, SCell1~3의 4개의 하향 단위밴드가 1개의 단말에 설정되고, 그리고 또, 각 하향 단위밴드에 non-MIMO 모드가 설정되는 경우에 대해 설명한다. 즉, 도 30에 나타내는 것처럼, PCell, SCell1, SCell2 및 SCell3의 오류검출결과는 b0, b1, b2 및 b3의 4비트로 각각 표시된다.
상술한 것처럼, PCell에서 서포트되는 CW수의 최대수 분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)되는 방법에 의하면, 도 30에서는, PUCCH 리소스 1(Ch1)이 임플리시트 시그널링(Implicit signaling) 되고, PUCCH 리소스 2~4(Ch2~4)가 익스플리시트 시그널링(Explicit signaling) 된다. 즉, PUCCH 리소스 1(Ch1)은, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어진다.
여기서, 도 30에 나타내는 것처럼, ACK/NACK 스테이트(b0, b1, b2, b3)=(D, A, N/D, N/D)는, PUCCH 리소스 1(Ch1)의 위상점 “-j”에 매핑된다. 그러나, PCell의 오류검출결과 b0가 DTX이고, PCell내의 단말 앞으로의 PDCCH의 수신에 실패하고 있다. 이 때문에, 단말은, PUCCH 리소스 1(CH1)의 위치를 특정할 수 없다.
따라서, 도 30에 있어서, PUCCH 리소스 1(Ch1)이 임플리시트 시그널링(Implicit signaling) 되는 경우, 단말은, ACK/NACK 스테이트(b0, b1, b2, b3)=(D, A, N/D, N/D)를 기지국에 피드백할 수 없다. 이 때문에, ACK/NACK 스테이트(b0, b1, b2, b3)=(D, A, N/D, N/D)의 경우, 단말은, SCell1의 오류검출결과 b1이 ACK임에도 불구하고, 그 취지를 기지국에 피드백할 수 없다. 이 때문에, 기지국은, 오류검출결과 b1=ACK임에도 불구하고, SCell1에 대해서 불필요한 재송 처리를 실시해 버린다.
이상의 이유에 의해, 오류검출결과 패턴의 비트수가 4비트 이하이고, 하향 단위밴드수가 3, 4개이고, 그리고 또, PCell에 non-MIMO가 설정되는 경우, 전부의 PUCCH 리소스 1~4(Ch1~4)는, 익스플리시트 시그널링(Explicit signaling) 될 필요가 있다.
또한, 오류검출결과 패턴의 비트수가 4비트인 경우, 그리고 또, 하향 단위밴드수가 2개일 경우에는, 예를 들면 도 13에 나타내는 것처럼, PCell내의 1개의 PDCCH를 이용해서 PUCCH 리소스 1 및 2(Ch1 및 2)가 임플리시트 시그널링(Implicit signaling) 된다. 즉, 단말은, 상기 PDCCH를 정상적으로 수신할 수 있으면 PUCCH 리소스 1 및 2(Ch1 및 2)의 양쪽을 특정할 수 있다. 한편, 단말은, 상기 PDCCH의 수신에 실패하면 PUCCH 리소스 1 및 2(Ch1 및 2)의 양쪽을 특정할 수 없다. 다시말하면, PCell내에서 수신한 2개의 CW에 대한 각 오류검출결과로서, 「DTX, ACK」가 되는 상황은 생기지 않는다. 즉, 하향 단위밴드수가 2개일 경우에는, 도 28C에 있어서, ACK/NACK 스테이트(b0, b1, b2, b3)=(D, A, N/D, N/D)는 되지 않는다. 따라서, 하향 단위밴드수가 2개일 경우에는, 상술한 임플리시트 시그널링(Implicit signaling) 되는 PUCCH 리소스를 사용할 수 없는 상황은 발생하지 않는다.
마찬가지로, 오류검출결과 패턴의 비트수가 3비트인 경우, 그리고 또, 하향 단위밴드수가 2개인 경우, 그리고 또, PCell에 non-MIMO 모드가 설정되는 경우에는, 예를 들면 도 19에 나타내는 것처럼, PCell내의 PDCCH를 이용해서 PUCCH 리소스 3(Ch3)이 임플리시트 시그널링(Implicit signaling) 된다. 단, 도 28B에 나타내는 것처럼, PUCCH 리소스 3(Ch3)이 사용되는 것은, PCell에서 수신되는 CW에 대한 오류검출결과가 ACK 또는 NACK인 경우이다. 즉, 도 28B에 나타내는 것처럼, PUCCH 리소스(Ch3)가 사용되는 경우에는, 단말은, PDCCH를 정상적으로 수신한 상태이다. 따라서, 이 경우에도, 상술한 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스를 사용할 수 없는 상황은 발생하지 않는다.
한편, 오류검출결과 패턴의 비트수가 4비트 이하인 경우, 그리고 또, 하향 단위밴드수가 3, 4개인 경우에, 전부의 PUCCH 리소스 1~4(Ch1~4)를 익스플리시트 시그널링(Explicit signaling)하면, PUCCH 리소스의 오버헤드가 증대해 버린다.
임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE(CCE 인덱스)에 1 대 1로 관련지어져 있다. 이 때문에, CCE 인덱스에 의존한, 규정된 크기의 PUCCH 리소스 영역을 점유한다. 이것에 비해서, 익스플리시트 시그널링(Explicit signaling) 되는 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling) 되는 PUCCH 리소스와는 별개로, 추가적으로 설정되는 PUCCH 리소스 영역을 점유한다.
또, 일반적으로, 기지국의 스케줄링의 관점에서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스와는 다른 PUCCH 리소스 영역을 점유하는 것이 바람직하다. 이것은, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스와, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스를 공유했을 경우, 익스플리시트 시그널링(Explicit signaling)된 PUCCH 리소스로서 공유한 PUCCH 리소스가 어느 단말에서 사용되면, 해당 공유 PUCCH 리소스에서의 충돌 발생을 고려해, 해당 단말 및 다른 단말에서는 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스로서, 해당 공유의 PUCCH 리소스를 이용할 수 없기 때문이다. 이와 같이, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스와, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스와의 공유는, 기지국에서의 스케줄링에 제약을 주어 버린다.
익스플리시트 시그널링(Explicit signaling)된 PUCCH 리소스와 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스를 공유하지 않을 경우, 익스플리시트 시그널링(Explicit signaling)된 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스는 따로 설정된다. 따라서, 응답 신호의 피드백에 사용되는 PUCCH 리소스 중, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스가 많을수록, PUCCH에서의 오버헤드가 증대해 버린다.
이와 같이, 오류검출결과 패턴의 비트수가 4비트 이하이고, 하향 단위밴드수가 3, 4개이며, 그리고 또, PCell에 non-MIMO가 설정되는 경우, PCell내에서 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스를 특정할 수 없는 경우가 생겨, 불필요한 재송이 행해져 버린다. 한편, 익스플리시트 시그널링(Explicit signaling)된 PUCCH 리소스만을 이용하는 것은, PUCCH의 오버헤드가 커져 버린다.
그래서, 본 실시형태에서는, 단말은, 오류검출결과 패턴의 비트수가 4비트 이하인 경우, 그리고 또, 하향 단위밴드수가 3, 4개인 경우, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell에서 수신되는 CW에 대한 오류검출결과를 나타내는 ACK/NACK 비트의 편성을, PCell에 설정된 송신 모드와, ACK/NACK 매핑 테이블에 기초하여 전환한다.
[기지국(100) 및 단말(200)의 동작]
본 실시형태에 따른 기지국(100)(도 10) 및 단말(200)(도 11)의 동작에 대해 설명한다.
이하의 설명에서는, 하향 단위밴드수가 4개 이하이고, 오류검출결과 패턴을 구성하는 비트수(ACK/NACK 비트수)가 하향 단위밴드수 이상 그리고 또 4 이하인 경우에 대해 설명한다.
이하, 하향 단위밴드수, ACK/NACK 비트수 및 PCell에 설정된 송신 모드가 각각 다른 케이스 1~8에 대해서 설명한다.
<케이스 1 하향 단위밴드수:2개, ACK/NACK 비트수:4비트인 경우>
즉, 케이스 1에서는, PCell 및 SCell에 MIMO 모드가 각각 설정되어 있다.
케이스 1에서는, 단말(200)은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 28C에 있어서, 비트 b0 및 b1은, PCell에서 수신하는 2개의 CW에 대한 오류검출결과를 각각 나타내고, 비트 b2 및 b3은, SCell에서 수신하는 2개의 CW에 대한 오류검출결과를 각각 나타낸다.
또, 케이스 1에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 1에서는, PCell에 MIMO 모드가 설정되어 있으므로, 2개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
예를 들면, 도 27C 및 도 28C에서는, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 임플리시트 시그널링(Implicit signaling)되고, PUCCH 리소스 3(Ch3) 및 PUCCH 리소스 4(Ch4)가 익스플리시트 시그널링(Explicit signaling)된다.
케이스 1에서는, 이와 같이 해서, 기지국(100)으로부터 단말(200)에 대해서 4개의 PUCCH 리소스 1~4(Ch1~4)가 통지된다.
<케이스 2 하향 단위밴드수:2개, ACK/NACK 비트수:3비트, PCell의 송신 모드:MIMO인 경우>
즉, 케이스 2에서는, PCell에 MIMO 모드가 설정되고, SCell에 non-MIMO 모드가 설정되어 있다.
케이스 2에서는, 단말(200)은, 도 27B 및 도 28B에 나타내는 3비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 28B에 있어서, 비트 b0 및 b1은, PCell에서 수신하는 2개의 CW에 대한 오류검출결과를 각각 나타내고, 비트 b2는, SCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 2에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 2에서는, PCell에 MIMO 모드가 설정되어 있으므로, 2개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
예를 들면, 도 27B 및 도 28B에서는, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 임플리시트 시그널링(Implicit signaling)되고, PUCCH 리소스 3(Ch3)이 익스플리시트 시그널링(Explicit signaling)된다.
케이스 2에서는, 이와 같이 하여, 기지국(100)으로부터 단말(200)에 대해서 3개의 PUCCH 리소스 1~3(Ch1~3)이 통지된다.
<케이스 3 하향 단위밴드수:2개, ACK/NACK 비트수:3비트, PCell의 송신 모드:non-MIMO인 경우>
즉, 케이스 3에서는, PCell에 non-MIMO 모드가 설정되고, SCell에 MIMO 모드가 설정되어 있다.
케이스 3에서는, 단말(200)은, 도 27B 및 도 28B에 나타내는 3비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 28B에 있어서, 비트 b0 및 b1은, SCell에서 수신하는 2개의 CW에 대한 오류검출결과를 각각 나타내고, 비트 b2는, PCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 3에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 3에서는, PCell에 non-MIMO 모드가 설정되어 있으므로, 1개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
예를 들면, 도 27B 및 도 28B에서는, PUCCH 리소스 3(Ch3)이 임플리시트 시그널링(Implicit signaling)되고, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 Explicit signaling(익스플리시트 시그널링)된다.
케이스 3에서는, 이와 같이 하여, 기지국(100)으로부터 단말(200)에 대해서 3개의 PUCCH 리소스 1~3(Ch1~3)이 통지된다.
<케이스 4 하향 단위밴드수:2개, ACK/NACK 비트수:2비트인 경우>
즉, 케이스 4에서는, PCell 및 SCell에 non-MIMO 모드가 각각 설정되어 있다.
케이스 4에서는, 단말(200)은, 도 27A 및 도 28A에 나타내는 2비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 28A에 있어서, 비트 b0는, PCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타내고, 비트 b1는, SCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 4에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 4에서는, PCell에 non-MIMO 모드가 설정되어 있으므로, 1개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
예를 들면, 도 27A 및 도 28A에서는, PUCCH 리소스 1(Ch1)이 임플리시트 시그널링(Implicit signaling)되고, PUCCH 리소스 2(Ch2)가 익스플리시트 시그널링(Explicit signaling)된다.
케이스 4에서는, 이와 같이 해서, 기지국(100)으로부터 단말(200)에 대해서 2개의 PUCCH 리소스 1, 2(Ch1, 2)가 통지된다.
<케이스 5 하향 단위밴드수:3개, ACK/NACK 비트수:4비트, PCell의 송신 모드:MI MO인 경우>
즉, 케이스 5에서는, PCell에 MIMO 모드가 설정되고, SCell1 및 SCell2에 non-MIMO 모드가 각각 설정되어 있다.
케이스 5에서는, 단말(200)은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 28C에 있어서, 비트 b0 및 b1은, PCell에서 수신하는 2개의 CW에 대한 오류검출결과를 각각 나타내고, 비트 b2 및 b3은, SCell1, 2로 각각 수신하는 2개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 5에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 5에서는, PCell에 MIMO 모드가 설정되어 있으므로, 2개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
예를 들면, 도 27C 및 도 28C에서는, PUCCH 리소스 1(Ch1) 및 PUCCH 리소스 2(Ch2)가 임플리시트 시그널링(Implicit signaling)되고, PUCCH 리소스 3(Ch3) 및 PUCCH 리소스 4(Ch4)가 익스플리시트 시그널링(Explicit signaling)된다.
케이스 5에서는, 이와 같이 하여, 기지국(100)으로부터 단말(200)에 대해서 4개의 PUCCH 리소스 1~4(Ch1~4)가 통지된다.
<케이스 6 하향 단위밴드수:4개, ACK/NACK 비트수:4비트인 경우>
즉, 케이스 6에서는, PCell 및 SCell1~3에 non-MIMO 모드가 각각 설정되어 있다.
예를 들면, 도 31에, 하향 단위밴드수가 4개인 경우의 PCell 및 SCell1~3에 있어서의 PUCCH 리소스의 결정 방법을 나타낸다.
케이스 6에서는, 단말(200)은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 32A(도 28C와 동일한 ACK/NACK 매핑 테이블)에 나타내는 것처럼, 비트 b0는 PCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타내고, 비트 b1~b3은 SCell1~3에서 각각 수신하는 3개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 6에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling) 된다. 따라서, 케이스 6에서는, PCell에 non-MIMO 모드가 설정되어 있으므로, 1개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
케이스 6에서는, 도 32A에 나타내는 것처럼, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 도 32A에 있어서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1, 2, 4(Ch1, 2, 4)이다.
여기서, 도 32A에 나타내는 것처럼, PUCCH 리소스 3(Ch3)이 사용되는 것은, ACK/NACK 스테이트 (b0, b1, b2, b3)가, (A, N/D, A, A), (A, N/D, A, N/D), (A, A, N/D, A), 및, (A, N/D, N/D, A)인 경우이다.
도 32A에 있어서, PCell에서 수신하는 CW에 대한 오류검출결과 (PCell내의 PDSCH에 대한 오류검출결과)를 나타내는 비트 「b0」에 착목한다. 도 32A에 나타내는 것처럼, PUCCH 리소스 3(Ch3)이 사용되는 경우에는, 비트 b0는 항상 「ACK」이 된다. 즉, 도 32A에 나타내는 PUCCH 리소스 3(Ch3)에서는, ACK와 NACK의 비율(A:N)은, A:N=1:0(=4:0)이 된다. 즉, 단말(200)은, PCell에서 수신하는 CW에 대한 오류검출결과가 「ACK」인 경우만, PUCCH 리소스 3(Ch3)을 응답 신호의 송신에 사용한다.
이와 같이, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH(PDSCH의 할당 지시)의 수신에 성공하고 있는 경우(b0=ACK)에만 사용되는 PUCCH 리소스이다. 다시말하면, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b0=DTX)에는 사용되지 않는다. 즉, 도 32A에 나타내는 것처럼, 단말(200)은, PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b0=DTX), 익스플리시트 시그널링(Explicit signaling)된 PUCCH 리소스 1, 2, 4의 어느것인가를 사용한다. 즉, PUCCH 리소스 3(Ch3)은, 비트 b0에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
이것에 의해, 단말(200)이 응답 신호의 송신에 사용하는 PUCCH 리소스의 위치를 특정하지 못하여 기지국(100)에서 불필요한 재송 처리가 발생하는 것을 방지할 수 있다.
이와 같이, 케이스 6에 있어서의 ACK/NACK 매핑 테이블(도 32 A)에서는, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어지는 PUCCH 리소스(도 32A에서는 PUCCH 리소스 3)는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과(도 32A에서는 b0)가 ACK으로만 되는 PUCCH 리소스이다.
또는, 케이스 6에 있어서의 ACK/NACK 매핑 테이블에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과가 NACK으로만(즉, DTX 이외)되는 PUCCH 리소스이어도 좋다.
또, 예를 들면, 케이스 6과 케이스 1(하향 단위밴드수가 2개이고 ACK/NACK 비트수가 4비트인 경우)을 비교한다. 케이스 1(도 28C)에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1(Ch1)이다. 이것에 비해서, 케이스 6(도 32 A)에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 케이스 6(PCell:non-MIMO 모드)과 케이스 1(PCell:MIMO 모드)은, 동일한 ACK/NACK 비트수이며, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다.
또, 케이스 6과 케이스 1은, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(케이스 6에서는 PUCCH 리소스 3과 b0, 케이스 1에서는 PUCCH 리소스 0과 b0)이 서로 다르다.
이와 같이, 케이스 6(하향 단위밴드수가 4개인 경우(도 32A))에서는, 하향 단위밴드수가 2개인 경우(도 28C)에 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 1(Ch1) 이외의 PUCCH 리소스(여기에서는 PUCCH 리소스 3(Ch3))를 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스로 한다. 이것에 의해, 하향 단위밴드수가 4개인 경우에도, 하향 단위밴드수가 2개인 경우에 사용한 ACK/NACK 매핑 테이블을 이용하여, 임플리시트 시그널링(Implicit signaling)에 의해 PUCCH 리소스를 통지하는 것이 가능하게 된다.
이렇게 함으로써, 케이스 6에서는, 단말(200)이 PCell내에서 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스를 특정할 수 없는 것을 방지할 수 있다. 즉, 단말(200)이 응답 신호의 피드백에 사용하는 PUCCH 리소스를 특정할 수 없음으로 인한 기지국(100)에서의 불필요한 재송 처리를 방지할 수 있다.
또, 케이스 6에서는, 응답 신호의 피드백에 사용하는 PUCCH 리소스 중, 일부의 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling)에 의해 기지국(100)으로부터 단말(200)로 통지된다. 이것에 의해, 케이스 6에서는, 전부의 PUCCH 리소스를 익스플리시트 시그널링(Explicit signaling)에 의해 기지국(100)으로부터 단말(200)에 통지하는 경우와 비교해서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스 수를 억제할 수 있어, PUCCH에서의 오버헤드의 증가를 억제할 수 있다.
또한, 도 32A에 나타내는 ACK/NACK 매핑 테이블에 한하지 않고, 예를 들면, 도 32B 및 도 32C에 나타내는 ACK/NACK 매핑 테이블을 이용해도 좋다.
도 32B에서는, PCell에서 수신하는 CW에 대한 오류검출결과를 나타내는 비트는 「b1」이다. 또, 도 32B에서는, 임플리시트 시그널링(Implicit signaling) 되는 PUCCH 리소스는, PUCCH 리소스 2(Ch2)이다. 여기서, 도 32B에 나타내는 것처럼, PUCCH 리소스 2(Ch2)가 사용되는 경우에는, 비트 b1은 항상 「ACK」가 된다. 따라서, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b1=ACK)에만 사용되는 PUCCH 리소스이다. 즉, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b1=DTX)에는 사용되지 않는다. 즉, 도 32B에 나타내는 PUCCH 리소스 2는, 비트 b1에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
또, 도 32B와 케이스 1(도 28C)을 비교하면, 동일한 ACK/NACK 비트수(4비트)이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다. 또, 도 32B와 도 28C는, 임플리시트 시그널링(Implicit signaling) 되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(도 32B에서는 PUCCH 리소스 2와 b1, 도 28C에서는 PUCCH 리소스 0과 b0)이 서로 다르다.
마찬가지로, 도 32C에서는, PCell에서 수신하는 CW에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 또, 도 32C에서는, 임플리시트 시그널링(Implicit signaling) 되는 PUCCH 리소스는, PUCCH 리소스 2(Ch2)이다. 여기서, 도 32C에 나타내는 것처럼, PUCCH 리소스 2(Ch2)가 사용되는 경우에는, 비트 b2는 항상 「ACK」가 된다. 따라서, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b2=ACK)에만 사용되는 PUCCH 리소스이다. 즉, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b2=DTX)에는 사용되지 않는다. 즉, 도 32C에 나타내는 PUCCH 리소스 2는, 비트 b2에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
또, 도 32C와, 도 28C(예를 들면 케이스 1)를 비교하면, 동일한 ACK/NACK 비트수(4비트)이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다.
더욱, 도 32C와, 도 28C(예를 들면 케이스 1)를 비교하면, 도 28C에서는 PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 「b0 및 b1」인데 비해서, 도 32C에서는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 즉, 도 32C와 도 28C는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 서로 다르다. 또, 도 32C와 도 28C는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(도 32C에서는 PUCCH 리소스 2와 b2, 도 28C에서는 PUCCH 리소스 0과 b0)이 서로 다르다.
<케이스 7 하향 단위밴드수:3개, ACK/NACK 비트수:4비트, PCell의 송신 모드:non-MIMO인 경우>
즉, 케이스 7에서는, PCell에 non-MIMO 모드가 설정되고, SCell1, 2 중, 어느것인가 한쪽에 non-MIMO 모드가 설정되고, 다른쪽에 MIMO 모드가 설정되어 있다.
예를 들면, 도 33에, 하향 단위밴드수가 3개인 경우의 PCell 및 SCell1, 2에 있어서의 PUCCH 리소스의 결정 방법을 나타낸다.
케이스 7에서는, 단말(200)은, 도 27C 및 도 28C에 나타내는 4비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 34A(도 28C와 동일한 ACK/NACK 매핑 테이블)에 나타내는 것처럼, 비트 b0는 PCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타내고, 비트 b1~b3은 SCell1, 2에서 각각 수신하는 3개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 7에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 7에서는, PCell에 non-MIMO 모드가 설정되어 있으므로, 1개의 PUCCH 리소스가 임플리시트 시그널링 (Implicit signaling)된다.
케이스 7에서는, 도 34A에 나타내는 것처럼, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 도 34A에 있어서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1, 2, 4(Ch1, 2, 4)이다.
도 34A에 나타내는 것처럼, 케이스 6(도 32A)도 마찬가지로, PUCCH 리소스 3(Ch3)이 사용될 경우에는, 비트「b0」는 항상 「ACK」가 된다. 즉, 도 34A에 나타내는 PUCCH 리소스 3(Ch3)에서는, ACK와 NACK의 비율(A:N)은, A:N=1:0(=4:0)이 된다. 즉, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b0=ACK)에만 사용되는 PUCCH 리소스이다. 다시말하면, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b0=DTX)에는 사용되지 않는다. 즉, PUCCH 리소스 3(Ch3)은, 비트 b0에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
이것에 의해, 단말(200)이 응답 신호의 송신에 사용하는 PUCCH 리소스의 위치를 특정하지 못하여 기지국(100)에서 불필요한 재송 처리가 발생하는 것을 방지할 수 있다.
이와 같이, 케이스 7에 있어서의 ACK/NACK 매핑 테이블(도 34A)에서는, 케이스 6과 마찬가지로, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어지는 PUCCH 리소스(도 34A에서는 PUCCH 리소스 3)는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과(도 34A에서는 b0)가 ACK으로만 되는 PUCCH 리소스이다.
또는, 케이스 7에 있어서의 ACK/NACK 매핑 테이블에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과가 NACK으로만(즉, DTX 이외) 되는 PUCCH 리소스 여도 좋다.
또, 예를 들면, 케이스 7과 케이스 1(하향 단위밴드수가 2개이고 ACK/NACK 비트수가 4비트인 경우)을 비교한다. 케이스 1(도 28C) 에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1(Ch1)이다. 이것에 비해서, 케이스 7(도 34A)에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 케이스 7(PCell:non-MIMO 모드)과 케이스 1(PCell:MIMO 모드)은, 동일한 ACK/NACK 비트수이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다.
또, 케이스 7과 케이스 1은, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(케이스 7에서는 PUCCH 리소스 3과 b0, 케이스 1에서는 PUCCH 리소스 0과 b0) 이 서로 다르다.
이와 같이, 케이스 7(하향 단위밴드수가 3개인 경우(도 34A))에서는, 하향 단위밴드수가 2개인 경우(도 28C)에 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 1(Ch1) 이외의 PUCCH 리소스(여기에서는 PUCCH 리소스 3(Ch3))를 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스로 한다. 이것에 의해, 하향 단위밴드수가 3개인 경우에도, 하향 단위밴드수가 2개일 경우에 사용한 ACK/NACK 매핑 테이블을 이용해서, 임플리시트 시그널링(Implicit signaling)에 의해 PUCCH 리소스를 통지하는 것이 가능하게 된다.
이렇게 하는 것으로, 케이스 7에서는, 단말(200)이 PCell내에서 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스를 특정할 수 없는 것을 방지할 수 있다. 즉, 단말(200)이 응답 신호의 피드백에 사용하는 PUCCH 리소스를 특정할 수 없음으로 인한 기지국(100)에서의 불필요한 재송 처리를 방지할 수 있다.
또, 케이스 7에서는, 응답 신호의 피드백에 사용하는 PUCCH 리소스 중, 일부 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling)에 의해 기지국(100)으로부터 단말(200)에 통지된다. 이것에 의해, 케이스 7에서는, 전부의 PUCCH 리소스를 익스플리시트 시그널링(Explicit signaling)에 의해 기지국(100)으로부터 단말(200)에 통지하는 경우와 비교해서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스 수를 억제할 수 있어, PUCCH에서의 오버헤드의 증가를 억제할 수 있다.
또한, 도 34A에 나타내는 ACK/NACK 매핑 테이블에 한하지 않고, 예를 들면, 도 34B 및 도 34C에 나타내는 ACK/NACK 매핑 테이블을 이용해도 좋다.
도 34B에서는, PCell에서 수신하는 CW에 대한 오류검출결과를 나타내는 비트는 「b1」이다. 또, 도 34B에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 2(Ch2)이다. 여기서, 도 34B에 나타내는 것처럼, PUCCH 리소스 2(Ch2)가 사용되는 경우에는, 비트 b1은 항상 「ACK」가 된다. 따라서, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b1=ACK)에만 사용되는 PUCCH 리소스이다. 즉, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b1=DTX)에는 사용되지 않는다. 즉, 도 34B에 나타내는 PUCCH 리소스 2는, 비트 b1에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
또, 도 34B와 케이스 1(도 28C)을 비교하면, 동일한 ACK/NACK 비트수(4비트)이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다. 또, 도 34B와 도 28C는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(도 34B에서는 PUCCH 리소스 2와 b1, 도 28C에서는 PUCCH 리소스 0과 b0) 이 서로 다르다.
마찬가지로, 도 34C에서는, PCell에서 수신하는 CW에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 또, 도 34C에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 2(Ch2)이다. 여기서, 도 34C에 나타내는 것처럼, PUCCH 리소스 2(Ch2)가 사용되는 경우에는, 비트 b2는 항상 「ACK」가 된다. 따라서, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b2=ACK)에만 사용되는 PUCCH 리소스이다. 즉, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b2=DTX)에는 사용되지 않는다. 즉, 도 34C에 나타내는 PUCCH 리소스 2는, 비트 b2에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
또, 도 34C와 케이스 1(도 28 C)을 비교하면, 동일한 ACK/NACK 비트수(4비트)이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다.
또, 도 34C와, 도 28C(예를 들면 케이스 1)를 비교하면, 도 28C에서는 PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 「b0 및 b1」인데 비해서, 도 34C에서는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 즉, 도 34C와 도 28C는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 서로 다르다. 또, 도 34C와 도 28C는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(도 34C에서는 PUCCH 리소스 2와 b2, 도 28C에서는 PUCCH 리소스 0과 b0) 이 서로 다르다.
<케이스 8 하향 단위밴드수:3개, ACK/NACK 비트수:3비트인 경우>
즉, 케이스 8에서는, PCell, SCell1, 2에 non-MIMO 모드가 각각 설정되어 있다.
예를 들면, 도 35에, 하향 단위밴드수가 3개인 경우의 PCell, SCell1, 2에 있어서의 PUCCH 리소스의 결정 방법을 나타낸다.
케이스 8에서는, 단말(200)은, 도 27B 및 도 28B에 나타내는 3비트용 매핑(ACK/NACK 매핑 테이블)을 이용한다. 또한, 도 36A(도 28B와 동일한 ACK/NACK 매핑 테이블)에 나타내는 것처럼, 비트 b2는 PCell에서 수신하는 1개의 CW에 대한 오류검출결과를 나타내고, 비트 b0, b1은 SCell1, 2에서 각각 수신하는 2개의 CW에 대한 오류검출결과를 나타낸다.
또, 케이스 8에서는, 다이내믹 스케줄링시에, PCell에서 서포트되는 CW수의 최대수분의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다. 따라서, 케이스 8에서는, PCell에 non-MIMO 모드가 설정되어 있으므로, 1개의 PUCCH 리소스가 임플리시트 시그널링(Implicit signaling)된다.
케이스 8에서는, 도 36A에 나타내는 것처럼, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 도 36A에 있어서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1, 2(Ch1, 2)이다.
도 36A에 나타내는 것처럼, PUCCH 리소스 3(Ch3)이 사용되는 경우에는, 케이스 6, 7과 마찬가지로, 비트 「b2」는 항상 「ACK」가 된다. 즉, 도 36A에 나타내는 PUCCH 리소스 3(Ch3)에서는, ACK와 NACK의 비율(A:N)은, A:N=1:0(=3:0)된다. 즉, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b2=ACK)에만 사용되는 PUCCH 리소스이다. 다시말하면, PUCCH 리소스 3(Ch3)은, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b2=DTX)에는 사용되지 않는다. 즉, PUCCH 리소스 3(Ch3)은, 비트 b2에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다.
이것에 의해, 단말(200)이 응답 신호의 송신에 사용하는 PUCCH 리소스의 위치를 특정하지 못하여 기지국(100)에서 불필요한 재송 처리가 발생하는 것을 방지할 수 있다.
이와 같이, 케이스 8에 있어서의 ACK/NACK 매핑 테이블(도 36A) 에서는, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어지는 PUCCH 리소스(도 36A에서는 PUCCH 리소스 3)는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과(도 36A에서는 b2)가 ACK으로만 되는 PUCCH 리소스이다.
또는, 케이스 8에 있어서의 ACK/NACK 매핑 테이블에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, 해당 PUCCH 리소스에 대응지어진 오류검출결과 패턴의 각각에 있어서, PCell내에서 수신된 CW에 대한 오류검출결과가 NACK으로만(즉, DTX 이외)되는 PUCCH 리소스이어도 좋다.
또, 예를 들면, 케이스8과 케이스 2(하향 단위밴드수가 2개이고, ACK/NACK 비트수가 3비트이며, PCell에 MIMO 모드가 설정되어 있는 경우)를 비교한다. 케이스2(도 28B)에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 1(Ch1)이다. 이것에 비해서, 케이스8(도 36A)에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 3(Ch3)이다. 즉, 케이스 8(PCell:non-MIMO 모드)과 케이스 2(PCell:MIMO 모드)는, 동일한 ACK/NACK 비트수이고, 동일한 ACK/NACK 매핑 테이블을 이용하지만, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스가 서로 다르다.
또, 도 28B(케이스 2)에서는 PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 「b0 및 b1」인데 비해서, 도 36A에서는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 즉, 도 34A와 도 28B는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 서로 다르다. 또, 케이스 8과 케이스 1은, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(케이스 8에서는 PUCCH 리소스 3과 b2, 케이스 1에서는 PUCCH 리소스 0과 b0) 이 서로 다르다.
이와 같이, 케이스 8(하향 단위밴드수가 3개인 경우(도 36A))에서는, 하향 단위밴드수가 2개인 경우(도 28B)에 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 1(Ch1) 이외의 PUCCH 리소스(여기에서는 PUCCH 리소스 3(Ch3))를 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스로 한다. 이것에 의해, 하향 단위밴드수가 3개인 경우에도, 하향 단위밴드수가 2개인 경우에 사용한 ACK/NACK 매핑 테이블을 이용해, 임플리시트 시그널링(Implicit signaling)에 의해 PUCCH 리소스를 통지하는 것이 가능하게 된다.
이렇게 함으로써, 케이스8에서는, 단말(200)이 PCell내에서 임플리시트 시그널링(Implicit signaling)된 PUCCH 리소스를 특정할 수 없는 것을 방지할 수 있다. 즉, 단말(200)이 응답 신호의 피드백에 사용하는 PUCCH 리소스를 특정할 수 없음으로 인한 기지국(100)에서의 불필요한 재송 처리를 방지할 수 있다.
또, 케이스 8에서는, 응답 신호의 피드백에 사용하는 PUCCH 리소스 중, 일부의 PUCCH 리소스는, 임플리시트 시그널링(Implicit signaling)에 의해 기지국(100)으로부터 단말(200)에 통지된다. 이것에 의해, 케이스 8에서는, 모든 PUCCH 리소스를 익스플리시트 시그널링(Explicit signaling)에 의해 기지국(100)으로부터 단말(200)에 통지하는 경우와 비교해서, 익스플리시트 시그널링(Explicit signaling)되는 PUCCH 리소스 수를 억제할 수 있어, PUCCH에서의 오버헤드의 증가를 억제할 수 있다.
또한, 도 36A에 나타내는 ACK/NACK 매핑 테이블에 한하지 않고, 예를 들면, 도 36B에 나타내는 ACK/NACK 매핑 테이블을 이용해도 좋다.
도 36B에서는, PCell에서 수신하는 CW에 대한 오류검출결과를 나타내는 비트는 「b2」이다. 또, 도 36B에서는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스는, PUCCH 리소스 2(Ch2)이다. 여기서, 도 36B에 나타내는 것처럼, PUCCH 리소스 2(Ch2)가 사용되는 경우에는, 비트 b2는 항상 「ACK」가 된다. 따라서, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 성공하고 있는 경우(b2=ACK)에만 사용되는 PUCCH 리소스이다. 즉, PUCCH 리소스 2(Ch2)는, 단말(200)이 PCell내의 자기앞으로의 PDCCH의 수신에 실패했을 경우(b2=DTX)에는 사용되지 않는다. 즉, 도 36B에 나타내는 PUCCH 리소스 2는, 비트 b2에 대한 임플리시트 시그널링(Implicit signaling)을 서포트한다. 더욱, 도 34B와 도 28B는, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 비트가 서로 다르다. 또, 도 36B와 도 28B는, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스 및 PCell내에서 수신되는 CW에 대한 오류검출결과를 나타내는 비트의 조합(도 36B에서는 PUCCH 리소스 2와 b2, 도 28B에서는 PUCCH 리소스 0과 b0) 이 서로 다르다.
이상, 하향 단위밴드수, ACK/NACK 비트수 및 PCell에 설정된 송신 모드가 각각 다른 케이스 1~8에 대해서 설명했다.
이와 같이 하여, 단말(200)(예를 들면 제어부(208))은, PCell에 설정된 송신 모드에 따라, PCell내의 PDSCH의 할당을 지시하는 PDCCH가 점유하고 있는 CCE의 선두 CCE 인덱스와 1 대 1로 관련지어지는 PUCCH 리소스(Implicit signalling 되는 PUCCH 리소스) 및 PCell내의 PDSCH에 대한 오류검출결과를 나타내는 ACK/NACK 비트의 조합을 전환한다. 예를 들면, 단말(200)은, PCell에 설정된 송신 모드에 따라, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스를 전환한다. 또는, 단말(200)은, PCell에 설정된 송신 모드에 따라, PCell내의 PDSCH에 대한 오류검출결과를 나타내는 ACK/NACK 비트를 전환한다.
구체적으로는, 단말(200)은, 하향 단위밴드수가 3, 4개이고, ACK/NACK 비트수가 하향 단위밴드수이상이면서 또 4비트 이하이고, PCell에 non-MIMO 모드가 설정되어 있는 경우(케이스 6~8)의 응답 신호의 매핑과, 하향 단위밴드수가 2개인 경우(케이스 1~4) 또는 PCell에 MIMO 모드가 설정되어 있는 경우(케이스 1, 2, 5)의 응답 신호의 매핑을 다르게 한다.
예를 들면, 케이스 6~8에서는, 단말(200)은, 도 32, 도 34 또는 도 36에 나타내는 ACK/NACK 매핑 테이블을 이용한다. 이것에 의해, non-MIMO 모드가 설정된 PCell에서 DTX가 되는 경우(Implicit signalling 되는 PUCCH 리소스를 특정할 수 없는 경우)에도, 상술한 것처럼, 단말(200)은, 응답 신호의 피드백에 사용하는 PUCCH 리소스(Explicit signalling)를 특정할 수 있다. 즉, 케이스 6~8에서는, 기지국(100)에서의 불필요한 재송 처리를 발생시키는 일 없이, 임플리시트 시그널링(Implicit signaling)에 의한 PUCCH 리소스의 통지가 가능하게 된다. 또, 케이스 6~8에서는, 임플리시트 시그널링(Implicit signaling)을 이용함으로써, 전부의 PUCCH 리소스의 통지를 익스플리시트 시그널링(Explicit signaling)하는 경우와 비교해서, PUCCH의 오버헤드를 저감할 수 있다.
한편, 케이스 1~5에서는, 예를 들면, 단말(200)은, 도 28A~C에 나타내는 ACK/NACK 매핑 테이블을 이용한다. 여기서, 도 28A~C는, 실시형태 1과 마찬가지로, 2CC로부터의 LTE 폴백가 서포트되고 있다. 예를 들면, 도 28A는, PCell이 1CW처리, SCell이 1CW처리일 때, A/D가 PUCCH 리소스 1의 위상점(-1, 0)에 매핑되고, N/D가 PUCCH 리소스 1의 위상점(1, 0)에 매핑되므로, LTE 폴백을 서포트한다. 마찬가지로, 예를 들면, 도 28B는, PCell이 1CW처리, SCell이 2CW처리일 때, D/D/A가 PUCCH 리소스 3의 위상점 (-1, 0)에 매핑되고, D/D/N가 PUCCH 리소스 3의 (1, 0)에 매핑되므로, LTE 폴백을 서포트한다. 또, 도 28B는, PCell이 2CW처리, SCell이 1CW처리일 때, A/A/D가 PUCCH 리소스 1의 위상점 (-1, 0)에 매핑되고, A/N/D가 PUCCH 리소스 1의 (0, 1)에 매핑되고, N/A/D가 PUCCH 리소스 1의 위상점 (0,-1)에 매핑되고, N/N/D가 PUCCH 리소스 1의 (1, 0)에 매핑되므로, LTE 폴백을 서포트한다. 마찬가지로, 도 28C는, A/A/D/D가 PUCCH 리소스 1의 위상점 (-1, 0)에 매핑되고, A/N/D/D가 PUCCH 리소스 1의 위상점 (0, 1)에 매핑되고, N/A/D/D가 PUCCH 리소스 1의 위상점(0,-1)에 매핑되고, (N/N/D/D)가 PUCCH 리소스 1의 위상점 (1, 0)에 매핑되므로, LTE 폴백을 서포트한다. 즉, 도 28A~C는, 1CC시의 응답 신호의 매핑(예를 들면, 도 6A, B)을 포함하는 매핑이 된다. 이것에 의해, 기지국(100)과 단말(200) 사이에 있어서, 단말에 설정(configuration)되어 있는 CC수의 인식이 다른 경우에 있어서도, PCell과 SCell의 응답 신호를 정상적으로 판정할 수 있다.
또한, 케이스 6~8에서 이용하는, 도 32, 도 34 및 도 36에 나타내는 ACK/NACK 매핑 테이블에서는, LTE 폴백은 서포트되지 않는다. 그렇지만, 도 32, 도 34 및 도 36에 나타내는 ACK/NACK 매핑 테이블이 사용되는 상황(하향 단위밴드수:3, 4개)으로부터, LTE 폴백이 필요한 상황으로, 단말(200)의 설정이 변경될 확률은 지극히 낮다. 따라서, 케이스 6~8에 있어서, 단말(200)이 도 32, 도 34 또는 도 36에 나타내는 ACK/NACK 매핑 테이블을 이용하여도, LTE 폴백에 관해서 영향을 미칠 가능성은 낮다.
또, 도 28B 및 도 36, 또는, 도 28C, 도 32 및 도 34에 나타내는 것처럼, 오류검출결과 패턴(b0~b3)과, PUCCH 리소스(CH1~CH4) 및 각 PUCCH 리소스 내의 위상점과의 대응화는 동일하다. 즉, PCell에서의 송신 모드가 MIMO 모드이어도, non-MIMO이어도, 기지국(100) 및 단말(200)에서는, ACK/NACK 비트수에 따른, 동일한 ACK/NACK 매핑 테이블을 이용한다. 즉, 기지국(100) 및 단말(200)은, 하향 단위밴드가 3, 4개로 설정되는 경우, 하향 단위밴드가 2개로 설정되는 경우와 비교해서 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스를 전환하지만, 하향 단위밴드가 2개일 경우에 최적화된 ACK/NACK 매핑 테이블(도 28B, C)을 재이용할 수 있다.
또한, 본 실시형태에 있어서, 도 32, 도 34 및 도 36에 나타내는 ACK/NACK 매핑 테이블은, 실시형태 1과 마찬가지로, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수가, 오류검출결과 패턴을 구성하는 비트간에서 평활화된 매핑을 나타내고 있다. 즉, 기지국(100)은, 응답 신호가 통지된 PUCCH 리소스를 판정하는 것만으로 ACK/NACK를 판정할 수 있는 PUCCH 리소스의 개수를, 오류검출결과 패턴을 구성하는 비트간에서 평활화하는 매핑을 이용하여, ACK/NACK를 판정한다. 즉, 도 32, 도 34 및 도 36에서는, 오류검출결과 패턴을 구성하는 오류검출결과의 각각에 대한, A:N=1:0(또는 A:N=0:1)되는 PUCCH 리소스 수의 최대값과 최소값의 차이가 1 이하가 된다. 여기서, 어느 오류검출결과에 대한 A:N=1:0(또는 A:N=0:1)이 되는 PUCCH 리소스란, 해당 PUCCH 리소스 내의 전부의 위상점으로 지시되는 해당 오류검출결과가 ACK만(또는 NACK만)되는 PUCCH 리소스이다. 이것에 의해, 본 실시형태에서는, 실시형태 1과 마찬가지로, 나쁜 전송 특성을 가지는 응답 신호의 특성을 개선할 수 있다. 즉, 도 32, 도 34 및 도 36에 나타내는 ACK/NACK 매핑 테이블을 이용함으로써, 임플리시트 시그널링(Implicit signaling)되는 PUCCH 리소스의 전환을 행하지 않아도, 실시형태 1과 동일한 효과를 얻을 수 있다.
이상, 본 발명의 각 실시형태에 대해서 설명했다.
또한, 상기 실시형태에서는, 확산에 이용되는 계열의 일례로서 ZAC 계열, 월쉬 계열 및 DFT 계열에 대해서 설명했다. 그러나, 본 발명에서는, ZAC 계열 대신에, ZAC 계열 이외의, 서로 다른 순환 쉬프트량에 의해 서로 분리할 수 있는 계열을 이용해도 좋다. 예를 들면, GCL(Generalized Chirp like) 계열, CAZAC(Constant Amplitude Zero Auto Correlation) 계열, ZC(Zadoff-Chu) 계열, M계열이나 직교 골드 부호 계열 등의 PN계열, 또는, 컴퓨터에 의해 랜덤하게 생성된 시간축상에서의 자기 상관 특성이 급준한 계열 등을 1차 확산에 이용해도 좋다. 또, 월쉬 계열 및 DFT 계열 대신에, 서로 직교하는 계열, 또는, 서로 거의 직교한다고 볼 수 있는 계열이면 어떠한 계열을 직교 부호 계열로 이용해도 좋다. 이상의 설명에서는, 주파수 위치, 및, ZAC 계열의 순환 쉬프트량과 직교 부호 계열의 계열 번호에 의해 응답 신호의 리소스(예를 들면, A/N 리소스 및 묶음 ACK/NACK 리소스)가 정의되어 있다.
또, 상기 실시형태에서는, 기지국(100)의 제어부(101)는, 하향회선 데이터와 해당 하향회선 데이터에 대한 하향 할당 제어 정보를 동일한 하향 단위밴드에 매핑하도록 제어한다고 했지만, 이것으로 한정되지 않는다. 즉, 하향회선 데이터와 해당 하향회선 데이터에 대한 하향 할당 제어 정보가 다른 하향 단위밴드에 매핑되어 있어도, 하향 할당 제어 정보와 하향회선 데이터의 대응 관계가 명확하면, 각 실시형태에서 설명한 기술을 적용할 수 있다.
또, 본 실시형태에서는, 단말측의 처리의 순서로서 1차 확산, 2차 확산의 뒤에, IFFT 변환을 행하는 경우에 대해 설명했다. 그러나, 이러한 처리의 순서는 이것으로 한정되지 않는다. 1차 확산 처리의 후단에 IFFT 처리가 있는 한, 2차 확산 처리의 장소는 어디에 있어도 등가(等價)의 결과가 얻어진다.
또, 상기 실시형태에서는 안테나로서 설명했지만, 본 발명은 안테나 포트(antenna port)에서도 동일하게 적용할 수 있다.
안테나 포트란, 1개 또는 복수의 물리 안테나로 구성되는, 논리적인 안테나를 가리킨다. 즉, 안테나 포트는 반드시 1개의 물리 안테나를 가리키는 것은 아니고, 복수의 안테나로 구성되는 어레이 안테나 등을 가리키는 일이 있다.
예를 들면 3GPP LTE에 있어서는, 안테나 포트가 몇개의 물리 안테나로 구성되는지는 규정되지 않고, 기지국이 다른 참조 신호(Reference signal)를 송신할 수 있는 최소단위로서 규정되어 있다.
또, 안테나 포트는 프리코딩 벡터(Precoding vector)의 가중치를 곱셈하는 최소단위로서 규정되는 일도 있다.
또, 상기 실시형태에서는, 본 발명을 하드웨어로 구성하는 경우를 예로 들어 설명했지만, 본 발명은 하드웨어와의 제휴에 있어서 소프트웨어에서 실현하는 것도 가능하다.
또, 상기 실시형태의 설명에 이용한 각 기능 블록은, 전형적으로는 집적회로인 LSI로서 실현된다. 이들은 개별적으로 1 칩화되어도 좋고, 일부 또는 전부를 포함하도록 1 칩화되어도 좋다. 여기에서는, LSI라고 했지만, 집적도의 차이에 의해, IC, 시스템 LSI, 슈퍼 LSI, 울트라 LSI라고 호칭되는 일도 있다.
또, 집적회로화의 수법은 LSI에 한하는 것은 아니고, 전용 회로 또는 범용 프로세서로 실현해도 좋다. LSI 제조 후에, 프로그램하는 것이 가능한 FPGA(Field Programmable Gate Array)나, LSI 내부의 회로 셀의 접속이나 설정을 재구성 가능한 리컨피규러블 프로세서를 이용해도 좋다.
또, 반도체 기술의 진보 또는 파생하는 별개의 기술에 의해 LSI에 대체되는 집적회로화의 기술이 등장하면, 당연히, 그 기술을 이용해 기능 블록의 집적화를 실시해도 좋다. 바이오 기술의 적용등이 가능성으로서 있을 수 있다.
2010년 9월 16일에 출원한 특허출원 2010-208068, 2010년 10월 14일에 출원한 특허출원 2010-231866 및 2011년 3월 29일에 출원한 특허출원 2011-072045의 일본 출원에 포함되는 명세서, 도면 및 요약서의 개시 내용은, 모두 본원에 원용된다.
(산업상의 이용 가능성)
본 발명은, 이동체 통신 시스템 등에 적용할 수 있다.
100 기지국
101, 208 제어부
102 제어 정보 생성부
103 부호화부
104 변조부
105 부호화부
106 데이터 송신 제어부
107 변조부
108 매핑부
109, 218-1, 218-2, 218-3 IFFT부
110, 219-1, 219-2, 219-3 CP부가부
111, 222 무선 송신부
112, 201 무선 수신부
113, 202 CP제거부
114 PUCCH 추출부
115 역확산부
116 계열 제어부
117 상관 처리부
118 A/N판정부
119 묶음(束) A/N 역확산부
120 IDFT부
121 묶음(束) A/N판정부
122 재송 제어 신호 생성부
200 단말
203 FFT부
204 추출부
205, 209 복조부
206, 210 복호부
207 판정부
211 CRC부
212 응답 신호 생성부
213 부호화·변조부
214-1, 214-2 1차 확산부
215-1, 215-2 2차 확산부
216 DFT부
217 확산부
220 시간 다중부
221 선택부
101, 208 제어부
102 제어 정보 생성부
103 부호화부
104 변조부
105 부호화부
106 데이터 송신 제어부
107 변조부
108 매핑부
109, 218-1, 218-2, 218-3 IFFT부
110, 219-1, 219-2, 219-3 CP부가부
111, 222 무선 송신부
112, 201 무선 수신부
113, 202 CP제거부
114 PUCCH 추출부
115 역확산부
116 계열 제어부
117 상관 처리부
118 A/N판정부
119 묶음(束) A/N 역확산부
120 IDFT부
121 묶음(束) A/N판정부
122 재송 제어 신호 생성부
200 단말
203 FFT부
204 추출부
205, 209 복조부
206, 210 복호부
207 판정부
211 CRC부
212 응답 신호 생성부
213 부호화·변조부
214-1, 214-2 1차 확산부
215-1, 215-2 2차 확산부
216 DFT부
217 확산부
220 시간 다중부
221 선택부
Claims (20)
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 송신된 하향 데이터를 수신하는 수신부와,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 상기 하향 데이터의 오류 검출을 행하고, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 생성하는 응답 신호 생성 수단과,
상기 응답 신호를, 매핑 룰(mapping rule)을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑하고, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일한 매핑 수단과,
상기 매핑된 응답 신호를 상향 단위 밴드를 이용하여 송신하는 송신 수단
을 구비하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
단말 장치.
- 제 1 항에 있어서,
상기 복수의 PUCCH 리소스에 포함되는 제 1 PUCCH 리소스는, 상기 제 1 하향 단위 밴드에 있어서, 하향 제어 정보의 송신에 이용되는 복수의 CCE(Control Channel Elements) 중 최초의 CCE 인덱스에 대응하는 리소스이고, 각 CCE는 상기 하향 제어 정보를 하향 제어 채널에 매핑하기 위한 기본 단위이며,
상기 복수의 PUCCH 리소스에 포함되는 제 2 PUCCH 리소스는, 상기 최초의 CCE 인덱스에 1을 더한 수에 대응하는 리소스인
단말 장치.
- 제 1 항 또는 제 2 항에 있어서,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드 중, 상기 제 1 하향 단위 밴드만이, 상기 상향 단위 밴드와 대응지어져 있는
단말 장치.
- 제 1 항 또는 제 2 항에 있어서,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에,
상기 매핑 수단은, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과가, 상기 복수의 위상점의 모두에 있어서 상기 하향 데이터의 수신에 실패한 것(DTX)을 나타내는 PUCCH 리소스에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 1인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK 신호를 위상점(-1, 0)에 매핑하고, NACK 신호를 위상점(1, 0)에 매핑하고,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 2인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK/ACK 신호를 위상점(-1, 0)에 매핑하고, ACK/NACK 신호를 위상점(0, 1)에 매핑하고, NACK/ACK 신호를 위상점(0,-1)에 매핑하고, NACK/NACK 신호를 위상점(1, 0)에 매핑하는
단말 장치.
- 제 1 항 또는 제 2 항에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수와, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가, 1과 2, 또는 2와 1이며,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에,
상기 매핑 수단은, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과가, 상기 복수의 위상점의 모두에 있어서 상기 하향 데이터의 수신에 실패한 것(DTX)을 나타내는 PUCCH 리소스에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 1인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK 신호를 위상점(-1, 0)에 매핑하고, NACK 신호를 위상점(1, 0)에 매핑하고,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 2인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK/ACK 신호를 위상점(-1, 0)에 매핑하고, ACK/NACK 신호를 위상점(0, 1)에 매핑하고, NACK/ACK 신호를 위상점(0,-1)에 매핑하고, NACK/NACK 신호를 위상점(1, 0)에 매핑하는
단말 장치.
- 삭제
- 삭제
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 송신된 하향 데이터를 수신하고,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 상기 하향 데이터의 오류 검출을 행하고, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 생성하고,
상기 응답 신호를, 매핑 룰을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑하고, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일하고,
상기 매핑된 응답 신호를 상향 단위 밴드를 이용하여 송신하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
통신 방법.
- 제 8 항에 있어서,
상기 복수의 PUCCH 리소스에 포함되는 제 1 PUCCH 리소스는, 상기 제 1 하향 단위 밴드에 있어서, 하향 제어 정보의 송신에 이용되는 복수의 CCE(Control Channel Elements) 중 최초의 CCE 인덱스에 대응하는 리소스이며, 각 CCE는 상기 하향 제어 정보를 하향 제어 채널에 매핑하기 위한 기본 단위이며,
상기 복수의 PUCCH 리소스에 포함되는 제 2 PUCCH 리소스는, 상기 최초의 CCE 인덱스에 1을 더한 수에 대응하는 리소스인
통신 방법.
- 제 8 항 또는 제 9 항에 있어서,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드 중, 상기 제 1 하향 단위 밴드만이, 상기 상향 단위 밴드와 대응지어져 있는
통신 방법.
- 제 8 항 또는 제 9 항에 있어서,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과가, 상기 복수의 위상점의 모두에 있어서 상기 하향 데이터의 수신에 실패한 것(DTX)을 나타내는 PUCCH 리소스에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 1인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK 신호를 위상점(-1, 0)에 매핑하고, NACK 신호를 위상점(1, 0)에 매핑하고,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 2인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK/ACK 신호를 위상점(-1, 0)에 매핑하고, ACK/NACK 신호를 위상점(0, 1)에 매핑하고, NACK/ACK 신호를 위상점(0,-1)에 매핑하고, NACK/NACK 신호를 위상점(1, 0)에 매핑하는
통신 방법.
- 제 8 항 또는 제 9 항에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수와, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가, 1과 2, 또는 2와 1이며,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에,
상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과가, 상기 복수의 위상점의 모두에 있어서 상기 하향 데이터의 수신에 실패한 것(DTX)을 나타내는 PUCCH 리소스에 있어서,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 1인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK 신호를 위상점(-1, 0)에 매핑하고, NACK 신호를 위상점(1, 0)에 매핑하고,
상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터의 오류 검출 결과의 개수가 2인 때에는, 상기 제 1 하향 단위 밴드에 있어서의 상기 하향 데이터에 대한 ACK/ACK 신호를 위상점(-1, 0)에 매핑하고, ACK/NACK 신호를 위상점(0, 1)에 매핑하고, NACK/ACK 신호를 위상점(0,-1)에 매핑하고, NACK/NACK 신호를 위상점(1, 0)에 매핑하는
통신 방법.
- 삭제
- 삭제
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 하향 데이터를 송신하는 송신부와,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 통신 상대 장치에 있어서 생성된, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 수신하고, 상기 응답 신호는, 상기 통신 상대 장치에 있어서, 매핑 룰을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑되고, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일한 응답 신호 수신 수단과,
상기 수신된 응답 신호에 근거하여 재송의 필요성을 판별하여, 상기 하향 데이터를 재송하는 재송 수단을 구비하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
기지국 장치.
- 제 15 항에 있어서,
상기 복수의 PUCCH 리소스에 포함되는 제 1 PUCCH 리소스는, 상기 제 1 하향 단위 밴드에 있어서, 하향 제어 정보의 송신에 이용되는 복수의 CCE(Control Channel Elements) 중 최초의 CCE 인덱스에 대응하는 리소스이고, 각 CCE는 상기 하향 제어 정보를 하향 제어 채널에 매핑하기 위한 기본 단위이며,
상기 복수의 PUCCH 리소스에 포함되는 제 2 PUCCH 리소스는, 상기 최초의 CCE 인덱스에 1을 더한 수에 대응하는 리소스인
기지국 장치.
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 하향 데이터를 송신하고,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 통신 상대 장치에 있어서 생성된, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 수신하고, 상기 응답 신호는, 상기 통신 상대 장치에 있어서, 매핑 룰을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑되고, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일하고,
상기 수신된 응답 신호에 근거하여, 재송의 필요성을 판별하여, 상기 하향 데이터를 재송하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
통신 방법.
- 제 17 항에 있어서,
상기 복수의 PUCCH 리소스에 포함되는 제 1 PUCCH 리소스는, 상기 제 1 하향 단위 밴드에 있어서, 하향 제어 정보의 송신에 이용되는 복수의 CCE(Control Channel Elements) 중 최초의 CCE 인덱스에 대응하는 리소스이며, 각 CCE는 상기 하향 제어 정보를 하향 제어 채널에 매핑하기 위한 기본 단위이며,
상기 복수의 PUCCH 리소스에 포함되는 제 2 PUCCH 리소스는, 상기 최초의 CCE 인덱스에 1을 더한 수에 대응하는 리소스인
통신 방법.
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 송신된 하향 데이터를 수신하는 처리와,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 상기 하향 데이터의 오류 검출을 행하고, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 생성하는 처리와,
상기 응답 신호를, 매핑 룰을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑하는 처리로서, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 상기 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일한 처리와,
상기 매핑된 응답 신호를 상향 단위 밴드를 이용하여 송신하는 처리
를 제어하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
집적 회로.
- 제 1 하향 단위 밴드 및 제 2 하향 단위 밴드를 이용하여 하향 데이터를 송신하는 처리와,
상기 제 1 하향 단위 밴드 및 상기 제 2 하향 단위 밴드의 각각에 대해, 통신 상대 장치에 있어서 생성된, 상기 하향 데이터의 복수의 오류 검출 결과를 나타내는 비트의 집합인 응답 신호를 수신하는 처리로서, 상기 응답 신호는, 상기 통신 상대 장치에 있어서, 매핑 룰을 나타내는 테이블에 근거하여, 각각 복수의 위상점을 갖는 복수의 상향 제어 채널 리소스(PUCCH 리소스)로부터 선택되는 하나의 PUCCH 리소스에 있어서, 상기 복수의 위상점 중 하나에 매핑되고, 상기 매핑 룰에서는, 상기 복수의 오류 검출 결과의 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수와, 상기 복수의 오류 검출 결과의 다른 하나가, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수의 차이의 최대값이 1 또는 0이며, 상기 제 2 하향 단위 밴드에 있어서의 하향 데이터의 수신에 실패했을 경우에, 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합은, 상기 제 1 하향 단위 밴드만을 이용하여 송신된 상기 하향 데이터에 대한 상기 응답 신호가 매핑되는 PUCCH 리소스와 위상점의 조합과 동일한 처리와,
상기 수신된 응답 신호에 근거하여, 재송할 필요가 있는지 여부를 판별하여, 상기 하향 데이터를 재송하는 처리
를 제어하고,
상기 PUCCH 리소스의 수가 3이고, 상기 오류 검출 결과의 개수가 3이며,
상기 3개의 오류 검출 결과 중 2개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 1이며,
상기 3개의 오류 검출 결과 중 다른 1개에 대해, 상기 복수의 위상점의 모두에 있어서 ACK만을 나타내거나 또는 NACK만을 나타내는 PUCCH 리소스의 개수가 2인
집적 회로.
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010208068 | 2010-09-16 | ||
JPJP-P-2010-208068 | 2010-09-16 | ||
JPJP-P-2010-231866 | 2010-10-14 | ||
JP2010231866 | 2010-10-14 | ||
JPJP-P-2011-072045 | 2011-03-29 | ||
JP2011072045 | 2011-03-29 | ||
PCT/JP2011/004943 WO2012035712A1 (ja) | 2010-09-16 | 2011-09-02 | 端末装置及び再送制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20130100130A KR20130100130A (ko) | 2013-09-09 |
KR101833575B1 true KR101833575B1 (ko) | 2018-02-28 |
Family
ID=45831207
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020137006651A KR101833575B1 (ko) | 2010-09-16 | 2011-09-02 | 단말장치 및 재송 제어 방법 |
Country Status (13)
Country | Link |
---|---|
US (10) | US9025436B2 (ko) |
EP (2) | EP2618514B1 (ko) |
JP (2) | JP5915955B2 (ko) |
KR (1) | KR101833575B1 (ko) |
CN (2) | CN103098405B (ko) |
AU (1) | AU2011303345B2 (ko) |
BR (1) | BR112013006339B1 (ko) |
ES (2) | ES2626916T3 (ko) |
HU (1) | HUE034588T2 (ko) |
IN (1) | IN2013MN00443A (ko) |
RU (1) | RU2546564C2 (ko) |
SG (1) | SG188498A1 (ko) |
WO (1) | WO2012035712A1 (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102404802B (zh) | 2010-09-16 | 2015-03-11 | 电信科学技术研究院 | 一种应答信息的传输方法、基站及用户终端 |
KR101771550B1 (ko) * | 2010-10-15 | 2017-08-29 | 주식회사 골드피크이노베이션즈 | Ack/nack 신호 송수신 방법 및 장치 |
CN109921885B (zh) | 2012-04-20 | 2021-11-26 | 北京三星通信技术研究有限公司 | 支持发送分集和信道选择的分配harq-ack信道资源的方法 |
JP6133282B2 (ja) | 2012-05-23 | 2017-05-24 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America | 端末装置および送信方法 |
US9544885B2 (en) * | 2012-07-31 | 2017-01-10 | Lg Electronics Inc. | Method and user device for receiving downlink signal, and method and base station for transmitting downlink signal |
WO2015024215A1 (en) | 2013-08-21 | 2015-02-26 | Qualcomm Incorporated | Pucch resource mapping an harq-ack feedback |
US9729283B2 (en) * | 2014-05-08 | 2017-08-08 | Intel IP Corporation | Systems, methods and devices for flexible retransmissions |
US10291361B2 (en) | 2014-06-04 | 2019-05-14 | Nec Corporation | Base station, reception confirmation method, and storage medium wherein program is stored |
EP3241297B1 (en) | 2015-01-30 | 2020-07-15 | Sony Corporation | Telecommunications apparatus and method |
CN106301671B (zh) * | 2015-05-15 | 2021-01-22 | 中兴通讯股份有限公司 | 下行控制信道的传输方法、配置方法及终端、基站 |
CN108702742B (zh) * | 2016-05-13 | 2021-08-13 | 华为技术有限公司 | 一种传输资源映射方法及设备 |
US10869221B2 (en) * | 2016-10-13 | 2020-12-15 | Ntt Docomo, Inc. | User terminal and wireless communication method |
KR20240024308A (ko) * | 2016-11-03 | 2024-02-23 | 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 | 업링크 제어 정보를 전송하는 방법, 단말 장비 및 네트워크 장비 |
CN108365922B (zh) * | 2017-01-26 | 2021-03-30 | 华为技术有限公司 | 用于反馈的方法、设备和系统 |
WO2018137584A1 (zh) * | 2017-01-26 | 2018-08-02 | 华为技术有限公司 | 用于反馈的方法、设备和系统 |
PT3627886T (pt) * | 2017-06-09 | 2022-09-02 | Guangdong Oppo Mobile Telecommunications Corp Ltd | Método e aparelho de alocação de largura de banda |
CN109150459B (zh) * | 2017-06-16 | 2021-11-30 | 上海诺基亚贝尔股份有限公司 | Uci的发送和接收方法、设备以及计算机可读介质 |
US10177952B1 (en) * | 2017-06-22 | 2019-01-08 | Fast Fit Technologies, Llc | Distributed processing software based modem |
WO2019047243A1 (zh) * | 2017-09-11 | 2019-03-14 | Oppo广东移动通信有限公司 | 资源分配方法、终端、网络设备和计算机存储介质 |
CN109586858B (zh) * | 2017-09-28 | 2021-06-25 | 上海朗帛通信技术有限公司 | 一种被用于无线通信的用户、基站中的方法和装置 |
BR112020006090A2 (pt) | 2017-10-26 | 2020-09-29 | Guangdong Oppo Mobile Telecommunications Corp., Ltd. | método para transmitir informações de resposta de retroalimentação, terminal, dispositivo de rede, mídia de armazenamento legível por computador e mídia de armazenamento legível por computador |
US11303384B2 (en) * | 2017-11-29 | 2022-04-12 | Qualcomm Incorporated | User equipment shift randomization for uplink control channel transmission |
CN109936401A (zh) * | 2017-12-15 | 2019-06-25 | 索尼公司 | 电子装置、无线通信方法以及计算机可读介质 |
WO2020034055A1 (en) * | 2018-08-13 | 2020-02-20 | Qualcomm Incorporated | Layer mapping for multi-trp transmission |
US11792824B2 (en) * | 2020-03-30 | 2023-10-17 | Qualcomm Incorporated | Multicast feedback and retransmission for transport block grouping |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3860556B2 (ja) | 2003-04-04 | 2006-12-20 | 松下電器産業株式会社 | 基地局装置及び通信方法 |
EP1768442A3 (en) * | 2003-08-29 | 2007-08-08 | Samsung Electronics Co., Ltd. | Apparatus and method for controlling operational states of medium access control layer in a broadband wireless access communication system |
US7423973B2 (en) * | 2004-05-18 | 2008-09-09 | Qualcomm Incorporated | Methods and apparatus for hybrid multicast and unicast transmissions in a data network |
US9136985B2 (en) * | 2009-06-19 | 2015-09-15 | Panasonic Intellectual Property Corporation Of America | Terminal device and retransmission control method |
-
2011
- 2011-09-02 ES ES14159123.0T patent/ES2626916T3/es active Active
- 2011-09-02 EP EP11824732.9A patent/EP2618514B1/en active Active
- 2011-09-02 ES ES11824732.9T patent/ES2477291T3/es active Active
- 2011-09-02 HU HUE14159123A patent/HUE034588T2/en unknown
- 2011-09-02 CN CN201180044176.1A patent/CN103098405B/zh active Active
- 2011-09-02 WO PCT/JP2011/004943 patent/WO2012035712A1/ja active Application Filing
- 2011-09-02 SG SG2013017843A patent/SG188498A1/en unknown
- 2011-09-02 US US13/820,415 patent/US9025436B2/en active Active
- 2011-09-02 AU AU2011303345A patent/AU2011303345B2/en active Active
- 2011-09-02 EP EP14159123.0A patent/EP2804340B1/en active Active
- 2011-09-02 CN CN201510463228.9A patent/CN105162550B/zh active Active
- 2011-09-02 IN IN443MUN2013 patent/IN2013MN00443A/en unknown
- 2011-09-02 RU RU2013111528/08A patent/RU2546564C2/ru active
- 2011-09-02 KR KR1020137006651A patent/KR101833575B1/ko active IP Right Grant
- 2011-09-02 JP JP2012533843A patent/JP5915955B2/ja active Active
- 2011-09-02 BR BR112013006339-4A patent/BR112013006339B1/pt active IP Right Grant
-
2015
- 2015-03-31 US US14/675,352 patent/US9402202B2/en active Active
-
2016
- 2016-03-24 JP JP2016060060A patent/JP6094914B2/ja active Active
- 2016-05-17 US US15/157,170 patent/US9667385B2/en active Active
-
2017
- 2017-04-19 US US15/491,731 patent/US9923675B2/en active Active
-
2018
- 2018-02-02 US US15/887,860 patent/US10177882B2/en active Active
- 2018-11-29 US US16/204,243 patent/US10419169B2/en active Active
-
2019
- 2019-08-07 US US16/534,989 patent/US10938521B2/en active Active
-
2021
- 2021-01-27 US US17/160,068 patent/US11637660B2/en active Active
-
2023
- 2023-03-14 US US18/183,875 patent/US12034548B2/en active Active
-
2024
- 2024-05-23 US US18/673,067 patent/US20240313905A1/en active Pending
Non-Patent Citations (3)
Title |
---|
NTT DOCOMO, "Mapping Table for Rel. 10 Channel Selection for CA", 3GPP TSG RAN WG1 #62, R1-104926, 2010.08.17.* |
Panasonic, "Support of UL ACK/NACK channel selection for carrier aggregation", 3GPP TSG RAN WG1 #61, R1-102856, 2010.05.04.* |
Texas Instruments, "Resource Allocation for A/N Transmission on PUCCH", 3GPP TSG RAN WG1 #62, R1-104466, 2010.08.16.* |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101833575B1 (ko) | 단말장치 및 재송 제어 방법 | |
KR101961962B1 (ko) | 단말 장치, 통신 방법, 기지국 장치 및 집적 회로 | |
KR101751675B1 (ko) | 단말, 기지국, 송신 방법, 수신 방법 및 집적 회로 | |
EP3742793B1 (en) | Terminal device, base station device, and transmission/reception method | |
KR20150033592A (ko) | 단말 장치 및 버퍼 분할 방법 | |
JP2012104874A (ja) | 端末装置及び再送制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
GRNT | Written decision to grant |