KR101747738B1 - Shift register - Google Patents
Shift register Download PDFInfo
- Publication number
- KR101747738B1 KR101747738B1 KR1020170040651A KR20170040651A KR101747738B1 KR 101747738 B1 KR101747738 B1 KR 101747738B1 KR 1020170040651 A KR1020170040651 A KR 1020170040651A KR 20170040651 A KR20170040651 A KR 20170040651A KR 101747738 B1 KR101747738 B1 KR 101747738B1
- Authority
- KR
- South Korea
- Prior art keywords
- turned
- node
- stage
- switching element
- voltage
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 세트 노드의 전압으로부터 전하의 누출을 방지함으로써 스테이지로부터의 출력을 안정화시킬 수 있는 쉬프트 레지스터에 관한 것으로, 스캔펄스들을 차례로 출력하는 다수의 스테이지들을 포함하며 각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를 자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며 그리고, 각 스테이지의 노드 제어부가, 다음단 또는 다음다음단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 세트 노드 사이에 접속된 제 1 방전용 스위칭소자; 및 전단 또는 전전단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 리세트 노드 사이에 접속된 제 2 방전용 스위칭소자를 포함함을 특징으로 한다.The present invention relates to a shift register capable of stabilizing the output from a stage by preventing leakage of charge from the voltage of a set node, comprising: a plurality of stages sequentially outputting scan pulses, each stage including a set node and a reset node And a plurality of clock pulses having different phases, and supplies the clock pulses to the scan driver through its output terminal according to signal states of the set node and the reset node And a node controller of each stage is controlled to turn on and off according to a scan pulse from a next stage or a next stage and to output a plurality of clock pulses A first discharge coupled between any one of the clock transmission lines and the set node Switching elements; And a second switch connected between any one of the plurality of clock transmission lines transmitting the plurality of clock pulses and the second node connected between the reset node and the second node, the turn-on and turn-off being controlled according to a scan pulse from a front- And a switching element dedicated for discharging.
Description
본 발명은 쉬프트 레지스터에 관한 것으로, 특히 세트 노드의 전압으로부터 전하의 누출을 방지함으로써 스테이지로부터의 출력을 안정화시킬 수 있는 쉬프트 레지스터에 대한 것이다.The present invention relates to a shift register, and more particularly to a shift register capable of stabilizing the output from the stage by preventing leakage of charge from the voltage of the set node.
쉬프트 레지스터는 다수의 스캔펄스들을 차례로 출력하여 액정표시장치와 같은 표시장치의 게이트 라인들을 순차적으로 구동한다. 이를 위해 이 쉬프트 레지스터는 내부에 다수의 스위칭소자들을 포함하는 바, 이 스위칭소자는 산화물 반도체 트랜지스터(oxide transistor)가 사용될 수 있다.The shift register sequentially outputs a plurality of scan pulses to sequentially drive gate lines of a display device such as a liquid crystal display device. For this purpose, the shift register includes a plurality of switching elements therein, and an oxide semiconductor transistor may be used as the switching element.
도 1은 종래의 산화물 반도체 트랜지스터의 온도에 따른 게이트 전압과 드레인 전류간의 관계 특성을 나타낸 도면이다. 1 is a graph showing a relationship between a gate voltage and a drain current according to a temperature of a conventional oxide semiconductor transistor.
N타입의 산화물 반도체 트랜지스터가 쉬프트 레지스터에 사용될 경우, 이의 문턱전압이 양의 값을 갖는 것이 바람직하다. 그러나, 도 1에 도시된 바와 같이, 온도가 증가할수록 산화물 반도체 트랜지스터의 문턱전압이 음의 방향으로 이동하게 되는 바, 이로 인해 쉬프트 레지스터의 출력기간에 턴-오프되어야 할 N타입의 산화물 반도체 트랜지스터가 높은 온도에서 정상적으로 턴-오프되지 않아 누설 전류를 발생시키게되며, 이 누설 전류로 인해 세트 노드의 전압이 낮아지게 되어 쉬프트 레지스터의 출력이 정상적으로 발생되지 않는 문제점이 발생된다.When an N-type oxide semiconductor transistor is used in a shift register, it is preferable that its threshold voltage has a positive value. However, as shown in FIG. 1, as the temperature increases, the threshold voltage of the oxide semiconductor transistor shifts in the negative direction. As a result, the N-type oxide semiconductor transistor to be turned off in the output period of the shift register The leakage current does not normally turn on at a high temperature and the voltage of the set node is lowered due to the leakage current and the output of the shift register is not normally generated.
도 2는 종래의 산화물 반도체 트랜지스터의 문턱전압의 변화에 따른 세트 노드의 전압 및 스캔펄스 전압을 나타낸 도면이다.FIG. 2 is a view showing voltage and scan pulse voltage of a set node according to a change in threshold voltage of a conventional oxide semiconductor transistor.
도 2의 (a)에 도시된 바와 같이, 산화물 반도체 트랜지스터의 문턱전압이 -1일 경우 이의 누설 전류에 의해 세트 노드의 전압이 빠른 속도로 하강하게 되어 출력, 즉 스캔펄스의 전압 역시 빠른 속도로 하강하고 있음을 알 수 있다.As shown in FIG. 2A, when the threshold voltage of the oxide semiconductor transistor is -1, the voltage of the set node is lowered rapidly due to the leakage current of the oxide semiconductor transistor, so that the output, that is, the voltage of the scan pulse, It can be seen that it is descending.
또한 도 2의(b)에 도시된 바와 같이, 산화물 반도체 트랜지스터의 문턱전압이 -3일 경우 이의 누설 전류가 더 증가하여 세트 노드의 전압이 상승조차 되지 않고, 이로 인해 스캔펄스가 전혀 발생되지 않음을 알 수 있다.Also, as shown in FIG. 2B, when the threshold voltage of the oxide semiconductor transistor is -3, the leakage current of the oxide semiconductor transistor is further increased, so that the voltage of the set node is not even raised. As a result, no scan pulse is generated at all .
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 세트 노드의 방전을 담당하는 스위칭소자의 소스전극에 방전용전압 대신 이보다 더 큰 전압 값을 갖는 클럭펄스를 공급하여 이 클럭펄스가 스캔펄스로서 출력되는 출력기간에 이 스위칭소자를 완전히 턴-오프시킴으로써 스캔펄스를 정상적으로 발생시킬 수 있는 쉬프트 레지스터를 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made in order to solve the above problems, and it is an object of the present invention to provide a method for supplying a set- And the scan driver can normally generate the scan pulse by turning off the switch in the output period.
상술된 바와 같은 목적을 달성하기 위한 본 발명에 따른 쉬프트 레지스터는스캔펄스들을 차례로 출력하는 다수의 스테이지들을 포함하며 각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를 자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며; 그리고, 각 스테이지의 노드 제어부가, 다음단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 세트 노드 사이에 접속된 제 1 방전용 스위칭소자를 포함함을 특징으로 한다.According to an aspect of the present invention, there is provided a shift register including a plurality of stages sequentially outputting scan pulses, each stage including a node controller for controlling signal states of a set node and a reset node, And outputting the supplied clock pulse as a scan pulse through its output terminal according to a signal state of the set node and the reset node; The node controller of each stage is controlled to turn on and off according to a scan pulse from the next stage, and is connected between any one of the plurality of clock transmission lines transmitting the plurality of clock pulses and the set node And a first discharging switching element connected to the first discharging switching element.
각 스테이지의 노드 제어부가, 전단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 리세트 노드 사이에 접속된 제 2 방전용 스위칭소자를 더 포함함을 특징으로 한다.The node controller of each stage is controlled to turn on and off according to a scan pulse from the previous stage and to connect between any one of the plurality of clock transmission lines transmitting the plurality of clock pulses and the reset node And a second discharge-dedicated switching element.
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며 상기 방전용전원라인은 방전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the reset node when the power supply line is turned on; Further comprising a fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on, The first discharging switching element provided in the control unit is turned on or off in response to a scan pulse from the (n + 2) th stage, and when the set node and the one clock transmission line are turned on electrically Connect; The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks The transmission lines are electrically connected to each other, and the discharge power supply line transmits a discharge voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함함을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other when turned on .
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on; A fourth switching device that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on; A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on; And a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when the first switch is turned on, The first set of switching elements is turned on or off in response to a scan pulse from the (n + 2) th stage, and when the set node is turned on, any one of the clock transmission lines is electrically connected ; The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other; Wherein the discharge power supply line transmits a discharge voltage and the discharge voltage is smaller than the charge voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함함을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other when turned on .
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며 상기 제 1 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on; A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the first discharge power supply line to each other when the first switch is turned on; A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on; Further comprising a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharging power supply line to each other when the first switch is turned on, The first discharge switching element provided in the node control unit of the node control unit is turned on or turned off in response to a scan pulse from the (n + 2) th stage, and when the set node and any one of the clock transmission lines are turned on Electrically connected; The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other; Wherein the first discharging power line transmits a first discharging voltage and the first discharging voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며 상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other ; The second discharge power line transmits a second discharge voltage and the second discharge voltage is equal to or greater than the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자; 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며 상기 제 1 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on; A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the first discharge power supply line to each other when the first switch is turned on; A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on; A sixth switching device that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharge power supply line to each other when the first switch is turned on; And a seventh switching element that is turned on or turned off in response to a scan pulse from the n-2 stage and electrically connects the reset node and the first discharge power supply line to each other at the turn- The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other; Wherein the first discharging power line transmits a first discharging voltage and the first discharging voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other ; The second discharging power line transmits a second discharging voltage; And the second discharge voltage is equal to or greater than the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 제 2 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하고, 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 1 및 제 2 방전용전압은 상기 충전용전압보다 작으며 상기 제 1 방전용전압이 제 2 방전용전압보다 작거나 같은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on; A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the second discharge power supply line to each other when the switch is turned on; A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on; Further comprising a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharge power supply line to each other when the first switch is turned on, The first discharge switching element provided in the node control unit is turned on or turned off in response to a scan pulse from the (n + 2) th stage. When the set node and any one of the clock transmission lines are turned on Lt; / RTI > The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other; Wherein the first discharging power line transfers a first discharging voltage and the second discharging power line transmits a second discharging voltage; Wherein the first and second discharge voltages are less than the charging voltage and the first discharge voltage is less than or equal to a second discharge voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other And the second discharging power line transmits a second discharging voltage; And the second discharge voltage is equal to or greater than the first discharge voltage.
상기 리세트 노드는 제 1 리세트 노드와 제 2 리세트 노드로 구분되며 제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 제 1 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 1 교류전원라인과 상기 제 1 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 제 1 교류전원라인으로부터의 제 1 교류전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 교류전원라인과 제 1 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자; 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 제 2 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 교류전원라인과 상기 제 2 리세트 노드를 서로 전기적으로 연결하는 제 8 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 9 스위칭소자; 제 2 교류전원라인으로부터의 제 2 교류전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 교류전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 10 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 11 스위칭소자; 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 12 스위칭소자를 더 포함하며 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며; 상기 제 1 방전용전압은 상기 충전용전압보다 작으며; 상기 제 1 교류전압의 위상은 제 2 교류전압의 위상에 대하여 180도 위상 반전된 형태인 것을 특징으로 한다.The reset node is divided into a first reset node and a second reset node, and the node controller provided in the n-th stage is turned on or off in response to a scan pulse from the (n-2) A first switching element for electrically connecting the set node and the charging power supply line to each other when turned on; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; A third switching element that is turned on or turned off in response to a voltage supplied to the first common node and electrically connects the first AC power supply line and the first reset node when the first AC power supply line is turned on; A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the first reset node and the first discharge power supply line to each other when the first switch is turned on; A fifth switching device that is turned on or off in response to a first AC voltage from the first AC power supply line and electrically connects the first AC power supply line and the first common node when the first AC power supply line is turned on; A sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the first common node and the first discharge power supply line to each other when the first switch is turned on; A seventh switching device which is turned on or off in response to a scan pulse from the n-2 stage and electrically connects the first reset node and the first discharge power supply line when turned on; An eighth switching device that is turned on or turned off in response to a voltage supplied to the second common node and electrically connects the second AC power supply line and the second reset node to each other when the second AC power supply is turned on; A ninth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the second reset node and the first discharging power supply line to each other when turned on; A tenth switching device that turns on or off in response to a second AC voltage from the second AC power supply line and electrically connects the second AC power supply line and the second common node to each other when the second AC power supply line is turned on; An eleventh switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the second common node and the first discharge power supply line to each other when the first switch is turned on; And a twelfth switching element that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the second reset node and the first discharging power supply line to each other And the first discharging switching element included in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage, Electrically connecting the clock transmission lines to each other; The first discharging power line transmits a first discharging voltage; The first discharge voltage is smaller than the charging voltage; And the phase of the first AC voltage is inverted by 180 degrees with respect to the phase of the second AC voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 상기 제 1 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 제 1 풀다운 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 제 2 풀업 스위칭소자; 상기 제 2 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 제 2 풀다운 스위칭소자를 포함하며 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; A first pull-down switching device for turning on or off in response to a voltage supplied to the first reset node and electrically connecting an output terminal of the n-th stage to a second discharge power supply line, ; A second pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And a second pull-down switching element for turning on or off the output terminal in response to a voltage supplied to the second reset node and electrically connecting the output terminal of the n-th stage and the second discharge power- And the second discharging power line transmits a second discharging voltage; And the second discharge voltage is equal to or greater than the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자; 제 n+2 스테이지의 출력부에 공급되는 클럭펄스 및 제 n+3 스테이지의 출력부에 공급되는 클럭펄스 중 어느 하나의 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 3 스위칭소자; 제 n-1 스테이지의 출력부에 공급되는 클럭펄스 및 제 n-2 스테이지의 출력부에 공급되는 클럭펄스 중 어느 하나의 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하고, 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 1 및 제 2 방전용전압은 상기 충전용전압보다 작으며 상기 제 1 방전용전압이 제 2 방전용전압보다 작거나 같은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and turns on the first node electrically connecting the set node and the charging power supply line A switching element; A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ; And is turned on or off in response to a clock pulse of either a clock pulse supplied to the output of the (n + 2) -th stage and a clock pulse supplied to the output of the (n + 3) A third switching device electrically connecting the power supply line and the common node to each other; On or off in response to any one of a clock pulse supplied to the output of the (n-1) -th stage and a clock pulse supplied to the output of the (n-2) -th stage, A fourth switching device for electrically connecting the node and the first discharge power source line to each other; A fifth switching element that is turned on or off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when the power supply line is turned on; And a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the first discharge power supply line to each other when the first switch is turned on; The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other; The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other; Wherein the first discharging power line transfers a first discharging voltage and the second discharging power line transmits a second discharging voltage; Wherein the first and second discharge voltages are less than the charging voltage and the first discharge voltage is less than or equal to a second discharge voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며; 상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other ; The second discharging power line transmits a second discharging voltage; And the second discharge voltage is equal to or greater than the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는, 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 방전용 스위칭소자; 및, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 제 2 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자를 더 포함함을 특징으로 한다.The node controller provided in the n-th stage turns on or off in response to a scan pulse from the (n-2) th stage, and when the common node and any one of the clock transmission lines are electrically connected A third discharging switching element for discharging; And a seventh switching element that is turned on or turned off in response to a voltage supplied to the set node and electrically connects the reset node and the second discharge power supply line to each other when the first switch is turned on .
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The nodal control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the output terminal of the n-1th stage and the set node electrically A first switching element connected to the first switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The reset node is connected to any one of the clock transmission lines; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The nodal control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the output terminal of the n-1th stage and the set node electrically A first switching element connected to the first switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and the discharge power supply line when turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The reset node is connected to any one of the clock transmission lines; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 제 1 커패시터; 어느 하나의 클럭전송라인과 상기 리세트 노드 사이에 접속된 제 2 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on; A fourth switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on; A first capacitor connected between any one of the clock transmission lines and the common node; Further comprising a second capacitor connected between any one of the clock transmission lines and the reset node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 제 1 커패시터, 제 2 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharging switching element, the first capacitor, the second capacitor, and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 제 1 커패시터; 어느 하나의 클럭전송라인과 상기 리세트 노드 사이에 접속된 제 2 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and any one of the clock transmission lines to each other; A fourth switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on; A first capacitor connected between any one of the clock transmission lines and the common node; Further comprising a second capacitor connected between any one of the clock transmission lines and the reset node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 제 1 커패시터, 제 2 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharge switching element, the third switching element, the first capacitor, the second capacitor, and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 리세트 노드와 공통 노드가 서로 연결되며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The reset node and the common node are connected to each other; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on; A fourth switching element that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and the discharge power supply line to each other at turn-on; Further comprising: a capacitor connected between any one of the clock transmission lines and the common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 리세트 노드와 공통 노드가 서로 연결되며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The reset node and the common node are connected to each other; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on; A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the first common node and a discharge power supply line to each other when the first node is turned on; A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time; A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on; A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other; A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the first common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on; A third switching device that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and the discharge power supply line to each other when the first common node is turned on; A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time; A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on; A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other; A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the first common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharging switching element, the capacitor and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on; A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and one of the clock transmission lines to each other; A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time; A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on; A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other; A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the first common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharging switching element, the third discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자; 상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자; 상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 상기 리세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결하는 제 8 스위칭소자; 어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on; A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and one of the clock transmission lines to each other; A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time; A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on; A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other; A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on; An eighth switching device that turns on or off according to a voltage supplied to the reset node and electrically connects an output terminal of the (n-1) th stage and a discharge power supply line to each other; Further comprising: a capacitor connected between any one of the clock transmission lines and the first common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The discharging power line transmits a discharging voltage; The charging power supply line transmits a charging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The first discharging switching element, the third discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
상기 제 n 스테이지에 구비된 노드 제어부는, 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자; 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자; 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자; 어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터를 더 포함하며; 제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며; 상기 충전용전원라인은 충전용전압을 전송하며; 상기 방전용전원라인은 방전용전압을 전송하며; 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 한다.The node control unit provided in the n-th stage turns on or off in response to a scan pulse from the (n-1) th stage, and turns on the first power supply line and the set node electrically connected to each other A switching element; A second switching device that is turned on or off according to a voltage supplied to the node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on; A third switching element that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and the discharge power supply line when turned on; Further comprising: a capacitor connected between any one of the clock transmission lines and the common node; The first discharge switching element provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage, and when turned on, To each other; The charging power supply line transmits a charging voltage; The discharging power line transmits a discharging voltage; And the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는, 상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및, 상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며; 상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며; 상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 한다.The output section of the n-th stage is turned on or off in response to a voltage supplied to the set node, and when one of the clock transmission lines and the output terminal of the n-th stage is electrically connected Up switching device; And a pulldown switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects an output terminal of the n-th stage and a discharge power supply line to each other at the turn-on time; The reset node is connected to any one of the clock transmission lines; The first discharging switching element, the third discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
클럭전송라인들 각각에 공급되는 클럭펄스의 저전압이 상기 방전용전압보다 큰 것을 특징으로 한다.And the low voltage of the clock pulse supplied to each of the clock transmission lines is larger than the discharge voltage.
본 발명에서는 세트 노드의 방전을 담당하는 스위칭소자의 소스전극에 방전용전압대신 이보다 더 큰 전압 값을 갖는 클럭펄스를 공급하여 이 클럭펄스가 스캔펄스로서 출력되는 출력기간에 이 스위칭소자를 완전히 턴-오프시킴으로써 스캔펄스를 정상적으로 발생시킬 수 있다.In the present invention, a clock pulse having a voltage value larger than that of the discharge voltage is supplied to the source electrode of the switching element for discharging the set node, and the switching element is turned completely during the output period in which the clock pulse is output as the scan pulse The scan pulse can be normally generated.
도 1은 종래의 산화물 반도체 트랜지스터의 온도에 따른 게이트 전압과 드레인 전류간의 관계 특성을 나타낸 도면
도 2는 종래의 산화물 반도체 트랜지스터의 문턱전압의 변화에 따른 세트 노드의 전압 및 스캔펄스 전압을 나타낸 도면
도 3은 본 발명의 실시예에 따른 쉬프트 레지스터를 나타낸 도면
도 4는 도 1의 쉬프트 레지스터에 공급되는 각종 신호 및 이로부터 출력되는 각종 신호의 출력 타이밍도
도 5는 본 발명의 제 1 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 6은 본 발명의 제 2 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 7은 본 발명의 제 3 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 8은 본 발명의 제 4 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 9는 본 발명의 제 5 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 10은 본 발명의 제 6 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 11은 본 발명의 제 7 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 12는 본 발명의 제 8 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 13 및 도 14는 본 발명의 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압 및 스캔펄스의 전압 파형을 나타낸 도면
도 15는 본 발명의 실시예에 따른 또 다른 쉬프트 레지스터를 나타낸 도면
도 16은 도 15의 쉬프트 레지스터에 공급되는 각종 신호 및 이로부터 출력되는 각종 신호의 출력 타이밍도이다.
도 17은 본 발명의 제 9 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 18은 본 발명의 제 10 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 19는 본 발명의 제 11 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 20은 본 발명의 실시예에 따른 또 다른 쉬프트 레지스터를 나타낸 도면
도 21은 본 발명의 제 12 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 22는 본 발명의 제 13 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 23은 본 발명의 제 14 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 24는 본 발명의 제 15 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 25는 본 발명의 제 16 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 26은 본 발명의 제 17 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 27은 본 발명의 제 18 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 28은 본 발명의 제 19 실시예에 따른 스테이지의 회로 구성을 나타낸 도면
도 29는 본 발명의 제 9 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 클럭펄스의 전압 및 공통 노드의 전압의 파형을 나타낸 도면
도 30은 본 발명의 제 10 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 클럭펄스의 전압 및 공통 노드의 전압의 파형을 나타낸 도면
도 31은 본 발명의 제 12 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압 및 리세트 노드의 전압의 파형을 나타낸 도면
도 32는 본 발명의 제 13 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 공통 노드의 전압 및 리세트 노드의 전압의 파형을 나타낸 도면이다.
도 33은 본 발명의 제 14 실시예(도 23)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압 및 공통 노드(CN)의 전압의 파형을 나타낸 도면이다.
도 34는 본 발명의 제 15 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압 및 공통 노드의 전압의 파형을 나타낸 도면이다.
도 35는 본 발명의 제 16 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 리세트 노드 및 제 1 공통 노드의 전압의 파형을 나타낸 도면이다.
도 36은 본 발명의 제 17 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 리세트 노드 및 제 1 공통 노드의 전압의 파형을 나타낸 도면이다.
도 37은 본 발명의 제 18 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 리세트 노드 및 제 1 공통 노드의 전압의 파형을 나타낸 도면이다.
도 38은 본 발명의 제 19 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압, 스캔펄스의 전압, 리세트 노드 및 제 1 공통 노드의 전압의 파형을 나타낸 도면1 is a graph showing a relationship between a gate voltage and a drain current according to the temperature of a conventional oxide semiconductor transistor;
2 is a graph showing a voltage and a scan pulse voltage of a set node according to a change in threshold voltage of a conventional oxide semiconductor transistor
3 is a view illustrating a shift register according to an embodiment of the present invention.
Fig. 4 is a timing chart of output signals of various signals supplied to the shift register of Fig. 1 and various signals outputted therefrom
5 is a diagram showing a circuit configuration of a stage according to the first embodiment of the present invention;
6 is a diagram showing a circuit configuration of a stage according to a second embodiment of the present invention
7 is a diagram showing a circuit configuration of a stage according to a third embodiment of the present invention
8 is a diagram showing a circuit configuration of a stage according to a fourth embodiment of the present invention
9 is a diagram showing a circuit configuration of a stage according to a fifth embodiment of the present invention
10 is a diagram showing a circuit configuration of a stage according to a sixth embodiment of the present invention
11 is a diagram showing a circuit configuration of a stage according to a seventh embodiment of the present invention
12 is a diagram showing a circuit configuration of a stage according to an eighth embodiment of the present invention
13 and 14 are diagrams showing voltage waveforms of a set node and a scan pulse generated by a shift register according to an embodiment of the present invention
15 is a view showing another shift register according to the embodiment of the present invention
16 is an output timing diagram of various signals supplied to the shift register of FIG. 15 and various signals outputted therefrom.
17 is a diagram showing a circuit configuration of a stage according to a ninth embodiment of the present invention
18 is a diagram showing a circuit configuration of a stage according to a tenth embodiment of the present invention
19 is a diagram showing a circuit configuration of a stage according to an eleventh embodiment of the present invention
20 is a view showing another shift register according to the embodiment of the present invention
21 is a diagram showing a circuit configuration of a stage according to a twelfth embodiment of the present invention
22 is a diagram showing a circuit configuration of a stage according to a thirteenth embodiment of the present invention
23 is a diagram showing a circuit configuration of a stage according to a fourteenth embodiment of the present invention
24 is a diagram showing a circuit configuration of a stage according to a fifteenth embodiment of the present invention
25 is a diagram showing a circuit configuration of a stage according to a sixteenth embodiment of the present invention;
26 is a diagram showing a circuit configuration of a stage according to a seventeenth embodiment of the present invention
27 is a diagram showing a circuit configuration of a stage according to an eighteenth embodiment of the present invention
28 is a diagram showing a circuit configuration of a stage according to a nineteenth embodiment of the present invention
29 is a diagram showing waveforms of a voltage of a set node, a voltage of a scan pulse, a voltage of a clock pulse, and a voltage of a common node generated by a shift register according to a ninth embodiment of the present invention
30 is a view showing waveforms of a voltage of a set node, a voltage of a scan pulse, a voltage of a clock pulse, and a voltage of a common node generated by the shift register according to the tenth embodiment of the present invention
31 is a view showing a waveform of a voltage of a set node, a voltage of a scan pulse, and a voltage of a reset node generated by a shift register according to a twelfth embodiment of the present invention
FIG. 32 is a view showing waveforms of a set node voltage, a scan pulse voltage, a common node voltage, and a reset node voltage generated by the shift register according to the thirteenth embodiment of the present invention.
FIG. 33 is a diagram showing the waveforms of the voltage of the set node Q, the voltage of the scan pulse, and the voltage of the common node CN generated by the shift register according to the fourteenth embodiment of the present invention (FIG. 23).
FIG. 34 shows waveforms of a set node voltage, a scan pulse voltage, and a common node voltage generated by the shift register according to the fifteenth embodiment of the present invention.
FIG. 35 is a diagram showing waveforms of a voltage of a set node, a voltage of a scan pulse, a reset node, and a voltage of a first common node generated by a shift register according to a sixteenth embodiment of the present invention.
FIG. 36 is a diagram showing waveforms of a voltage of a set node, a voltage of a scan pulse, a reset node, and a voltage of a first common node generated by a shift register according to a seventeenth embodiment of the present invention.
FIG. 37 is a diagram showing waveforms of a voltage of a set node, a voltage of a scan pulse, a reset node, and a voltage of a first common node generated by a shift register according to an eighteenth embodiment of the present invention.
38 is a view showing waveforms of a voltage of a set node, a voltage of a scan pulse, a reset node, and a voltage of a first common node generated by a shift register according to a nineteenth embodiment of the present invention
도 3은 본 발명의 실시예에 따른 쉬프트 레지스터를 나타낸 도면이고, 도 4는 도 1의 쉬프트 레지스터에 공급되는 각종 신호 및 이로부터 출력되는 각종 신호의 출력 타이밍도이다.FIG. 3 is a diagram illustrating a shift register according to an embodiment of the present invention. FIG. 4 is an output timing diagram of various signals supplied to the shift register of FIG. 1 and various signals output therefrom.
본 발명의 실시예에 따른 쉬프트 레지스터는, 도 3에 도시된 바와 같이, n개의 스테이지들(ST1 내지STn) 및 두 개의 더미 스테이지(STn+1, STn+2)를 포함한다. 여기서, 각 스테이지들(ST1 내지STn+2)은 각각의 출력단자(OT)를 통해 한 프레임 기간동안 한 번의 스캔펄스(SP1 내지 SPn+2)를 출력한다.The shift register according to the embodiment of the present invention includes n stages ST1 to STn and two dummy stages STn + 1 and STn + 2 as shown in FIG. Here, each of the stages ST1 to STn + 2 outputs one scan pulse (SP1 to SPn + 2) for one frame period through each output terminal OT.
각 스테이지(ST1 내지 STn)는 스캔펄스를 이용하여 자신에게 접속된 게이트 라인을 구동시킨다. 아울러 제 1 및 제 2 더미 스테이지를 포함한 모든 스테이지들(ST1 내지 STn+2)은 자신으로부터 후단에 위치한 스테이지 및 자신으로부터 전단에 위치한 스테이지의 동작을 제어한다.Each of the stages ST1 to STn drives a gate line connected thereto by using a scan pulse. In addition, all the stages ST1 to STn + 2 including the first and second dummy stages control the operation of the stage located at the rear end from itself and the stage located at the front end from the stage itself.
스테이지들(ST1 내지 STn+2)은 제 1 스테이지(ST1)부터 제 2 더미 스테이지(STn+2) 순서로 차례로 스캔펄스를 출력한다. 즉, 제 1 스테이지(ST1)가 제 1 스캔펄스(SP1)를 출력하고, 이어서 제 2 스테이지(ST2)가 제 2 스캔펄스(SP2)를 출력하고, 다음으로, 제 3 스테이지(ST3)가 제 3 스캔펄스(SP3)를 출력하고, ...., 다음으로 제 n 스테이지(STn)가 제 n 스캔펄스(SPn)를 출력하고, 다음으로 제 n+1 더미 스테이지(STn+1)가 제 n+1 스캔펄스(SPn+1)를 출력한다. 그리고, 마지막으로 제 2 더미 스테이지(STn+2)가 제n+2 스캔펄스(SPn+2)를 출력한다.The stages ST1 to STn + 2 sequentially output scan pulses in the order of the first stage ST1 to the second dummy
제 1 및 제 2 더미 스테이지(STn+1, STn+2)를 제외한 스테이지들(ST1 내지 STn)로부터 출력된 스캔펄스는 액정패널(도시되지 않음)의 게이트 라인들에 순차적으로 공급되어, 상기 게이트 라인들을 순차적으로 스캐닝하게 된다. 그리고, 상기 스테이지들로부터 출력된 스캔펄스는 자신으로부터 전단에 위치한 스테이지에만 공급되거나, 또는 전단에 위치한 스테이지 및 후단에 위치한 스테이지에 공급되거나, 또는 후단에 위치한 스테이지에만 공급된다.The scan pulses output from the stages ST1 to STn except for the first and second dummy stages STn + 1 and STn + 2 are sequentially supplied to the gate lines of the liquid crystal panel (not shown) The lines are scanned sequentially. The scan pulse output from the stages is supplied only to the stage located at the previous stage from the stage itself, or to the stage located at the front stage and to the stage located at the rear stage, or to the stage located at the rear stage.
이러한 쉬프트 레지스터는 액정패널에 내장될 수 있다. 즉, 상기 액정패널은 화상을 표시하기 위한 표시부와 상기 표시부를 둘러싸는 비표시부를 갖는데, 상기 쉬프트 레지스터는 상기 비표시부에 내장된다.Such a shift register can be incorporated in the liquid crystal panel. That is, the liquid crystal panel has a display portion for displaying an image and a non-display portion surrounding the display portion, and the shift register is embedded in the non-display portion.
이와 같이 구성된 쉬프트 레지스터의 전체 스테이지(ST1 내지STn+2)는 충전용전압(VDD), 방전용전압(VSS), 그리고 서로 순차적인 위상차를 갖고 순환하는 제 1 내지 제 4 클럭펄스(CLK1 내지CLK4)들 중 적어도 어느 하나를 공급받는다. 한편, 상기 스테이지들(ST1 내지 STn+2) 중 제 1 스테이지, 제 2 스테이지, 제 1 더미 스테이지 및 제 2 더미 스테이지(ST1, ST2)는 제 1 및 제 2 스타트 펄스(Vst1, Vst2)를 더 공급받는다.The entire stages ST1 to STn + 2 of the shift register constructed as described above are supplied with the charging voltage VDD, the discharging voltage VSS and the first to fourth clock pulses CLK1 to CLK4 Or the like). The first stage, the second stage, the first dummy stage and the second dummy stage ST1 and ST2 among the stages ST1 to STn + 2 further include first and second start pulses Vst1 and Vst2, It is supplied.
충전용전압(VDD)은 주로 각 스테이지(ST1 내지 STn+2)의 노드들을 충전시키는데 사용되며, 방전용전압(VSS)은 주로 각 스테이지(ST1 내지 STn+1)의 노드들 및 출력단자(OT)를 방전시키는데 사용된다.The charging voltage VDD is mainly used to charge the nodes of each of the stages ST1 to STn + 2 and the discharging voltage VSS is mainly used for the nodes of the stages ST1 to STn + 1 and the output terminals OT Is discharged.
충전용전압(VDD) 및 방전용전압(VSS)은 모두 직류 전압으로서, 상기 충전용전압(VDD)은 정극성을 나타내며, 상기 방전용전압(VSS)은 부극성을 나타낸다. 여기서, 방전용전압(VSS)은 접지전압이 될 수 있다.The charging voltage VDD and the discharging voltage VSS are both DC voltages, the charging voltage VDD is positive and the discharging voltage VSS is negative. Here, the discharge voltage VSS may be a ground voltage.
한편, 스테이지의 회로 구성에 따라 전체 스테이지는 제 1 및 제 2 교류 전압들(Vac1, Vac2)을 더 공급받을 수 있다.On the other hand, according to the circuit configuration of the stage, the entire stage can be further supplied with the first and second AC voltages Vac1 and Vac2.
제 1 및 제 2 교류 전압(Vac1, Vac2)은 주로 각 스테이지(ST1 내지 STn+1)의 노드들 중 리세트 노드들의 충전과 방전을 제어하기 위한 교류 신호들로서, 제 1 교류 전압(Vac1)은 제 2 교류 전압(Vac2)에 대하여 180도 위상 반전된 형태를 갖는다. 제 1 및 제 2 교류 전압(Vac1, Vac2)의 하이상태에서의 전압값은 충전용전압(VDD)의전압값과 동일 할 수도 있으며, 이 제 1 및 제 2 교류 전압(Vac1, Vac2)의 로우상태에서의 전압값은 방전용전압(VSS)의 전압값과 동일 할 수도 있다. 제 1 및 제 2 교류 전압(Vac1, Vac2)은 p 프레임 기간을 주기로 하여 그들의 상태가 반전된다. 여기서, p는 자연수이다.The first and second AC voltages Vac1 and Vac2 are mainly AC signals for controlling the charging and discharging of the reset nodes among the nodes of each of the stages ST1 to STn + And inverted by 180 degrees with respect to the second AC voltage (Vac2). The voltage value of the first and second AC voltages Vac1 and Vac2 in the high state may be the same as the voltage value of the charging voltage VDD and the voltage value of the first and second AC voltages Vac1 and Vac2 May be the same as the voltage value of the discharge voltage (VSS). The first and second AC voltages (Vac1, Vac2) are inverted in their p-frame periods. Here, p is a natural number.
제 1 내지 제 4 클럭펄스(CLK1 내지CLK4)는 각 스테이지(ST1 내지 STn+1)의 스캔펄스(SP1 내지SPn)를 생성하는데 사용되는 신호들로서, 각 스테이지(ST1 내지STn+1)들은 이들 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)들 중 어느 하나를 공급받아 스캔펄스(SP1 내지 SPn)를 출력한다. 예를 들어, 제 4j+1 스테이지는 제 1 클럭펄스(CLK1)를 사용하여 스캔펄스, 제 4j+2 스테이지는 제 2 클럭펄스(CLK2)를 사용하여 스캔펄스를출력하며, 제 4j+3 스테이지는 제 3 클럭펄스(CLK3)를 사용하여 스캔펄스를 출력하며, 제 4j+4 스테이지는 제 4 클럭펄스(CLK4)를 사용하여 스캔펄스를출력한다. 여기서, j는 자연수를 나타낸다.The first to fourth clock pulses CLK1 to CLK4 are signals used to generate the scan pulses SP1 to SPn of the stages ST1 to
본 발명에서는 서로 다른 위상차를 갖는 4종의 클럭펄스를 사용하는 예를 나타내었지만, 상기 클럭펄스의 종류는 2개 이상이면 몇 개라도 사용할 수 있다.Although four clock pulses having different phase differences are used in the present invention, the number of clock pulses may be two or more.
이 클럭펄스들(CLK1 내지 CLK4)은, 도 4에 도시된 바와 같이, 서로 인접한 기간에 출력되는 클럭펄스들간의 하이구간이 일정기간 중첩되도록 출력된다. 예를 들어, 서로 인접한 제 1 클럭펄스(CLK1)와 제 2 클럭펄스(CLK2)가 그들의 하이구간이 약 1/2H(수평기간)에 해당하는 시간 동안 중첩되도록출력될 수 있다. 이 중첩되는 수평기간의 시간은 1/3H가 될 수도 있다. 이와 같이 서로 인접한 클럭펄스들의 하이구간이 중첩됨에 따라 스캔펄스들 역시 이들 클럭펄스와 동일한 특성을 갖는다. 즉, 도 9에 도시된 바와 같이, 스캔펄스들은 서로 인접한 기간에 출력되는 스캔펄스들간의 하이구간이 일정기간 중첩되도록 출력된다. 제 1 및 제 2 스타트 펄스(Vst1, Vst2) 역시 서로 중첩될 수 있다.As shown in FIG. 4, the clock pulses CLK1 to CLK4 are outputted such that the high period between the clock pulses output in the adjacent periods overlaps with each other for a certain period of time. For example, the first clock pulse CLK1 and the second clock pulse CLK2 which are adjacent to each other may be output so that their high-level portions overlap for a time corresponding to about 1 / 2H (horizontal period). The time of the overlapping horizontal period may be 1 / 3H. As the high period of the adjacent clock pulses is overlapped, the scan pulses have the same characteristics as those of the clock pulses. That is, as shown in FIG. 9, the scan pulses are outputted so that the high period between the scan pulses output in the adjacent periods overlaps with each other for a predetermined period. The first and second start pulses Vst1 and Vst2 may also overlap each other.
도 3에 도시된 바와 같이, 제 k 스테이지는 제 k-2 및 제 k-1 스테이지로부터의 스캔펄스에 응답하여 인에이블된다. 여기서, k는 자연수이다. 단, 제 1 스테이지(ST1)는 타이밍 콘트롤러로부터의 제 1 스타트 펄스(Vst1)에 응답하여 인에이블되며, 제 2 스테이지는 상기 타이밍 콘트롤러로부터의 제 2 스타트 펄스에 응답하여 인에이블된다. 여기서, 제 2 스테이지(ST2)는 제 2 스타트 펄스(Vst2) 대신에 제 1 스타트 펄스(Vst1)에 의해 인에이블될 수 도 있다.As shown in Fig. 3, the k-th stage is enabled in response to the scan pulses from the (k-2) th and (k-1) th stages. Here, k is a natural number. However, the first stage ST1 is enabled in response to the first start pulse Vst1 from the timing controller, and the second stage is enabled in response to the second start pulse from the timing controller. Here, the second stage ST2 may be enabled by the first start pulse Vst1 instead of the second start pulse Vst2.
제 k 스테이지는 제 k+2 스테이지로부터의 스캔펄스에 응답하여 디스에이블된다. 단, 제 1 및 제 2 더미 스테이지(STn+1, STn+2)는 타이밍 콘트롤러로부터의 제 1 스타트 펄스(Vst1)또는 제 2 스타트 펄스(Vst2)에 응답하여 디스에이블된다.The k < th > stage is disabled in response to the scan pulse from the (k + 2) th stage. However, the first and second dummy stages STn + 1 and STn + 2 are disabled in response to the first start pulse Vst1 or the second start pulse Vst2 from the timing controller.
여기서 각 스테이지의 회로 구성을 상세히 설명하면 다음과 같다.Here, the circuit configuration of each stage will be described in detail as follows.
제 11st 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 5는 본 발명의 제 1 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.5 is a diagram showing a circuit configuration of a stage according to the first embodiment of the present invention.
본 발명의 제 1 실시예에 따른 각 스테이지는, 도 5에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드 및 리세트 노드의 신호상태를제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)의 신호상태에 따라 상기 공급받은 클럭펄스를 자신의 출력단자를 통해 스캔펄스로서 출력한다.Each stage according to the first embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node and the reset node of the stage. The output part OB receives any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its output terminal according to the signal states of the set node Q and the reset node QB As a scan pulse.
제 n 스테이지에 구비된 노드 제어부는, 세트 노드(Q), 리세트 노드(QB), 제 1 및 제 2 방전용 스위칭소자(TD1, TD2), 그리고 제 1 내지 제 4 스위칭소자들(Tr1 내지 Tr4)를 포함한다.The node controller provided in the n-th stage includes a set node Q, a reset node QB, first and second discharge switching elements TD1 and TD2, and first through fourth switching elements Tr1- Tr4).
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다. 단, 제 1 더미 스테이지(STn+1)에 구비된 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의제 1 스타트 펄스(Vst1)에 의해 제어된다. 마찬가지로, 제 2 더미 스테이지(STn+2)에 구비된 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의 제 2 스타트 펄스(Vst2)에 의해 제어된다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other. However, the first discharge switching element TD1 provided in the first dummy stage STn + 1 is controlled by the first start pulse Vst1 of the timing controller instead of the scan pulse from the (n + 2) th stage. Similarly, the first discharge switching element TD1 provided in the second dummy stage STn + 2 is controlled by the second start pulse Vst2 of the timing controller instead of the scan pulse from the (n + 2) th stage.
제 n 스테이지의 제 2 방전용 스위칭소자(TD2)는 제 n 스테이지의 노드 제어부에 구비된 는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다. 단, 제 1 스테이지(ST1)에 구비된 제 2 방전용 스위칭소자(TD2)는 제 n-2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의 제 1 스타트 펄스(Vst1)에 의해 제어된다. 마찬가지로, 제 2 스테이지(ST2)에 구비된 제 2 방전용 스위칭소자(TD2)는 제 n-2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의 제 2 스타트 펄스(Vst2)에 의해 제어된다.The second discharge-dedicated switching element TD2 of the n-th stage is turned on or off in response to a scan pulse from the (n-2) -th stage provided in the node control section of the n-th stage, And electrically connects the set node (QB) and any one of the clock transmission lines to each other. However, the second discharge switching element TD2 provided in the first stage ST1 is controlled by the first start pulse Vst1 of the timing controller instead of the scan pulse from the (n-2) th stage. Similarly, the second discharge-dedicated switching element TD2 provided in the second stage ST2 is controlled by the second start pulse Vst2 of the timing controller instead of the scan pulse from the n-2th stage.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다. 단, 제 1 스테이지(ST1)에 구비된 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의 제 1 스타트 펄스(Vst1)에 의해 제어된다. 마찬가지로, 제 2 스테이지(ST2)에 구비된 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스 대신에 타이밍 콘트롤러의 제 1 스타트 펄스(Vst2)에 의해 제어된다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other . However, the first switching device Tr1 provided in the first stage ST1 is controlled by the first start pulse Vst1 of the timing controller instead of the scan pulse from the (n-2) th stage. Similarly, the first switching device Tr1 provided in the second stage ST2 is controlled by the first start pulse Vst2 of the timing controller instead of the scan pulse from the (n-2) th stage.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자(OT)와 상기 세트 노드(Q)를 서로 전기적으로 연결한다. 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스는, 결국 이 출력부내의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스를의미한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output OB of the (n-1) -th stage, and the output And electrically connects the terminal OT and the set node Q to each other. The clock pulse supplied to the output section OB of the (n-1) th stage means a clock pulse supplied to the pull-up switching element Uc in the output section.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off in response to the charging voltage from the charging power supply line, and when the charging power supply line and the reset node QB are turned on, Are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the signal state of the set node Q. When the reset node QB is turned on, .
제 n 스테이지에 구비된 출력부(QB)는, 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section QB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching device Uc of the n-th stage is turned on or off according to the signal state of the set node Q and is turned on at any one of the clock transmission lines and the output terminal OT of the n-th stage, Are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 리세트 노드(QB)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 상기 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off according to the signal state of the reset node QB and is turned on when the output terminal OT of the n- Are electrically connected to each other.
이와 같이 구성된 본 발명의 제 1 실시예에 따른 스테이지들을 포함한 쉬프트 레지스터의 동작을 상세히 설명하면 다음과 같다. 설명의 편의상 도 5의 제 n 스테이지를 제 4 스테이지(ST4)로 고쳐 부른다. 또한, 아래의 동작 설명은 제 1 및 제 2 스타트 펄스, 그리고 클럭펄스들간의 중첩되지 않는 기간에서의 동작을 설명한 것으로, 중첩되는 기간동안에는 중첩되어 있는 각 기간에서의 동작이 서로 동시에 발생된다. 예를 들어 제 1 클럭펄스(CLK1)와 제 2 클럭펄스(CLK2)가 서로 중첩되는 1/3H 기간에는 이 제 1 클럭펄스(CLK1)에 의한 동작과 제 2 클럭펄스(CLK2)에 의한 동작이 동시에 발생된다.The operation of the shift register including stages according to the first embodiment of the present invention will now be described in detail. For the convenience of explanation, the n-th stage in Fig. 5 is replaced with the fourth stage ST4. In addition, the following description of the operation describes the operation in the non-overlapping period of the first and second start pulses and the clock pulses, and the operations in the overlapped periods are simultaneously generated during the overlap period. For example, in the 1 / 3H period in which the first clock pulse CLK1 and the second clock pulse CLK2 overlap with each other, the operation by the first clock pulse CLK1 and the operation by the second clock pulse CLK2 Occurs simultaneously.
먼저 이 제 4 스테이지(ST4)의 제 1 세트 기간에서의 동작, 즉 인에이블 동작을 설명하면 다음과 같다. 예를 들어, 이 제 4 스테이지(ST4)의 제 1 세트 기간은 제 2 클럭펄스(CLK2)의 두 번째 1/3H 구간(제 2 클럭펄스의 펄스폭을 3등분 하였을 때 시간적으로 두 번째 1/3H 기간에 해당하는 구간)에 대응되는 기간으로서, 이 제 1 세트 기간은 이 제 2 클럭펄스(CLK2)의 전체 펄스폭 구간 중 이 제 2 클럭펄스(CLK2)에 인접한 클럭펄스들(즉, 제 1 및 제 3 클럭펄스)과 중첩되지 않는 구간에 대응되는 기간이다.First, the operation in the first set period of the fourth stage ST4, that is, the enable operation will be described as follows. For example, the first set period of the fourth stage ST4 is the second 1 / 3H period of the second clock pulse CLK2 (when the pulse width of the second clock pulse is divided into three equal parts, 3H period), and the first set period is a period corresponding to the second clock pulse CLK2 (i.e., a period corresponding to the third clock pulse CLK2) 1 and the third clock pulse).
이 제 1 세트 기간에 제 2 스테이지(ST2)로부터 출력된 제 2 스캔펄스(SP2)는 제 4 스테이지(ST4)에 입력된다.In this first set period, the second scan pulse SP2 output from the second stage ST2 is input to the fourth stage ST4.
즉, 상기 제 2 스캔펄스(SP2)는 상기 제 4 스테이지(ST4)에 구비된 제 1 스위칭소자(Tr1)의 게이트단자 및 제 2 방전용 스위칭소자(TD2)의 게이트단자에 공급된다.That is, the second scan pulse SP2 is supplied to the gate terminal of the first switching device Tr1 and the gate terminal of the second discharge switching device TD2 included in the fourth stage ST4.
그러면, 상기 제 1 스위칭소자(Tr1) 및 제 2 방전용 스위칭소자(Tr1, Tr5)는 턴-온되며, 이때, 상기 턴-온된 제 1 스위칭소자(Tr1)를 통해 충전용전압(VDD)이 세트 노드(Q)에 인가된다. 이에 따라, 상기 세트 노드(Q)가 충전되며, 상기 충전된 세트 노드(Q)에 게이트단자가 접속된 제 4 스테이지(ST4)의풀업 스위칭소자(Uc) 및 제 4 스위칭소자(Tr4)가 턴-온된다.The first switching device Tr1 and the second switching devices Tr1 and Tr5 are turned on and the charging voltage VDD is supplied through the first switching device Tr1 turned on. Is applied to the set node (Q). Thus, the pull-up switching device Uc and the fourth switching device Tr4 of the fourth stage ST4, in which the set node Q is charged and the gate terminal is connected to the charged set node Q, - Turns on.
여기서, 상기 턴-온된 제 4 스위칭소자(Tr4)를 통해 방전용전압(VSS)이 제 1 스테이지(ST1)의 리세트 노드(QB)에 공급됨과 아울러, 상기 턴-온된 제 2 방전용 스위칭소자를 통해 로우전압 상태의 제 4 클럭펄스(CLK4)가 이 리세트 노드(QB)에 공급된다. 그러면, 이 리세트 노드(QB)가 방전된다. 이에 따라 상기 리세트 노드(QB)에 게이트단자가 접속된 풀다운 스위칭소자(Ds)가 턴-오프된다.Here, the discharge voltage VSS is supplied to the reset node QB of the first stage ST1 through the turned-on fourth switching device Tr4, and the turn-on voltage of the second discharge- The fourth clock pulse CLK4 in the low voltage state is supplied to the reset node QB through the reset node QB. Then, the reset node QB is discharged. Accordingly, the pull-down switching device Ds to which the gate terminal is connected to the reset node QB is turned off.
이때, 제 3 스위칭소자(Tr3)는 이의 게이트단자와 드레인단자가 연결된 다이오드 형태이므로, 이 제 3 스위칭소자(Tr3)는 이에 공급되는 충전용전압(VDD)에 의해 항상 턴-온 상태를 유지하고 있다. 이 턴-온된 제 3 스위칭소자(Tr3)에 의해서 충전용전압(VDD)이 리세트 노드(QB)에 공급되는 바, 이에 따라 이 리세트 노드(QB)에는 부극성의 방전용전압(VSS) 및 로우전압 상태의 제 4 클럭펄스(CLK4)와 함께 정극성의 충전용전압(VDD)이 동시에 공급되지만, 제 2 방전용 스위칭소자(TD2) 및 제 4 스위칭소자(Tr4)의 면적이 제 3 스위칭소자(Tr3)의 면적보다 크기 때문에 이 리세트 노드(QB)는 방전 상태로 유지된다.Since the third switching device Tr3 is in the form of a diode connected to the gate terminal and the drain terminal of the third switching device Tr3, the third switching device Tr3 is always kept in the turn-on state by the charging voltage VDD supplied thereto have. The charging voltage VDD is supplied to the reset node QB by the third switching element Tr3 turned on so that the negative discharge voltage VSS is applied to the reset node QB, And the positive charging voltage VDD are supplied together with the fourth clock pulse CLK4 in the low voltage state while the area of the second discharging device TD2 and the fourth switching device Tr4 is the third switching Is larger than the area of the element Tr3, the reset node QB is kept in a discharged state.
한편, 이 제 1 세트 기간동안 이 제 6 스테이지(ST6)로부터의 출력은 로우전압 상태의 제 6 스캔펄스이므로, 이 제 4 스테이지(ST4)에 구비된 제 1 방전용 스위칭소자(TD1)는 턴-오프 상태이다.On the other hand, since the output from the sixth stage ST6 during the first set period is the sixth scan pulse in the low voltage state, the first discharge switching element TD1 provided in the fourth stage ST4 is turned off - Off state.
이어서 이 제 4 스테이지(ST4)의 제 2 세트 기간에서의 동작을 설명하면 다음과 같다. 예를 들어, 이 제 4 스테이지(ST4)의 제 2 세트 기간은 제 3 클럭펄스(CLK3)의 두 번째 1/3H 구간(제 3 클럭펄스의 펄스폭을 3등분 하였을 때 시간적으로 두 번째 1/3H 기간에 해당하는 구간)에 대응되는 기간으로서, 이 제 2 세트 기간은 이 제 3 클럭펄스(CLK3)의 전체 펄스폭 구간 중 이 제 3 클럭펄스(CLK3)에 인접한 클럭펄스들(즉, 제 2 및 제 4 클럭펄스)과 중첩되지 않는 구간에 대응되는 기간이다.Next, the operation in the second set period of the fourth stage ST4 will be described as follows. For example, the second set period of the fourth stage ST4 is the second 1 / 3H period of the third clock pulse CLK3 (when the pulse width of the third clock pulse is divided into three equal parts, 3H period). This second set period is a period corresponding to the third clock pulse CLK3 (i.e., a period corresponding to the third clock pulse CLK3) 2 and the fourth clock pulse).
이 제 2 세트 기간에는 하이전압 상태의 제 3 클럭펄스(CLK3)가 제 4 스테이지(ST3)에 구비된 제 2 스위칭소자(Tr2)의 게이트단자에 공급되며, 제 3 스테이지(ST3)로부터의 제 3 스캔펄스(SP3)는 제 4 스테이지(ST4)에 구비된 제 2 스위칭소자(Tr2)의 게이트단자에 공급된다. 이에 따라 제 2 스위칭소자(Tr2)가 턴-온되고, 이 턴-온된 제 2 스위칭소자(Tr2)를 통해 하이전압 상태의 제 3 스캔펄스(SP3)가 세트 노드(Q)에 공급된다. 이에 따라 제 1 세트 기간에 이어 제 2 세트 기간에도 이 제 4 스테이지(ST4)의 세트 노드(Q)가 충전된다.In this second set period, the third clock pulse CLK3 in the high voltage state is supplied to the gate terminal of the second switching element Tr2 provided in the fourth stage ST3, and the third clock pulse CLK3 from the third stage ST3 The third scan pulse SP3 is supplied to the gate terminal of the second switching device Tr2 provided in the fourth stage ST4. Accordingly, the second switching element Tr2 is turned on and the third scan pulse SP3 in the high voltage state is supplied to the set node Q through the turned-on second switching element Tr2. Accordingly, the set node Q of the fourth stage ST4 is charged in the first set period subsequent to the second set period.
한편, 이 제 2 세트 기간동안 이 제 6 스테이지(ST6)로부터의 출력은 로우전압 상태의 제 6 스캔펄스이므로, 이 제 4 스테이지(ST4)에 구비된 제 1 방전용 스위칭소자(TD1)는 턴-오프 상태이다.On the other hand, since the output from the sixth stage ST6 during the second set period is the sixth scan pulse in the low voltage state, the first discharge switching element TD1 provided in the fourth stage ST4 is turned off - Off state.
다음으로 이 제 4 스테이지(ST4)의 출력 기간에서의 동작을 설명하면 다음과 같다. 예를 들어, 이 제 4 스테이지(ST4)의 출력 기간은 제 4 클럭펄스(CLK4)의 두 번째 1/3H 구간(제 4 클럭펄스(CLK4)의 펄스폭을 3등분 하였을 때 시간적으로 두 번째 1/3H 기간에 해당하는 구간)에 대응되는 기간으로서, 이 출력 기간은 이 제 4 클럭펄스(CLK4)의 전체 펄스폭 구간 중 이 제 4 클럭펄스(CLK4)에 인접한 클럭펄스들(즉, 제 3 및 제 1 클럭펄스)과 중첩되지 않는 구간에 대응되는 기간이다.Next, the operation in the output period of the fourth stage ST4 will be described as follows. For example, the output period of the fourth stage ST4 is the second 1 / 3H period of the fourth clock pulse CLK4 (the second 1 / 3H period when the pulse width of the fourth clock pulse CLK4 is divided by 3) / 3H period). This output period is a period corresponding to the clock pulses adjacent to the fourth clock pulse CLK4 in the entire pulse width section of the fourth clock pulse CLK4 And the first clock pulse).
이 제 4 스테이지(ST4)의 출력 기간에는 제 4 스테이지(ST1)의 세트 노드(Q)가 상기 제 1 및 제 2 세트 기간동안 인가되었던 충전용전압(VDD)에 의해 충전상태로 계속 유지됨에 따라, 상기 제 4 스테이지(ST4)의 풀업 스위칭소자(Uc)는 턴-온 상태를 유지한다. 이때, 상기 턴-온된 풀업 스위칭소자(Uc)의 드레인단자에 제 4 클럭펄스(CLK4)가 인가됨에 따라, 제 4 스테이지(ST4)의 플로팅 상태의 세트 노드(Q)에 충전된 충전용전압(VDD)은 부트스트랩핑에 의해 증폭된다.In the output period of the fourth stage ST4, as the set node Q of the fourth stage ST1 is continuously held in the charged state by the charging voltage VDD applied during the first and second set periods , The pull-up switching device Uc of the fourth stage ST4 maintains the turn-on state. At this time, as the fourth clock pulse CLK4 is applied to the drain terminal of the turn-on pull-up switching device Uc, the charging voltage (for example, 0 V) charged in the set node Q in the floating state of the fourth stage ST4 VDD) is amplified by bootstrapping.
따라서, 제 4 스테이지(ST4)의 풀업 스위칭소자(Uc)의 드레인단자에 인가된 제 4 클럭펄스(CLK4)는 이의 소스단자(출력단자(OT))를 통해 안정적으로 출력된다.Therefore, the fourth clock pulse CLK4 applied to the drain terminal of the pull-up switching element Uc of the fourth stage ST4 is stably outputted through its source terminal (output terminal OT).
여기서, 풀업 스위칭소자(Uc)를 통해 출력된 제 4 클럭펄스(CLK4)가 제 4 스캔펄스(SP4)이다. 특히, 이 제 4 스테이지(ST4)의 출력 기간에 이 제 4 스테이지(ST4)의 출력, 즉 제 4 스캔펄스(SP4)가 정상적으로 출력되기 위해서는 이 제 4 스테이지(ST4)의 세트 노드(Q)의 전압이 안정적으로 유지되어야 하는 바, 이를 위해서는 제 1 방전용 스위칭소자(TD1)가 이 제 4 스테이지(ST4)의출력 기간동안 완전히 턴-오프 상태를 유지하고 있어야만 한다. 이를 위해 본 발명에서의 제 1 방전용 스위칭소자(TD1)의 소스단자에는 기존의 방전용전압(VSS) 대신 이보다 높은 전압을 갖는 클럭펄스가공급된다. 예를 들어, 제 4 스테이지(ST4)에 구비된 제 1 방전용 스위칭소자(TD1)의 소스단자에는 제 4 클럭펄스(CLK4)가 공급된다. 즉, 이 제 4 스테이지(ST4)의 풀업 스위칭소자(Uc)의 드레인단자와 이 제 4 스테이지(ST4)의 제 1 방전용 스위칭소자(TD1)의 소스단자에는 동일한 제 4 클럭펄스(CLK4)가 공급된다.Here, the fourth clock pulse CLK4 outputted through the pull-up switching element Uc is the fourth scan pulse SP4. Particularly, in order for the output of the fourth stage ST4, that is, the fourth scan pulse SP4, to be normally output in the output period of the fourth stage ST4, the output of the set node Q of the fourth stage ST4 The voltage must be stably maintained. To this end, the first discharging switching device TD1 must remain in a completely turned-off state during the output period of the fourth stage ST4. To this end, the source terminal of the first discharge-only switching element TD1 in the present invention is supplied with a clock pulse having a higher voltage than the existing discharge voltage VSS. For example, the fourth clock pulse (CLK4) is supplied to the source terminal of the first discharge switching element (TD1) provided in the fourth stage (ST4). That is, the same fourth clock pulse CLK4 is applied to the drain terminal of the pull-up switching device Uc of the fourth stage ST4 and the source terminal of the first discharge-only switching device TD1 of the fourth stage ST4 .
이 제 4 스테이지(ST4)의 제 1 방전용 스위칭소자(TD1)의 게이트단자에는 여전히 제 6 스테이지(ST6)로부터 출력된 로우전압 상태의 제 6 스캔펄스가 공급되므로, 이 출력 기간에도 이 제 1 방전용 스위칭소자(TD1)는 턴-오프 상태이다. 그러나, 종래와 같이 이 제 1 방전용 스위칭소자(TD1)의 소스단자에 방전용전압(VSS)이 공급될 경우, 이 제 1 방전용 스위칭소자(TD1)가 완전히 턴-오프되지 않아 누절 전류가 발생될 수 있다. 즉, 로우전압 상태의 제 6 스캔펄스의 전압 및 방전용전압(VSS)이 모두 약 -5[V]이고 세트 노드(Q)의 전압이 20[V]로 충전되어 있는 경우, 종래의 제 1 방전용 스위칭소자(TD1)의 게이트단자와 소스단자의 전압이 모두 -5[V]로 유지되어 이 제 1 방전용 스위칭소자(TD1)의 게이트-소스단자간 전압(Vgs)이 0[V]가 될 수 있다. 이때, N타입의 산화물 반도체 트랜지스터인 제 1 방전용 스위칭소자(TD1)의 문턱전압이 상술된 온도의 영향으로 음의 방향으로 이동하게 되어 출력 기간에 완전히 턴-오프되지 않을 수 있다. 이를 방지하기 위해, 본 발명에서는 이 제 1 방전용 스위칭소자(TD1)의 소스단자에 방전용전압(VSS)보다 높은 전압 값을 갖는 클럭펄스를 공급한다. 예를 들어, 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)는 모두 하이전압 상태에서 약 20[V]의 높은 값을 가지며, 로우전압 상태에서 약 -5[V]를 갖는다. 제 4 스테이지(ST4)의 출력 기간에는 제 4 클럭펄스(CLK4)가 하이전압 상태를 나타내므로, 이 제 4 스테이지(ST4)의 출력 기간에는 이 제 4 스테이지(ST4)의 풀업 스위칭소자(Uc) 및 제 1 방전용 스위칭소자(TD1)에 모두 하이전압 상태의 제 4 클럭펄스(CLK4)가 공급된다. 따라서, 본 발명에 따르면 풀업 스위칭소자(Uc)가 제 4 클럭펄스(CLK4)를 출력하는 출력 기간동안 제 1 방전용 스위칭소자(TD1)의 게이트-소스간 전압이 높은 음의 값으로 유지된다. 예를 들어, 하이전압 상태의 제 4 클럭펄스(CLK4)가 20[V]의 전압을 가지고, 로우전압 상태의 제 6 스캔펄스가 -5[V]를 갖는다면, 이 제 1 방전용 스위칭소자(TD1)의 게이트-소스간 전압은 -25[V]가 되어 N타입의 산화물 반도체 트랜지스터인 제 1 방전용 스위칭소자(TD1)가 이 제 4 스테이지(ST4)의 출력 기간동안 완전하게 턴-오프됨을 알 수 있다.Since the sixth scan pulse in the low voltage state output from the sixth stage ST6 is still supplied to the gate terminal of the first discharge switching element TD1 of the fourth stage ST4, The discharge switching element TD1 is in the turn-off state. However, when the discharge voltage VSS is supplied to the source terminal of the first discharge-only switching element TD1 as in the prior art, the first discharge-dedicated switching element TD1 is not completely turned off, Lt; / RTI > That is, when the voltage of the sixth scan pulse in the low voltage state and the discharge voltage VSS are all about -5 [V] and the voltage of the set node Q is charged to 20 [V] The gate-source terminal voltage Vgs of this first discharging switching element TD1 is maintained at 0 [V] while the voltage of both the gate terminal and the source terminal of the discharging switching element TD1 is kept at -5 [V] . At this time, the threshold voltage of the first discharge switching element TD1, which is an N-type oxide semiconductor transistor, moves in the negative direction due to the temperature described above, and may not be completely turned off in the output period. To prevent this, in the present invention, a clock pulse having a voltage value higher than the discharge voltage VSS is supplied to the source terminal of the first discharge switching element TD1. For example, the first to fourth clock pulses CLK1 to CLK4 all have a high value of about 20 [V] in a high voltage state and about -5 [V] in a low voltage state. Up switching element Uc of the fourth stage ST4 during the output period of the fourth stage ST4 because the fourth clock pulse CLK4 shows a high voltage state in the output period of the fourth stage ST4. And the first discharge-dedicated switching element TD1 are supplied with the fourth clock pulse CLK4 in the high voltage state. Therefore, according to the present invention, the gate-source voltage of the first discharging device TD1 is maintained at a high negative value during the output period in which the pull-up switching device Uc outputs the fourth clock pulse CLK4. For example, if the fourth clock pulse CLK4 in a high voltage state has a voltage of 20 [V] and the sixth scan pulse in a low voltage state has a voltage of -5 [V] The gate-source voltage of the first stage TD1 becomes -25 [V], so that the first discharge switching device TD1, which is an N-type oxide semiconductor transistor, is turned off completely during the output period of this fourth stage ST4 .
한편, 이 출력 기간에 제 2 방전용 스위칭소자(TD2) 역시 제 1 방전용 스위칭소자(TD1)와 동일한 방식으로 동작하나, 이 출력 기간에 리세트 노드(QB)의 전압(약 -5[V])이 하이전압 상태의 제 4 클럭펄스(CLK4)보다 낮으므로 이 제 2 방전용 스위칭소자(TD2)의 소스 및 드레인단자는 제 1 방전용 스위칭소자(TD1)의 소스 및 드레인단자와 반대이다. 따라서, 이 제 4 스테이지(ST4)의 출력 기간에 이 제 2 방전용 스위칭소자의 게이트-소스간 전압은 약 0[V]가 되어 오히려 이 제 2 방전용 스위칭소자(TD2)는 누설 전류를 발생시켜 리세트 노드(QB)의 전압을 높일 수 있다. 그러나, 제 4 스위칭소자(Tr4)의 면적을 제 2 방전용 스위칭소자(TD2) 및 제 3 스위칭소자(Tr3)보다 더 크게 만들어 제 4 스위칭소자(Tr4)의 방전 능력을 향상시킴으로써 이러한 제 2 방전용 스위칭소자(TD2)의 누설 전류에 의한 리세트 노드(QB)의 전압 감소를 상쇄시킬 수 있다. 다음에 설명하겠지만, 이 제 2 방전용 스위칭소자(TD2)는 리세트 기간 이후의 리세트 노드(QB)의 전압을 안정적으로 유지시키는 역할을 한다.During this output period, the second discharging switching element TD2 also operates in the same manner as the first discharging switching element TD1. In this output period, the voltage of the reset node QB (about -5 [V ] Is lower than the fourth clock pulse CLK4 in the high voltage state, the source and drain terminals of the second discharging switching element TD2 are opposite to the source and drain terminals of the first discharging switching element TD1 . Therefore, during the output period of the fourth stage ST4, the gate-to-source voltage of the second discharging switching element becomes about 0 [V], so that the second discharging switching element TD2 generates a leakage current The voltage of the reset node QB can be increased. However, since the area of the fourth switching device Tr4 is made larger than that of the second discharging switching device TD2 and the third switching device Tr3 to improve the discharge capability of the fourth switching device Tr4, The voltage reduction of the reset node QB due to the leakage current of the dedicated switching element TD2 can be canceled. As will be described later, the second discharge-dedicated switching element TD2 serves to stably maintain the voltage of the reset node QB after the reset period.
이와 같이 제 1 방전용 스위칭소자(TD1)의 소스단자에 클럭펄스가 공급됨에 따라 제 4 스테이지(ST4)로부터 제 4 스캔펄스(SP4)가 안정적으로 출력되는 바, 이 제 4 스캔펄스(SP4)는 제 4 게이트 라인에 공급되어 이 제 4 게이트 라인을 구동시키고, 또한 이 제 4 스캔펄스(SP4)는 제 5 스테이지(ST5)에 구비된 제 2 스위칭소자의 드레인단자에 공급되어 이 제 5 스테이지(ST5)가 2차 세트 동작을 수행할 수 있도록 하고, 또한 이 제 4 스캔펄스(SP4)는 제 6 스테이지(ST6)에 구비된 제 1 스위칭소자(Tr1) 및 제 2 방전용 스위칭소자(TD2)의 게이트단자에 공급되어 이 제 6 스테이지(ST6)가 1차 세트 동작을 수행할 수 있도록 한다. 또한, 이 제 4 스캔펄스(SP4)는 제 2 스테이지(ST2)에 구비된 제 1 방전용 스위칭소자(TD1)의 게이트단자에 공급되어 이 제 2 스테이지(ST2)가 리세트 동작을 수행할 수 있도록 한다.The fourth scan pulse SP4 is stably outputted from the fourth stage ST4 as the clock pulse is supplied to the source terminal of the first discharge switching element TD1. Is supplied to the fourth gate line to drive the fourth gate line and the fourth scan pulse SP4 is supplied to the drain terminal of the second switching element provided in the fifth stage ST5, And the fourth scan pulse SP4 allows the first switching element Tr1 and the second discharge switching element TD2 provided in the sixth stage ST6 to perform the second set operation, To the gate terminal of the sixth stage ST6 so that the sixth stage ST6 can perform the primary set operation. The fourth scan pulse SP4 is supplied to the gate terminal of the first discharge switching element TD1 provided in the second stage ST2 so that the second stage ST2 can perform the reset operation .
이어서 이 제 4 스테이지(ST4)의 리세트 기간에서의 동작, 즉 디스에이블 동작을 설명하면 다음과 같다. 예를 들어, 이 제 4 스테이지(ST4)의 리세트 기간은 제 2 클럭펄스(CLK2)의 두 번째 1/3H 구간(제 2 클럭펄스(CLK2)의 펄스폭을 3등분 하였을 때 시간적으로 두 번째 1/3H 기간에 해당하는 구간)에 대응되는 기간으로서, 이 리세트 기간은 이 제 2 클럭펄스(CLK2)의 전체 펄스폭 구간 중 이 제 2 클럭펄스(CLK2)에 인접한 클럭펄스들(즉, 제 1 및 제 3 클럭펄스)과 중첩되지 않는 구간에 대응되는 기간이다.Next, the operation in the reset period of the fourth stage ST4, that is, the disable operation will be described. For example, the reset period of the fourth stage ST4 is the second 1 / 3H period of the second clock pulse CLK2 (when the pulse width of the second clock pulse CLK2 is divided into three equal parts, 1 / 3H period) of the second clock pulse CLK2. This reset period is a period corresponding to the clock pulses CLK2 adjacent to the second clock pulse CLK2 in the entire pulse width section of the second clock pulse CLK2, The first and third clock pulses).
이 리세트 기간에는 제 6 스테이지(ST6)가 제 2 클럭펄스(CLK2)를 제 6 스캔펄스(SP6)로서 출력한다. 이 제 6 스캔펄스(SP6)는 제 4 스테이지(ST4)에 구비된 제 1 방전용 스위칭소자(TD1)의 게이트단자에 공급된다.In this reset period, the sixth stage ST6 outputs the second clock pulse CLK2 as the sixth scan pulse SP6. The sixth scan pulse SP6 is supplied to the gate terminal of the first discharge-dedicated switching element TD1 provided in the fourth stage ST4.
그러면, 이 제 1 방전용 스위칭소자(TD1)는 턴-온되고, 이 턴-온된 제 1 방전용 스위칭소자(TD1)를 통해 로우전압 상태의 제 4 클럭펄스(CLK4)가 제 4 스테이지(ST4)의 세트 노드(Q)에 공급된다. 따라서, 세트 노드(Q)는 방전되고, 이 방전된 세트 노드(Q)에 게이트단자를 통해 접속된 풀업 스위칭소자(Uc) 및 제 4 스위칭소자(Tr4)가 턴-오프된다. 이에 따라, 턴-온된 제 3 스위칭소자(Tr3)를 통해 충전용전압(VDD)이 리세트 노드(QB)에 공급된다. 이에 따라 리세트 노드(QB)가 충전되고, 이 충전된 리세트 노드(QB)에 게이트단자를 통해 접속된 풀다운 스위칭소자(Ds)가 턴-오프된다. 그러면, 이 턴-온된 풀다운 스위칭소자(Ds)를 통해 방전용전압(VSS)이 출력단자(OT)를 통해 출력된다.Then, the first discharge-dedicated switching element TD1 is turned on and the fourth clock pulse CLK4 in the low voltage state is applied to the fourth stage ST4 (ST4) through the turned- To the set node Q of the set node Q. Thus, the set node Q is discharged, and the pull-up switching element Uc and the fourth switching element Tr4 connected to the discharged set node Q through the gate terminal are turned off. Thus, the charging voltage VDD is supplied to the reset node QB through the third switching element Tr3 turned on. Thus, the reset node QB is charged and the pulldown switching element Ds connected to the charged reset node QB via the gate terminal is turned off. Then, the discharge voltage VSS is output through the output terminal OT through the turn-on pull-down switching element Ds.
한편, 이 제 4 스테이지(ST4)의 리세트 기간 이후 제 4 클럭펄스(CLK4)가 다시 하이전압 상태를 가질 때마다 제 2 방전용 스위칭소자(TD2)는 완전히 턴-오프된 상태를 유지하게 되고, 이에 따라 리세트 기간 이후 제 4 스테이지(ST4)의 리세트 노드(QB)가 주기적으로 안정화된다.On the other hand, every time the fourth clock pulse CLK4 has a high voltage state after the reset period of the fourth stage ST4, the second discharge-dedicated switching element TD2 is completely turned off , So that the reset node QB of the fourth stage ST4 after the reset period is periodically stabilized.
제 1 세트 기간과 제 2 세트 기간 사이에 위치한 중첩 기간에는 상술된 제 1 세트 기간에서의동작과 제 2 세트 기간에서의 동작이 동시에 발생되며, 제 2 세트 기간과 출력 기간 사이에 위치한 중첩 기간에는 상술된 제 2 세트 기간에서의 동작과 출력 기간에서의 동작이 동시에 발생되며, 그리고 출력 기간과 리세트 기간 사이에 위치한 중첩 기간에는 상술된 출력 기간에서의 동작과 리세트 기간에서의동작이 동시에 발생된다.In the overlap period located between the first set period and the second set period, the operation in the first set period and the operation in the second set period described above occur simultaneously, and in the overlap period located between the second set period and the output period, The operation in the second set period and the operation in the output period occur at the same time, and in the overlap period positioned between the output period and the reset period, the operation in the above described output period and the operation in the reset period occur simultaneously.
제 2Second 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 6은 본 발명의 제 2 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.6 is a diagram showing a circuit configuration of a stage according to a second embodiment of the present invention.
본 발명의 제 2 실시예에 따른 각 스테이지는, 도 6에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드 및 리세트 노드의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)의 신호상태에 따라 상기 공급받은 클럭펄스를 자신의 출력단자를 통해 스캔펄스로서 출력한다.Each stage according to the second embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node and the reset node of the stage. The output part OB receives any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its output terminal according to the signal states of the set node Q and the reset node QB As a scan pulse.
제 n 스테이지에 구비된 노드 제어부는, 세트 노드(Q), 리세트 노드(QB), 제 1 및 제 2 방전용 스위칭소자(TD1, TD2), 그리고 제 1 내지 제 6 스위칭소자(Tr1 내지 Tr6)를 포함한다.The node control unit provided in the nth stage includes the set node Q, the reset node QB, the first and second discharge switching elements TD1 and TD2, and the first to sixth switching elements Tr1 to Tr6 ).
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other.
제 n 스테이지의 제 2 방전용 스위칭소자(TD2)는 제 n 스테이지의 노드 제어부에 구비된 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The second discharge-dedicated switching element TD2 of the n-th stage is turned on or off in response to a scan pulse from the n-2-th stage provided in the n-th stage node control unit, And electrically connects the node QB with any one of the clock transmission lines.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the output terminal of the n- And electrically connects the set nodes Q to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the signal state of the common node CN. When the third switching device Tr3 is turned on, the charging power supply line and the reset node QB are electrically .
제 n 스테이지의 제 4 스위칭소자(Tr4)는 세트 노드(Q)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the signal state of the set node Q. When the reset node QB and the discharging power supply line are electrically connected to each other .
제 n 스테이지의 제 5 스위칭소자(Tr5)는 충전용전원라인으로부터의 충전용전압(VDD)에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to the charging voltage VDD from the charging power supply line, and when the charging power supply line and the common node CN are turned on, Are electrically connected to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 세트 노드(Q)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or turned off according to the signal state of the set node Q. When the common node CN is turned on, do.
제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching device Uc of the n-th stage is turned on or off according to the signal state of the set node Q and is turned on at any one of the clock transmission lines and the output terminal OT of the n-th stage, Are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 리세트 노드(QB)의 신호상태에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 상기 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off according to the signal state of the reset node QB and is turned on when the output terminal OT of the n- Are electrically connected to each other.
이 제 2 실시예에서의 제 3 내지 제 6 스위칭소자들(Tr3 내지 Tr6)은 제 1 실시예에서의 제 3 및 제 4 스위칭소자(Tr3, Tr4)에 대응되는 것으로, 이 제 2 실시예에서의 제 5 및 제 6 스위칭소자(Tr5, Tr6)는 공통 노드(CN)의 전압 크기를 제어하며, 이 공통 노드(CN)에 공급된 전압의 크기에 따라 제 5 스위칭소자(Tr5)의 턴-온 여부가 결정된다.The third to sixth switching elements Tr3 to Tr6 in the second embodiment correspond to the third and fourth switching elements Tr3 and Tr4 in the first embodiment. In the second embodiment, The fifth and sixth switching elements Tr5 and Tr6 of the fifth switching element Tr5 control the voltage magnitude of the common node CN and are turned on and off according to the magnitude of the voltage supplied to the common node CN. Whether or not it is turned on is determined.
제 3Third 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 7은 본 발명의 제 3 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.7 is a diagram showing a circuit configuration of a stage according to the third embodiment of the present invention.
본 발명의 제 3 실시예에 따른 각 스테이지는, 도 7에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드 및 리세트 노드의 신호상태를제어한다. 출력부는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력한다.Each stage according to the third embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node and the reset node of the stage. The output unit receives one of a plurality of clock pulses having different phases and outputs the supplied clock pulse as a scan pulse through its output terminal according to a signal state of the set node and the reset node.
제 n 스테이지의 노드 제어부는 제 1 및 제 2 방전용 스위칭소자(TD1, TD2), 그리고 제 1 내지 제 6 스위칭소자들(Tr1 내지 Tr6)을 포함한다.The n-th stage node control section includes first and second discharge switching elements TD1 and TD2, and first to sixth switching elements Tr1 to Tr6.
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharge switching element TD1 provided in the node control unit of the n-th stage is turned on or off in response to the scan pulse from the (n + 2) th stage, And one of the clock transmission lines is electrically connected to each other.
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자(TD1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The second discharging switching element TD1 provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the n-2 stage, One clock transmission line is electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자(OT)와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the output terminal OT And the set node Q are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or turned off in response to a voltage supplied to the common node CN and is turned on when the charging power supply line and the reset node QB are turned on They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the reset node QB and the first discharging power source Connect the lines electrically to each other.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 충전용전원라인으로부터의 충전용전압(VDD)에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to the charging voltage VDD from the charging power supply line. When the charging power supply line and the common node CN ) Are electrically connected to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 상기 제 1 방전용전원라인을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the common node CN and the first discharging power source Connect the lines electrically to each other.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 구비한다.The output unit OB provided in the n-th stage includes a pull-up switching unit Uc and a pull-down switching unit Ds.
풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시킨다.The pull-up switching element Uc is turned on or off in response to a voltage supplied to the set node Q. When the turn-on state of one of the clock transmission lines and the output terminal of the n-th stage is electrically connected .
풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로연결시킨다.The pull-down switching element Ds is turned on or off in response to a voltage supplied to the reset node QB and is turned on when the output terminal OT of the nth stage and the second discharge power supply line Are electrically connected to each other.
제 1 방전용전원라인은 제 1 방전용전압(VSS1)을 전송하며, 이 제 1 방전용전압은 상기 충전용전압(VDD)보다 작다.The first discharging power line transmits the first discharging voltage VSS1, and the first discharging voltage is smaller than the charging voltage VDD.
제 2 방전용전원라인은 제 2 방전용전압(VSS2)을 전송하며, 이 제 2 방전용전압(VSS2)은 상기 제 1 방전용전압(VSS1)보다 작거나 같다. 이 제 2 방전용전압(VSS2)은 상술된 제 1 실시예에서의 방전용전압(VSS)과 같다.The second discharging power line transmits a second discharging voltage VSS2 and the second discharging voltage VSS2 is less than or equal to the first discharging voltage VSS1. This second discharge specific voltage VSS2 is equal to the discharge specific voltage VSS in the above-described first embodiment.
본 발명의 제 3 실시예에서는 제 4 및 제 5 스위칭소자(Tr4, Tr5)에 공급되는 제 1 방전용전압(VSS1)의 크기를 제 2 방전용전압(VSS2)보다 작게 또는 같게 설정함으로써 제 4 및 제 5 스위칭소자(Tr4, Tr5)의 누설 전류를 방지할 수 있다.In the third embodiment of the present invention, by setting the size of the first discharge voltage VSS1 supplied to the fourth and fifth switching elements Tr4 and Tr5 to be smaller than or equal to the second discharge voltage VSS2, And the fifth switching elements Tr4 and Tr5 can be prevented.
제 4Fourth 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 8은 본 발명의 제 4 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.8 is a diagram showing a circuit configuration of a stage according to the fourth embodiment of the present invention.
본 발명의 제 4 실시예에 따른 각 스테이지는, 도 8에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the fourth embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지의 노드 제어부는 제 1 방전용 스위칭소자(TD1), 그리고 제 1 내지 제 7 스위칭소자들(Tr1 내지 Tr7)을 포함한다.The n-th stage node control section includes a first discharging switching element TD1, and first through seventh switching elements Tr1 through Tr7.
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharge switching element TD1 provided in the node control unit of the n-th stage is turned on or off in response to the scan pulse from the (n + 2) th stage, And one of the clock transmission lines is electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output OB of the (n-1) -th stage, and the output Terminal and the set node Q are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or turned off in response to a voltage supplied to the common node CN and is turned on when the charging power supply line and the reset node QB are turned on They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the reset node QB and the first discharging power source Connect the lines electrically to each other.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 충전용전원라인으로부터의 충전용전압(VDD)에응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to the charging voltage VDD from the charging power supply line, and when the charging power supply line and the common node CN are turned on, Are electrically connected to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q. When the common node CN is turned on, Are electrically connected to each other.
제 n 스테이지의 제 7 스위칭소자(Tr7)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 제 1 방전용전원라인을 서로 전기적으로연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off in response to a scan pulse from the n-2 stage, and when the turn-on, the reset node QB and the first discharging power source Connect the lines electrically to each other.
제 n 스테이지에 구비된 출력부는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the turn-on state of one of the clock transmission lines and the output terminal of the n-th stage Electrical connection.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or turned off in response to the voltage supplied to the reset node QB and is turned on when the output terminal OT of the n- Connect the dedicated power lines to each other electrically.
본 발명의 제 4 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)은 상술된 제 3 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)과 동일하다.The first and second discharge voltages VSS1 and VSS2 in the fourth embodiment of the present invention are the same as the first and second discharge voltages VSS1 and VSS2 in the third embodiment described above.
제 5Fifth 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 9는 본 발명의 제 5 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.9 is a diagram showing a circuit configuration of a stage according to a fifth embodiment of the present invention.
본 발명의 제 5 실시예에 따른 각 스테이지는, 도 9에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the fifth embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지의 노드 제어부는 제 1 및 제 2 방전용 스위칭소자(TD1, TD2), 그리고 제 1 내지 제 6 스위칭소자들(Tr1 내지 Tr6)을 포함한다.The n-th stage node control section includes first and second discharge switching elements TD1 and TD2, and first to sixth switching elements Tr1 to Tr6.
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharge switching element TD1 provided in the node control unit of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage, Of the clock transmission lines.
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자(TD2)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The second discharging switching element TD2 provided in the node control unit of the n-th stage is turned on or off in response to the scan pulse from the n-2 stage and is turned on when the reset node QB is turned on. And any one of the clock transmission lines are electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결한다.The first switching element Tr1 of the n-th stage is turned on or off in response to a scan pulse from the n-2 stage, and electrically connects the set node and the charging power supply line to each other at turn-on .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the output terminal of the n- And electrically connects the set nodes Q to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or turned off in response to a voltage supplied to the common node CN and is turned on when the charging power supply line and the reset node QB are turned on They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 제 제 2 방전용전원라인을 서로 전기적으로연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q, and is turned on when the reset node QB and the second discharge- Connect power lines to each other electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or turned off in response to the charging voltage from the charging power supply line. When the charging power supply line and the common node CN are turned on Connect electrically.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q. When the common node CN is turned on, Are electrically connected to each other.
제 n 스테이지에 구비된 출력부는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and when turned on, the output terminal OT of the n- Connect the dedicated power lines to each other electrically.
본 발명의 제 5 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)은 상술된 제 3 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)과 동일하다.The first and second discharge voltages VSS1 and VSS2 in the fifth embodiment of the present invention are the same as the first and second discharge voltages VSS1 and VSS2 in the third embodiment described above.
제 66th 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 10은 본 발명의 제 6 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.10 is a diagram showing a circuit configuration of a stage according to a sixth embodiment of the present invention.
본 발명의 제 6 실시예에 따른 각 스테이지는, 도 10에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드(Q), 제 1 리세트 노드(QB1) 및 제 2 리세트 노드(QB2)의 신호상태를 제어한다. 출력부는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q), 제 1 리세트 노드(QB1) 및 제 2 리세트 노드(QB2)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the sixth embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node (Q), the first reset node (QB1) and the second reset node (QB2) of the stage. The output is supplied to any one of a plurality of clock pulses having different phases and is responsive to a voltage supplied to the set node (Q), the first reset node (QB1) and the second reset node (QB2) And outputs the received clock pulse as its own scan pulse through its output terminal (OT).
제 n 스테이지에 구비된 노드 제어부는 제 1 방전용 스위칭소자(TD1), 그리고 제 1 내지 제 12 스위칭소자들(Tr1 내지 Tr12)을 포함한다.The node controller included in the n-th stage includes a first discharging switching element TD1 and first through twelfth switching elements Tr1 through Tr12.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the output terminal of the n- And electrically connects the set nodes Q to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 제 1 공통 노드(CN1)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 1 교류전원라인과 상기 제 1 리세트 노드(QB1)를 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off in response to a voltage supplied to the first common node CN1, and is turned on when the first AC power supply line and the first reset node (QB1) are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드(QB1)와 제 1 방전용전원라인을 서로 전기적으로연결한다.The fourth switching device Tr4 of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the first reset node QB1 and the first switching device Tr2 turn on, Connect the dedicated power lines to each other electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 제 1 교류전원라인으로부터의 제 1 교류전압(Vac1)에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 교류전원라인과 제 1 공통 노드(CN1)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to the first AC voltage Vac1 from the first AC power supply line, 1 common node CN1 are electrically connected to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드(CN1)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q. When the first common node CN1 is turned on, Connect power lines to each other electrically.
제 n 스테이지의 제 7 스위칭소자(Tr7)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드(QB1)와 상기 제 1 방전용전원라인을 서로 전기적으로 연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage and is turned on when the first reset node QB1 and the first Connect the dedicated power lines to each other electrically.
제 n 스테이지의 제 8 스위칭소자(Tr8)는 제 2 공통 노드(CN2)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 교류전원라인과 상기 제 2 리세트 노드(QB2)를 서로 전기적으로 연결한다.The eighth switching element Tr8 of the n-th stage is turned on or off in response to the voltage supplied to the second common node CN2, and when the second AC power supply line and the second reset And electrically connects the node QB2 to each other.
제 n 스테이지의 제 9 스위칭소자(Tr9)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드(QB2)와 상기 제 1 방전용전원라인을 서로 전기적으로 연결한다.The ninth switching element Tr9 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q, and is turned on when the second reset node QB2 and the first Connect the dedicated power lines to each other electrically.
제 n 스테이지의 제 10 스위칭소자(Tr10)는 제 2 교류전원라인으로부터의 제 2 교류전압(Vac2)에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 교류전원라인과 제 2 공통 노드(CN2)를 서로 전기적으로 연결한다.The tenth switching device Tr10 of the n-th stage is turned on or off in response to the second AC voltage Vac2 from the second AC power supply line, and when the second AC power supply line and the second And electrically connects the common node CN2 to each other.
제 n 스테이지의 제 11 스위칭소자(Tr11)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드(CN2)와 제 1 방전용전원라인을 서로 전기적으로 연결한다.The eleventh switching element Tr11 of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q. When the second common node CN2 is turned on, Connect power lines to each other electrically.
제 n 스테이지의 제 12 스위칭소자(Tr12)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드(QB2)와 상기 제 1 방전용전원라인을 서로 전기적으로 연결한다.The twelfth switching element Tr12 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the second reset node QB2 and the first Connect the dedicated power lines to each other electrically.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc), 제 1 풀다운 스위칭소자(Ds1) 및 제 2 풀다운 스위칭소자(Ds2)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc, a first pull-down switching device Ds1, and a second pull-down switching device Ds2.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 제 1 풀다운 스위칭소자(Ds1)는 상기 제 1 리세트 노드(QB1)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The first pull-down switching device Ds1 of the n-th stage is turned on or off in response to the voltage supplied to the first reset node QB1, and the output terminal OT of the n-th stage ) And the second discharge power supply line are electrically connected to each other.
제 n 스테이지의 제 2 풀다운 스위칭소자(Ds2)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The second pull-down switching device Ds2 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q, and when turned on, the output of one of the clock transmission lines and the n-th stage Terminals OT are electrically connected to each other.
제 n 스테이지의 제 2 풀다운 스위칭소자(Ds2)는 상기 제 2 리세트 노드(QB2)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The second pull-down switching device Ds2 of the n-th stage is turned on or off in response to the voltage supplied to the second reset node QB2, and the output terminal OT ) And the second discharge power supply line are electrically connected to each other.
본 발명의 제 6 실시예에 따른 스테이지는 제 1 및 제 2 리세트 노드(QB1, QB2)를 포함하는 바, 이 제 1 리세트 노드(QB1)와 제 2 리세트 노드(QB2)는 프레임 기간 단위로 교번하여 충전된다. 예를 들어, 기수번째 프레임 기간에는 제 1 리세트 노드(QB1)가 충전되고 제 2 리세트 노드(QB2)가 방전되며, 우수번째 프레임 기간에는 제 1 리세트 노드(QB1)가 방전되고 제 2 리세트 노드(QB2)가 충전된다.The stage according to the sixth embodiment of the present invention includes first and second reset nodes QB1 and QB2, and the first reset node QB1 and the second reset node QB2 are connected in a frame period And are charged alternately. For example, in the odd-numbered frame period, the first reset node QB1 is charged and the second reset node QB2 is discharged. In the odd-numbered frame period, the first reset node QB1 is discharged, The reset node QB2 is charged.
구체적으로, 세트 노드(QB)가 충전되는 세트 기간에는 이 제 1 및 제 2 리세트 노드(QB1, QB2)가 모두 방전 상태로 유지되나, 이 세트 노드(QB)가 방전되는 리세트 기간에는 이 제 1 및 제 2 리세트 노드(QB1, QB2) 중 어느 하나가 충전되고 어느 하나는 방전된다. 이때, 이 리세트 기간에서 이 제 1 및 제 2 리세트 노드(QB1, QB2)는 프레임 단위로 교번하여 충전된다. 이에 따라 기수번째 프레임 기간에서의 리세트 기간 중 제 1 리세트 노드(QB1)에 접속된 제 1 풀다운 스위칭소자(Ds1)가 턴-온될 경우 제 2 리세트 노드(QB2)에 접속된 제 2 풀다운 스위칭소자(Ds2)는 턴-오프된다. 반대로, 우수번째 프레임 기간에서의 리세트 기간 중 제 1 리세트 노드(QB1)에 접속된 제 1 풀다운 스위칭소자(Ds1)가 턴-오프될 경우 제 2 리세트 노드(QB2)에 접속된 제 2 풀다운 스위칭소자(Ds2)는 턴-온된다.Specifically, during the set period in which the set node QB is charged, all of the first and second reset nodes QB1 and QB2 are maintained in a discharged state. In the reset period in which the set node QB is discharged, Either one of the first and second reset nodes QB1 and QB2 is charged and one of them is discharged. At this time, in the reset period, the first and second reset nodes QB1 and QB2 are alternately charged in frame units. Accordingly, when the first pull-down switching device Ds1 connected to the first reset node QB1 during the reset period in the odd-numbered frame period is turned on, the second pull-down switch Q2 connected to the second reset node QB2 The switching element Ds2 is turned off. Conversely, when the first pull-down switching element Ds1 connected to the first reset node QB1 during the reset period in the odd-numbered frame period is turned off, the second pull-down switching element Ds2 connected to the second reset node QB2 The pulldown switching element Ds2 is turned on.
이와 같은 동작을 위해 충전용전압(VDD) 대신 제 1 교류전압(Vac1)이 제 3 및 제 5 스위칭소자(Tr3, Tr5)에 공급되며, 이 제 1 교류전압(Vac1)에 대하여 180도 위상 반전된 형태의 제 2 교류 전압(Vac2)이 제 8 및 제 10 스위칭소자(Tr8, Tr10)에 공급된다.The first AC voltage Vac1 is supplied to the third and fifth switching elements Tr3 and Tr5 instead of the charging voltage VDD and the first AC voltage Vac1 is inverted by 180 degrees The second alternating-current voltage Vac2 is supplied to the eighth and tenth switching elements Tr8 and Tr10.
본 발명의 제 6 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)은 상술된 제 3 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)과 동일하다.The first and second discharge voltages VSS1 and VSS2 in the sixth embodiment of the present invention are the same as the first and second discharge voltages VSS1 and VSS2 in the third embodiment described above.
제 7Seventh 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 11은 본 발명의 제 7 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.11 is a diagram showing a circuit configuration of a stage according to a seventh embodiment of the present invention.
본 발명의 제 5 실시예에 따른 각 스테이지는, 도 9에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the fifth embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부는 제 1 및 제 2 방전용 스위칭소자(TD1, TD2), 그리고 제 1 내지 제 6 스위칭소자들(Tr1 내지 Tr6)을 포함한다.The node controller included in the n-th stage includes first and second discharge switching elements TD1 and TD2, and first through sixth switching elements Tr1 through Tr6.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other.
제 n 스테이지의 제 2 방전용 스위칭소자(TD2)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The second discharge-dedicated switching element TD2 of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage, and the reset node QB and the one The clock transmission lines are electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자(OT)와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output OB of the (n-1) -th stage, and the output And electrically connects the terminal OT and the set node Q to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드(QB)를 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or turned off in response to a voltage supplied to the common node CN and is turned on when the charging power supply line and the reset node QB are turned on They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 제 2 방전용전원라인(VSS2)을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the reset node QB and the second And the discharge power supply line VSS2 are electrically connected to each other.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 제 n+2 스테이지의 출력부에 공급되는 클럭펄스(CLK(n+2))에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to the clock pulse CLK (n + 2) supplied to the output of the (n + 2) And the common node (CN) are electrically connected to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 상기 제 1 방전용전원라인(VSS1)을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage. When the sixth node Tr6 is turned on, And the one dedicated power supply line (VSS1) are electrically connected to each other.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and when turned on, the output terminal OT of the n- Connect the dedicated power lines to each other electrically.
제 7 실시예에서의 제 5 스위칭소자(Tr5)는 다음 다음단 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스를 공급받는다. 예를 들어, 제 4 스테이지(ST4)에 구비된 제 5 스위칭소자(Tr5)에 공급되는 클럭펄스는 제 6 스테이지(ST4)에 구비된 풀업 스위칭소자(Uc)에 공급되는 제 2 클럭펄스(CLK2)이다.The fifth switching device Tr5 in the seventh embodiment is supplied with the clock pulse supplied to the next single stage pull-up switching device Uc. For example, the clock pulse supplied to the fifth switching element Tr5 provided in the fourth stage ST4 is the second clock pulse CLK2 supplied to the pull-up switching element Uc provided in the sixth stage ST4 )to be.
본 발명의 제 7 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)은 상술된 제 3 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)과 동일하다.The first and second discharge voltages VSS1 and VSS2 in the seventh embodiment of the present invention are the same as the first and second discharge voltages VSS1 and VSS2 in the third embodiment described above.
제 8Eighth 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 12는 본 발명의 제 8 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.12 is a diagram showing a circuit configuration of a stage according to an eighth embodiment of the present invention.
본 발명의 제 8 실시예에 따른 각 스테이지는, 도 12에 도시된 바와 같이, 노드 제어부 및 출력부(OB)를 구비한다. 노드 제어부는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자를 통해 스캔펄스로서 출력한다.Each stage according to the eighth embodiment of the present invention includes a node control unit and an output unit OB as shown in Fig. The node control unit controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. Terminal as a scan pulse.
제 n 스테이지에 구비된 노드 제어부는 제 1 내지 제 3 방전용 스위칭소자(TD1 내지 TD3), 그리고 제 1 내지 제 7 스위칭소자들(Tr1 내지 Tr7)을 포함한다.The node controller included in the n-th stage includes the first to third switching elements TD1 to TD3, and the first to seventh switching elements Tr1 to Tr7.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other.
제 n 스테이지의 제 2 방전용 스위칭소자(TD2)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The second discharge-dedicated switching element TD2 of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage, and the reset node QB and the one The clock transmission lines are electrically connected to each other.
제 n 스테이지의 제 3 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The third discharging switching element of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage, and when the common node CN and any one of the clock transmission lines are turned on They are electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 충전용전원라인을 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the n-2 stage, and the set node Q and the charging power supply line are electrically connected to each other .
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 n-1 스테이지의 출력단자(OT)와 상기 세트 노드(Q)를 서로 전기적으로 연결한다.The second switching device Tr2 of the n-th stage is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage, and the output terminal OT And the set node Q are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 공통 노드(CN)에 공급되는 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 제 4 스위칭소자(Tr4)를 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or turned off in response to a voltage supplied to the common node CN, and when the charging power supply line and the fourth switching device Tr4 are turned on They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스 및 제 n-2 스테이지의 출력부(OB)에 공급되는 클럭펄스 중 어느 하나의 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 3 스위칭소자(Tr3)와 제 1 방전용전원라인(VSS1)을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the nth stage is connected to one of the clock pulses supplied to the output part OB of the (n-1) -th stage and the clock pulse supplied to the output part OB of the n- And turns on or off in response to the pulse, and electrically connects the third switching device Tr3 and the first discharging power supply line VSS1 to each other at the turn-on time.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 제 n+2 스테이지의 출력부(OB)에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 공통 노드(CN)를 서로 전기적으로 연결한다.The fifth switching device Tr5 of the n-th stage is turned on or off in response to a clock pulse supplied to the output part OB of the (n + 2) -th stage, And electrically connects the common nodes CN to each other.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 제 n-1 스테이지의 출력부(OB)에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 상기 제 1 방전용전원라인(VSS1)을 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on or off in response to a clock pulse supplied to the output part OB of the (n-1) -th stage, and when the common node CN is turned on, And the first discharging power line VSS1 are electrically connected to each other.
제 n 스테이지의 제 7 스위칭소자(Tr7)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 상기 제 2 방전용전원라인을 서로 전기적으로연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off in response to the voltage supplied to the set node Q, and is turned on when the reset node QB and the second discharge Connect power lines to each other electrically.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or off in response to the voltage supplied to the set node Q. When the turn-on state of one of the clock transmission lines and the n-th stage And are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 제 2 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and when turned on, the output terminal OT of the n- Connect the dedicated power lines to each other electrically.
제 7 실시예에서의 제 5 스위칭소자(Tr5)는 다음 다음단 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스를 공급받는다. 예를 들어, 제 4 스테이지(ST4)에 구비된 제 5 스위칭소자(Tr5)에 공급되는 클럭펄스는 제 6 스테이지(ST4)에 구비된 풀업 스위칭소자(Uc)에 공급되는 제 2 클럭펄스(CLK2)이다.The fifth switching device Tr5 in the seventh embodiment is supplied with the clock pulse supplied to the next single stage pull-up switching device Uc. For example, the clock pulse supplied to the fifth switching element Tr5 provided in the fourth stage ST4 is the second clock pulse CLK2 supplied to the pull-up switching element Uc provided in the sixth stage ST4 )to be.
본 발명의 제 7 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)은 상술된 제 3 실시예에서의 제 1 및 제 2 방전용전압(VSS1, VSS2)과 동일하다.The first and second discharge voltages VSS1 and VSS2 in the seventh embodiment of the present invention are the same as the first and second discharge voltages VSS1 and VSS2 in the third embodiment described above.
도 13 및 도 14는 본 발명의 실시예에 따른 쉬프트 레지스터에 의해 발생된 세트 노드의 전압 및 스캔펄스의 전압 파형을 나타낸 도면으로서, 도 13 및 도 14에 도시된 바와 같이 세트 노드의 전압(Vq) 및 스캔펄스 전압(Vsp)이 모두 정상적으로 출력됨을 알 수 있다.13 and 14 are graphs showing voltage waveforms of the set node and the scan pulse generated by the shift register according to the embodiment of the present invention. As shown in FIGS. 13 and 14, the voltage Vq ) And the scan pulse voltage (Vsp) are normally output.
한편, 모든 실시예에 있어서, 서로 비교 대상이 되는 각 전압이 서로 동일한 극성을 가질 때, 각 전압의 크기는 그 전압의 절대값으로비교되지 않고 그 값 자체로 비교된다. 예를 들어, 제 3 실시예에서의 제 2 방전용전압(VSS2)과 제 1 방전용전압(VSS1)이 둘 다 모두 부극성을 가질 수 있는 바, 이때 제 2 방전용전압(VSS2)이 제 1 방전용전압(VSS1)보다 작다는 의미는, 예를 들어 제 2 방전용전압(VSS2)이 -10[V]이면 제 1 방전용전압(VSS1)이 -5[V]인 것을 의미한다.On the other hand, in all the embodiments, when the voltages to be compared with each other have the same polarity, the magnitudes of the respective voltages are not compared with the absolute value of the voltage but are compared with the values themselves. For example, both the second discharging voltage VSS2 and the first discharging voltage VSS1 in the third embodiment may have a negative polarity. In this case, the second discharging voltage VSS2 may be negative Means that the first discharge voltage VSS1 is -5 [V] if the second discharge voltage VSS2 is -10 [V], for example.
도 15는 본 발명의 실시예에 따른 또 다른 쉬프트 레지스터를 나타낸 도면이고, 도 16은 도 15의 쉬프트 레지스터에 공급되는 각종 신호 및 이로부터 출력되는 각종 신호의 출력 타이밍도이다.FIG. 15 is a diagram illustrating another shift register according to the embodiment of the present invention. FIG. 16 is an output timing diagram of various signals supplied to the shift register of FIG. 15 and various signals output therefrom.
본 발명의 실시예에 따른 쉬프트 레지스터는, 도 15에 도시된 바와 같이, n개의 스테이지들(ST1 내지STn) 및 한 개의 더미 스테이지(STn+1)를 포함한다. 여기서, 각 스테이지들(ST1 내지STn+2)은 각각의 출력단자(OT)를 통해 한 프레임 기간동안 한 번의 스캔펄스(SP1 내지 SPn+1)를 출력한다.The shift register according to the embodiment of the present invention includes n stages ST1 to STn and one dummy stage STn + 1 as shown in Fig. Here, each of the stages ST1 to STn + 2 outputs one scan pulse (SP1 to SPn + 1) for one frame period through each output terminal OT.
각 스테이지(ST1 내지 STn)는 스캔펄스를 이용하여 자신에게 접속된 게이트 라인을 구동시킨다. 아울러 더미 스테이지를 포함한 모든 스테이지들(ST1 내지 STn+1)은 자신으로부터 후단에 위치한 스테이지 및 자신으로부터 전단에 위치한 스테이지의 동작을 제어한다.Each of the stages ST1 to STn drives a gate line connected thereto by using a scan pulse. In addition, all the stages ST1 to STn + 1 including the dummy stage control the operation of the stage located at the rear end from itself and the stage located at the front end from the stage itself.
스테이지들(ST1 내지 STn+1)은 제 1 스테이지(ST1)부터 더미 스테이지(STn+2) 순서로 차례로 스캔펄스를 출력한다. 즉, 제 1 스테이지(ST1)가 제 1 스캔펄스(SP1)를 출력하고, 이어서 제 2 스테이지(ST2)가 제 2 스캔펄스(SP2)를 출력하고, 다음으로, 제 3 스테이지(ST3)가 제 3 스캔펄스(SP3)를 출력하고, ...., 다음으로 제 n 스테이지(STn)가 제 n 스캔펄스(SPn)를 출력하고, 그리고, 마지막으로 더미 스테이지(STn+1)가 제 n+1 스캔펄스(SPn+1)를 출력한다.The stages ST1 to STn + 1 sequentially output scan pulses in the order from the first stage ST1 to the dummy
더미 스테이지(STn+1)를 제외한 스테이지들(ST1 내지 STn)로부터 출력된 스캔펄스는 액정패널(도시되지 않음)의 게이트 라인들에 순차적으로 공급되어, 상기 게이트 라인들을 순차적으로 스캐닝하게 된다. 그리고, 상기 스테이지들로부터 출력된 스캔펄스는 자신으로부터 전단에 위치한 스테이지에만 공급되거나, 또는 전단에 위치한 스테이지 및 후단에 위치한 스테이지에 공급되거나, 또는 후단에 위치한 스테이지에만 공급된다.The scan pulses output from the stages ST1 to STn except for the dummy stage STn + 1 are sequentially supplied to the gate lines of the liquid crystal panel (not shown), thereby sequentially scanning the gate lines. The scan pulse output from the stages is supplied only to the stage located at the previous stage from the stage itself, or to the stage located at the front stage and to the stage located at the rear stage, or to the stage located at the rear stage.
이러한 쉬프트 레지스터는 액정패널에 내장될 수 있다. 즉, 상기 액정패널은 화상을 표시하기 위한 표시부와 상기 표시부를 둘러싸는 비표시부를 갖는데, 상기 쉬프트 레지스터는 상기 비표시부에 내장된다.Such a shift register can be incorporated in the liquid crystal panel. That is, the liquid crystal panel has a display portion for displaying an image and a non-display portion surrounding the display portion, and the shift register is embedded in the non-display portion.
이와 같이 구성된 쉬프트 레지스터의 전체 스테이지(ST1 내지STn+1)는 충전용전압(VDD), 방전용전압(VSS), 그리고 서로 순차적인 위상차를 갖고 순환하는 제 1 내지 제 4 클럭펄스(CLK1 내지CLK4)들 중 어느 두 개를 공급받는다. 한편, 상기 스테이지들(ST1 내지 STn+1) 중 제 1 스테이지(ST1) 및 더미 스테이지(STn+1)는 스타트 펄스(Vst)를 더 공급받는다.The entire stages ST1 to STn + 1 of the shift register constructed as described above are supplied with the charging voltage VDD, the discharging voltage VSS and the first to fourth clock pulses CLK1 to CLK4 ) Are supplied. On the other hand, the first stage ST1 and the dummy stage STn + 1 of the stages ST1 to STn + 1 are further supplied with the start pulse Vst.
상술된 충전용전압(VDD), 방전용전압(VSS), 그리고 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)는 이전에 상술된 그것들과 동일하므로 이에 대하여 생략한다. 단, 도 16에 도시된 제 1 내지 제 4 클럭펄스들(CLK1 내지 CLK4)은 중첩되지 않는다. 물론, 스타트 펄스(Vst)도 이 클럭펄스들(CLK1 내지 CLK4)과 중첩되지 않는다.The charging voltage VDD, the discharging voltage VSS, and the first to fourth clock pulses CLK1 to CLK4 described above are the same as those previously described, and therefore, are omitted. However, the first to fourth clock pulses CLK1 to CLK4 shown in Fig. 16 are not overlapped. Of course, the start pulse Vst is not overlapped with these clock pulses CLK1 to CLK4.
본 발명에서는 서로 다른 위상차를 갖는 4종의 클럭펄스를 사용하는 예를 나타내었지만, 상기 클럭펄스의 종류는 2개 이상이면 몇 개라도 사용할 수 있다.Although four clock pulses having different phase differences are used in the present invention, the number of clock pulses may be two or more.
도 15에 도시된 바와 같이, 제 k 스테이지는 제 k-1 스테이지로부터의 스캔펄스에 응답하여 인에이블된다. 여기서, k는 자연수이다. 단, 제 1 스테이지(ST1)는 타이밍 콘트롤러로부터의 스타트 펄스(Vst)에 응답하여 인에이블된다.As shown in Fig. 15, the k-th stage is enabled in response to the scan pulse from the (k-1) th stage. Here, k is a natural number. However, the first stage ST1 is enabled in response to the start pulse Vst from the timing controller.
제 k 스테이지는 제 k+1 스테이지로부터의 스캔펄스에 응답하여 디스에이블된다. 단, 더미 스테이지(STn+1)는 타이밍 콘트롤러로부터의 스타트 펄스(Vst)에 응답하여 디스에이블된다.The k < th > stage is disabled in response to the scan pulse from the (k + 1) th stage. However, the dummy stage STn + 1 is disabled in response to the start pulse Vst from the timing controller.
여기서 도 15에 도시된 각 스테이지의 회로 구성을 상세히 설명하면 다음과 같다.Here, the circuit configuration of each stage shown in FIG. 15 will be described in detail as follows.
제 99th 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 17은 본 발명의 제 9 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.17 is a diagram showing a circuit configuration of a stage according to a ninth embodiment of the present invention.
본 발명의 제 9 실시예에 따른 각 스테이지는, 도 17에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the ninth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 3 스위칭소자(Tr1 내지 Tr3) 및 커패시터(C)를 포함한다.The node controller NC provided in the n-th stage includes a first discharging switching element TD1, first through third switching elements Tr1 through Tr3, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 2) th stage and is turned on when the set node Q and any one of the clocks The transmission lines are electrically connected to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자(OT)와 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the (n-1) th stage, And electrically connects the nodes Q to each other.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the common node CN and the discharge power supply line are electrically connected to each other .
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다. 여기서, 이 리세트 노드(QB)는 어느 하나의 클럭전송라인에 접속된다. 즉, 이 클럭전송라인이 리세트 노드(QB)가 된다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other. Here, this reset node QB is connected to any one of the clock transmission lines. That is, this clock transmission line becomes the reset node QB.
제 n 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스(CLKn)와 제 n 스테이지의 풀다운 스위칭소자(Ds)에 공급되는 클럭펄스(CLKn+1)는 중첩되지 않으며, 한 클럭펄스폭의 위상차를 갖는다. 예를 들어, 제 n 스테이지의 풀업 스위칭소자(Uc)에 도 16의 제 1 클럭펄스(CLK1)가 공급된다면, 이 제 n 스테이지의 풀다운 스위칭소자(Ds)에는 도 16의 제 2 클럭펄스(CLK2)가 공급된다.The clock pulse CLKn supplied to the pull-up switching element Uc of the n-th stage and the clock pulse CLKn + 1 supplied to the pull-down switching element Ds of the n-th stage are not superimposed, . For example, if the first clock pulse CLK1 of FIG. 16 is supplied to the pull-up switching element Uc of the n-th stage, the pull-down switching element Ds of the n-th stage is supplied with the second clock pulse CLK2 Is supplied.
제 n 스테이지의 풀다운 스위칭소자(Ds)에 공급되는 클럭펄스(CLKn+1)는 제 n+1 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스(CLKn)와 동일하다.The clock pulse CLKn + 1 supplied to the pull-down switching element Ds of the n-th stage is the same as the clock pulse CLKn supplied to the pull-up switching element Uc of the n + 1-th stage.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 커패시터(C) 및 풀업 스위칭소자(Uc)는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the capacitor C and the pull-up switching element Uc are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
이 제 9 실시예에 따르면, 풀다운 스위칭소자(Ds)의 게이트단자에 접속된 리세트 노드(QB)가 로우로 유지되고 풀업 스위칭소자(Uc)의 게이트단자에 접속된 세트 노드(Q)는 하이로 유지될 때, 풀업 스위칭소자(Uc)의 드레인단자에 공급된 클럭펄스가 스캔펄스로서 출력된다. 한편, 리세트 노드(QB)가 하이로 되고 세트 노드(Q)가 로우로 될 때 풀업 스위칭소자(Uc)의 드레인단자에 공급된 클럭펄스가 하이가 되더라도 게이트 라인(출력단자(OT))는 로우 상태로 유지된다. 즉, 풀업 스위칭소자(Uc)의 드레인단자에 공급된 클럭펄스가 다시 하이가 되더라도, 출력이 필요한 시간이 아니면 세트 노드(Q)가 로우 상태로 유지되어 풀업 스위칭소자(Uc)가 동작하지 않아 출력이 발생하지 않는다.According to the ninth embodiment, the reset node QB connected to the gate terminal of the pull-down switching element Ds is held low and the set node Q connected to the gate terminal of the pull-up switching element Uc is high The clock pulse supplied to the drain terminal of the pull-up switching device Uc is output as a scan pulse. On the other hand, when the reset node QB goes high and the set node Q goes low, the gate line (output terminal OT) is turned on even though the clock pulse supplied to the drain terminal of the pull- And remains in a low state. That is, even if the clock pulse supplied to the drain terminal of the pull-up switching device Uc becomes high again, the set node Q is kept in the low state unless the output is required, so that the pull-up switching device Uc does not operate, .
이때, 풀업 스위칭소자(Uc)의 기생 커패시터(C)에 의해 세트 노드(Q)에 커플링 전압에 의해 노이즈가 발생하게 되는데, 이는 풀업 스위칭소자(Uc)에 공급된 클럭펄스의 전압이 하이로 변하는 동안 공통 노드(CN)의 전압도 상승하게 되고 이에 따라 턴-온되는 제 2 스위칭소자(Tr2)에 의해 세트 노드(Q)의 전압이 로우로 유지되어 안정적인 상태가 된다.At this time, noise is generated by the coupling voltage at the set node Q by the parasitic capacitor C of the pull-up switching device Uc because the voltage of the clock pulse supplied to the pull-up switching device Uc is high The voltage of the common node CN also rises while the second switching element Tr2 is turned on and the voltage of the set node Q is held low by the second switching element Tr2 turned on.
한편, 커패시터(C)의 용량에 따라 제 2 스위칭소자(Tr2)의 게이트단자에 걸린 전압의 크기가 설정된다. 이때, 이 커패시터(C)의 크기는 제 2 스위칭소자(Tr2)의 Cox(게이트 산화막의 축적 정전 용량)와 비슷하거나 더 큰 것이 좋다.On the other hand, the magnitude of the voltage applied to the gate terminal of the second switching device Tr2 is set according to the capacitance of the capacitor C. At this time, it is preferable that the size of the capacitor C is equal to or larger than Cox (the accumulated capacitance of the gate oxide film) of the second switching device Tr2.
세트 노드(Q)가 하이인 상태에서 클럭펄스에 의해 스캔펄스가 출력되는 동안, 제 2 스위칭소자(Tr2)가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터 전류가 누설되는 것이 방지된다.The current is prevented from leaking from the set node Q because the second switching element Tr2 is kept in the turn-off state while the set pulse is output by the clock pulse in the state that the set node Q is high.
제 10
도 18은 본 발명의 제 10 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.18 is a diagram showing a circuit configuration of a stage according to a tenth embodiment of the present invention.
본 발명의 제 10 실시예에 따른 각 스테이지는, 도 18에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the tenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 3 스위칭소자(Tr1 내지 Tr3) 및 커패시터(C)를 포함한다.The node controller NC provided in the n-th stage includes a first discharging switching element TD1, first through third switching elements Tr1 through Tr3, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자(OT)와 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or turned off in response to a scan pulse from the (n-1) th stage, And electrically connects the nodes Q to each other.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to the scan pulse from the (n-1) th stage. When the common node CN is turned on, .
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다. 여기서, 이 리세트 노드(QB)는 어느 하나의 클럭전송라인에 접속된다. 즉, 이 클럭전송라인이 리세트 노드(QB)가 된다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other. Here, this reset node QB is connected to any one of the clock transmission lines. That is, this clock transmission line becomes the reset node QB.
제 n 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스와 제 n 스테이지의 풀다운 스위칭소자에 공급되는 클럭펄스는 중첩되지 않으며, 한 클럭펄스폭의 위상차를 갖는다. 예를 들어, 제 n 스테이지의 풀업 스위칭소자(Uc)에 도 16의 제 1 클럭펄스가 공급된다면, 이 제 n 스테이지의 풀다운 스위칭소자(Ds)에는 도 16의 제 2 클럭펄스가 공급된다.The clock pulse supplied to the pull-up switching element Uc of the n-th stage and the clock pulse supplied to the pull-down switching element of the n-th stage are not superposed and have a phase difference of one clock pulse width. For example, if the first clock pulse of Fig. 16 is supplied to the pull-up switching element Uc of the n-th stage, the pull-down switching element Ds of the n-th stage is supplied with the second clock pulse of Fig.
제 n 스테이지의 풀다운 스위칭소자(Ds)에 공급되는 클럭펄스는 제 n+1 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스와 동일하다.The clock pulse supplied to the pull-down switching element Ds of the n-th stage is the same as the clock pulse supplied to the pull-up switching element Uc of the (n + 1) -th stage.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 커패시터(C) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the capacitor C and the pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
제 10 실시예에 따르면, 세트 노드(Q)가 하이인 상태에서 클럭펄스에 의해 스캔펄스가 출력되는 동안, 제 2 스위칭소자(Tr2)가 턴-오프 상태로 유지되므로 세트 노드(Q) 전압이 누설되는 것이 방지된다. 또한, 스캔펄스가 출력되는 동안 공통 노드(CN)의 전압이 상승하지만, 세트 노드(Q)의 전압 및 스캔펄스의 전압이 더 높은 상태에 있으므로 제 2 스위칭소자(Tr2)에 의한 세트 노드(Q)로부터의 누설전류가 억제된다.According to the tenth embodiment, since the second switching element Tr2 is kept in the turn-off state while the scan pulse is output by the clock pulse in the state where the set node Q is high, the set node Q voltage Leakage is prevented. Since the voltage of the common node CN rises while the scan pulse is output but the voltage of the set node Q and the voltage of the scan pulse are higher, the set node Q Is suppressed.
제 11Eleventh 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 19는 본 발명의 제 11 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.19 is a diagram showing a circuit configuration of a stage according to an eleventh embodiment of the present invention.
본 발명의 제 11 실시예에 따른 각 스테이지는, 도 18에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the eleventh embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 3 스위칭소자(Tr1 내지 Tr3) 및 커패시터(C)를 포함한다.The node controller NC provided in the n-th stage includes a first discharging switching element TD1, first through third switching elements Tr1 through Tr3, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to the scan pulse from the (n-1) th stage. When the common node CN is turned on, .
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다. 여기서, 이 리세트 노드(QB)는 어느 하나의 클럭전송라인에 접속된다. 즉, 이 클럭전송라인이 리세트 노드(QB)가 된다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other. Here, this reset node QB is connected to any one of the clock transmission lines. That is, this clock transmission line becomes the reset node QB.
제 n 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스와 제 n 스테이지의 풀다운 스위칭소자에 공급되는 클럭펄스는 중첩되지 않으며, 한 클럭펄스폭의 위상차를 갖는다. 예를 들어, 제 n 스테이지의 풀업 스위칭소자(Uc)에 도 16의 제 1 클럭펄스(CLK1)가 공급된다면, 이 제 n 스테이지의 풀다운 스위칭소자(Ds)에는 도 16의 제 2 클럭펄스(CLK2)가 공급된다.The clock pulse supplied to the pull-up switching element Uc of the n-th stage and the clock pulse supplied to the pull-down switching element of the n-th stage are not superposed and have a phase difference of one clock pulse width. For example, if the first clock pulse CLK1 of FIG. 16 is supplied to the pull-up switching element Uc of the n-th stage, the pull-down switching element Ds of the n-th stage is supplied with the second clock pulse CLK2 Is supplied.
제 n 스테이지의 풀다운 스위칭소자(Ds)에 공급되는 클럭펄스는 제 n+1 스테이지의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스와 동일하다.The clock pulse supplied to the pull-down switching element Ds of the n-th stage is the same as the clock pulse supplied to the pull-up switching element Uc of the (n + 1) -th stage.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 제 3 스위칭소자(Tr3), 커패시터(C) 및 풀업 스위칭소자(Uc)는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharge-dedicated switching element TD1, the third switching element Tr3, the capacitor C and the pull-up switching element Uc are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
한편, 클럭전송라인들 각각에 공급되는 클럭펄스의 저전압(로우전압)이 상기 방전용전압(VSS)보다 크게 설정될 수 있다.On the other hand, the low voltage (low voltage) of the clock pulse supplied to each of the clock transmission lines may be set to be larger than the discharge voltage VSS.
도 20은 본 발명의 실시예에 따른 또 다른 쉬프트 레지스터를 나타낸 도면이다. 이 도 20에 도시된 쉬프트 레지스터에 인가되는 신호들 및 이로부터 출력되는 신호들은 상술된 도 16에 도시된 신호들과 동일하다.20 is a view illustrating another shift register according to an embodiment of the present invention. The signals applied to the shift register shown in FIG. 20 and the signals outputted therefrom are the same as those shown in FIG. 16 described above.
본 발명의 실시예에 따른 쉬프트 레지스터는, 도 20에 도시된 바와 같이, n개의 스테이지들(ST1 내지STn) 및 한 개의 더미 스테이지(STn+1)를 포함한다. 여기서, 각 스테이지들(ST1 내지STn+2)은 각각의 출력단자(OT)를 통해 한 프레임 기간동안 한 번의 스캔펄스(SP1 내지 SPn+1)를 출력한다.The shift register according to the embodiment of the present invention includes n stages ST1 to STn and one dummy stage STn + 1 as shown in Fig. Here, each of the stages ST1 to STn + 2 outputs one scan pulse (SP1 to SPn + 1) for one frame period through each output terminal OT.
각 스테이지(ST1 내지 STn)는 스캔펄스를 이용하여 자신에게 접속된 게이트 라인을 구동시킨다. 아울러 더미 스테이지를 포함한 모든 스테이지들(ST1 내지 STn+1)은 자신으로부터 후단에 위치한 스테이지 및 자신으로부터 전단에 위치한 스테이지의 동작을 제어한다.Each of the stages ST1 to STn drives a gate line connected thereto by using a scan pulse. In addition, all the stages ST1 to STn + 1 including the dummy stage control the operation of the stage located at the rear end from itself and the stage located at the front end from the stage itself.
스테이지들(ST1 내지 STn+1)은 제 1 스테이지(ST1)부터 더미 스테이지(STn+2) 순서로 차례로 스캔펄스를 출력한다. 즉, 제 1 스테이지(ST1)가 제 1 스캔펄스(SP1)를 출력하고, 이어서 제 2 스테이지(ST2)가 제 2 스캔펄스(SP2)를 출력하고, 다음으로, 제 3 스테이지(ST3)가 제 3 스캔펄스(SP3)를 출력하고, ...., 다음으로 제 n 스테이지(STn)가 제 n 스캔펄스(SPn)를 출력하고, 그리고, 마지막으로 더미 스테이지(STn+1)가 제 n+1 스캔펄스(SPn+1)를 출력한다.The stages ST1 to STn + 1 sequentially output scan pulses in the order from the first stage ST1 to the dummy
더미 스테이지(STn+1)를 제외한 스테이지들(ST1 내지 STn)로부터 출력된 스캔펄스는 액정패널(도시되지 않음)의 게이트 라인들에 순차적으로 공급되어, 상기 게이트 라인들을 순차적으로 스캐닝하게 된다. 그리고, 상기 스테이지들로부터 출력된 스캔펄스는 자신으로부터 전단에 위치한 스테이지에만 공급되거나, 또는 전단에 위치한 스테이지 및 후단에 위치한 스테이지에 공급되거나, 또는 후단에 위치한 스테이지에만 공급된다.The scan pulses output from the stages ST1 to STn except for the dummy stage STn + 1 are sequentially supplied to the gate lines of the liquid crystal panel (not shown), thereby sequentially scanning the gate lines. The scan pulse output from the stages is supplied only to the stage located at the previous stage from the stage itself, or to the stage located at the front stage and to the stage located at the rear stage, or to the stage located at the rear stage.
이러한 쉬프트 레지스터는 액정패널에 내장될 수 있다. 즉, 상기 액정패널은 화상을 표시하기 위한 표시부와 상기 표시부를 둘러싸는 비표시부를 갖는데, 상기 쉬프트 레지스터는 상기 비표시부에 내장된다.Such a shift register can be incorporated in the liquid crystal panel. That is, the liquid crystal panel has a display portion for displaying an image and a non-display portion surrounding the display portion, and the shift register is embedded in the non-display portion.
이와 같이 구성된 쉬프트 레지스터의 전체 스테이지(ST1 내지STn+1)는 충전용전압(VDD), 방전용전압(VSS), 그리고 서로 순차적인 위상차를 갖고 순환하는 제 1 내지 제 4 클럭펄스(CLK1 내지CLK4)들 중 어느 하나를 공급받는다. 한편, 상기 스테이지들(ST1 내지 STn+1) 중 제 1 스테이지(ST1) 및 더미 스테이지(STn+1)는 스타트 펄스(Vst)를 더 공급받는다.The entire stages ST1 to STn + 1 of the shift register constructed as described above are supplied with the charging voltage VDD, the discharging voltage VSS and the first to fourth clock pulses CLK1 to CLK4 ). ≪ / RTI > On the other hand, the first stage ST1 and the dummy stage STn + 1 of the stages ST1 to STn + 1 are further supplied with the start pulse Vst.
상술된 충전용전압(VDD), 방전용전압(VSS), 그리고 제 1 내지 제 4 클럭펄스(CLK1 내지 CLK4)는 이전에 상술된 그것들과 동일하므로 이에 대하여 생략한다. 단, 도 16에 도시된 제 1 내지 제 4 클럭펄스들(CLK1 내지 CLK4)은 중첩되지 않는다. 물론, 스타트 펄스(Vst)도 이 클럭펄스들과 중첩되지 않는다.The charging voltage VDD, the discharging voltage VSS, and the first to fourth clock pulses CLK1 to CLK4 described above are the same as those previously described, and therefore, are omitted. However, the first to fourth clock pulses CLK1 to CLK4 shown in Fig. 16 are not overlapped. Of course, the start pulse Vst is not overlapped with these clock pulses.
본 발명에서는 서로 다른 위상차를 갖는 4종의 클럭펄스를 사용하는 예를 나타내었지만, 상기 클럭펄스의 종류는 2개 이상이면 몇 개라도 사용할 수 있다.Although four clock pulses having different phase differences are used in the present invention, the number of clock pulses may be two or more.
도 15에 도시된 바와 같이, 제 k 스테이지는 제 k-1 스테이지로부터의 스캔펄스에 응답하여 인에이블된다. 여기서, k는 자연수이다. 단, 제 1 스테이지(ST1)는 타이밍 콘트롤러로부터의 스타트 펄스(Vst)에 응답하여 인에이블된다.As shown in Fig. 15, the k-th stage is enabled in response to the scan pulse from the (k-1) th stage. Here, k is a natural number. However, the first stage ST1 is enabled in response to the start pulse Vst from the timing controller.
제 k 스테이지는 제 k+1 스테이지로부터의 스캔펄스에 응답하여 디스에이블된다. 단, 더미 스테이지(STn+1)는 타이밍 콘트롤러로부터의 스타트 펄스(Vst)에 응답하여 디스에이블된다.The k < th > stage is disabled in response to the scan pulse from the (k + 1) th stage. However, the dummy stage STn + 1 is disabled in response to the start pulse Vst from the timing controller.
여기서 도 20에 도시된 각 스테이지의 회로 구성을 상세히 설명하면 다음과 같다.Here, the circuit configuration of each stage shown in FIG. 20 will be described in detail as follows.
제 12Article 12 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 21은 본 발명의 제 12 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.21 is a diagram showing a circuit configuration of a stage according to a twelfth embodiment of the present invention.
본 발명의 제 12 실시예에 따른 각 스테이지는, 도 21에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the twelfth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 4 스위칭소자(Tr1 내지 Tr4), 제 1 커패시터(C1) 및 제 2 커패시터(C2)를 포함한다.The node controller NC provided in the nth stage includes a first discharging switching element TD1, first through fourth switching elements Tr1 through Tr4, a first capacitor C1 and a second capacitor C2 do.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the common node CN and the discharge power supply line are electrically connected to each other .
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 1 커패시터(C1)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The first capacitor C1 of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
제 n 스테이지의 제 2 커패시터(C2)는 어느 하나의 클럭전송라인과 상기 리세트 노드(QB) 사이에 접속된다.The second capacitor C2 of the n-th stage is connected between any one of the clock transmission lines and the reset node QB.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 제 1 커패시터(C1), 제 2 커패시터(C2) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the first capacitor C1, the second capacitor C2 and the pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
제 12 실시예에 따르면, 공통 노드(CN)의 전압과 마찬가지로 리세트 노드(QB)의 전압이 스캔펄스가 출력되지 않는 기간에 하이로 유지되므로 출력단자(OT)의 전압 변동이 억제된다. 한편, 스캔펄스가 출력되는 기간동안 제 2 스위칭소자(Tr2) 및 풀다운 스위칭소자(Ds)가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터의 누설전류가 억제된다.According to the twelfth embodiment, the voltage of the reset node QB is kept high during a period in which the scan pulse is not output, as in the case of the voltage of the common node CN, so that the voltage fluctuation of the output terminal OT is suppressed. On the other hand, since the second switching device Tr2 and the pulldown switching device Ds are kept in the turn-off state during the period in which the scan pulse is output, the leakage current from the set node Q is suppressed.
제 13Thirteenth 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 22는 본 발명의 제 13 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.22 is a diagram showing a circuit configuration of a stage according to a thirteenth embodiment of the present invention.
본 발명의 제 13 실시예에 따른 각 스테이지는, 도 22에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the thirteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 4 스위칭소자(Tr1 내지 Tr4), 제 1 커패시터(C1) 및 제 2 커패시터(C2)를 포함한다.The node controller NC provided in the nth stage includes a first discharging switching element TD1, first through fourth switching elements Tr1 through Tr4, a first capacitor C1 and a second capacitor C2 do.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the scan pulse from the (n-1) th stage. When the common node CN and any one of the clock transmission lines are turned on Connect electrically.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 1 커패시터(C1)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The first capacitor C1 of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
제 n 스테이지의 제 2 커패시터(C2)는 어느 하나의 클럭전송라인과 상기 리세트 노드(QB) 사이에 접속된다.The second capacitor C2 of the n-th stage is connected between any one of the clock transmission lines and the reset node QB.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 제 3 스위칭소자(Tr3), 제 1 커패시터(C1), 제 2 커패시터(C2) 및 풀업 스위칭소자(Uc)는 모두 동일한 클럭전송라인에 접속된다.At this time, all of the first discharging switching element TD1, the third switching element Tr3, the first capacitor C1, the second capacitor C2 and the pull-up switching element Uc are connected to the same clock transmission line do.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
제 13 실시예에 따르면, 공통 노드(CN)의 전압과 마찬가지로 리세트 노드(QB)의 전압이 스캔펄스가 출력되지 않는 기간에 하이로 유지되므로 출력단자(OT)의 전압 변동이 억제된다. 한편, 스캔펄스가 출력되는 기간동안 제 2 스위칭소자(Tr2) 및 풀다운 스위칭소자(Ds)가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터의 누설전류가 억제된다. 즉, 스캔펄스가 출력되는 기간동안 리세트 노드(QB)의 전압은 로우로 유지된다. 이때, 공통 노드(CN)의 전압이 상승하지만, 세트 노드(Q) 및 출력단자(OT)의 전압이 더 높은 상태에 있으므로 제 2 스위칭소자(Tr2)에 의한 누설전류가 억제된다.According to the thirteenth embodiment, the voltage of the reset node QB is kept high during a period in which the scan pulse is not output, as in the voltage of the common node CN, so that the voltage fluctuation of the output terminal OT is suppressed. On the other hand, since the second switching device Tr2 and the pulldown switching device Ds are kept in the turn-off state during the period in which the scan pulse is output, the leakage current from the set node Q is suppressed. That is, the voltage of the reset node QB is kept low during the period when the scan pulse is output. At this time, although the voltage of the common node CN rises, since the voltage of the set node Q and the output terminal OT is higher, the leakage current due to the second switching element Tr2 is suppressed.
제 1414th 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 23은 본 발명의 제 14 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.23 is a diagram showing a circuit configuration of a stage according to a fourteenth embodiment of the present invention.
본 발명의 제 14 실시예에 따른 각 스테이지는, 도 23에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the fourteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 3 스위칭소자(Tr1 내지 Tr3), 그리고 커패시터(C)를 포함한다.The node controller NC provided in the n-th stage includes a first discharging switching element TD1, first through third switching elements Tr1 through Tr3, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the common node CN and the discharge power supply line are electrically connected to each other .
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다. The pull-down switching device Ds of the n-th stage is turned on or off in response to a voltage supplied to the common node CN. When the n-th stage output terminal OT is turned on, The lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자,(TD1) 커패시터(C) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the above-described first discharging switching element, (TD1) capacitor C and pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되지 않는 기간에 공통 노드(CN)의 전압이 하이로 유지되므로 출력단자(OT)의 전압 변동이 억제된다. 한편, 스캔펄스가 출력되는 기간동안 제 2 스위칭소자(Tr2) 및 풀다운 스위칭소자(Ds)가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터의 누설전류가 억제된다.The voltage of the common node CN is held high during a period in which the scan pulse is not outputted, so that the voltage fluctuation of the output terminal OT is suppressed. On the other hand, since the second switching device Tr2 and the pulldown switching device Ds are kept in the turn-off state during the period in which the scan pulse is output, the leakage current from the set node Q is suppressed.
제 15Article 15 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 24는 본 발명의 제 15 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.24 is a diagram showing a circuit configuration of a stage according to a fifteenth embodiment of the present invention.
본 발명의 제 15 실시예에 따른 각 스테이지는, 도 24에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the fifteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 3 스위칭소자(Tr1 내지 Tr4), 그리고 커패시터(C)를 포함한다.The node controller NC included in the n-th stage includes a first discharging switching element TD1, first through third switching elements Tr1 through Tr4, and a capacitor C. [
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 공통 노드(CN)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or turned off according to the voltage supplied to the common node CN, and the output terminal OT of the set node Q and the n-th stage ) Are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching device Tr3 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the common node CN and the discharge power supply line are electrically connected to each other .
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드(CN)와 방전용전원라인을 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the scan pulse from the (n-1) th stage, and when turning on, the common node CN and the discharge power supply line are electrically connected Connect.
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 공통 노드(CN) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the common node CN.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 공통 노드(CN)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching device Ds of the n-th stage is turned on or off in response to a voltage supplied to the common node CN. When the n-th stage output terminal OT is turned on, The lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 커패시터(C) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the capacitor C and the pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되지 않는 기간에 공통 노드(CN)의 전압이 하이로 유지되므로 출력단자(OT)의 전압 변동이 억제된다. 한편, 스캔펄스가 출력되는 기간동안 제 2 스위칭소자(Tr2) 및 풀다운 스위칭소자(Ds)가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터의 누설전류가 억제된다.The voltage of the common node CN is held high during a period in which the scan pulse is not outputted, so that the voltage fluctuation of the output terminal OT is suppressed. On the other hand, since the second switching device Tr2 and the pulldown switching device Ds are kept in the turn-off state during the period in which the scan pulse is output, the leakage current from the set node Q is suppressed.
제 1616th 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 25는 본 발명의 제 16 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.25 is a diagram showing a circuit configuration of a stage according to a sixteenth embodiment of the present invention.
본 발명의 제 16 실시예에 따른 각 스테이지는, 도 25에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the sixteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 7 스위칭소자(Tr1 내지 Tr7), 그리고 커패시터(C)를 포함한다.The node control unit NC provided in the n-th stage includes a first discharging switching element TD1, first through seventh switching elements Tr1 through Tr7, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 1 공통 노드(CN1)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or off according to the voltage supplied to the first common node CN1, and is turned on when the turn-on of the set node Q and the n-th stage output terminal (OT) are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드(CN1)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to the voltage supplied to the set node Q, and when the first common node CN1 is turned on, They are electrically connected to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 2 공통 노드(CN2)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드(QB)를 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the second common node CN2, and the power supply line for charge and the reset node QB are turned on Connect electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fifth switching element Tr5 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 충전용전원라인으로부터의 충전용전압(VDD)에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드(CN2)를 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on in accordance with the charging voltage VDD from the charging power supply line to electrically connect the charging power supply line and the second common node CN2 to each other .
제 n 스테이지의 제 7 스위칭소자(Tr7)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드(CN2)와 방전용전원라인을 서로 전기적으로 연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the second common node CN2 is turned on, They are electrically connected to each other.
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 제 1 공통 노드(CN1) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the first common node CN1.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 커패시터(C) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the capacitor C and the pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되지 않는 기간에 제 1 공통 노드(CN1) 및 리세트 노드(QB)의 전압이 하이로 유지되므로 세트 노드(Q) 및 출력단자(OT)의 전압 변동이 억제된다. 한편, 스캔펄스가 출력되는 기간동안 제 2 스위칭소자(Tr2) 및 풀다운 스위칭소자가 턴-오프 상태로 유지되므로 세트 노드(Q)로부터의 누설전류가 억제된다.The voltages of the first common node CN1 and the reset node QB are held high during the period in which the scan pulse is not output, so that the voltage fluctuation of the set node Q and the output terminal OT is suppressed. Meanwhile, the leakage current from the set node Q is suppressed because the second switching device Tr2 and the pulldown switching device are kept in the turn-off state during the period in which the scan pulse is output.
제 17Article 17 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 26은 본 발명의 제 17 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.26 is a diagram showing a circuit configuration of a stage according to a seventeenth embodiment of the present invention.
본 발명의 제 17 실시예에 따른 각 스테이지는, 도 26에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the seventeenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 7 스위칭소자(Tr1 내지 Tr7), 그리고 커패시터(C)를 포함한다.The node control unit NC provided in the n-th stage includes a first discharging switching element TD1, first through seventh switching elements Tr1 through Tr7, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 1 공통 노드(CN1)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or off according to the voltage supplied to the first common node CN1, and is turned on when the turn-on of the set node Q and the n-th stage output terminal (OT) are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 제 n-1 스테이지로부터이 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드(CN1)와 방전용전원라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to the scan pulse from the (n-1) th stage. When the first common node CN1 is turned on, Connect electrically.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 2 공통 노드(CN2)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드(QB)를 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the second common node CN2, and the power supply line for charge and the reset node QB are turned on Connect electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fifth switching element Tr5 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 충전용전원라인으로부터의 충전용전압(VDD)에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드(CN2)를 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on in accordance with the charging voltage VDD from the charging power supply line to electrically connect the charging power supply line and the second common node CN2 to each other .
제 n 스테이지의 제 7 스위칭소자(Tr7)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드(CN2)와 방전용전원라인을 서로 전기적으로 연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the second common node CN2 is turned on, They are electrically connected to each other.
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 제 1 공통 노드(CN1) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the first common node CN1.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다. The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 커패시터(C) 및 풀업 스위칭소자는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharging switching element TD1, the capacitor C and the pull-up switching element are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되는 기간동안 제 1 공통 노드(CN1)의 전압이 상승하지만 세트 노드(Q) 및 출력단자(OT)의 전압이 더 높은 상태에 있으므로, 제 2 스위칭소자(Tr2)를 통한 누설전류가 억제된다.The voltage of the first common node CN1 rises while the voltage of the set node Q and the output terminal OT are higher during the period in which the scan pulse is output and therefore the leakage current through the second switching element Tr2 Is suppressed.
제 18Article 18 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 27은 본 발명의 제 18 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.27 is a diagram showing a circuit configuration of a stage according to an eighteenth embodiment of the present invention.
본 발명의 제 18 실시예에 따른 각 스테이지는, 도 27에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the eighteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 7 스위칭소자(Tr1 내지 Tr7), 그리고 커패시터(C)를 포함한다.The node control unit NC provided in the n-th stage includes a first discharging switching element TD1, first through seventh switching elements Tr1 through Tr7, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 1 공통 노드(CN1)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or off according to the voltage supplied to the first common node CN1, and is turned on when the turn-on of the set node Q and the n-th stage output terminal (OT) are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드(CN1)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to a scan pulse from the n-1st stage. When the third switching element Tr3 is turned on, Connect the lines electrically to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 2 공통 노드(CN2)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드(QB)를 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the second common node CN2, and the power supply line for charge and the reset node QB are turned on Connect electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fifth switching element Tr5 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 충전용전원라인으로부터의 충전용전압(VDD)에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드(CN2)를 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on in accordance with the charging voltage VDD from the charging power supply line to electrically connect the charging power supply line and the second common node CN2 to each other .
제 n 스테이지의 제 7 스위칭소자(Tr7)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드(CN2)와 방전용전원라인을 서로 전기적으로 연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the second common node CN2 is turned on, They are electrically connected to each other.
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 제 1 공통 노드(CN1) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the first common node CN1.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 제 3 스위칭소자(Tr3), 커패시터(C) 및 풀업 스위칭소자(Uc)는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharge-dedicated switching element TD1, the third switching element Tr3, the capacitor C and the pull-up switching element Uc are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되는 기간동안 제 1 공통 노드(CN1)의 전압이 상승하지만 세트 노드(Q) 및 출력단자(OT)의 전압이 더 높은 상태에 있으므로, 제 2 스위칭소자(Tr2)를 통한 누설전류가 억제된다.The voltage of the first common node CN1 rises while the voltage of the set node Q and the output terminal OT are higher during the period in which the scan pulse is output and therefore the leakage current through the second switching element Tr2 Is suppressed.
제 19Article 19 실시예에In the embodiment 따른 Following 쉬프트Shift 레지스터 register
도 28은 본 발명의 제 19 실시예에 따른 스테이지의 회로 구성을 나타낸 도면이다.28 is a diagram showing a circuit configuration of a stage according to a nineteenth embodiment of the present invention.
본 발명의 제 19 실시예에 따른 각 스테이지는, 도 28에 도시된 바와 같이, 노드 제어부(NC) 및 출력부(OB)를 구비한다. 노드 제어부(NC)는 해당 스테이지의 세트 노드(Q) 및 리세트 노드(QB)의 신호상태를 제어한다. 출력부(OB)는 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드(Q) 및 리세트 노드(QB)에 공급된 전압에 응답하여 상기 공급받은 클럭펄스를 자신의 출력단자(OT)를 통해 스캔펄스로서 출력한다.Each stage according to the nineteenth embodiment of the present invention includes a node control unit (NC) and an output unit (OB) as shown in Fig. The node control unit (NC) controls the signal states of the set node (Q) and the reset node (QB) of the stage. The output part OB is supplied with any one of a plurality of clock pulses having different phases and outputs the supplied clock pulse to its own output in response to a voltage supplied to the set node Q and the reset node QB. And outputs it as a scan pulse through the terminal OT.
제 n 스테이지에 구비된 노드 제어부(NC)는 제 1 방전용 스위칭소자(TD1), 제 1 내지 제 8 스위칭소자(Tr1 내지 Tr8), 그리고 커패시터(C)를 포함한다.The node controller NC provided in the n-th stage includes a first discharging switching element TD1, first through eighth switching elements Tr1 through Tr8, and a capacitor C.
제 n 스테이지의 제 1 방전용 스위칭소자(TD1)는 제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The first discharging switching element TD1 of the n-th stage is turned on or off in response to a scan pulse from the (n + 1) th stage and is turned on when the set node Q is turned on Connect the lines electrically to each other.
제 n 스테이지의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결한다.The first switching device Tr1 of the n-th stage is turned on or off in response to the scan pulse from the (n-1) th stage, and the charge power supply line and the set node Q are electrically connected to each other Connect.
제 n 스테이지의 제 2 스위칭소자(Tr2)는 제 1 공통 노드(CN1)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드(Q)와 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결한다.The second switching element Tr2 of the n-th stage is turned on or off according to the voltage supplied to the first common node CN1, and is turned on when the turn-on of the set node Q and the n-th stage output terminal (OT) are electrically connected to each other.
제 n 스테이지의 제 3 스위칭소자(Tr3)는 상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드(CN1)와 어느 하나의 클럭전송라인을 서로 전기적으로 연결한다.The third switching element Tr3 of the n-th stage is turned on or off according to a scan pulse from the n-1st stage. When the third switching element Tr3 is turned on, Connect the lines electrically to each other.
제 n 스테이지의 제 4 스위칭소자(Tr4)는 제 2 공통 노드(CN2)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드(QB)를 서로 전기적으로 연결한다.The fourth switching device Tr4 of the n-th stage is turned on or off according to the voltage supplied to the second common node CN2, and the power supply line for charge and the reset node QB are turned on Connect electrically.
제 n 스테이지의 제 5 스위칭소자(Tr5)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드(QB)와 방전용전원라인을 서로 전기적으로 연결한다.The fifth switching element Tr5 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the reset node QB and the power supply line for power supply are turned on Connect electrically.
제 n 스테이지의 제 6 스위칭소자(Tr6)는 상기 충전용전원라인으로부터의 충전용전압(VDD)에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드(CN2)를 서로 전기적으로 연결한다.The sixth switching element Tr6 of the n-th stage is turned on in accordance with the charging voltage VDD from the charging power supply line to electrically connect the charging power supply line and the second common node CN2 to each other .
제 n 스테이지의 제 7 스위칭소자(Tr7)는 상기 세트 노드(Q)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드(CN2)와 방전용전원라인을 서로 전기적으로 연결한다.The seventh switching device Tr7 of the n-th stage is turned on or off according to the voltage supplied to the set node Q. When the second common node CN2 is turned on, They are electrically connected to each other.
제 n 스테이지의 제 8 스위칭소자(Tr8)는 상기 리세트 노드(QB)에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결한다.The eighth switching element Tr8 of the nth stage is turned on or off according to the voltage supplied to the reset node QB and is turned on when the output terminal OT of the n- Connect the dedicated power lines to each other electrically.
제 n 스테이지의 커패시터(C)는 어느 하나의 클럭전송라인과 상기 제 1 공통 노드(CN1) 사이에 접속된다.The capacitor C of the n-th stage is connected between any one of the clock transmission lines and the first common node CN1.
상기 제 n 스테이지에 구비된 출력부(OB)는 풀업 스위칭소자(Uc) 및 풀다운 스위칭소자(Ds)를 포함한다.The output section OB provided in the n-th stage includes a pull-up switching device Uc and a pull-down switching device Ds.
제 n 스테이지의 풀업 스위칭소자(Uc)는 상기 세트 노드(Q)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자(OT)를 서로 전기적으로 연결시킨다.The pull-up switching element Uc of the n-th stage is turned on or turned off in response to the voltage supplied to the set node Q, and is turned on at any one of the clock transmission lines and the n-th stage output terminal OT) are electrically connected to each other.
제 n 스테이지의 풀다운 스위칭소자(Ds)는 상기 리세트 노드(QB)에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자(OT)와 방전용전원라인을 서로 전기적으로 연결시킨다.The pull-down switching element Ds of the n-th stage is turned on or off in response to the voltage supplied to the reset node QB, and is turned on and off at the output terminal OT of the n- The power lines are electrically connected to each other.
이때, 상술된 제 1 방전용 스위칭소자(TD1), 제 3 스위칭소자(Tr3), 커패시터(C) 및 풀업 스위칭소자(Uc)는 모두 동일한 클럭전송라인에 접속된다.At this time, the first discharge-dedicated switching element TD1, the third switching element Tr3, the capacitor C and the pull-up switching element Uc are all connected to the same clock transmission line.
충전용전압(VDD) 및 방전용전압(VSS)은 제 1 실시예에서의 그것들과 동일하다.The charging voltage VDD and the discharging voltage VSS are the same as those in the first embodiment.
스캔펄스가 출력되는 기간동안 제 1 공통 노드(CN1)의 전압이 상승하지만 세트 노드(Q) 및 출력단자(OT)의 전압이 더 높은 상태에 있으므로, 제 2 스위칭소자(Tr2)를 통한 누설전류가 억제된다.The voltage of the first common node CN1 rises while the voltage of the set node Q and the output terminal OT are higher during the period in which the scan pulse is output and therefore the leakage current through the second switching element Tr2 Is suppressed.
도 29는 본 발명의 제 9 실시예(도 17)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 클럭펄스의 전압 및 공통 노드(CN)의 전압의 파형을 나타낸 도면이다.29 shows the waveforms of the voltage of the set node Q, the voltage of the scan pulse, the voltage of the clock pulse and the voltage of the common node CN generated by the shift register according to the ninth embodiment of the present invention (Fig. 17) Fig.
이 도 29에 따르면, 클럭펄스가 하이가 될 때, 세트 노드(Q)에 커플링에 의한 노이즈가 발생하게 되는데, 공통 노드(CN)의 전압도 상승하게 되고 이에 의해 턴-온되는 제 2 스위칭소자(Tr2)에 의해 세트 노드(Q)의 전압이 로우로 유지가 되어 안정적인 상태가 유지됨을 알 수 있다.29, noises due to coupling occur in the set node Q when the clock pulse goes high, and the voltage of the common node CN also rises, and thereby the second switching It can be seen that the voltage of the set node Q is held low by the element Tr2 and the stable state is maintained.
도 30은 본 발명의 제 10 실시예(도 18)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 클럭펄스의 전압 및 공통 노드(CN)의 전압의 파형을 나타낸 도면이다.30 shows waveforms of the voltage of the set node Q, the voltage of the scan pulse, the voltage of the clock pulse, and the voltage of the common node CN generated by the shift register according to the tenth embodiment of the present invention (Fig. 18) Fig.
도 31은 본 발명의 제 12 실시예(도 21)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압 및 리세트 노드(QB)의 전압의 파형을 나타낸 도면이다.31 is a diagram showing the waveforms of the voltage of the set node Q, the voltage of the scan pulse and the voltage of the reset node QB generated by the shift register according to the twelfth embodiment of the present invention (Fig. 21).
도 32는 본 발명의 제 13 실시예(도 22)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 공통 노드(CN)의 전압 및 리세트 노드(QB)의 전압의 파형을 나타낸 도면이다.32 is a graph showing the relationship between the voltage of the set node Q, the voltage of the scan pulse, the voltage of the common node CN, and the voltage of the reset node QB generated by the shift register according to the thirteenth embodiment of the present invention Voltage waveforms.
도 33은 본 발명의 제 14 실시예(도 23)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압 및 공통 노드(CN)의 전압의 파형을 나타낸 도면이다.FIG. 33 is a diagram showing the waveforms of the voltage of the set node Q, the voltage of the scan pulse, and the voltage of the common node CN generated by the shift register according to the fourteenth embodiment of the present invention (FIG. 23).
도 34는 본 발명의 제 15 실시예(도 24)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압 및 공통 노드(CN)의 전압의 파형을 나타낸 도면이다.FIG. 34 is a diagram showing the waveforms of the voltage of the set node Q, the voltage of the scan pulse, and the voltage of the common node CN generated by the shift register according to the fifteenth embodiment of the present invention (FIG. 24).
도 35는 본 발명의 제 16 실시예(도 25)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 리세트 노드(QB) 및 제 1 공통 노드(CN1)의 전압의 파형을 나타낸 도면이다.FIG. 35 is a graph showing the relationship between the voltage of the set node Q, the voltage of the scan pulse, the reset node QB, and the voltage of the first common node CN1 generated by the shift register according to the sixteenth embodiment of the present invention Voltage waveforms.
도 36은 본 발명의 제 17 실시예(도 26)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 리세트 노드(QB) 및 제 1 공통 노드(CN1)의 전압의 파형을 나타낸 도면이다.36 is a graph showing the relationship between the voltage of the set node Q generated by the shift register according to the seventeenth embodiment of the present invention (Fig. 26), the voltage of the scan pulse, the reset node QB, Voltage waveforms.
도 37은 본 발명의 제 18 실시예(도 27)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 리세트 노드(QB) 및 제 1 공통 노드(CN1)의 전압의 파형을 나타낸 도면이다.37 is a graph showing the relationship between the voltage of the set node Q generated by the shift register according to the eighteenth embodiment of the present invention (Fig. 27), the voltage of the scan pulse, the reset node QB, Voltage waveforms.
도 38은 본 발명의 제 19 실시예(도 28)에 따른 쉬프트 레지스터에 의해 발생된 세트 노드(Q)의 전압, 스캔펄스의 전압, 리세트 노드(QB) 및 제 1 공통 노드(CN1)의 전압의 파형을 나타낸 도면이다.38 is a graph showing the relationship between the voltage of the set node Q generated by the shift register according to the nineteenth embodiment of the present invention (Fig. 28), the voltage of the scan pulse, the reset node QB, Voltage waveforms.
한편, 모든 실시예에서의 제 1 스위칭소자(Tr1)는 제 n-1 스테이지(또는 제 n-2 스테이지)로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드(Q)를 서로 전기적으로 연결하도록 그 구성이 변경될 수 있다. 다시 말하여, 이 제 1 스위칭소자(Tr1)의 드레인단자가 제 n-1 스테이지의 출력단자(OT) 대신에 충전용전원라인에 접속될 수 있다.On the other hand, in all the embodiments, the first switching device Tr1 is turned on or off in response to a scan pulse from the n-1-th stage (or the n-2-th stage) The configuration can be changed so as to electrically connect the line and the set node Q to each other. In other words, the drain terminal of the first switching device Tr1 may be connected to the charging power supply line instead of the output terminal OT of the (n-1) th stage.
또한, 제 9 내지 제 19 실시예에서의 각 스테이지는 n-1 스테이지 대신에 제 n-2 스테이지로부터의 스캔펄스를 공급받고, 제 n+1 스테이지 대신에 제 n+2 스테이지로부터의 스캔펄스를 공급받도록 그 구성이 변경될 수 있다. 이와 같은 경우, 제 9 내지 제 19 실시예에서의 각 스테이지는 도 4에서와 같은 중첩된 클럭펄스들(CLK1 내지 CLK4) 및 스타트 펄스(Vst1, Vst2)들을 공급받으며, 이에 따라 중첩된 스캔펄스들을 출력한다. 이때, 제 9 내지 제 11 실시예에서의 풀업 스위칭소자(Uc)에 공급되는 클럭펄스가 제 1 클럭펄스(CLK1)라면, 풀다운 스위칭소자(Ds)에 공급되는 클럭펄스는 제 3 클럭펄스(CLK3)가 될 수 있다.Further, each stage in the ninth to nineteenth embodiments receives a scan pulse from the (n-2) th stage instead of the (n-1) th stage and a scan pulse from the The configuration may be changed to receive the supply. In this case, each stage in the ninth to nineteenth embodiments is supplied with the overlapped clock pulses CLK1 to CLK4 and the start pulses Vst1 and Vst2 as shown in FIG. 4, Output. If the clock pulse supplied to the pull-up switching device Uc in the ninth to eleventh embodiments is the first clock pulse CLK1, the clock pulse supplied to the pull-down switching device Ds is the third clock pulse CLK3 ).
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the general inventive concept as defined by the appended claims and their equivalents. Will be clear to those who have knowledge of.
Tri: 제 i 스위칭소자 TDi: 제 i 방전용 스위칭소자
Q: 세트 노드 QB: 리세트 노드
Uc: 풀업 스위칭소자 Ds: 풀다운 스위칭소자
OB: 출력부 VDD: 충전용전압
VSS: 방전용전압 CLKi: 제 i 클럭펄스Tri: i-th switching device TDi: i-th switching device
Q: set node QB: reset node
Uc: Pull-up switching element Ds: Pull-down switching element
OB: output unit VDD: charging voltage
VSS: discharge voltage CLKi: i-th clock pulse
Claims (39)
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며; 그리고,
각 스테이지의 노드 제어부가, 다음단 또는 다음다음단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 세트 노드 사이에 접속된 제 1 방전용 스위칭소자; 및
전단 또는 전전단 스테이지로부터의 스캔펄스에 따라 턴-온 및 턴-오프가 제어되며 상기 다수의 클럭펄스들을 전송하는 다수의 클럭전송라인들 중 어느 하나와 상기 리세트 노드 사이에 접속된 제 2 방전용 스위칭소자를 포함함을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal; And,
The node control unit of each stage controls either turn-on and turn-off according to a scan pulse from the next stage or the next stage, and any one of a plurality of clock transmission lines transmitting the plurality of clock pulses, A first discharging switching element connected between the nodes; And
And a control circuit for controlling the turn-on and turn-off according to a scan pulse from a pre-stage or a front-end stage and for controlling the turn-on and turn-off of a second room connected between the reset node and any one of a plurality of clock transmission lines transmitting the plurality of clock pulses And a dedicated switching element.
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자를 더 포함하며;
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
상기 방전용전원라인은 방전용전압을 전송하며 상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터. The method according to claim 1,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the reset node when the power supply line is turned on;
Further comprising a fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on;
The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other;
The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the n-2 stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other;
Wherein the discharge power supply line transmits a discharge voltage and the discharge voltage is less than the charge voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함함을 특징으로 하는 쉬프트 레지스터.3. The method of claim 2,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element which is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other when the turn- .
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 상기 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며;
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
상기 방전용전원라인은 방전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터. The method according to claim 1,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on;
A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on;
A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on;
Further comprising a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line to each other at the time of turn-
The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other;
The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other;
The discharging power line transmits a discharging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함함을 특징으로 하는 쉬프트 레지스터.5. The method of claim 4,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element which is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other when the turn- .
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며;
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며;
상기 제 1 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.The method according to claim 1,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on;
A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the first discharge power supply line to each other when the first switch is turned on;
A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on;
Further comprising a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharging power supply line to each other when the first switch is turned on;
The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other;
The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other;
The first discharging power line transmits a first discharging voltage;
Wherein the first discharging voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 하는 쉬프트 레지스터.The method according to claim 6,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other;
The second discharging power line transmits a second discharging voltage;
Wherein the second discharge voltage is greater than or equal to the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 2 방전용전원라인을 서로 전기적으로연결하는 제 4 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며;
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하고, 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 1 및 제 2 방전용전압은 상기 충전용전압보다 작으며;
상기 제 1 방전용전압이 제 2 방전용전압보다 작거나 같은 것을 특징으로 하는 쉬프트 레지스터.The method according to claim 1,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on;
A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the second discharge power supply line to each other when the first switch is turned on;
A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on;
And a sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharge power supply line to each other when the first switch is turned on;
The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other;
The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other;
Wherein the first discharging power line transfers a first discharging voltage and the second discharging power line transmits a second discharging voltage;
Wherein the first and second discharge voltages are less than the charging voltage;
Wherein the first discharging voltage is less than or equal to the second discharging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 하는 쉬프트 레지스터.9. The method of claim 8,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other;
The second discharging power line transmits a second discharging voltage;
Wherein the second discharge voltage is greater than or equal to the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
공통 노드에 공급되는 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 공통 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 2 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
N+2 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자를 더 포함하며;
제 n 스테이지의 노드 제어부에 구비된 제 1 방전용 스위칭소자는 제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
제 n 스테이지의 노드 제어부에 구비된 제 2 방전용 스위칭소자는 제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하며;
상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하고, 상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 1 및 제 2 방전용전압은 상기 충전용전원 라인의 전압보다 작으며;
상기 제 1 방전용전압이 제 2 방전용전압보다 작거나 같은 것을 특징으로 하는 쉬프트 레지스터.The method according to claim 1,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that turns on or off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the common node to each other when the power supply is turned on;
A fourth switching device that is turned on or off in response to a clock pulse supplied to the output of the (n-1) th stage and electrically connects the reset node and the second discharge power supply line to each other when turned on;
A fifth switching device that turns on or off in response to a clock pulse supplied to the output of the (N + 2) stage and electrically connects the charging power supply line and the common node when turned on;
A sixth switching element for turning on or off the first node in response to a clock pulse supplied to the output of the n-1th stage and electrically connecting the common node and the first discharge power supply line to each other when the first node is turned on; Further comprising;
The first discharge switching element provided in the node control unit of the nth stage is turned on or off in response to a scan pulse from the (n + 2) th stage, and when turned on, Electrically connecting the lines to each other;
The second discharging switching element provided in the node controller of the n-th stage is turned on or off in response to a scan pulse from the (n-2) th stage. When the reset node and any one of the clocks Electrically connecting transmission lines to each other;
Wherein the first discharging power line transfers a first discharging voltage and the second discharging power line transmits a second discharging voltage;
Wherein the first and second discharge voltages are less than a voltage of the charging power supply line;
Wherein the first discharging voltage is less than or equal to the second discharging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 하는 쉬프트 레지스터.11. The method of claim 10,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other, ;
The second discharging power line transmits a second discharging voltage;
Wherein the second discharge voltage is greater than or equal to the first discharge voltage.
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 상기 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 방전용 스위칭소자; 및,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 제 2 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자를 더 포함함을 특징으로 하는 쉬프트 레지스터.11. The method of claim 10,
The node control unit provided in the n < th >
A third discharging switching element turned on or off in response to a scan pulse from the n-2 th stage and electrically connecting the common node and the one clock transmission line to each other when turned on; And
And a seventh switching element that is turned on or off in response to a voltage supplied to the set node and that electrically connects the reset node and the second discharge power supply line when turned on .
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 상기 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 충전용전원라인과 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자;
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자; 그리고
제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며;
상기 제 1 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or turned off in response to a voltage supplied to the common node and electrically connects the charging power supply line and the reset node when turned on;
A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the reset node and the first discharge power supply line to each other when the first switch is turned on;
A fifth switching device that turns on or off in response to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the common node to each other when the power supply line is turned on;
A sixth switching device that is turned on or off in response to a voltage supplied to the set node and electrically connects the common node and the first discharge power supply line to each other when the first switch is turned on;
A seventh switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the reset node and the first discharge power supply line when turned on; And
And a first discharging switching element that is turned on or off in response to a scan pulse from the (n + 2) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The first discharging power line transmits a first discharging voltage;
Wherein the first discharging voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 하는 쉬프트 레지스터.14. The method of claim 13,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the second discharge power supply line to each other;
The second discharging power line transmits a second discharging voltage;
Wherein the second discharge voltage is greater than or equal to the first discharge voltage.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
상기 리세트 노드는 제 1 리세트 노드와 제 2 리세트 노드로 구분되며;
제 n 스테이지에 구비된 노드 제어부는,
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 충전용전원라인을 서로 전기적으로 연결하는 제 1 스위칭소자;
제 n-1 스테이지의 출력부에 공급되는 클럭펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제n-1 스테이지의 출력단자와 상기 세트 노드를 서로 전기적으로 연결하는 제 2 스위칭소자;
제 1 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 1 교류전원라인과 상기 제 1 리세트 노드를 서로 전기적으로 연결하는 제 3 스위칭소자
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 제 1 교류전원라인으로부터의 제 1 교류전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 교류전원라인과 제 1 공통 노드를 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 6 스위칭소자;
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자;
제 2 공통 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 제 2 교류전원라인과 상기 제 2 리세트 노드를 서로 전기적으로 연결하는 제 8 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 9 스위칭소자;
상기 제 2 교류전원라인으로부터의 제 2 교류전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 교류전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 10 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 11 스위칭소자;
제 n-2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 리세트 노드와 상기 제 1 방전용전원라인을 서로 전기적으로 연결하는 제 12 스위칭소자; 그리고,
제 n+2 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 제 1 방전용전원라인은 제 1 방전용전압을 전송하며;
상기 제 1 방전용전압은 상기 충전용전원라인의 전압보다 작으며;
상기 제 1 교류전압의 위상은 제 2 교류전압의 위상에 대하여 180도 위상 반전된 형태인 것을 특징으로 하는 쉬프트 레지스터. A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The reset node is divided into a first reset node and a second reset node;
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-2) th stage and electrically connects the set node and the charging power supply line when turned on;
A second switching element which is turned on or off in response to a clock pulse supplied to the output of the (n-1) -th stage and electrically connects the output terminal of the (n-1) ;
A third switching element that is turned on or turned off in response to a voltage supplied to the first common node and electrically connects the first AC power supply line and the first reset node to each other at the turn-
A fourth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the first reset node and the first discharge power supply line to each other when the first switch is turned on;
A fifth switching device that is turned on or off in response to a first AC voltage from the first AC power supply line and electrically connects the first AC power supply line and the first common node when the first AC power supply line is turned on;
A sixth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the first common node and the first discharge power supply line to each other when the first switch is turned on;
A seventh switching device which is turned on or off in response to a scan pulse from the n-2 stage and electrically connects the first reset node and the first discharge power supply line when turned on;
An eighth switching device that is turned on or off in response to a voltage supplied to the second common node and electrically connects the second AC power supply line and the second reset node to each other upon turning on;
A ninth switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the second reset node and the first discharging power supply line to each other when turned on;
A tenth switching device that is turned on or off in response to a second AC voltage from the second AC power supply line and electrically connects the second AC power supply line and the second common node to each other when the first AC power supply line is turned on;
An eleventh switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the second common node and the first discharge power supply line to each other when the first switch is turned on;
A twelfth switching element that is turned on or turned off in response to a scan pulse from the n-2 stage and electrically connects the second reset node and the first discharge power supply line to each other; And,
And a first discharging switching element that is turned on or off in response to a scan pulse from the (n + 2) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The first discharging power line transmits a first discharging voltage;
The first discharge voltage is lower than the voltage of the charging power supply line;
Wherein the phase of the first AC voltage is inverted by 180 degrees with respect to the phase of the second AC voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자;
상기 제 1 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로 연결시키는 제 1 풀다운 스위칭소자;
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 제 2 풀업 스위칭소자;
상기 제 2 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 제 2 방전용전원라인을 서로 전기적으로연결시키는 제 2 풀다운 스위칭소자를 포함하며;
상기 제 2 방전용전원라인은 제 2 방전용전압을 전송하며;
상기 제 2 방전용전압은 상기 제 1 방전용전압보다 크거나 같은 것을 특징으로 하는 쉬프트 레지스터.16. The method of claim 15,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on;
A first pull-down switching device for turning on or off in response to a voltage supplied to the first reset node and electrically connecting an output terminal of the n-th stage to a second discharge power supply line, ;
A second pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on;
And a second pull-down switching element for turning on or off the output terminal in response to a voltage supplied to the second reset node and electrically connecting the output terminal of the n-th stage and the second discharge power- ;
The second discharging power line transmits a second discharging voltage;
Wherein the second discharge voltage is greater than or equal to the first discharge voltage.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 방전용전압은 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that is turned on or off in response to a scan pulse from the (n-1) th stage and electrically connects the output terminal of the (n-1) th stage and the set node when turned on;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on;
A capacitor connected between any one of the clock transmission lines and the common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
Wherein the discharge voltage is smaller than a charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.18. The method of claim 17,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
The reset node is connected to any one of the clock transmission lines;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 방전용전압은 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that is turned on or off in response to a scan pulse from the (n-1) th stage and electrically connects the output terminal of the (n-1) th stage and the set node when turned on;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and the discharge power supply line when turned on;
A capacitor connected between any one of the clock transmission lines and the common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
Wherein the discharge voltage is smaller than a charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.20. The method of claim 19,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
The reset node is connected to any one of the clock transmission lines;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 제 1 커패시터;
어느 하나의 클럭전송라인과 상기 리세트 노드 사이에 접속된 제 2 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on;
A fourth switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on;
A first capacitor connected between any one of the clock transmission lines and the common node;
A second capacitor connected between any one of the clock transmission lines and the reset node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 제 1 커패시터, 제 2 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.22. The method of claim 21,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the first capacitor, the second capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 제 1 커패시터;
어느 하나의 클럭전송라인과 상기 리세트 노드 사이에 접속된 제 2 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and any one of the clock transmission lines to each other;
A fourth switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and the discharge power supply line to each other when the switch is turned on;
A first capacitor connected between any one of the clock transmission lines and the common node;
A second capacitor connected between any one of the clock transmission lines and the reset node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 제 1 커패시터, 제 2 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.24. The method of claim 23,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the third switching element, the first capacitor, the second capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on;
A capacitor connected between any one of the clock transmission lines and the common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 리세트 노드와 공통 노드가 서로 연결되며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.26. The method of claim 25,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
The reset node and the common node are connected to each other;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 4 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the common node and the discharge power supply line when turned on;
A fourth switching device that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and the discharge power supply line to each other when turned on;
A capacitor connected between any one of the clock transmission lines and the common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 리세트 노드와 공통 노드가 서로 연결되며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.28. The method of claim 27,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
The reset node and the common node are connected to each other;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자;
어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on;
A third switching element that is turned on or off according to a voltage supplied to the set node and electrically connects the first common node and a discharge power supply line to each other when the first node is turned on;
A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time;
A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on;
A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other;
A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on;
A capacitor connected between any one of the clock transmission lines and the first common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.30. The method of claim 29,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자;
어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on;
A third switching device that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and the discharge power supply line to each other when the first common node is turned on;
A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time;
A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on;
A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other;
A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on;
A capacitor connected between any one of the clock transmission lines and the first common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.32. The method of claim 31,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자;
어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on;
A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and one of the clock transmission lines to each other;
A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time;
A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on;
A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other;
A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on;
A capacitor connected between any one of the clock transmission lines and the first common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.34. The method of claim 33,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the third discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
제 1 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 1 공통 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
제 2 공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 리세트 노드를 서로 전기적으로 연결하는 제 4 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 리세트 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 5 스위칭소자;
상기 충전용전원라인으로부터의 충전용전압에 따라 턴-온되어 상기 충전용전원라인과 제 2 공통 노드를 서로 전기적으로 연결하는 제 6 스위칭소자;
상기 세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 2 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 7 스위칭소자;
상기 리세트 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n-1 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결하는 제 8 스위칭소자;
어느 하나의 클럭전송라인과 상기 제 1 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 제 1 방전용 스위칭소자를 포함하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 충전용전원라인은 충전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the first common node and electrically connects the output terminal of the set node and the nth stage when turned on;
A third switching device that turns on or off according to a scan pulse from the (n-1) th stage and electrically connects the first common node and one of the clock transmission lines to each other;
A fourth switching device for turning on or off according to a voltage supplied to the second common node and electrically connecting the reset power supply line and the reset node at the turn-on time;
A fifth switching device that is turned on or off according to a voltage supplied to the set node and electrically connects the reset node and a discharge power supply line to each other when the switch is turned on;
A sixth switching element that is turned on according to a charging voltage from the charging power supply line and electrically connects the charging power supply line and the second common node to each other;
A seventh switching device that turns on or off according to a voltage supplied to the set node and electrically connects the second common node and the discharge power supply line to each other when the first switch is turned on;
An eighth switching device that turns on or off according to a voltage supplied to the reset node and electrically connects an output terminal of the (n-1) th stage and a discharge power supply line to each other;
A capacitor connected between any one of the clock transmission lines and the first common node; And
And a first discharging switching element which is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The discharging power line transmits a discharging voltage;
The charging power supply line transmits a charging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 제 1 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.36. The method of claim 35,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or turned off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
Wherein the first discharging switching element, the third discharging switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
각 스테이지가 세트 노드 및 리세트 노드의 신호상태를 제어하는 노드 제어부, 및 서로 다른 위상을 갖는 다수의 클럭펄스들 중 어느 하나를 공급받고 세트 노드 및 리세트 노드의 신호상태에 따라 상기 공급받은 클럭펄스를자신의 출력단자를 통해 스캔펄스로서 출력하는 출력부를 포함하며,
제 n 스테이지에 구비된 노드 제어부는,
제 n-1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 충전용전원라인과 세트 노드를 서로 전기적으로 연결하는 제 1 스위칭소자;
공통 노드에 공급된 전압에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 제 n 스테이지의 출력단자를 서로 전기적으로 연결하는 제 2 스위칭소자;
상기 제 n-1 스테이지로부터의 스캔펄스에 따라 턴-온 또는 턴-오프되며, 턴-온시 상기 공통 노드와 방전용전원라인을 서로 전기적으로 연결하는 제 3 스위칭소자;
어느 하나의 클럭전송라인과 상기 공통 노드 사이에 접속된 커패시터; 그리고
제 n+1 스테이지로부터의 스캔펄스에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 세트 노드와 어느 하나의 클럭전송라인을 서로 전기적으로 연결하는 방전용 스위칭소자를 포함하고,
상기 충전용전원라인은 충전용전압을 전송하고,
상기 방전용전원라인은 방전용전압을 전송하며;
상기 방전용전압은 상기 충전용전압보다 작은 것을 특징으로 하는 쉬프트 레지스터.A plurality of stages for sequentially outputting scan pulses;
Each of the stages receiving a clock signal of a set node and a reset node and a plurality of clock pulses having different phases, And an output section for outputting the pulse as a scan pulse through its output terminal,
The node control unit provided in the n < th >
A first switching device that turns on or off in response to a scan pulse from the (n-1) th stage and electrically connects the set power supply line and the set node at the turn-on time;
A second switching device that is turned on or off according to a voltage supplied to the common node and electrically connects the output terminal of the set node to the output terminal of the nth stage when the switch is turned on;
A third switching element that is turned on or off according to a scan pulse from the (n-1) th stage and electrically connects the common node and the discharge power supply line when turned on;
A capacitor connected between any one of the clock transmission lines and the common node; And
And a discharging switching element that is turned on or off in response to a scan pulse from the (n + 1) th stage and electrically connects the set node and any one of the clock transmission lines to each other,
The charging power supply line transmits a charging voltage,
The discharging power line transmits a discharging voltage;
Wherein the discharge voltage is smaller than the charging voltage.
상기 제 n 스테이지에 구비된 출력부는,
상기 세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 어느 하나의 클럭전송라인과 제 n 스테이지의 출력단자를 서로 전기적으로 연결시키는 풀업 스위칭소자; 및,
상기 리세트 노드에 공급된 전압에 응답하여 턴-온 또는 턴-오프되며, 턴-온시 상기 제 n 스테이지의 출력단자와 상기 방전용전원라인을 서로 전기적으로 연결시키는 풀다운 스위칭소자를 포함하며;
상기 리세트 노드가 어느 하나의 클럭전송라인에 접속되며;
상기 방전용 스위칭소자, 제 3 스위칭소자, 커패시터 및 풀업 스위칭소자가 모두 동일한 클럭전송라인에 접속된 것을 특징으로 하는 쉬프트 레지스터.39. The method of claim 37,
Wherein the output unit provided in the n < th >
A pull-up switching element that is turned on or off in response to a voltage supplied to the set node and electrically connects the output terminal of one of the clock transmission lines and the n-th stage in turn on; And
And a pull-down switching element that is turned on or off in response to a voltage supplied to the reset node and electrically connects the output terminal of the n-th stage and the discharge power supply line to each other;
The reset node is connected to any one of the clock transmission lines;
Wherein the discharge switching element, the third switching element, the capacitor, and the pull-up switching element are all connected to the same clock transmission line.
클럭전송라인들 각각에 공급되는 클럭펄스의 저전압이 상기 방전용전압보다 큰 것을 특징으로 하는 쉬프트 레지스터.39. The method of claim 38,
And a low voltage of a clock pulse supplied to each of the clock transmission lines is larger than the discharge voltage.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100069826 | 2010-07-20 | ||
KR20100069826 | 2010-07-20 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100134274A Division KR20120011765A (en) | 2010-07-20 | 2010-12-24 | Shift register |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170039115A KR20170039115A (en) | 2017-04-10 |
KR101747738B1 true KR101747738B1 (en) | 2017-06-16 |
Family
ID=58581320
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170040651A KR101747738B1 (en) | 2010-07-20 | 2017-03-30 | Shift register |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101747738B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020199068A1 (en) * | 2019-04-01 | 2020-10-08 | 京东方科技集团股份有限公司 | Gate drive circuit, array substrate, and display device |
CN110164352B (en) * | 2019-04-28 | 2021-03-23 | 京东方科技集团股份有限公司 | Shift register circuit, driving method thereof, gate driving circuit and display panel |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060291610A1 (en) * | 2005-06-28 | 2006-12-28 | Wintek Corporation | High-stability shift circuit using amorphous silicon thin film transistors |
CN101477836A (en) | 2007-12-31 | 2009-07-08 | 乐金显示有限公司 | Shift register |
CN101562046A (en) | 2008-04-15 | 2009-10-21 | 乐金显示有限公司 | Shift register |
US7672419B2 (en) | 2007-11-26 | 2010-03-02 | Au Optronics Corp. | Pre-charge circuit and shift register with the same |
-
2017
- 2017-03-30 KR KR1020170040651A patent/KR101747738B1/en active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060291610A1 (en) * | 2005-06-28 | 2006-12-28 | Wintek Corporation | High-stability shift circuit using amorphous silicon thin film transistors |
US7672419B2 (en) | 2007-11-26 | 2010-03-02 | Au Optronics Corp. | Pre-charge circuit and shift register with the same |
CN101477836A (en) | 2007-12-31 | 2009-07-08 | 乐金显示有限公司 | Shift register |
CN101562046A (en) | 2008-04-15 | 2009-10-21 | 乐金显示有限公司 | Shift register |
Also Published As
Publication number | Publication date |
---|---|
KR20170039115A (en) | 2017-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9524797B2 (en) | Shift register | |
KR101675855B1 (en) | Shift register | |
KR101768485B1 (en) | Shift register | |
KR101756667B1 (en) | Shift register and display device including the same | |
KR101296645B1 (en) | A shift register | |
KR101341909B1 (en) | Shift register | |
KR101341005B1 (en) | Shift register | |
KR101451575B1 (en) | A shift register | |
KR20120011765A (en) | Shift register | |
KR101920752B1 (en) | Gate driving circuit | |
KR101859471B1 (en) | Shift register | |
KR20150126286A (en) | Shift register and display device using the same | |
KR20110110502A (en) | Shift register | |
KR101908508B1 (en) | Shift register | |
KR20160047681A (en) | Gate shift register and flat panel display using the same | |
KR101658150B1 (en) | Shift register | |
KR102034046B1 (en) | Shift register | |
KR101747738B1 (en) | Shift register | |
KR101658153B1 (en) | Shift register | |
KR101481661B1 (en) | Shift register | |
KR20150047038A (en) | Shift register | |
KR102180069B1 (en) | Shift register and display device using the same | |
KR102056676B1 (en) | Gate driver for display device | |
KR102034045B1 (en) | Shift register | |
KR101901254B1 (en) | Shift register |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |