KR101614127B1 - 주파수 신호 생성 장치 - Google Patents
주파수 신호 생성 장치 Download PDFInfo
- Publication number
- KR101614127B1 KR101614127B1 KR1020100010066A KR20100010066A KR101614127B1 KR 101614127 B1 KR101614127 B1 KR 101614127B1 KR 1020100010066 A KR1020100010066 A KR 1020100010066A KR 20100010066 A KR20100010066 A KR 20100010066A KR 101614127 B1 KR101614127 B1 KR 101614127B1
- Authority
- KR
- South Korea
- Prior art keywords
- frequency signal
- frequency
- mhz
- signal
- generating
- Prior art date
Links
- 238000000034 method Methods 0.000 claims 8
- 238000010586 diagram Methods 0.000 description 13
- 230000005540 biological transmission Effects 0.000 description 5
- 102100040577 Dermatan-sulfate epimerase-like protein Human genes 0.000 description 3
- 101000816741 Homo sapiens Dermatan-sulfate epimerase-like protein Proteins 0.000 description 3
- 101000622137 Homo sapiens P-selectin Proteins 0.000 description 3
- 102100023472 P-selectin Human genes 0.000 description 3
- 230000008030 elimination Effects 0.000 description 3
- 238000003379 elimination reaction Methods 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005086 pumping Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/02—Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
- H04L27/04—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B19/00—Generation of oscillations by non-regenerative frequency multiplication or division of a signal from a separate source
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/22—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
- H03L7/23—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0491—Circuits with frequency synthesizers, frequency converters or modulators
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transmitters (AREA)
Abstract
본 발명은 주파수 신호 생성 장치에 관한 것이다. 본 발명의 주파수 생성 장치는 주파수 정보에 대응되는 주파수 생성 신호, 보조 주파수 선택 신호, 부호 선택 신호, 및 분주 선택 신호를 생성하는 제어 회로, 적어도 하나의 제 1 주파수 신호를 생성하고, 생성된 제 1 주파수 신호를 분주하여 제 2 주파수 신호를 생성하는 기준 주파수 신호 생성기, 제 3 주파수 신호를 생성하고, 제 3 주파수 신호를 서로 다른 분주비로 분주하여 제 4 주파수 신호와 제 5 주파수 신호를 생성하고, 보조 주파수 선택 신호에 응답하여 제 4 주파수 신호와 제 5 주파수 신호로부터 제 6 주파수 신호를 생성하는 보조 주파수 신호 생성기, 부호 선택 신호에 응답하여 제 6 주파수 신호의 부호를 선택하고, 부호 선택된 제 6 주파수 신호와 제 1 주파수 신호를 혼합하여 제 7 주파수 신호와 제 8 주파수 신호를 생성하는 혼합기, 분주 선택 신호에 응답하여 주파수 정보에 대응되는 제 7 주파수 신호를 출력되도록 스위칭하고, 제 8 주파수 신호를 분주되도록 스위칭하는 스위치, 및 스위치에 연결되고, 제 8 주파수 신호를 분주하여 주파수 정보에 대응되는 제 9 주파수 신호를 출력하는 제 1 분주기를 포함한다.
Description
본 발명은 광대역 통신 시스템에 관한 것으로서, 다양한 밴드 그룹의 주파수 신호들을 생성하는 주파수 신호 생성 장치에 관한 것이다.
일반적으로 광대역 통신 시스템은 일정 대역폭을 갖는 복수의 주파수 대역을 이용하여 원하는 데이터를 전송하는 시스템이다. 광대역 통신 시스템은 일정 대역폭을 갖는 복수의 서브 밴드 주파수 대역을 이용하여 원하는 데이터를 전송함으로서 단위 시간 당 많은 정보를 전송할 수 있는 시스템이다.
이러한 광대역 통신 시스템을 구현하기 위한 방식 중의 하나로 다중 대역 직교 주파수 분할 다중(Multi-Band Orthogonal Frequency Division Multiplexing, 이하 ‘MB-OFDM’이라 칭하기로 함) 방식이 있다. MB-OFDM 방식은 각 나라별로 다른 주파수 할당에 대응하여 유동적으로 사용할 수 있는 장점을 가지고 있다. 따라서, MB-OFDM 방식의 광대역 무선 통신 시스템이 활발하게 개발되고 있다.
MB-OFDM 방식은 3.1GHz - 10.6GHz의 전체 주파수가 6개의 밴드 그룹으로 나뉘고, 각 밴드 그룹은 528MHz 대역폭의 다중 채널로 구성된다. 가장 저주파 대역인 제 1 밴드 그룹의 3개의 채널은 필수이고, 나머지 밴드 그룹들은 선택사항이다.
광대역 통신 시스템에서 주파수 신호 생성 장치는 각 밴드 그룹 중심의 주파수신호들만을 생성하였다. 최근에는 서로 다른 밴드를 가지는 장치들을 하나의 장치에 통합하여 다중 밴드 다중 모드(multi-band multi-mode) 통신을 지원하는 무선 서비스가 요구되고 있다.
본 발명은 상술한 기술적 과제를 해결하기 위해 제안된 것으로, 본 발명의 목적은 다양한 밴드 그룹의 주파수 신호들을 생성하는 주파수 신호 생성 장치를 제공하는데 있다.
본 발명의 다른 목적은 다중 대역 직교 주파수 분할 다중(MB-OFDM) 밴드 그룹 1, 3, 4, 및 6에 대응되는 모든 주파수 신호들을 생성하는 주파수 신호 생성 장치를 제공하는데 있다.
본 발명에 따른 주파수 신호 생성 장치는 주파수 정보에 대응되는 주파수 생성 신호, 보조 주파수 선택 신호, 부호 선택 신호, 및 분주 선택 신호를 생성하는 제어 회로, 적어도 하나의 제 1 주파수 신호를 생성하고, 생성된 제 1 주파수 신호를 분주하여 제 2 주파수 신호를 생성하는 기준 주파수 신호 생성기, 제 3 주파수 신호를 생성하고, 상기 제 3 주파수 신호를 서로 다른 분주비로 분주하여 제 4 주파수 신호와 제 5 주파수 신호를 생성하고, 상기 보조 주파수 선택 신호에 응답하여 제 4 주파수 신호와 제 5 주파수 신호로부터 제 6 주파수 신호를 생성하는 보조 주파수 신호 생성기, 상기 부호 선택 신호에 응답하여 상기 제 6 주파수 신호의 부호를 선택하고, 상기 부호 선택된 제 6 주파수 신호와 상기 제 1 주파수 신호를 혼합하여 제 7 주파수 신호와 제 8 주파수 신호를 생성하는 혼합기, 상기 분주 선택 신호에 응답하여 상기 주파수 정보에 대응되는 상기 제 7 주파수 신호를 출력되도록 스위칭하고, 상기 제 8 주파수 신호를 분주되도록 스위칭하는 스위치, 및 상기 스위치에 연결되고, 상기 제 8 주파수 신호를 분주하여 상기 주파수 정보에 대응되는 제 9 주파수 신호를 출력하는 제 1 분주기를 포함한다.
이 실시예에 있어서, 상기 기준 주파수 신호 생성기는 주파수 생성 신호에 응답하여 상기 적어도 하나의 제 1 주파수 신호를 발생하는 제 1 위상 고정 루프, 및 상기 제 1 위상 고정 루프에 연결되고, 상기 적어도 하나의 제 1 주파수 신호를 1/2로 분주하여 제 2 주파수 신호를 발생하는 제 2 분주기를 포함한다.
이 실시예에 있어서, 상기 보조 주파수 신호 생성기는 상기 제 3 주파수 신호를 발생하는 제 2 위상 고정 루프, 상기 제 3 주파수 신호를 1/4로 분주하여 상기 제 4 주파수 신호를 발생하는 제 2 분주기, 상기 제 4 주파수 신호의 고조파를 제거하여 상기 제 10 주파수 신호를 발생하는 고조파 제거기, 상기 제 3 주파수 신호를 1/2로 분주하여 상기 제 5 주파수 신호를 발생하는 제 3 분주기, 상기 고조파 제거기와 상기 제 3 분주기에 연결되고, 상기 제 10 주파수 신호와 상기 제 5 주파수 신호 중 하나의 주파수 신호를 선택하여 상기 제 6 주파수 신호를 출력하는 선택기, 및 상기 제 2 주파수 신호와 상기 제 6 주파수 신호를 혼합하여 상기 제 7 주파수 신호와 상기 제 8 주파수 신호 중 하나를 출력하는 혼합기를 포함한다.
이 실시예에 있어서, 상기 제 1 위상 고정 루프는 주파수 생성 신호에 응답하여 밴드 그룹 3의 주파수 신호를 생성하는 경우, 15312MHz의 제 1 주파수 신호를 생성하고, 밴드 그룹 1의 주파수 신호를 생성하는 경우, 15840MHz의 제 1 주파수 신호를 생성하고, 밴드 그룹 4와 6의 주파수 신호를 생성하는 경우, 16368MHz의 제 1 주파수 신호를 생성하고, 상기 제 2 분주기는 상기 제 1 주파수 신호들 각각을 1/2로 분주하여 7656MHz, 7920MHz, 및 8184MHz 중 하나의 제 2 주파수 신호를 생성함을 특징으로 한다.
이 실시예에 있어서, 상기 제 2 위상 고정 루프는 2112MHz의 제 3 주파수 신호를 생성하고, 상기 제 3 분주기는 상기 제 3 주파수 신호를 1/4로 분주하여 528MHz의 제 4 주파수 신호를 발생하고, 상기 제 4 분주기는 상기 제 3 주파수 신호를 1/2로 분주하여 1056MHz의 제 5 주파수 신호를 발생하고, 상기 선택기는 상기 제 4 주파수 신호와 상기 제 10 주파수 신호를 사용하여 0MHz, 528MHz, 1056MHz 중 하나의 제 6 주파수 신호를 선택함을 특징으로 한다.
이 실시예에 있어서, 상기 혼합기는 음의 부호가 선택된 1056MHz, 음의 부호가 선택된 528MHz, 및 0MHz의 제 6 주파수 신호 중 하나의 신호와 7656MHz의 제 6 주파수 신호를 혼합하여 밴드 그룹 3에 대응되는 제 7 주파수 신호를 생성하고, 0MHz, 양의 부호가 선택된 528MHz, 양의 부호가 선택된 1056MHz의 제 6 주파수 신호 중 하나의 신호와 8184MHz의 제 2 주파수 신호를 혼합하여 밴드 그룹 4에 대응되는 제 7 주파수 신호를 생성하고, 음의 부호가 선택된 528MHz, 0MHz, 양의 부호가 선택된 528MHz의 제 6 주파수 신호 중 하나의 신호와 8184MHz의 제 2 주파수 신호를 혼합하여 밴드 그룹 6에 대응되는 제 7 주파수 신호를 생성하고, 음의 부호가 선택된 1056MHz, 0MHz, 양의 부호가 선택된 1056MHz의 제 6 주파수 신호 중 하나의 신호와 7920MHz의 제 2 주파수 신호를 혼합하여 6864MHz, 7920MHz, 및 8976MHz의 제 8 주파수 신호를 생성함을 특징으로 한다.
이 실시예에 있어서, 상기 제 1 분배기는 6864MHz, 7920MHz, 및 8976MHz의 제 8 주파수 신호를 1/2로 분배하여 밴드 그룹 1에 대응되는 제 9 주파수 신호를 생성함을 특징으로 한다.
이 실시예에 있어서, 상기 고조파 제거기는 상기 제 4 주파수 신호로부터 정현파 형태의 제 10 주파수 신호를 생성함을 특징으로 한다.
본 발명에 의하면, 주파수 신호 생성 장치는 다양한 밴드 그룹의 주파수 신호들을 생성한다. 또한, 주파수 신호 생성 장치는 다중 대역 직교 주파수 분할 다중(MB-OFDM) 밴드 그룹 1, 3, 4, 및 6에 대응되는 모든 주파수 신호들을 생성한다.
도 1은 본 발명의 실시예에 따른 주파수 신호 생성 장치의 구조를 도시한 도면,
도 2는 도 1에 도시된 제 1 위상 고정 루프의 구조를 예시적으로 도시한 도면,
도 3은 도 1에 도시된 고조파 제거기를 예시적으로 도시한 도면,
도 4a는 도 3에 도시된 고조파 제거기의 출력 신호를 예시적으로 도시한 도면,
도 4b는 도 3에 도시된 고조파 제거기의 고조파 제거 동작을 일예로 도시한 도면,
도 5는 도 1에 도시된 선택기의 구조를 예시적으로 도시한 도면,
도 6은 도 1에 도시된 혼합기의 구조를 예시적으로 도시한 도면,
도 7은 도 1에 도시된 스위치의 구조를 예시적으로 도시한 도면, 및
도 8은 본 발명의 실시예에 따른 주파수 신호 생성 장치를 적용한 송신기 구조를 도시한 도면이다.
도 2는 도 1에 도시된 제 1 위상 고정 루프의 구조를 예시적으로 도시한 도면,
도 3은 도 1에 도시된 고조파 제거기를 예시적으로 도시한 도면,
도 4a는 도 3에 도시된 고조파 제거기의 출력 신호를 예시적으로 도시한 도면,
도 4b는 도 3에 도시된 고조파 제거기의 고조파 제거 동작을 일예로 도시한 도면,
도 5는 도 1에 도시된 선택기의 구조를 예시적으로 도시한 도면,
도 6은 도 1에 도시된 혼합기의 구조를 예시적으로 도시한 도면,
도 7은 도 1에 도시된 스위치의 구조를 예시적으로 도시한 도면, 및
도 8은 본 발명의 실시예에 따른 주파수 신호 생성 장치를 적용한 송신기 구조를 도시한 도면이다.
이하, 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩트리지 않도록 생략될 것이라는 것을 유의하여야 한다.
본 발명은 광대역 통신 시스템에 관한 것으로서, 다양한 밴드 그룹의 주파수 신호들을 생성하는 주파수 신호 생성 장치에 관한 것이다.
광대역 통신 시스템을 구현하기 위한 방식 중의 하나로 다중 대역 직교 주파수 분할 다중(Multi-Band Orthogonal Frequency Division Multiplexing, 이하 ‘MB-OFDM’이라 칭하기로 함) 방식이 있다.
MB-OFDM 방식은 3.1GHz -10.6GHz의 전체 주파수가 6개의 밴드 그룹으로 나뉘고, 각 밴드 그룹은 528MHz 대역폭의 다중 채널로 구성된다. 가장 저주파 대역인 제 1 밴드 그룹의 3개의 채널은 필수이고, 나머지 밴드 그룹들은 선택사항이다.
하기에 MB-OFDM 방식의 밴드 그룹을 일예로, 표 1에 나타내었다.
본 발명은 밴드 그룹들 중에서도 밴드 그룹 1, 3, 4, 6의 주파수 신호를 생성하는 주파수 신호 생성 장치를 제안한다.
도 1은 본 발명의 실시예에 따른 주파수 신호 생성 장치의 구조를 도시한 도면이다.
도 1을 참조하면, 주파수 신호 생성 장치는 기준 주파수 신호 생성기(reference frequency generation unit)(100), 보조 주파수 신호 생성기(assistance frequency generation unit)(200), 혼합기(mixer)(300), 스위치(switch)(400), 제 1 분주기(divider)(500), 및 제어 회로(control circuit)(600)를 포함한다.
기준 주파수 신호 생성기(100)는 제 1 위상 고정 루프(PLL: Phase Locked Loop)(110)와 제 2 분주기(120)를 포함한다. 기준 주파수 신호 생성기(100)는 1, 3, 5, 및 6 밴드 그룹(bandgroup)의 주파수 생성을 위한 기준 주파수 신호(즉, 제 2 주파수 신호(RF2))를 생성한다.
제 1 위상 고정 루프(110)는 주파수 생성 신호(CNT)에 응답하여 제 1 주파수 신호(RF1)를 생성한다. 제 1 주파수 신호(RF1)는 15312MHz, 15840MHz, 및 16368MHz 대역의 주파수 신호를 포함한다. 제 1 위상 고정 루프(110)는 15312MHz, 15840MHz, 16368MHz 대역의 주파수 신호들 중에서 주파수 생성 신호(CNT)에 대응되는 제 1 주파수를 생성한다. 제 1 위상 고정 루프(110)의 주파수 튜닝 레인지(frequency tunnign range)는 7%이내의 범위이다.
제 2 분주기(120)는 제 1 주파수 신호(RF1)를 1/2 분주하여 제 2 주파수 신호(RF2)를 생성한다. 제 2 주파수 신호는 7656MHz, 7920MHz, 및 8184MHz 대역의 주파수 신호를 포함한다.
보조 주파수 신호 생성기(200)는 제 2 위상 고정 루프(210), 제 3 분주기(220), 고조파 제거기(harmonic rejection block)(230), 제 4 분주기(240)를 포함한다. 보조 주파수 신호 생성기(200)는 기준 주파수 신호와 혼합을 위한 보조 주파수(즉, 제 7 주파수 신호(RF7))를 생성한다.
제 2 위상 고정 루프(210)는 제 3 주파수 신호(RF3)를 생성한다. 제 3 주파수 신호는 2112MHz 대역의 주파수 신호를 포함한다.
제 3 분주기(220)는 제 3 주파수 신호(RF3)를 1/4 분주하여 제 4 주파수 신호(RF4)를 생성한다. 제 4 주파수 신호(RF4)는 528MHz 대역의 주파수 신호를 포함한다.
고조파 제거기(230)는 제 4 주파수 신호(RF4)의 고조파를 제거한다. 고조파 제거기(230)는 위상 선택 신호(PSEL)에 응답하여 고조파가 제거된 제 5 주파수 신호(RF5)를 생성한다. 고조파 제거기(230)는 고조파 제거를 위해서 일예로, 정현파(일에로, sine wave) 형태의 제 5 주파수 신호(RF5)를 생성한다. 제 5 주파수 신호(RF5)는 528MHz 대역의 주파수 신호이다.
제 4 분주기(240)는 제 3 주파수 신호(RF3)를 1/2 분주하여 제 6 주파수 신호(RF6)를 생성한다. 제 6 주파수 신호(RF6)는 1056MHz 대역의 주파수 신호이다.
선택기(250)는 보조 주파수 선택 신호(FSEL)에 응답하여 제 5 주파수 신호(RF5), 제 6 주파수 신호(RF6), 0MHz 대역의 주파수 신호 중 하나를 선택한다. 선택기(250)는 0MHz 대역의 주파수 신호를 생성하기 위해 제 5 주파수 신호(RF5)와 제 6 주파수 신호(RF6)를 스위칭(일예로, 스위칭 오프 동작)하지 않거나 접지단에 연결된 단자를 스위칭한다.
선택기(250)는 보조 주파수 선택 신호에 응답하여 제 7 주파수 신호(RF7)를 출력한다. 제 7 주파수 신호(RF7)는 1056MHz, 528MHz, 0MHz 대역 중 하나의 대역에 대응되는 주파수 신호이다. 선택기(250)는 일예로, 주파수 선택기(frequency selector)이다.
혼합기(300)는 기준 주파수 신호 생성기(100)와 보조 주파수 신호 생성기(200)에 연결된다. 혼합기(300)는 기준 주파수 신호(제 2 주파수 신호(RF2))와 보조 주파수 신호(제 7 주파수 신호(RF7))를 혼합하여 제 8 주파수 신호(RF8) 또는 제 9 주파수 신호(RF9)를 생성한다. 제 8 주파수 신호(RF8)는 밴드 그룹 3, 4, 6에 대응되는 주파수 신호들(6600MHz, 7128MHz, 7656MHz, 8184MHz, 8172MHz, 9240MHz, 7656MHz, 8184MHz, 및 8712MHz)을 포함한다. 제 9 주파수 신호(RF9)는 밴드 그룹 1 대역의 주파수 신호 생성을 위한 주파수 신호들(6864MHz, 7920MHz, 및 8976MHz)을 포함한다.
제 2 주파수 신호(RF2)와 제 7 주파수 신호(RF7)의 혼합을 위해 혼합기(300)는 부호 선택 신호(SSEL)에 응답하여 제 7 주파수 신호(RF7)의 부호(+/-)를 선택한다. 혼합기(300)는 일예로, 단일 측파 대역(SSB: Single Side Band) 혼합기이다.
제 8 주파수 신호(RF8)를 생성하는 혼합기의 동작은 하기와 같다.
첫 번째로, 혼합기(300)가 밴드 그룹 3 대역의 주파수 신호들(6600MHz, 7128MHz, 및 7656MHz)을 생성하는 경우를 살펴보기로 한다.
혼합기(300)는 7656MHz 대역의 제 2 주파수 신호(RF2)와 음(-)의 부호가 선택된 1056MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 6600MHz(7656MHz - 1056MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 7656MHz 대역의 제 2 주파수 신호(RF2)와 음(-)의 부호가 선택된 528MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 7128MHz(7656MHz - 528MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 7656MHz 대역의 제 2 주파수 신호(RF2)와 0MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 7656MHz(7656MHz + 0MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
두 번째로, 혼합기(300)가 밴드 그룹 4 대역의 주파수 신호들(8184MHz, 8172MHz, 및 9240MHz)을 생성하는 경우를 살펴보기로 한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 0MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 8184MHz(8184MHz + OMHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 양(+)의 부호가 선택된 528MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 8172MHz(8184MHz + 528MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 양(+)의 부호가 선택된 1056MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 9240MHz(8184MHz + 1056MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
세 번째로, 혼합기(300)가 밴드 그룹 6 대역의 주파수 신호들(7656MHz, 8184MHz, 및 8712MHz)을 생성하는 경우를 살펴보기로 한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 음(-)의 부호가 선택된 528MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 7656MHz(8184MHz - 528MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 0MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 8184MHz(8184MHz + 0MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
혼합기(300)는 8184MHz 대역의 제 2 주파수 신호(RF2)와 양(+)의 부호가 선택된 528MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 8712MHz(8184MHz + 528MHz) 대역의 제 8 주파수 신호(RF8)를 출력한다.
제 9 주파수 신호를 생성하는 혼합기(300)의 동작은 다음과 같다.
혼합기(300)는 7920MHz 대역의 제 2 주파수 신호(RF2)와 음(-)의 부호가 선택된 1056MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 6864MHz(7920MHz - 1056MHz) 대역의 제 9 주파수 신호(RF9)를 출력한다.
혼합기(300)는 7920MHz 대역의 제 2 주파수 신호(RF2)와 0MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 7920MHz 대역(7920MHz + 0MHz)의 제 9 주파수 신호(RF9)를 출력한다.
혼합기(300)는 7920MHz 대역의 제 2 주파수 신호(RF2)와 양(+)의 부호가 선택된 1056MHz 대역의 제 7 주파수 신호(RF7)를 혼합하여 8976MHz(7920MHz + 1056MHz) 대역의 제 9 주파수 신호(RF9)를 출력한다.
스위치(400)는 분주 선택 신호(DSEL)에 응답하여 제 9 주파수 신호(RF9)를 제 1 분주기(500)로 스위칭하고, 제 8 주파수 신호(RF8)를 출력한다.
제 1 분주기(500) 제 9 주파수 신호(RF9)를 1/2 분주하여 제 10 주파수 신호(RF10)를 생성한다. 제 10 주파수 신호(RF10)는 3432MHz, 3960MHz, 및 4488MHz 대역의 주파수 신호를 포함한다. 제 10 주파수 신호(RF10)는 밴드 그룹 1 대역의 주파수 신호이다.
제어 회로(600)는 주파수 정보에 대응되는 주파수 신호 생성을 위해서 주파수 생성 신호(CNT), 위상 선택 신호(PSEL), 보조 주파수 선택 신호(FSEL), 부호 선택 신호(SSEL), 및 분주 선택 신호(DSEL)를 생성한다. 주파수 정보는 주파수 신호 생성 장치에서 생성할 주파수 일예로, 밴드 그룹 1, 3, 4, 6에 해당하는 주파수들 중 적어도 하나에 대한 정보를 포함한다.
도 2는 도 1에 도시된 제 1 위상 고정 루프의 구조를 예시적으로 도시한 도면이다.
도 2를 참조하면, 제 1 위상 고정 루프(110)는 위상 검출기(phase detector)(111), 전하 펌프(charge pump)(112), 루프 필터(loop filter)(113), 전압 제어 발진기(VCO: voltage Controlled Oscillator)(114), 제 5 분주기(Divider)(115)를 포함한다.
제 5 분주기(115)는 주파수 생성 신호(CNT)에 응답하여 제 1 주파수 신호(RF1)를 주파수 생성 신호(CNT)에 대응되는 비율(일예로, 1/N, 여기서 N은 실수)로 분주한다.
위상 검출기(111)는 제 1 위상 고정 루프(110) 내부에서 생성된 기준 주파수 신호(REF)와 제 5 분주기(115)에서 분주된 제 1 주파수 신호(RF1)의 주파수 차이를 비교한다. 위상 검출기(111)는 주파수 차이에 대응되는 직류(DC: Direct Current) 신호를 출력한다.
전하 펌프(112)는 직류 신호의 펄스폭에 따른 전하 펌핑 동작을 수행한다. 전하 펌프(112)는 펌핑된 전하를 출력한다.
루프 필터(113)는 펌핑된 전하를 축적하고, 펌핑된 전하에 포함된 잡음 주파수를 필터링한다. 루프 필터(113)는 일예로, 저역 통과 필터(LPF: Low Pass Filter)이다.
전압 제어 발진기(114)는 루프 필터(113)에서 출력되는 제어 전압에 응답하여 특정 주파수 신호를 출력한다. 전압 제어 발진기는 특정 대역의 주파수 신호(일예로, 제 1 주파수 신호(RF1))를 출력한다.
도 3은 도 1에 도시된 고조파 제거기를 예시적으로 도시한 도면이다.
도 3을 참조하면, 고조파 제거기(230)는 제 1 고조파 제거부(230a)와 제 2 고조파 제거부(230b)를 포함한다. 여기서 제 1 고조파 제거부(230a)와 제 2 고조파 제거부(230b)의 구조는 유사하므로 제 1 고조파 제거부(230a)를 기준으로 설명하기로 한다.
제 1 고조파 제거부(230a)는 제 1 위상 신호 선택기(231a), 전류원들(233a, 235a, 및 237c), NMOS 트랜지스터들(N1, N2, N3, N4, N5, N6, M1, 및 M2), PMOS 트랜지스터들(P1, P2)을 포함한다.
제 1 위상 신호 선택기(231a)는 NMOS 트랜지스터들(N1, N2, N3, N4, N5, N6) 각각에 연결된다.
제 1 위상 신호 선택기(231a)는 위상 선택 신호(PSEL)에 응답하여 제 4 주파수 신호(RF4)에서 6개의 위상 신호들(일예로 , , , , , 및 )을 선택한다. 제 4 주파수 신호는 8 개의 위상 신호들(일예로 , , , , , , , 및 )을 포함한다.
제 1 전류원(233a) 내지 제 3 전류원(237a)은 각각 접지단에 연결된다. 제 1 전류원(233a)은 제 1 NMOS 트랜지스터(N1)와 제 2 NMOS 트랜지스터(N2)의 접점에 연결된다. 제 1 전류원(233a)은 의 전류를 생성한다. 제 2 전류원(235a)은 제 3 NMOS 트랜지스터(N3)와 제 4 NMOS 트랜지스터(N4)의 접점에 연결된다. 제 2 전류원(235a)은 의 전류를 생성한다. 제 3 전류원(237a)은 제 5 NMOS 트랜지스터(N5)와 제 6 NMOS 트랜지스터(N6)의 접점에 연결된다. 제 3 전류원(237a)은 의 전류를 생성한다. 제 1 전류원(233a) 내지 제 3 전류원(237a)의 각 전류값은 1::1의 비율을 갖는다.
제 1 NMOS 트랜지스터(N1)는 제 1 PMOS 트랜지스터(P1)와 제 2 PMOS 트랜지스터(P2)의 게이트들 간의 접점에 연결된다. 일예로 제 1 NMOS 트랜지스터(N1)는 게이트를 통해 제 1 위상 신호()를 입력받는다. 제 1 NMOS 트랜지스터(N1)는 제 1 위상 신호()를 제 1 전류원(233a)의 전류값에 대응되는 크기로 출력한다.
제 2 NMOS 트랜지스터(N2)는 제 3 PMOS 트랜지스터(P3)와 제 3 PMOS 트랜지스터(P3)의 게이트들 간의 접점에 연결된다. 일예로 제 2 NMOS 트랜지스터(N2)는 게이트를 통해 제 2 위상 신호()를 입력받는다. 제 2 NMOS 트랜지스터(N2)는 제 2 위상 신호()를 제 1 전류원(233a)의 전류값에 대응되는 크기로 출력한다.
제 3 NMOS 트랜지스터(N3)는 제 1 PMOS 트랜지스터(P1)와 제 2 PMOS 트랜지스터(P2)의 게이트들 간의 접점에 연결된다. 일예로 제 3 NMOS 트랜지스터(N3)는 게이트를 통해 제 3 위상 신호()를 입력받는다. 제 3 NMOS 트랜지스터(N3)는 제 3 위상 신호()를 제 2 전류원(235a)의 전류값에 대응되는 크기로 출력한다.
제 4 NMOS 트랜지스터(N4)는 제 3 PMOS 트랜지스터(P3)와 제 3 PMOS 트랜지스터(P3)의 게이트들 간의 접점에 연결된다. 일예로 제 4 NMOS 트랜지스터(N4)는 게이트를 통해 제 4 위상 신호()를 입력받는다. 제 4 NMOS 트랜지스터(N4)는 제 4 위상 신호()를 제 2 전류원(253a)의 전류값에 대응되는 크기로 출력한다.
제 5 NMOS 트랜지스터(N5)는 제 1 PMOS 트랜지스터(P1)와 제 2 PMOS 트랜지스터(P2)의 게이트들 간의 접점에 연결된다. 일예로 제 5 NMOS 트랜지스터(N5)는 게이트를 통해 제 5 위상 신호()를 입력받는다. 제 5 NMOS 트랜지스터(N5)는 제 5 위상 신호()를 제 3 전류원(237a)의 전류값에 대응되는 크기로 출력한다.
제 6 NMOS 트랜지스터(N6)는 제 3 PMOS 트랜지스터(P3)와 제 3 PMOS 트랜지스터(P3)의 게이트들 간의 접점에 연결된다. 일예로 제 6 NMOS 트랜지스터(N6)는 게이트를 통해 제 6 위상 신호()를 입력받는다. 제 6 NMOS 트랜지스터(N6)는 제 6 위상 신호()를 제 2 전류원(253a)의 전류값에 대응되는 크기로 출력한다.
제 1 PMOS 트랜지스터(P1)와 제 2 PMOS 트랜지스터(P2)는 전원 전압(Vdd)에 연결된다.
제 1 PMOS 트랜지스터(P1)는 제 1 NMOS 트랜지스터(N1), 제 3 NMOS 트랜지스터(N3), 및 제 5 NMOS 트랜지스터(N5) 각각(또는 제 1 PMOS 트랜지스터(P1)와 제 2 PMOS 트랜지스터(P2)의 게이트들 간의 접점)에 연결된다.
제 2 PMOS 트랜지스터(P2)는 제 7 NMOS 트랜지스터(M1)에 연결되고, 제 1 NMOS 트랜지스터(N1), 제 3 NMOS 트랜지스터(N3), 및 제 5 NMOS 트랜지스터(N5)의 각 위상 신호들(전류원에 의해 크기가 제어된)을 결합(++)하여 출력한다.
제 3 PMOS 트랜지스터(P3)와 제 4 PMOS 트랜지스터(P4)는 전원 전압(Vdd)에 연결된다.
제 3 PMOS 트랜지스터(P3)는 제 2 NMOS 트랜지스터(N2), 제 4 NMOS 트랜지스터(N4), 및 제 6 NMOS 트랜지스터(N6) 각각(또는 제 3 PMOS 트랜지스터(P3)와 제 2 PMOS 트랜지스터(P3)의 게이트들 간의 접점)에 연결된다.
제 4 PMOS 트랜지스터(P4)는 제 8 NMOS 트랜지스터(M2)에 연결되고, 제 2 NMOS 트랜지스터(N2), 제 4 NMOS 트랜지스터(N4), 및 제 6 NMOS 트랜지스터(N6)의 각 위상 신호들(전류원에 의해 크기가 제어된)을 결합(++)하여 출력한다.
제 1 고조파 제거부(230a)는 제 7 NMOS 트랜지스터(M1)를 통해 제 1 출력 신호()를 출력하고, 제 2 위상 신호 선택기(233a)는 제 8 NMOS 트랜지스터(M2)를 통해 제 2 출력 신호()를 출력한다.
도 4a는 도 3에 도시된 고조파 제거기의 출력 신호를 예시적으로 도시한 도면이다.
도 4a를 참조하면, 고조파 제거기(230)는 제 5 주파수 신호(RF5)를 출력한다. 제 5 주파수 신호(RF5)는 정현파 신호에 근접한 형태를 갖는다. 제 5 주파수 신호(RF5)는 제 1 출력 신호() 내지 제 4 출력 신호()를 포함한다. 제 1 출력 신호() 내지 제 4 출력 신호()는 정현파 형태의 신호이다.
제 1 출력 신호()는 제 1 전류원 내지 제 3 전류원의 전류값에 대응(1::1)하여 크기가 제어된 위상 신호들(++)이 결합된다. 여기서, 위상 신호들(++)은 소정의 위상차(일예로, 45도)를 갖는 신호들이다.
고조파 제거기(230)는 입력되는 제 4 주파수 신호(RF4)를 정현파 형태를 갖는 제 5 주파수 신호로 변환함으로서 제 4 주파수 신호(RF4)에 포함된 고조파 성분을 제거할 수 있다.
도 4b는 도 3에 도시된 고조파 제거기의 고조파 제거 동작을 일예로 도시한 도면이다.
도 5는 도 1에 도시된 선택기의 구조를 예시적으로 도시한 도면이다.
도 5를 참조하면, 선택기(250)는 특정 주파수 대역의 주파수를 선택하기 위한 제 1 스위치(251)를 포함한다.
제 1 스위치(251)는 주파수 선택 신호(FSEL)에 응답하여 제 4 주파수 신호(RF4), 제 5 주파수 신호(RF5), OMHz의 주파수 신호 중 하나를 스위칭한다. 스위치(251)는 0MHz 주파수 신호의 생성을 위해 오프 동작(제 4 주파수 신호(RF4)와 제 5 주파수 신호(RF5) 모두를 스위칭하지 않음)을 수행하거나 접지단에 연결된 0MHz 단자로 스위칭한다.
제 1 스위치(251)는 스위칭 제어 동작에 의해 제 7 주파수 신호(RF7)를 출력한다.
여기서, 제 1 스위치(251)는 설명의 편의를 위하여 하나의 스위치로 구성하였으나, 각 주파수 신호(제 4 주파수 신호(RF4), 제 5 주파수 신호(RF5), OMHz의 주파수 신호, 제 7 주파수 신호(RF7))의 위상 신호들에 대응되도록 네 개의 스위치로 구성될 수 있다.
도 6은 도 1에 도시된 혼합기의 구조를 예시적으로 도시한 도면이다.
도 6을 참조하면, 혼합기(300)는 제 1 혼합부(300a)와 제 2 혼합부(300b)를 포함한다. 제 2 혼합부(300b)는 제 1 혼합부(300a)와 유사한 구조를 가지므로 여기서는 제 1 혼합부(300a)를 기준으로 설명하기로 한다.
제 1 혼합부(300a)는 NMOS 트랜지스터들(Q1, Q2, Q3, Q4, S1, S2, S3, S4, S5, S6, S7, 및 S8), 및 부하 저항들(R1, R2)을 포함한다.
제 9 NMOS 트랜지스터(Q1) 내지 제 12 NMOS 트랜지스터(Q4)는 접지단에 연결된다. 제 9 NMOS 트랜지스터(Q1) 내지 제 12 NMOS 트랜지스터(Q4)는 게이트를 통해 제 7 주파수 신호(RF7)의 4 개의 위상 신호 각각을 입력받는다. 제 9 NMOS 트랜지스터(Q1) 내지 제 12 NMOS 트랜지스터(Q4)는 고조파 제거기(230)의 출력단에 위치한 NMOS 트랜지스터들(일예로, 제 7 NMOS 트랜지스터(M1), 제 8 NMOS 트랜지스터(M2) 등)과 전류 미러(current mirror)를 형성한다.
제 7 주파수 신호(RF7)는 4개의 위상을 갖는 정현파 형태의 신호이다. 따라서, 정현파 형태의 제 7 주파수 신호를 사용함으로서 높은 차수를 갖는 고조파(일예로, 3차 고조파, 5차 고조파) 등으로 인한 스퍼(spur)의 발생을 방지한다. 즉, 전류가 정현파 형태를 갖는다면, 전압의 변화는 큰 영향을 주지 않으므로 스퍼의 발생이 방지된다.
제 9 NMOS 트랜지스터(Q9)는 제 13 NMOS 트랜지스터(S1)와 제 14 NMOS 트랜지스터(S2)의 접점에 연결된다. 제 10 NMOS 트랜지스터(Q10)는 제 15 NMOS 트랜지스터(S3)과 제 16 NMOS 트랜지스터(S4)의 접점에 연결된다. 제 11 NMOS 트랜지스터(Q3)는 제 17 NMOS 트랜지스터(S5)와 제 18 NMOS 트랜지스터(S6)의 접점에 연결된다. 제 19 NMOS 트랜지스터(S7)와 제 20 NMOS 트랜지스터(S8)의 접점에 연결된다.
제 13 NMOS 트랜지스터(S1), 제 15 NMOS 트랜지스터(S3), 제 17 NMOS 트랜지스터(S5), 및 제 19 NMOS 트랜지스터(S7)는 제 1 저항(R1)을 통해 전원 전압(Vdd)에 연결된다.
제 14 NMOS 트랜지스터(S2), 제 16 NMOS 트랜지스터(S4), 제 18 NMOS 트랜지스터(S6), 및 제 20 NMOS 트랜지스터(S8)는 제 2 저항(R2)를 통해 전원 전압(Vdd)에 연결된다.
제 14 NMOS 트랜지스터(S2)와 제 15 NMOS 트랜지스터(S3)는 게이트를 통해 제 2 주파수 신호(RF2)의 제 1 위상 신호를 입력받는다. 제 13 NMOS 트랜지스터(S1)와 제 16 NMOS 트랜지스터(S4)는 제 2 주파수 신호(RF2)의 제 2 위상 신호를 입력받는다. 제 18 NMOS 트랜지스터(S6)와 제 19 NMOS 트랜지스터(S7)는 제 2 주파수 신호(RF2)의 제 3 위상 신호를 입력받는다. 제 17 NMOS 트랜지스터(S5)와 제 20 NMOS 트랜지스터(S8)는 제 2 주파수 신호(RF2)의 제 4 위상 신호를 입력받는다.
제 13 NMOS 트랜지스터(S1) 내지 제 20 NMOS 트랜지스터(S8) 각각은 제 2 주파수 신호(RF2)와 제 7 주파수 신호(RF7)를 혼합하여 출력한다.
제 13 NMOS 트랜지스터(S1), 제 15 NMOS 트랜지스터(S3), 제 17 NMOS 트랜지스터(S5), 및 제 19 NMOS 트랜지스터(S7)는 제 1 저항(R1)과의 접점을 통해서 I 성분의 위상 신호를 출력한다.
제 14 NMOS 트랜지스터(S2), 제 16 NMOS 트랜지스터(S4), 제 18 NMOS 트랜지스터(S6), 및 제 20 NMOS 트랜지스터(S8)는 제 2 저항(R2)과의 접점을 통해서 I 성분의 위상 신호를 출력한다.
상술한 바와 같이 제 1 혼합부(300a)는 I 성분의 위상 신호들를 출력하고, 제 2 혼합부(300b)는 Q 성분의 위상 신호들을 출력한다.
I 성분의 위상 신호들과 Q 성분의 위상 신호들을 제 8 주파수 신호(RF8) 또는 제 9 주파수 신호(RF9)를 구성한다.
도면에서는 상세히 도시하지 않았지만, 제 1 혼합부(300a)와 제 2 혼합부(300b) 각각은 부호 선택 신호(SSEL)에 응답하여 제 7 주파수 신호(RF7)의 부호(+/-)를 전환하여 결합한다.
도 7은 도 1에 도시된 스위치의 구조를 예시적으로 도시한 도면이다.
도 7을 참조하면, 스위치(400)는 제 2 스위치(410)를 포함한다.
제 2 스위치(410)는 분주 선택 신호(DSEL)에 응답하여 제 8 주파수 신호(RF8)를 출력되도록 스위칭하고, 제 9 주파수 신호(RF9)를 제 1 분주기(500)로 출력되도록 스위칭한다.
제 2 스위치(410)는 설명의 편의를 위하여 하나의 스위치로 구성하였으나, 각 주파수 신호(제 4 주파수 신호(RF4), 제 5 주파수 신호(RF5), OMHz의 주파수 신호, 제 7 주파수 신호(RF7)) 각각의 위상 신호들에 대응되도록 네 개의 스위치로 구성될 수 있다.
도 8은 본 발명의 실시예에 따른 주파수 신호 생성 장치를 적용한 송신기 구조를 도시한 도면이다.
도 8을 참조하면, 송신기는 기저대역부(610), 디지털 아날로그 변환기(620), 혼합기(630), 무선 필터(640), 전력 증폭기(650), 무선부(660), 및 주파수 생성기(670)를 포함한다.
기저대역부(610)는 기저 대역의 디지털 신호를 생성한다. 디지털 아날로그 변환기(620)는 디지털 신호를 아날로그 신호로 변환한다.
주파수 생성기(670)는 송신기에서 송신되는 송신 신호의 주파수 대역을 지원하기 위한 주파수 신호를 생성한다. 여기서, 본 발명의 주파수 신호 생성 장치가 주파수 생성기(670)에 적용될 수 있다.
혼합기(630)는 디지털 아날로그 변환기(620)에서 출력된 송신 신호와 주파수 생성기(670)에서 출력된 주파수 신호를 혼합한다.
무선 필터(640)는 혼합기(630)로부터 출력된 송신 신호를 특정 주파수 대역의 송신 신호를 필터링한다. 무선 필터(640)는 일예로, 저역 통과 필터이다.
전력 증폭기(650)는 무선 필터(640)로부터 출력된 송신 신호를 전력 증폭하여 무선부(660)로 출력한다.
무선부(660)는 전력 증폭기(650)의 출력 신호를 안테나를 통해 송신한다.
도 8은 주파수 신호 생성 장치가 적용된 것을 설명하기 위해 일예로 도시한 도면이다. 따라서, 본 발명에서 제안된 주파수 신호 생성 장치는 도 8의 송신기 구조에만 한정되지 않는다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시 예에 관하여 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 상술한 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구범위뿐만 아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 한다.
100: 기준 주파수 신호 생성기 110: 제 1 위상 고정 루프
120: 제 2 분주기 200: 보조 주파수 신호 생성기
210: 제 2 위상 고정 루프 220: 제 3 분주기
230: 고조파 제거기 240: 제 4 분주기
300: 혼합기 400: 스위치
500: 제 1 분주기 600: 제어 회로
111: 위상 검출기 112: 전하 펌프
113: 루프 필터 114: 전압 제어 발진기
115: 제 5 분주기 231a: 위상 신호 선택기
233a, 235a, 237a: 전류원 251: 제 1 스위치
410: 제 2 스위치 610: 기저대역부
620: 디지털 아날로그 변환기 630: 혼합기
640: 무선 필터 650: 전력 증폭기
660: 무선부
120: 제 2 분주기 200: 보조 주파수 신호 생성기
210: 제 2 위상 고정 루프 220: 제 3 분주기
230: 고조파 제거기 240: 제 4 분주기
300: 혼합기 400: 스위치
500: 제 1 분주기 600: 제어 회로
111: 위상 검출기 112: 전하 펌프
113: 루프 필터 114: 전압 제어 발진기
115: 제 5 분주기 231a: 위상 신호 선택기
233a, 235a, 237a: 전류원 251: 제 1 스위치
410: 제 2 스위치 610: 기저대역부
620: 디지털 아날로그 변환기 630: 혼합기
640: 무선 필터 650: 전력 증폭기
660: 무선부
Claims (9)
- 주파수 정보에 대응되는 주파수 생성 신호, 보조 주파수 선택 신호, 부호 선택 신호, 및 분주 선택 신호를 생성하는 제어 회로;
적어도 하나의 제 1 주파수 신호를 생성하고, 생성된 제 1 주파수 신호를 분주하여 제 2 주파수 신호를 생성하는 기준 주파수 신호 생성기;
제 3 주파수 신호를 생성하고, 상기 제 3 주파수 신호를 서로 다른 분주비로 분주하여 제 4 주파수 신호와 제 5 주파수 신호를 생성하고, 상기 보조 주파수 선택 신호에 응답하여 제 4 주파수 신호와 제 5 주파수 신호로부터 제 6 주파수 신호를 생성하는 보조 주파수 신호 생성기;
상기 부호 선택 신호에 응답하여 상기 제 6 주파수 신호의 부호를 선택하고, 상기 부호 선택된 제 6 주파수 신호와 상기 제 1 주파수 신호를 혼합하여 제 7 주파수 신호와 제 8 주파수 신호를 생성하는 혼합기;
상기 분주 선택 신호에 응답하여 상기 주파수 정보에 대응되는 상기 제 7 주파수 신호를 출력되도록 스위칭하고, 상기 제 8 주파수 신호를 분주되도록 스위칭하는 스위치; 및
상기 스위치에 연결되고, 상기 제 8 주파수 신호를 분주하여 상기 주파수 정보에 대응되는 제 9 주파수 신호를 출력하는 제 1 분주기를 포함하는 주파수 신호 생성 장치. - 제 1 항에 있어서,
상기 기준 주파수 신호 생성기는
주파수 생성 신호에 응답하여 상기 적어도 하나의 제 1 주파수 신호를 발생하는 제 1 위상 고정 루프; 및
상기 제 1 위상 고정 루프에 연결되고, 상기 적어도 하나의 제 1 주파수 신호를 1/2로 분주하여 제 2 주파수 신호를 발생하는 제 2 분주기를 포함하는 주파수 신호 생성 장치. - 제 2 항에 있어서,
상기 보조 주파수 신호 생성기는
상기 제 3 주파수 신호를 발생하는 제 2 위상 고정 루프;
상기 제 3 주파수 신호를 1/4로 분주하여 상기 제 4 주파수 신호를 발생하는 제 2 분주기;
상기 제 4 주파수 신호의 고조파를 제거하여 상기 제 10 주파수 신호를 발생하는 고조파 제거기;
상기 제 3 주파수 신호를 1/2로 분주하여 상기 제 5 주파수 신호를 발생하는 제 3 분주기;
상기 고조파 제거기와 상기 제 3 분주기에 연결되고, 상기 제 10 주파수 신호와 상기 제 5 주파수 신호 중 하나의 주파수 신호를 선택하여 상기 제 6 주파수 신호를 출력하는 선택기; 및
상기 제 2 주파수 신호와 상기 제 6 주파수 신호를 혼합하여 상기 제 7 주파수 신호와 상기 제 8 주파수 신호 중 하나를 출력하는 혼합기를 포함하는 주파수 신호 생성 장치. - 제 3 항에 있어서,
상기 제 1 위상 고정 루프는 주파수 생성 신호에 응답하여 밴드 그룹 3의 주파수 신호를 생성하는 경우, 15312MHz의 제 1 주파수 신호를 생성하고, 밴드 그룹 1의 주파수 신호를 생성하는 경우, 15840MHz의 제 1 주파수 신호를 생성하고, 밴드 그룹 4와 6의 주파수 신호를 생성하는 경우, 16368MHz의 제 1 주파수 신호를 생성하고,
상기 제 2 분주기는 상기 제 1 주파수 신호들 각각을 1/2로 분주하여 7656MHz, 7920MHz, 및 8184MHz 중 하나의 제 2 주파수 신호를 생성함을 특징으로 하는 주파수 신호 생성 장치. - 제 4 항에 있어서,
상기 제 2 위상 고정 루프는 2112MHz의 제 3 주파수 신호를 생성하고,
상기 제 3 분주기는 상기 제 3 주파수 신호를 1/4로 분주하여 528MHz의 제 4 주파수 신호를 발생하고,
상기 제 4 분주기는 상기 제 3 주파수 신호를 1/2로 분주하여 1056MHz의 제 5 주파수 신호를 발생하고,
상기 선택기는 상기 제 4 주파수 신호와 상기 제 10 주파수 신호를 사용하여 0MHz, 528MHz, 1056MHz 중 하나의 제 6 주파수 신호를 선택함을 특징으로 하는 주파수 신호 생성 장치. - 제 5 항에 있어서,
상기 혼합기는
음의 부호가 선택된 1056MHz, 음의 부호가 선택된 528MHz, 및 0MHz의 제 6 주파수 신호 중 하나의 신호와 7656MHz의 제 6 주파수 신호를 혼합하여 밴드 그룹 3에 대응되는 제 7 주파수 신호를 생성하고,
0MHz, 양의 부호가 선택된 528MHz, 양의 부호가 선택된 1056MHz의 제 6 주파수 신호 중 하나의 신호와 8184MHz의 제 2 주파수 신호를 혼합하여 밴드 그룹 4에 대응되는 제 7 주파수 신호를 생성하고,
음의 부호가 선택된 528MHz, 0MHz, 양의 부호가 선택된 528MHz의 제 6 주파수 신호 중 하나의 신호와 8184MHz의 제 2 주파수 신호를 혼합하여 밴드 그룹 6에 대응되는 제 7 주파수 신호를 생성하고,
음의 부호가 선택된 1056MHz, 0MHz, 양의 부호가 선택된 1056MHz의 제 6 주파수 신호 중 하나의 신호와 7920MHz의 제 2 주파수 신호를 혼합하여 6864MHz, 7920MHz, 및 8976MHz의 제 8 주파수 신호를 생성함을 특징으로 하는 주파수 신호 생성 장치. - 제 6 항에 있어서,
상기 제 1 분배기는 6864MHz, 7920MHz, 및 8976MHz의 제 8 주파수 신호를 1/2로 분배하여 밴드 그룹 1에 대응되는 제 9 주파수 신호를 생성함을 특징으로 하는 주파수 신호 생성 장치. - 제 3 항에 있어서,
상기 고조파 제거기는 상기 제 4 주파수 신호로부터 정현파 형태의 제 10 주파수 신호를 생성함을 특징으로 하는 주파수 신호 생성 장치.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100010066A KR101614127B1 (ko) | 2010-02-03 | 2010-02-03 | 주파수 신호 생성 장치 |
TW099144784A TW201145842A (en) | 2010-02-03 | 2010-12-20 | Apparatus for generating frequency signal |
US12/974,498 US8477873B2 (en) | 2010-02-03 | 2010-12-21 | Apparatus for generating frequency signal |
JP2010288756A JP2011160416A (ja) | 2010-02-03 | 2010-12-24 | 周波数信号生成装置 |
CN201010618029.8A CN102195907B (zh) | 2010-02-03 | 2010-12-31 | 用于产生频率信号的装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100010066A KR101614127B1 (ko) | 2010-02-03 | 2010-02-03 | 주파수 신호 생성 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110090346A KR20110090346A (ko) | 2011-08-10 |
KR101614127B1 true KR101614127B1 (ko) | 2016-04-20 |
Family
ID=44341639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100010066A KR101614127B1 (ko) | 2010-02-03 | 2010-02-03 | 주파수 신호 생성 장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8477873B2 (ko) |
JP (1) | JP2011160416A (ko) |
KR (1) | KR101614127B1 (ko) |
CN (1) | CN102195907B (ko) |
TW (1) | TW201145842A (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102404669A (zh) * | 2011-11-10 | 2012-04-04 | 赵跃庆 | 音频频率检测电路以及音频频率检测方法 |
CN102629871B (zh) * | 2012-03-22 | 2015-01-07 | 物联微电子(常熟)有限公司 | 实现宽范围多频带分频和选频的装置和方法 |
CN103840846B (zh) * | 2014-03-19 | 2016-02-03 | 嘉兴创德电子有限公司 | 一种降低本振信号干扰的抑制电路以及收发机 |
DE102014215578A1 (de) * | 2014-08-06 | 2016-02-11 | U-Blox Ag | Kompensatormodul für eine Sendeempfängereinheit, Funksystem sowie Verfahren zum Betreiben desselbigen |
KR102421021B1 (ko) * | 2014-12-30 | 2022-07-18 | 한국전자통신연구원 | 국부 발진기 |
CN106330240B (zh) * | 2015-06-18 | 2019-07-30 | 大唐半导体科技有限公司 | 一种实现多射频的高低本振产生电路及其装置 |
CN106301362B (zh) * | 2016-08-01 | 2019-04-23 | 广东美的厨房电器制造有限公司 | 多源信号发生装置及微波炉 |
CN107743044A (zh) * | 2016-08-10 | 2018-02-27 | 株式会社村田制作所 | 分集开关电路、高频模块以及通信装置 |
CN107181477B (zh) * | 2017-05-11 | 2020-07-03 | 清华大学深圳研究生院 | 一种新型的频率生成器 |
CN111211737B (zh) * | 2020-03-03 | 2024-05-31 | 芯原微电子(上海)股份有限公司 | 高谐波抑制比混频电路 |
US12047084B1 (en) * | 2022-12-30 | 2024-07-23 | International Business Machines Corporation | Phase estimation for high frequency signals |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070054682A1 (en) | 2005-09-05 | 2007-03-08 | Kabushiki Kaisha Toshiba | Broadband carrier frequency selection |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005074152A1 (en) | 2004-01-26 | 2005-08-11 | Koninklijke Philips Electronics, N.V. | Frequency generation for a multi-band ofdm based ultra wide-band radio |
JP2006067520A (ja) | 2004-08-30 | 2006-03-09 | Sony Corp | 周波数合成装置及び周波数合成方法 |
KR100769678B1 (ko) * | 2005-07-05 | 2007-10-24 | 삼성전자주식회사 | 주파수 합성 장치 |
US7949072B2 (en) * | 2005-10-11 | 2011-05-24 | St-Ericsson Sa | Local oscillator with injection pulling suppression and spurious products filtering |
US7321268B2 (en) * | 2005-11-04 | 2008-01-22 | Via Technologies | Ultra wideband and fast hopping frequency synthesizer for MB-OFDM wireless application |
DE102005056952A1 (de) * | 2005-11-29 | 2007-06-14 | Infineon Technologies Ag | Schaltungsanordnung und Verfahren zur Erzeugung von Lokaloszillatorsignalen und Phasenregelkreis mit der Schaltungsanordnung |
KR100736407B1 (ko) * | 2006-01-17 | 2007-07-09 | 삼성전자주식회사 | 락 타임과 주파수 에러를 감소시킬 수 있는 시그마-델타 프랙셔널-n 위상동기루프 |
KR101172349B1 (ko) | 2006-01-24 | 2012-08-14 | 삼성전자주식회사 | 다중 대역 rf 수신기를 위한 다중 주파수 합성 장치 및방법 |
JP4800096B2 (ja) | 2006-04-21 | 2011-10-26 | ルネサスエレクトロニクス株式会社 | 周波数ホッピング通信用ic |
JP4646856B2 (ja) | 2006-06-09 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 周波数シンセサイザ |
KR100799833B1 (ko) | 2006-07-05 | 2008-01-31 | 삼성전기주식회사 | 다중 채널의 국부발진 주파수 생성 방법 |
EP1881608A1 (en) * | 2006-07-17 | 2008-01-23 | Via Technologies, Inc. | Radio frequency transceiver |
KR100802191B1 (ko) | 2006-11-27 | 2008-02-12 | 삼성전자주식회사 | 다중 톤 발생 장치 및 그 방법 |
CN101207598B (zh) * | 2006-12-22 | 2010-12-15 | 财团法人工业技术研究院 | 频率合成器及频率合成方法 |
TWI341090B (en) | 2007-05-14 | 2011-04-21 | Alcor Micro Corp | Frequency synthesizer applied to frequency hopping system |
KR100877569B1 (ko) | 2007-07-23 | 2009-01-07 | 주식회사 실리콘하모니 | 초광대역에서 이용가능한 주파수 생성기 및 주파수를생성하는 방법 |
-
2010
- 2010-02-03 KR KR1020100010066A patent/KR101614127B1/ko active IP Right Grant
- 2010-12-20 TW TW099144784A patent/TW201145842A/zh unknown
- 2010-12-21 US US12/974,498 patent/US8477873B2/en active Active
- 2010-12-24 JP JP2010288756A patent/JP2011160416A/ja active Pending
- 2010-12-31 CN CN201010618029.8A patent/CN102195907B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070054682A1 (en) | 2005-09-05 | 2007-03-08 | Kabushiki Kaisha Toshiba | Broadband carrier frequency selection |
Also Published As
Publication number | Publication date |
---|---|
KR20110090346A (ko) | 2011-08-10 |
US20110188601A1 (en) | 2011-08-04 |
US8477873B2 (en) | 2013-07-02 |
TW201145842A (en) | 2011-12-16 |
CN102195907B (zh) | 2015-09-16 |
CN102195907A (zh) | 2011-09-21 |
JP2011160416A (ja) | 2011-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101614127B1 (ko) | 주파수 신호 생성 장치 | |
US7940830B2 (en) | Fast hopping frequency synthesizer | |
US7602254B2 (en) | System and method for generating signals with a preselected frequency relationship in two steps | |
US9413407B2 (en) | Conversion system | |
CN103490777B (zh) | 低杂散频率合成器 | |
US7251468B2 (en) | Dynamically matched mixer system with improved in-phase and quadrature (I/Q) balance and second order intercept point (IP2) performance | |
JP2009182626A (ja) | 周波数シンセサイザ | |
JP2008283659A (ja) | 周波数ホッピングシステムに用いられる周波数合成器 | |
US20080003954A1 (en) | Signal Generator, and Transmitter, Receiver and Transceiver Using Same | |
WO2005043745A2 (en) | Fast-hopping frequency synthesizer | |
JP2009188850A (ja) | ローカル信号生成回路 | |
KR20050071644A (ko) | 오프셋 위상동기루프를 사용하는 통신 송신기 | |
US8280340B2 (en) | Clock generation for integrated radio frequency receivers | |
CA2771958C (en) | Unified frequency synthesizer for direct conversion receiver or transmitter | |
US7805124B2 (en) | Low-loss frequency pattern generator | |
US7567131B2 (en) | Device for ultra wide band frequency generating | |
KR101007392B1 (ko) | 광대역 무선 통신 시스템에서 송신기의 고속 주파수 도약 장치 | |
TWI650948B (zh) | 使用鎖相迴路之頻率合成 | |
Nadeau et al. | Single-BAW multi-channel transmitter with low power and fast start-up time | |
US20150303874A1 (en) | Demodulator and modulator | |
JPH11355138A (ja) | Pll回路及びそれを用いた無線通信端末装置 | |
US9391562B2 (en) | Local oscillation generator, associated communication system and method for local oscillation generation | |
CN115427911A (zh) | 在频率合成中使用稳定的可调谐有源反馈模拟滤波器 | |
EP2624445A1 (en) | Frequency generation | |
JP2006203845A (ja) | 通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
FPAY | Annual fee payment |
Payment date: 20190329 Year of fee payment: 4 |