KR101499715B1 - 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 - Google Patents
기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 Download PDFInfo
- Publication number
- KR101499715B1 KR101499715B1 KR1020130084042A KR20130084042A KR101499715B1 KR 101499715 B1 KR101499715 B1 KR 101499715B1 KR 1020130084042 A KR1020130084042 A KR 1020130084042A KR 20130084042 A KR20130084042 A KR 20130084042A KR 101499715 B1 KR101499715 B1 KR 101499715B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- ceramic body
- electrodes
- conductive metal
- ground
- Prior art date
Links
- 239000000919 ceramic Substances 0.000 title claims abstract description 141
- 229910052751 metal Inorganic materials 0.000 claims abstract description 43
- 239000002184 metal Substances 0.000 claims abstract description 43
- 239000011521 glass Substances 0.000 claims abstract description 24
- 239000010949 copper Substances 0.000 claims description 74
- 239000000758 substrate Substances 0.000 claims description 45
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 38
- 229910052802 copper Inorganic materials 0.000 claims description 38
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 35
- 238000000034 method Methods 0.000 claims description 26
- 229910052759 nickel Inorganic materials 0.000 claims description 12
- 239000000956 alloy Substances 0.000 claims description 9
- 229910045601 alloy Inorganic materials 0.000 claims description 9
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 8
- 229910052709 silver Inorganic materials 0.000 claims description 8
- 239000004332 silver Substances 0.000 claims description 8
- 239000010410 layer Substances 0.000 description 41
- 238000007747 plating Methods 0.000 description 23
- 239000003985 ceramic capacitor Substances 0.000 description 9
- 238000004519 manufacturing process Methods 0.000 description 6
- 230000035515 penetration Effects 0.000 description 6
- 239000000843 powder Substances 0.000 description 6
- 238000010304 firing Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 229910002113 barium titanate Inorganic materials 0.000 description 3
- JRPBQTZRNDNNOP-UHFFFAOYSA-N barium titanate Chemical compound [Ba+2].[Ba+2].[O-][Ti]([O-])([O-])[O-] JRPBQTZRNDNNOP-UHFFFAOYSA-N 0.000 description 3
- 239000002002 slurry Substances 0.000 description 3
- 239000011230 binding agent Substances 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- SWELZOZIOHGSPA-UHFFFAOYSA-N palladium silver Chemical compound [Pd].[Ag] SWELZOZIOHGSPA-UHFFFAOYSA-N 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 230000003746 surface roughness Effects 0.000 description 2
- 239000000654 additive Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000002270 dispersing agent Substances 0.000 description 1
- 238000007606 doctor blade method Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910000510 noble metal Inorganic materials 0.000 description 1
- 239000003960 organic solvent Substances 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 239000004014 plasticizer Substances 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000002904 solvent Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/018—Dielectrics
- H01G4/06—Solid dielectrics
- H01G4/08—Inorganic dielectrics
- H01G4/12—Ceramic dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G2/00—Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
- H01G2/02—Mountings
- H01G2/06—Mountings specially adapted for mounting on a printed-circuit support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/005—Electrodes
- H01G4/008—Selection of materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/185—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0017—Etching of the substrate by chemical or physical means
- H05K3/0026—Etching of the substrate by chemical or physical means by laser ablation
- H05K3/0032—Etching of the substrate by chemical or physical means by laser ablation of organic insulating material
- H05K3/0035—Etching of the substrate by chemical or physical means by laser ablation of organic insulating material of blind holes, i.e. having a metal layer at the bottom
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10015—Non-printed capacitor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10636—Leadless chip, e.g. chip capacitor or resistor
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
본 발명은 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극; 및 상기 세라믹 본체의 양 단면에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고, 상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며, 상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품을 제공한다.
Description
본 발명은 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판에 관한 것이다.
전자회로가 고밀도화, 고집적화됨에 따라 인쇄회로 기판에 실장되는 수동 소자들의 실장 공간이 부족하게 되고, 이를 해결하기 위해 기판 속에 내장되는 부품, 즉 임베디드 소자(embedded device)를 구현하고자 하는 노력이 진행되고 있다. 특히, 용량성 부품으로 사용되는 적층 세라믹 전자부품을 기판 내부에 내장하는 방안이 다양하게 제시되고 있다.
기판 내에 적층 세라믹 전자부품을 내장하는 방법으로는, 기판 재료 자체를 적층 세라믹 전자부품용 유전체 재료로 사용하고 구리 배선 등을 적층 세라믹 전자부품용 전극으로 사용하는 방법이 있다. 또한, 기판 내장용 적층 세라믹 전자부품을 구현하기 위한 다른 방안으로서, 고유전율의 고분자 시트나 박막의 유전체를 기판 내부에 형성하여 기판 내장용 적층 세라믹 전자부품을 형성하는 방법, 및 적층 세라믹 전자부품을 기판 내에 내장하는 방법 등이 있다.
일반적으로 적층 세라믹 전자부품은 세라믹 재질로 된 복수 개의 유전체층과 이 복수 개의 유전체층 사이에 삽입된 내부 전극을 구비한다. 이러한 적층 세라믹 전자부품을 기판 내부에 배치시킴으로써, 높은 정전용량을 갖는 기판 내장용 적층 세라믹 전자부품을 구현할 수 있다.
기판 내장용 적층 세라믹 전자부품을 구비하는 인쇄회로기판을 제조하기 위해서는 적층 세라믹 전자부품을 코어 기판 내부에 삽입한 후, 기판 배선과 적층 세라믹 전자부품의 외부 전극을 연결하기 위하여 레이저를 이용하여 상부 적층판 및 하부 적층판에 비아홀(via hole)을 뚫어야 한다. 이러한 레이저 가공은 인쇄회로 기판의 제조 비용을 상당히 증가시키는 요인이 된다.
한편, 기판 내장용 적층 세라믹 전자부품은 기판 내 코어 부분에 내장해야 하므로, 기판의 표면에 실장하는 일반적인 적층 세라믹 전자부품과 달리 외부전극 상에 니켈/주석(Ni/Sn) 도금층이 필요치 않게 된다.
즉, 기판 내장용 적층 세라믹 전자부품의 외부전극은 기판 내의 회로와 구리 (Cu) 재질의 비아(via)를 통해 전기적으로 연결되기 때문에, 니켈/주석(Ni/Sn)층 대신 구리(Cu)층이 상기 외부전극 상에 필요하게 된다.
통상 상기 외부전극의 경우에도 구리(Cu)를 주성분으로 하고 있으나, 글라스(glass)가 포함되어 있어 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 있다.
이러한 이유로, 기판 내장용 적층 세라믹 전자부품의 외부전극 상에는 구리(Cu) 도금층을 별도로 형성하고 있는 실정이다.
그러나, 별도의 구리(Cu) 도금층을 형성함으로 인해, 비용의 증가 및 도금액 침투에 의한 신뢰성 저하의 문제가 여전히 일어날 수 있어 이러한 문제 해결을 위한 요구는 여전한 실정이다.
본 발명은 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판에 관한 것이다.
본 발명의 일 실시형태는 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극; 및 상기 세라믹 본체의 양 단면에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고, 상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며, 상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품을 제공한다.
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성될 수 있다.
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상일 수 있다.
상기 제2 도전성 금속은 구리(Cu)일 수 있다.
본 발명의 다른 실시형태는 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면으로부터 일정거리 이격되어 적층되며, 상기 세라믹 본체의 제1 및 제2 측면 중 어느 하나 이상으로 노출된 리드를 갖는 제1 내부전극과 제2 내부 전극; 및 상기 세라믹 본체의 양측 단면에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고, 상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며, 상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품을 제공한다.
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성될 수 있다.
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상일 수 있다.
상기 제2 도전성 금속은 구리(Cu)일 수 있다.
본 발명의 또 다른 실시형태는 절연기판; 및 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체와 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극 및 상기 세라믹 본체의 양 단면에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고, 상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며, 상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품;을 포함하는 적층 세라믹 전자부품 내장형 인쇄회로기판을 제공한다.
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성될 수 있다.
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상일 수 있다.
상기 제2 도전성 금속은 구리(Cu)일 수 있다.
본 발명에 따르면 기판 내장용 적층 세라믹 전자부품의 외부전극 상에 형성되며, 세라믹 본체의 상하면 중 적어도 일면 이상에 구리(Cu)를 포함하는 도전성 페이스트층을 형성함으로써, 기판 내에 비아 홀 형성시 레이저 가공에 문제가 없으며, 도금액 침투에 따른 신뢰성 저하를 방지할 수 있고, 도금 공정을 생략함으로써 비용 절감의 효과가 있다.
도 1은 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품을 나타내는 사시도이다.
도 2는 도 1의 X-X' 단면도이다.
도 3은 본 발명의 다른 실시형태에 따른 도 1의 X-X' 단면도이다.
도 4는 본 발명의 일 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
도 5는 본 발명의 다른 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
도 6은 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 7은 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 2는 도 1의 X-X' 단면도이다.
도 3은 본 발명의 다른 실시형태에 따른 도 1의 X-X' 단면도이다.
도 4는 본 발명의 일 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
도 5는 본 발명의 다른 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
도 6은 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 7은 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하고, 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙이도록 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시형태를 설명한다.
도 1은 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품을 나타내는 사시도이다.
도 2는 도 1의 X-X' 단면도이다.
도 3은 본 발명의 다른 실시형태에 따른 도 1의 X-X' 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품은 유전체층(11)을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체(10); 상기 유전체층(11)을 사이에 두고 상기 세라믹 본체(10)의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극(21, 22); 및 상기 세라믹 본체(10)의 양 단면에 형성된 제1 및 제2 외부전극(31, 32)을 포함하며, 상기 제1 외부전극(31)은 상기 제1 내부전극(21)과 전기적으로 연결되는 제1 바탕전극(31a)과 상기 제1 바탕전극(31a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극(31b)을 포함하고, 상기 제2 외부전극(32)은 상기 제2 내부전극(22)과 전기적으로 연결되는 제2 바탕전극(32a)과 상기 제2 바탕전극(32a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극(32b)을 포함하며, 상기 제1 및 제2 바탕전극(31a, 32a)은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속으로 이루어질 수 있다.
이하에서는 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품을 설명하되, 특히 적층 세라믹 커패시터로 설명하지만 이에 제한되는 것은 아니다.
본 발명의 일 실시형태에 따른 적층 세라믹 커패시터에 있어서, '길이 방향'은 도 1의 'L' 방향, '폭 방향'은 'W' 방향, '두께 방향'은 'T' 방향으로 정의하기로 한다. 여기서 '두께 방향'은 유전체층을 쌓아 올리는 방향 즉 '적층 방향'과 동일한 개념으로 사용할 수 있다.
본 발명의 일 실시형태에서, 세라믹 본체(10)는 형상에 있어 특별히 제한은 없지만, 도시된 바와 같이 육면체 형상일 수 있다.
본 발명의 일 실시형태에서, 세라믹 본체(10)는 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 가질 수 있으며, 상기 제1 및 제2 주면은 상기 세라믹 본체(10)의 상면 및 하면으로 표현될 수도 있다.
본 발명의 일 실시형태에 따르면, 상기 유전체층(11)을 형성하는 원료는 충분한 정전 용량을 얻을 수 있는 한 특별히 제한되지 않으며, 예를 들어, 티탄산바륨(BaTiO3) 분말일 수 있다.
상기 유전체층(11)을 형성하는 재료는 티탄산바륨(BaTiO3) 등의 파우더에 본 발명의 목적에 따라 다양한 세라믹 첨가제, 유기용제, 가소제, 결합제, 분산제 등이 첨가될 수 있다.
상기 유전체층(11) 형성에 사용되는 세라믹 분말의 평균 입경은 특별히 제한되지 않으며, 본 발명의 목적 달성을 위해 조절될 수 있으나, 예를 들어, 400 nm 이하로 조절될 수 있다.
상기 제1 및 제2 내부전극(21, 22)을 형성하는 재료는 특별히 제한되지 않으며, 예를 들어, 팔라듐(Pd), 팔라듐-은(Pd-Ag)합금 등의 귀금속 재료 및 니켈(Ni), 구리(Cu) 중 하나 이상의 물질로 이루어진 도전성 페이스트를 사용하여 형성될 수 있다.
본 발명의 일 실시형태에 따르면, 상기 세라믹 본체(10)의 양 단면에는 제1 및 제2 외부전극(31, 32)이 형성될 수 있다.
상기 제1 외부전극(31)은 상기 제1 내부전극(21)과 전기적으로 연결되는 제1 바탕전극(31a)과 상기 제1 바탕전극(31a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극(31b)을 포함할 수 있다.
또한, 상기 제2 외부전극(32)은 상기 제2 내부전극(22)과 전기적으로 연결되는 제2 바탕전극(32a)과 상기 제2 바탕전극(32a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극(32b)을 포함할 수 있다.
이하에서는, 상기 제1 및 제2 외부전극(31, 32)의 구조에 대하여 보다 상세히 설명하도록 한다.
상기 제1 및 제2 바탕전극(31a, 32a)은 제1 도전성 금속 및 글라스를 포함할 수 있다.
정전 용량 형성을 위해 상기 제1 및 제2 외부전극(31, 32)이 상기 세라믹 본체(10)의 양 단면에 형성될 수 있으며, 상기 제1 및 제2 외부전극(31, 32)이 포함하는 상기 제1 및 제2 바탕전극(31a, 32a)이 상기 제1 및 제2 내부전극(21, 22)과 전기적으로 연결될 수 있다.
상기 제1 및 제2 바탕전극(31a, 32a)은 상기 제1 및 제2 내부전극(21, 22)과 동일한 재질의 도전성 물질로 형성될 수 있으나 이에 제한되지는 않으며, 예를 들어, 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상인 제1 도전성 금속으로 형성될 수 있다.
상기 제1 및 제2 바탕전극(31a, 32a)은 상기 제1 도전성 금속 분말에 글라스 프릿을 첨가하여 마련된 도전성 페이스트를 도포한 후 소성함으로써 형성될 수 있다.
본 발명의 일 실시형태에 따르면, 상기 제1 및 제2 외부전극(31, 32)은 상기 제1 및 제2 바탕전극(31a, 32a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 및 제2 단자전극(31b, 32b)을 포함할 수 있다.
상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속으로 이루어진 도전성 페이스트를 이용하여 형성할 수 있다.
상기 제2 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu)일 수 있다.
일반적으로, 적층 세라믹 커패시터는 인쇄회로기판상에 실장되므로, 통상 외부전극 상에 니켈/주석 도금층을 형성한다.
그러나, 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터는 인쇄회로기판 내장용으로서 기판상에 실장을 하지 않으며, 상기 적층 세라믹 커패시터의 상기 제1 외부전극(31) 및 제2 외부전극(32)과 기판의 회로가 구리(Cu) 재질인 비아(via)를 통해 전기적으로 연결된다.
따라서, 본 발명의 일 실시형태에 따르면, 상기 제1 및 제2 단자전극(31b, 32b)은 상기 기판 내의 비아의 재질인 구리(Cu)와 전기적 연결성이 좋은 구리(Cu)로 이루어질 수 있다.
한편, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a)의 경우에도 구리(Cu)를 주성분으로 하고 있으나, 글라스(glass)가 포함되어 있어 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 있다.
이러한 이유로, 기판 내장용 적층 세라믹 전자부품의 외부전극 상에는 구리(Cu) 도금층을 별도로 형성하고 있는 실정이다.
그러나, 별도의 구리(Cu) 도금층을 형성함으로 인해, 비용의 증가 및 세라믹 본체 내부로 도금액의 침투에 의한 신뢰성 저하의 문제가 있다.
따라서, 본 발명의 일 실시형태에 따르면, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a) 상에 구리(Cu)로 이루어진 도전성 페이스트층인 제1 및 제2 단자전극(31b, 32b)을 형성함으로써 상기의 문제를 해결할 수 있다.
구체적으로, 상기 제1 및 제2 단자전극(31b, 32b)은 구리(Cu)를 포함하되, 글라스 프릿을 포함하지 않는 도전성 페이스트를 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a) 상에 도포하여 형성할 수 있다.
즉, 소성 후의 상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속인 구리(Cu)로만 이루어져 있는 것을 특징으로 할 수 있다.
따라서, 본 발명의 일 실시형태에 따르면, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a) 상에 구리로 이루어진 도금층을 형성하는 것이 아니라 구리(Cu)를 포함하는 도전성 페이스트를 도포 및 소성하여 도전성 페이스트층을 형성함으로써, 도금에 따른 문제를 해결할 수 있는 것이다.
즉, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a) 상에 도금층을 형성하지 않기 때문에 도금 공정에 따른 비용의 증가 및 세라믹 본체 내부로 도금액의 침투에 의한 신뢰성 저하의 문제를 해결할 수 있다.
또한, 소성 후의 상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속인 구리(Cu)로만 이루어져 있으며, 글라스 프릿을 포함하지 않기 때문에 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 발생하지 않는다.
도 2를 참조하면, 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 상기 제1 및 제2 단자전극(31b, 32b)은 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성될 수 있다.
도 2에서는 상기 제1 및 제2 단자전극(31b, 32b)가 상기 세라믹 본체(10)의 제1 주면에만 형성된 것을 나타내고 있다.
상기 제1 주면은 상기 세라믹 본체(10)의 상면으로서, 후술하는 바와 같이 인쇄회로기판의 비아와 연결되는 면에 해당할 수 있다.
도 3을 참조하면, 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 상기 제1 및 제2 단자전극(31b, 32b)은 상기 세라믹 본체(10)의 제1 및 제2 주면에 형성될 수 있다.
이로 인하여 기판 내장용 적층 세라믹 전자부품과 인쇄회로기판 내의 도전성 패턴은 도전성 비아를 통하여 상하 양면으로 연결될 수 있다.
이에 대한 자세한 사항은 후술하도록 한다.
본 발명의 일 실시형태에 따르면, 상기 제1 및 제2 단자전극(31b, 32b)은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극(31a, 32a)으로부터 일정 거리 이격하여 형성될 수 있다.
상기 제1 및 제2 단자전극(31b, 32b)은 구리(Cu)를 포함하는 도전성 페이스트를 도포하여 형성할 수 있으며, 그 형성방법은 특별히 제한되지 않으나, 예를 들어 스크린 인쇄 방법을 이용할 수 있다.
도 4는 본 발명의 일 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
도 5는 본 발명의 다른 실시형태에 따른 제1 및 제2 내부전극의 패턴을 나타내는 분해 사시도이다.
이하에서는 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 제조방법에 대하여 설명하나, 이에 제한되는 것은 아니다.
본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 제조 방법은 우선, 티탄산바륨(BaTiO3) 등의 파우더를 포함하여 형성된 슬러리를 캐리어 필름(carrier film)상에 도포 및 건조하여 복수 개의 세라믹 그린 시트를 마련하며, 이로써 유전체 층을 형성할 수 있다.
상기 세라믹 그린시트는 세라믹 분말, 바인더, 용제를 혼합하여 슬러리를 제조하고, 상기 슬러리를 닥터 블레이드 법으로 수 μm의 두께를 갖는 시트(sheet)형으로 제작할 수 있다.
다음으로, 니켈 입자 평균 크기가 0.1 내지 0.2 μm이며, 40 내지 50 중량부의 니켈 분말을 포함하는 내부전극용 도전성 페이스트를 마련할 수 있다.
상기 그린시트 상에 상기 내부전극용 도전성 페이스트를 스크린 인쇄공법으로 도포하여 내부전극을 형성한 후 400 내지 500층 적층하여 세라믹 본체(10)를 제작할 수 있다.
도 4를 참조하면, 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터에 있어서 상기 제1 및 제2 내부전극(21, 22)은 상기 세라믹 본체(10)의 양 단면으로 각각 노출되도록 형성될 수 있다.
도 5를 참조하면, 본 발명의 다른 실시형태에 따른 적층 세라믹 커패시터에 있어서 상기 제1 및 제2 내부전극(21', 22')은 상기 세라믹 본체(10)의 양 측면으로 각각 노출된 리드를 갖도록 형성될 수 있다.
이 경우 상기 제1 및 제2 내부전극(21', 22')은 상기 세라믹 본체(10)의 양 단면으로부터 일정 거리 이격되어 유전체층(11') 상에 형성될 수 있다.
상기와 같이 상기 제1 및 제2 내부전극(21', 22')은 상기 세라믹 본체(10)의 양 단면으로부터 일정 거리 이격되어 형성됨으로써, 내습 불량 등의 신뢰성 저하를 막을 수 있다.
다음으로, 상기 세라믹 본체(10)의 단부에 제1 도전성 금속 및 글라스를 포함하는 제1 바탕전극 및 제2 바탕전극을 형성할 수 있다.
상기 제1 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상일 수 있다.
상기 글라스는 특별히 제한되는 것은 아니며, 일반적인 적층 세라믹 커패시터의 외부전극 제작에 사용되는 글라스와 동일한 조성의 물질이 사용될 수 있다.
상기 제1 및 제2 바탕전극은 상기 세라믹 본체의 단부에 형성됨으로써, 상기 제1 및 제2 내부전극과 각각 전기적으로 연결될 수 있다.
다음으로, 상기 제1 바탕전극 및 제2 바탕전극 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 제2 도전성 금속으로 이루어진 도전성 페이스트층을 형성할 수 있다.
상기 제2 도전성 금속은 특별히 제한되는 것은 아니나, 예를 들어 구리(Cu)일 수 있다.
상기 도전성 페이스트층은 소성 후에 제1 및 제2 단자전극으로 형성될 수 있다.
본 발명의 일 실시형태에 따르면, 일반적인 기판 내장용 적층 세라믹 커패시터의 제조시 제1 및 제2 외부전극 상에 도금층을 형성하는 특징과는 달리 제2 도전성 금속으로 이루어진 도전성 페이스트층을 형성할 수 있다.
즉, 상기 도전성 페이스트층으로 형성되는 제1 및 제2 단자전극은 도금 공정에 의해 형성되는 것이 아니며, 제2 도전성 금속으로 이루어진 도전성 페이스트를 상기 세라믹 본체의 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면으로서, 제1 바탕전극 및 제2 바탕전극 상에 도포함으로써 형성될 수 있다.
이로 인하여, 상기 제1 바탕전극(31a) 및 제2 바탕전극(32a) 상에 도금층을 형성하지 않기 때문에 도금 공정에 따른 비용의 증가 및 세라믹 본체 내부로 도금액의 침투에 의한 신뢰성 저하의 문제를 해결할 수 있다.
또한, 소성 후의 상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속인 구리(Cu)로만 이루어져 있으며, 글라스 프릿을 포함하지 않기 때문에 기판 내 비아(via) 형성에 사용되는 레이저 가공시 상기 글라스가 포함하는 성분이 상기 레이저를 흡수함으로써, 비아의 가공 깊이를 조절할 수 없는 문제가 발생하지 않는다.
그 외 상술한 본 발명의 일 실시형태에 따른 기판 내장용 적층 세라믹 전자부품의 특징과 동일한 부분에 대해서는 여기서 생략하도록 한다.
도 6은 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 7은 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판을 나타내는 단면도이다.
도 6을 참조하면, 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판(100)은 절연기판(110); 및 유전체층(11)을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체(10)와 상기 유전체층(11)을 사이에 두고 상기 세라믹 본체(10)의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극(21, 22) 및 상기 세라믹 본체(10)의 양 단면에 형성된 제1 및 제2 외부전극(31, 32)을 포함하며, 상기 제1 외부전극(31)은 상기 제1 내부전극(21)과 전기적으로 연결되는 제1 바탕전극(31a)과 상기 제1 바탕전극(31a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극(31b)을 포함하고, 상기 제2 외부전극(32)은 상기 제2 내부전극(32)과 전기적으로 연결되는 제2 바탕전극(32a)과 상기 제2 바탕전극(32a) 상에 형성되며, 상기 세라믹 본체(10)의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극(32b)을 포함하며, 상기 제1 및 제2 바탕전극(31a, 32a)은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극(31b, 32b)은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품;을 포함할 수 있다.
상기 절연기판(110)은 절연층(120)이 포함된 구조로 이루어지며, 필요에 따라 도 6에 예시된 바와 같이 다양한 형태의 층간회로를 구성하는 도전성 패턴(130) 및 도전성 비아홀(140)을 포함할 수 있다. 이러한 절연 기판(110)은, 내부에 적층 세라믹 전자부품을 포함하는 인쇄회로기판(100)일 수 있다.
상기 적층 세라믹 전자부품은 인쇄회로기판(100)에 삽입된 후 인쇄회로기판(100)의 열처리 등과 같은 후공정 진행 중의 여러 가혹환경을 동일하게 경험하게 된다.
특히 열처리 공정에서 인쇄회로기판(100)의 수축 및 팽창은 인쇄회로기판(100) 내부에 삽입된 적층 세라믹 전자부품에 직접적으로 전달되어 적층 세라믹 전자부품과 인쇄회로기판(100)의 접착면에 스트레스를 가하게 된다.
적층 세라믹 전자부품과 인쇄회로기판(100)의 접착면에 인가된 스트레스가 접착강도보다 높을 경우 접착면이 떨어지는 들뜸 불량을 발생시키게 된다.
적층 세라믹 전자부품과 인쇄회로기판(100) 사이의 접착강도는 적층 세라믹 전자부품과 인쇄회로기판(100)의 전기화학적 결합력과 접착면의 유효표면적에 비례하는데, 적층 세라믹 전자부품과 인쇄회로기판(100) 사이 접착면의 유효표면적을 향상시키기 위해 적층 세라믹 전자부품의 표면조도를 제어하여 적층 세라믹 전자부품과 인쇄회로기판(100) 사이의 들뜸 현상을 개선할 수 있다.
또한, 인쇄회로기판(100) 내장용 적층 세라믹 전자부품의 표면조도에 따른 인쇄회로기판(100)과의 접착면 들뜸 발생 빈도를 확인할 수 있다.
도 7을 참조하면, 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판(100)은 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 상기 제1 및 제2 단자전극(31b, 32b)이 상기 세라믹 본체(10)의 제1 및 제2 주면에 형성될 수 있다.
이로 인하여 기판 내장용 적층 세라믹 전자부품과 인쇄회로기판 내의 절연층(120) 상의 도전성 패턴(130)은 상기 본 발명의 다른 실시형태에 따른 적층 세라믹 전자부품의 상부 및 하부에 형성될 수 있으며, 상기 도전성 비아(140)를 통하여 상하 양면으로 연결될 수 있다.
그 외의 특징은 상술한 본 발명의 일 실시형태에 따른 적층 세라믹 전자부품의 내장형 인쇄회로기판의 특징과 동일하므로 여기서는 생략하도록 한다.
본 발명의 실시형태에 따르면, 기판 내장용 적층 세라믹 전자부품의 상하면 중 적어도 일면 이상에 구리(Cu)를 포함하는 도전성 페이스트층을 형성함으로써, 기판 내에 비아 홀 형성시 레이저 가공에 문제가 없으며, 도금액 침투에 따른 신뢰성 저하를 방지할 수 있고, 도금 공정을 생략함으로써 비용 절감의 효과가 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
10: 세라믹 본체
11, 11': 유전체층
21, 21', 22, 22': 제1 및 제2 내부전극
31, 32: 제1, 제2 외부전극
31a, 32a: 제1, 제2 바탕전극
31b, 32b: 제1, 제2 단자전극
100: 인쇄회로기판
110: 절연기판
120: 절연층
130: 도전성 패턴
140: 도전성 비아홀
11, 11': 유전체층
21, 21', 22, 22': 제1 및 제2 내부전극
31, 32: 제1, 제2 외부전극
31a, 32a: 제1, 제2 바탕전극
31b, 32b: 제1, 제2 단자전극
100: 인쇄회로기판
110: 절연기판
120: 절연층
130: 도전성 패턴
140: 도전성 비아홀
Claims (12)
- 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체;
상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극; 및
상기 세라믹 본체의 양측 단부에 형성된 제1 및 제2 외부전극을 포함하며,
상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고,
상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며,
상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품.
- 제1항에 있어서,
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성된 기판 내장용 적층 세라믹 전자부품.
- 제1항에 있어서,
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상인 기판 내장용 적층 세라믹 전자부품.
- 제1항에 있어서,
상기 제2 도전성 금속은 구리(Cu)인 기판 내장용 적층 세라믹 전자부품.
- 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체;
상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면으로부터 일정거리 이격되어 적층되며, 상기 세라믹 본체의 제1 및 제2 측면 중 어느 하나 이상으로 노출된 리드를 갖는 제1 내부전극과 제2 내부 전극; 및
상기 세라믹 본체의 양측 단면에 형성된 제1 및 제2 외부전극을 포함하며,
상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고,
상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며,
상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품.
- 제5항에 있어서,
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성된 기판 내장용 적층 세라믹 전자부품.
- 제5항에 있어서,
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상인 기판 내장용 적층 세라믹 전자부품.
- 제5항에 있어서,
상기 제2 도전성 금속은 구리(Cu)인 기판 내장용 적층 세라믹 전자부품.
- 절연기판; 및
유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1 측면, 제2 측면 및 서로 마주보는 제1, 제2 단면을 갖는 세라믹 본체와 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 제1 내부전극과 제2 내부 전극 및 상기 세라믹 본체의 양 단면에 형성된 제1 및 제2 외부전극을 포함하며, 상기 제1 외부전극은 상기 제1 내부전극과 전기적으로 연결되는 제1 바탕전극과 상기 제1 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제1 단자전극을 포함하고, 상기 제2 외부전극은 상기 제2 내부전극과 전기적으로 연결되는 제2 바탕전극과 상기 제2 바탕전극 상에 형성되며, 상기 세라믹 본체의 제1 및 제2 주면 중 적어도 일면에 형성되는 제2 단자전극을 포함하며, 상기 제1 및 제2 바탕전극은 제1 도전성 금속 및 글라스를 포함하며, 상기 제1 및 제2 단자전극은 제2 도전성 금속으로 이루어진 기판 내장용 적층 세라믹 전자부품;
을 포함하는 적층 세라믹 전자부품 내장형 인쇄회로기판.
- 제9항에 있어서,
상기 제1 및 제2 단자전극은 상기 세라믹 본체의 길이 방향에서 상기 제1 및 제2 바탕전극으로부터 일정 거리 이격하여 형성된 적층 세라믹 전자부품 내장형 인쇄회로기판.
- 제9항에 있어서,
상기 제1 도전성 금속은 구리(Cu), 은(Ag), 니켈(Ni) 및 이들의 합금으로 이루어진 군으로부터 선택된 하나 이상인 적층 세라믹 전자부품 내장형 인쇄회로기판.
- 제9항에 있어서,
상기 제2 도전성 금속은 구리(Cu)인 적층 세라믹 전자부품 내장형 인쇄회로기판.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130084042A KR101499715B1 (ko) | 2013-07-17 | 2013-07-17 | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
US14/067,734 US9230740B2 (en) | 2013-07-17 | 2013-10-30 | Multilayer ceramic electronic part to be embedded in board and printed circuit board having multilayer ceramic electronic part embedded therein |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130084042A KR101499715B1 (ko) | 2013-07-17 | 2013-07-17 | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150009736A KR20150009736A (ko) | 2015-01-27 |
KR101499715B1 true KR101499715B1 (ko) | 2015-03-06 |
Family
ID=52342654
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130084042A KR101499715B1 (ko) | 2013-07-17 | 2013-07-17 | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9230740B2 (ko) |
KR (1) | KR101499715B1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101499721B1 (ko) * | 2013-08-09 | 2015-03-06 | 삼성전기주식회사 | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
DE102014110560A1 (de) * | 2014-07-25 | 2016-01-28 | Epcos Ag | Sensorelement, Sensoranordnung und Verfahren zur Herstellung eines Sensorelements und einer Sensoranordnung |
DE102014112678A1 (de) * | 2014-09-03 | 2016-03-03 | Epcos Ag | Elektrisches Bauelement, Bauelementanordnung und Verfahren zur Herstellung eines elektrischen Bauelements sowie einer Bauelementanordnung |
KR102029493B1 (ko) * | 2014-09-29 | 2019-10-07 | 삼성전기주식회사 | 적층 세라믹 커패시터 및 그 실장 기판 |
KR102139760B1 (ko) * | 2015-01-22 | 2020-07-31 | 삼성전기주식회사 | 전자 부품 및 그 실장 기판 |
JP6524734B2 (ja) * | 2015-03-19 | 2019-06-05 | 株式会社村田製作所 | 電子部品およびこれを備えた電子部品連 |
JP7019946B2 (ja) * | 2016-12-05 | 2022-02-16 | 株式会社村田製作所 | 積層コンデンサ内蔵基板 |
KR102609148B1 (ko) * | 2018-02-13 | 2023-12-05 | 삼성전기주식회사 | 전자 부품 및 그 실장 기판 |
KR20210071496A (ko) * | 2019-12-06 | 2021-06-16 | 삼성전기주식회사 | 적층 세라믹 전자부품 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006186353A (ja) * | 2004-12-24 | 2006-07-13 | Samsung Electro Mech Co Ltd | 積層型キャパシター及び積層型キャパシターが内蔵型印刷回路基板 |
KR20060098771A (ko) * | 2005-03-07 | 2006-09-19 | 삼성전기주식회사 | 기판 내장용 적층형 칩 커패시터를 구비하는 인쇄회로 기판 |
JP2010118499A (ja) * | 2008-11-13 | 2010-05-27 | Murata Mfg Co Ltd | 積層セラミック電子部品 |
KR20120085192A (ko) * | 2011-01-21 | 2012-07-31 | 가부시키가이샤 무라타 세이사쿠쇼 | 적층 세라믹 전자부품 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4423707B2 (ja) * | 1999-07-22 | 2010-03-03 | Tdk株式会社 | 積層セラミック電子部品の製造方法 |
JP4153206B2 (ja) * | 1999-11-02 | 2008-09-24 | Tdk株式会社 | 積層コンデンサ |
US6841740B2 (en) * | 2000-06-14 | 2005-01-11 | Ngk Spark Plug Co., Ltd. | Printed-wiring substrate and method for fabricating the same |
US20050248908A1 (en) | 2004-05-06 | 2005-11-10 | Gunther Dreezen | Termination coating |
US7808770B2 (en) * | 2007-06-27 | 2010-10-05 | Murata Manufacturing Co., Ltd. | Monolithic ceramic capacitor |
KR101032343B1 (ko) * | 2009-05-12 | 2011-05-09 | 삼화콘덴서공업주식회사 | 고전압 mlcc 및 이를 이용한 dc-링크 커패시터 모듈 |
-
2013
- 2013-07-17 KR KR1020130084042A patent/KR101499715B1/ko active IP Right Grant
- 2013-10-30 US US14/067,734 patent/US9230740B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006186353A (ja) * | 2004-12-24 | 2006-07-13 | Samsung Electro Mech Co Ltd | 積層型キャパシター及び積層型キャパシターが内蔵型印刷回路基板 |
KR20060098771A (ko) * | 2005-03-07 | 2006-09-19 | 삼성전기주식회사 | 기판 내장용 적층형 칩 커패시터를 구비하는 인쇄회로 기판 |
JP2010118499A (ja) * | 2008-11-13 | 2010-05-27 | Murata Mfg Co Ltd | 積層セラミック電子部品 |
KR20120085192A (ko) * | 2011-01-21 | 2012-07-31 | 가부시키가이샤 무라타 세이사쿠쇼 | 적층 세라믹 전자부품 |
Also Published As
Publication number | Publication date |
---|---|
US20150021077A1 (en) | 2015-01-22 |
US9230740B2 (en) | 2016-01-05 |
KR20150009736A (ko) | 2015-01-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101499715B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101508540B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101525676B1 (ko) | 기판 내장용 적층 세라믹 전자부품, 그 제조방법 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
JP5755690B2 (ja) | 基板内蔵用積層セラミック電子部品及び積層セラミック電子部品内蔵型印刷回路基板 | |
KR101548804B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101499721B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
JP2015023271A (ja) | 基板内蔵用積層セラミック電子部品及び積層セラミック電子部品内蔵型印刷回路基板 | |
KR20140081283A (ko) | 기판 내장용 적층 세라믹 전자부품 및 이의 제조방법, 기판 내장용 적층 세라믹 전자부품을 구비하는 인쇄회로기판 | |
JP6376604B2 (ja) | 基板内蔵用積層セラミック電子部品及び積層セラミック電子部品内蔵型印刷回路基板 | |
KR101641574B1 (ko) | 기판 내장용 적층 세라믹 전자부품, 그 제조방법 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101452130B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
JP6309313B2 (ja) | 基板内蔵用積層セラミック電子部品及び積層セラミック電子部品内蔵型印刷回路基板 | |
KR101452126B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101942723B1 (ko) | 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101477426B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR102004767B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101489816B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR20150024039A (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
KR101912273B1 (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 | |
JP2023143583A (ja) | 積層型キャパシタ及びその内蔵基板 | |
KR20180037166A (ko) | 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180102 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190103 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20200102 Year of fee payment: 6 |