KR101442176B1 - Semiconductor device with reduced thickness, electronic products employing the same, and method of fabricating the same - Google Patents
Semiconductor device with reduced thickness, electronic products employing the same, and method of fabricating the same Download PDFInfo
- Publication number
- KR101442176B1 KR101442176B1 KR1020080083457A KR20080083457A KR101442176B1 KR 101442176 B1 KR101442176 B1 KR 101442176B1 KR 1020080083457 A KR1020080083457 A KR 1020080083457A KR 20080083457 A KR20080083457 A KR 20080083457A KR 101442176 B1 KR101442176 B1 KR 101442176B1
- Authority
- KR
- South Korea
- Prior art keywords
- pattern
- gate
- conductive
- cell
- region
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 103
- 238000004519 manufacturing process Methods 0.000 title abstract description 16
- 239000012535 impurity Substances 0.000 claims abstract description 71
- 239000000758 substrate Substances 0.000 claims abstract description 63
- 230000002093 peripheral effect Effects 0.000 claims description 110
- 238000000034 method Methods 0.000 claims description 51
- 238000003860 storage Methods 0.000 claims description 32
- 239000004020 conductor Substances 0.000 claims description 18
- 238000009413 insulation Methods 0.000 claims description 8
- 238000000059 patterning Methods 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 abstract description 7
- 239000010410 layer Substances 0.000 description 106
- 239000011229 interlayer Substances 0.000 description 50
- 239000002184 metal Substances 0.000 description 33
- 229910052751 metal Inorganic materials 0.000 description 33
- 238000002955 isolation Methods 0.000 description 26
- 239000012560 cell impurity Substances 0.000 description 22
- 239000000463 material Substances 0.000 description 21
- 125000006850 spacer group Chemical group 0.000 description 17
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 14
- 229910052814 silicon oxide Inorganic materials 0.000 description 14
- 229910021332 silicide Inorganic materials 0.000 description 13
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 13
- 229910052581 Si3N4 Inorganic materials 0.000 description 12
- 238000005530 etching Methods 0.000 description 12
- 239000011810 insulating material Substances 0.000 description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 12
- 229920005591 polysilicon Polymers 0.000 description 12
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 12
- 230000000903 blocking effect Effects 0.000 description 9
- 239000007769 metal material Substances 0.000 description 9
- 239000011232 storage material Substances 0.000 description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 150000004767 nitrides Chemical class 0.000 description 7
- 239000000126 substance Substances 0.000 description 6
- 238000005498 polishing Methods 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- 235000012431 wafers Nutrition 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 238000007517 polishing process Methods 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 239000006260 foam Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
- H10B12/053—Making the transistor the transistor being at least partially in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/315—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/34—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/482—Bit lines
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
Abstract
감소된 두께를 갖는 반도체소자, 이를 채택하는 전자 제품 및 이의 제조방법들이 제공된다. 이 반도체소자의 제조방법은 제1 및 제2 활성영역들을 갖는 반도체기판을 준비하는 것을 포함한다. 상기 제1 활성영역을 가로지르는 제1 게이트 패턴 및 상기 제1 게이트 패턴 양 옆의 상기 제1 활성영역 내의 제1 불순물 영역들을 포함하는 제1 트랜지스터를 형성한다. 상기 제2 활성영역을 가로지르는 제2 게이트 패턴 및 상기 제2 게이트 패턴 양 옆의 상기 제2 활성영역 내의 제2 불순물 영역들을 포함하는 제2 트랜지스터를 형성한다. 상기 제2 트랜지스터를 형성하는 동안에, 상기 제1 트랜지스터 상에 제1 도전성 패턴을 형성한다.
There is provided a semiconductor device having a reduced thickness, an electronic product employing the same, and a manufacturing method thereof. This method of manufacturing a semiconductor device includes preparing a semiconductor substrate having first and second active regions. A first transistor including a first gate pattern traversing the first active region and first impurity regions in the first active region on either side of the first gate pattern. A second transistor including a second gate pattern traversing the second active region and second impurity regions in the second active region on either side of the second gate pattern. During the formation of the second transistor, a first conductive pattern is formed on the first transistor.
Description
본 발명은 반도체 소자 및 이를 채택하는 전자 제품에 대한 것으로, 특히 두께가 감소된 반도체소자, 이를 채택하는 전자 제품 및 그의 제조방법들에 관한 것이다.BACKGROUND OF THE
최근, 전자제품들에 사용되는 반도체 칩들의 크기가 작아지고 낮은 전력 소모를 필요로 하면서, 반도체 칩들을 구성하는 요소들(elements)의 크기를 감소시키기 위한 연구가 활발하게 진행되고 있다.2. Description of the Related Art In recent years, studies have been made actively to reduce the size of elements constituting semiconductor chips while reducing the size of semiconductor chips used in electronic products and requiring low power consumption.
본 발명의 이루고자 하는 기술적 과제는 두께를 감소시킬 수 있는 반도체 소자의 구조 및 이를 채택하는 전자 제품을 제공하는 데 있다.SUMMARY OF THE INVENTION The present invention provides a structure of a semiconductor device capable of reducing a thickness and an electronic product adopting the structure.
본 발명의 이루고자 하는 다른 기술적 과제는 두께를 감소시킬 수 있는 반도체소자의 제조방법을 제공하는데 있다.Another object of the present invention is to provide a method of manufacturing a semiconductor device capable of reducing a thickness.
본 발명의 일 양태에 따르면, 두께를 감소시킬 수 있는 반도체소자를 제공한다. 이 반도체소자는 제1 및 제2 활성영역들을 갖는 반도체기판을 포함한다. 상기 반도체기판의 상기 제1 활성영역에 형성된 제1 트랜지스터가 제공된다. 상기 제1 트랜지스터는 제1 불순물 영역들 및 제1 게이트 패턴을 포함한다. 상기 반도체기판의 상기 제2 활성영역에 형성된 제2 트랜지스터가 제공된다. 상기 제2 트랜지스터는 제2 불순물 영역들 및 제2 게이트 패턴을 포함한다. 상기 제1 트랜지스터 상의 제1 도전성 패턴을 포함한다. 상기 제1 도전성 패턴의 적어도 일부는 상기 제2 게이트 패턴의 적어도 일부와 동일한 레벨에 위치한다.According to one aspect of the present invention, there is provided a semiconductor device capable of reducing the thickness. The semiconductor device includes a semiconductor substrate having first and second active regions. A first transistor formed in the first active region of the semiconductor substrate is provided. The first transistor includes first impurity regions and a first gate pattern. And a second transistor formed in the second active region of the semiconductor substrate. The second transistor includes second impurity regions and a second gate pattern. And a first conductive pattern on the first transistor. At least a portion of the first conductive pattern is located at the same level as at least a portion of the second gate pattern.
본 발명의 몇몇 실시예에서, 상기 제1 트랜지스터는 상기 제1 활성영역을 가로지르는 게이트 트렌치 내에 제공된 도전성의 상기 제1 게이트 패턴; 상기 제1 게이트 패턴 양 옆의 상기 제1 활성영역 내의 상기 제1 불순물 영역들; 및 상기 제1 게이트 패턴과 상기 게이트 트렌치 사이의 제1 게이트 유전막을 포함할 수 있다.In some embodiments of the present invention, the first transistor comprises: the first gate pattern of conductive conductivity provided in a gate trench transverse to the first active region; The first impurity regions in the first active region on both sides of the first gate pattern; And a first gate dielectric layer between the first gate pattern and the gate trench.
더 나아가, 상기 제1 게이트 패턴과 더불어 상기 게이트 트렌치를 채우는 절 연성의 제1 게이트 캐핑 패턴을 더 포함할 수 있다. 상기 제1 게이트 캐핑 패턴은 상기 제1 활성영역보다 높은 레벨의 돌출된 부분을 가질 수 있다. Still further, the device may further include a first gate capping pattern that is insulating and fills the gate trench with the first gate pattern. The first gate capping pattern may have a protruding portion having a higher level than the first active region.
또 다른 실시예에서, 상기 제1 불순물 영역들 중 하나와 상기 제1 도전성 패턴을 전기적으로 연결하는 제1 콘택 구조체를 더 포함할 수 있다. In yet another embodiment, the first contact structure may further include a first contact structure for electrically connecting one of the first impurity regions and the first conductive pattern.
또 다른 실시예에서, 상기 제2 트랜지스터는 상기 제2 활성영역을 가로지르는 상기 제2 게이트 패턴; 상기 제2 게이트 패턴과 상기 활성영역 사이의 제2 게이트 유전막; 및 상기 제2 게이트 패턴 양 옆의 상기 제2 활성영역 내의 상기 제2 불순물 영역들을 포함할 수 있다. 여기서, 상기 제2 게이트 패턴은 차례로 적층된 제1 게이트 전극 및 제2 게이트 전극을 포함하고, 상기 제2 게이트 전극은 상기 제1 도전성 패턴과 실질적으로 동일한 레벨에 위치할 수 있다. In yet another embodiment, the second transistor comprises: the second gate pattern across the second active region; A second gate dielectric layer between the second gate pattern and the active region; And the second impurity regions in the second active region on either side of the second gate pattern. Here, the second gate pattern may include a first gate electrode and a second gate electrode which are sequentially stacked, and the second gate electrode may be located at substantially the same level as the first conductive pattern.
또 다른 실시예에서, 상기 제1 불순물 영역들 중 하나와 전기적으로 연결된 셀 콘택 구조체; 및 상기 셀 콘택 구조체 상의 정보 저장 요소를 더 포함할 수 있다. In another embodiment, a cell contact structure electrically connected to one of the first impurity regions; And an information storage element on the cell contact structure.
상기 정보 저장 요소는 상기 제1 도전성 패턴보다 높은 레벨에 위치할 수 있다. The information storage element may be located at a higher level than the first conductive pattern.
상기 셀 콘택 구조체와 상기 정보 저장 요소 사이의 도전성 버퍼 패턴을 더 포함할 수 있다.And a conductive buffer pattern between the cell contact structure and the information storage element.
상기 정보 저장 요소는 휘발성 메모리 소자의 정보 저장 물질막 및 비휘발성 메모리 소자의 정보 저장 물질막 중 하나를 포함할 수 있다.The information storage element may include one of an information storage material layer of a volatile memory element and an information storage material layer of a nonvolatile memory element.
상기 제1 도전성 패턴보다 높은 레벨에 위치하는 제2 도전성 패턴; 및 상기 제2 불순물 영역들 중 하나와 상기 제2 도전성 패턴을 전기적으로 연결하는 제2 콘택 구조체를 더 포함할 수 있다. A second conductive pattern located at a level higher than the first conductive pattern; And a second contact structure electrically connecting one of the second impurity regions to the second conductive pattern.
한편, 상기 셀 콘택 구조체 및 상기 제2 콘택 구조체는 서로 다른 레벨에 위치하는 상부면들을 가질 수 있다. 이와는 달리, 상기 셀 콘택 구조체 및 상기 제2 콘택 구조체는 서로 동일한 레벨에 위치하는 상부면들을 가질 수 있다.Meanwhile, the cell contact structure and the second contact structure may have upper surfaces positioned at different levels. Alternatively, the cell contact structure and the second contact structure may have upper surfaces positioned at the same level with each other.
상기 제1 및 제2 도전성 패턴들을 전기적으로 연결하는 연결 구조체를 더 포함할 수 있다.And a connection structure for electrically connecting the first and second conductive patterns.
본 발명의 다른 양태에 따르면, 반도체칩을 포함하는 전자 제품이 제공된다. 상기 전자 제품의 상기 반도체 칩은 셀 어레이 영역 및 주변 회로 영역을 갖는 반도체기판을 포함한다. 상기 셀 어레이 영역의 반도체기판에 형성되되, 제1 불순물 영역들 및 제1 게이트 패턴을 포함하는 셀 트랜지스터가 제공된다. 상기 주변 회로 영역의 반도체기판 상에 형성되되, 제2 불순물 영역들 및 상기 제2 불순물 영역들 사이의 기판 상에 차례로 적층된 제1 주변 게이트 전극 및 제2 주변 게이트 전극을 포함하는 주변 트랜지스터가 제공된다. 상기 셀 어레이 영역의 상기 셀 트랜지스터 상에 형성되되, 상기 제2 주변 게이트 전극의 적어도 일부와 동일한 레벨에 위치하는 적어도 일부를 갖는 셀 비트라인이 제공된다.According to another aspect of the present invention, there is provided an electronic product including a semiconductor chip. The semiconductor chip of the electronic product includes a semiconductor substrate having a cell array region and a peripheral circuit region. A cell transistor formed on the semiconductor substrate of the cell array region and including first impurity regions and a first gate pattern is provided. A peripheral transistor including a first peripheral gate electrode and a second peripheral gate electrode which are formed on the semiconductor substrate of the peripheral circuit region and are sequentially stacked on the substrate between the second impurity regions and the second impurity regions do. There is provided a cell bit line formed on the cell transistor of the cell array region and having at least a part located at the same level as at least a part of the second peripheral gate electrode.
본 발명의 또 다른 양태에 따르면, 두께를 감소시킬 수 있는 반도체소자의 제조방법을 제공한다. 이 방법은 제1 및 제2 활성영역들을 갖는 반도체기판을 준비하는 것을 포함한다. 상기 제1 활성영역을 가로지르는 제1 게이트 패턴 및 상기 제1 게이트 패턴 양 옆의 상기 제1 활성영역 내의 제1 불순물 영역들을 포함하는 제1 트랜지스터를 형성한다. 상기 제2 활성영역을 가로지르는 제2 게이트 패턴 및 상기 제2 게이트 패턴 양 옆의 상기 제2 활성영역 내의 제2 불순물 영역들을 포함하는 제2 트랜지스터를 형성한다. 상기 제2 게이트 패턴을 형성하는 동안에, 상기 제1 트랜지스터 상에 제1 도전성 패턴을 형성한다. According to still another aspect of the present invention, there is provided a method of manufacturing a semiconductor device capable of reducing a thickness. The method includes preparing a semiconductor substrate having first and second active regions. A first transistor including a first gate pattern traversing the first active region and first impurity regions in the first active region on either side of the first gate pattern. A second transistor including a second gate pattern traversing the second active region and second impurity regions in the second active region on either side of the second gate pattern. During formation of the second gate pattern, a first conductive pattern is formed on the first transistor.
본 발명의 몇몇 실시예에서, 상기 제1 및 제2 트랜지스터들, 및 상기 제1 도전성 패턴을 형성하는 것은 상기 제1 활성영역 내에 상기 제1 불순물 영역들을 형성하고, 상기 제1 활성영역을 가로지르는 게이트 트렌치를 형성하고, 상기 게이트 트렌치의 적어도 일부를 채우는 상기 제1 게이트 패턴을 형성하고, 상기 제2 활성영역 상에 게이트 도전 패턴을 형성하고, 상기 제1 활성영역 상에 버퍼 절연 패턴을 형성하고, 상기 버퍼 절연 패턴 및 상기 게이트 도전 패턴을 덮는 제1 도전막을 형성하고, 상기 버퍼 절연 패턴 상의 상기 제1 도전막, 및 상기 제2 활성영역 상에 차례로 적층된 상기 게이트 도전 패턴 및 상기 제1 도전막을 패터닝하여, 상기 버퍼 절연 패턴 상에 상기 제1 도전성 패턴을 형성함과 아울러 상기 제2 활성영역 상에 차례로 적층된 제1 게이트 전극 및 제2 게이트 전극을 형성하는 것을 포함할 수 있다.In some embodiments of the present invention, forming the first and second transistors and the first conductive pattern comprises forming the first impurity regions within the first active region, Forming a gate trench, forming the first gate pattern filling at least a portion of the gate trench, forming a gate conductive pattern on the second active region, forming a buffer insulation pattern on the first active region And forming a first conductive film covering the buffer insulating pattern and the gate conductive pattern, the first conductive film on the buffer insulating pattern, and the gate conductive pattern sequentially stacked on the second active region, The first conductive pattern is formed on the buffer insulating pattern, and the first conductive pattern is formed on the second active region, And the pole may include forming the second gate electrode.
더 나아가, 상기 제1 게이트 패턴을 형성한 후에, 상기 제1 게이트 패턴 상에 상기 제1 게이트 패턴과 더불어 상기 게이트 트렌치를 채우는 제1 게이트 캐핑 패턴을 형성하는 것을 더 포함하되, 상기 제1 게이트 캐핑 패턴은 상기 제1 활성영역보다 높은 레벨의 돌출부를 가질 수 있다.Further comprising forming a first gate capping pattern to fill the gate trench with the first gate pattern on the first gate pattern after forming the first gate pattern, The pattern may have a protrusion higher in level than the first active area.
한편, 상기 버퍼 절연 패턴은 상기 게이트 도전 패턴을 형성한 후에 형성할 수 있다. 이와는 달리, 상기 게이트 도전 패턴은 상기 버퍼 절연 패턴을 형성한 후에 형성할 수 있다.On the other hand, the buffer insulating pattern can be formed after the gate conductive pattern is formed. Alternatively, the gate conductive pattern may be formed after forming the buffer insulating pattern.
상기 제1 도전성 패턴을 형성하기 전에, 상기 버퍼 절연 패턴을 관통하며 상기 제1 불순물 영역들 중 하나와 전기적으로 연결되는 제1 콘택 구조체를 형성하는 것을 더 포함하되, 상기 제1 콘택 구조체는 상기 제1 도전성 패턴과 전기적으로 연결될 수 있다.Further comprising forming a first contact structure through the buffer insulation pattern and electrically connected to one of the first impurity regions before forming the first conductive pattern, 1 < / RTI > conductive pattern.
다른 실시예에서, 상기 제1 도전성 패턴을 갖는 기판 상에 제1 층간절연막을 형성하고, 상기 제1 층간절연막을 관통하며 상기 제1 불순물 영역들 중 어느 하나와 전기적으로 연결된 셀 콘택 구조체를 형성하고, 상기 셀 콘택 구조체 상에 정보 저장 요소를 형성하는 것을 더 포함할 수 있다.In another embodiment, a first interlayer insulating film is formed on a substrate having the first conductive pattern, a cell contact structure electrically connected to one of the first impurity regions is formed through the first interlayer insulating film , And forming an information storage element on the cell contact structure.
상기 셀 콘택 구조체를 형성하는 동안에, 상기 제1 층간절연막을 관통하며 상기 제2 불순물 영역들 중 어느 하나와 전기적으로 연결된 주변 콘택 구조체를 형성하고, 상기 제1 층간절연막 상에 상기 주변 콘택 구조체와 전기적으로 연결된 제2 도전성 패턴을 형성하는 것을 더 포함할 수 있다. Forming a peripheral contact structure which is electrically connected to one of the second impurity regions through the first interlayer insulating film while the cell contact structure is formed; and forming a peripheral contact structure electrically connected to the peripheral contact structure on the first interlayer insulating film To form a second conductive pattern connected to the second conductive pattern.
상기 제2 도전성 패턴을 형성하는 동안에, 상기 제1 층간절연막 상에 상기 셀 콘택 구조체와 전기적으로 연결된 버퍼 패턴을 형성하는 것을 더 포함할 수 있다.And forming a buffer pattern electrically connected to the cell contact structure on the first interlayer insulating layer while forming the second conductive pattern.
한편, 상기 제1 층간절연막 상에 제2 층간절연막을 형성하고, 상기 제1 및 제2 층간절연막을 관통하며 상기 제2 불순물 영역들 중 하나와 전기적으로 연결된 제2 콘택 구조체를 형성하고, 상기 제2 층간절연막 상에 제2 도전성 패턴을 형성하 는 것을 더 포함할 수 있다. A second interlayer insulating film is formed on the first interlayer insulating film and a second contact structure electrically connected to one of the second impurity regions is formed through the first and second interlayer insulating films, And forming a second conductive pattern on the two-layer insulating film.
본 발명의 또 다른 양태에 따르면, 반도체소자의 제조방법을 제공한다. 이 방법은 제 1 및 제 2 영역들을 갖는 반도체기판을 준비하는 것을 포함한다. 상기 제1 영역의 반도체기판 상에 절연성 패턴을 형성한다. 상기 제2 영역의 반도체기판 상에 도전성 패턴을 형성한다. 상기 도전성 패턴 및 상기 절연성 패턴을 덮는 도전막을 형성한다. 상기 도전막 및 상기 도전성 패턴을 패터닝하여, 상기 절연성 패턴 상에 배선을 형성함과 아울러, 상기 제2 영역의 반도체기판 상에 차례로 적층된 제1 게이트 전극 및 제2 게이트 전극을 형성한다.According to still another aspect of the present invention, there is provided a method of manufacturing a semiconductor device. The method includes preparing a semiconductor substrate having first and second regions. And an insulating pattern is formed on the semiconductor substrate of the first region. And a conductive pattern is formed on the semiconductor substrate of the second region. Thereby forming a conductive film covering the conductive pattern and the insulating pattern. The conductive film and the conductive pattern are patterned to form a wiring on the insulating pattern and a first gate electrode and a second gate electrode which are sequentially stacked on the semiconductor substrate of the second region are formed.
본 발명의 실시예들에 따르면, 주변 회로 영역에 차례로 적층된 제1 게이트 전극 및 제2 게이트 전극을 형성하는 동안에, 셀 어레이 영역에 셀 비트라인과 같은 배선을 형성할 수 있다. 따라서, 상기 배선은 주변 회로 영역의 제2 게이트 전극과 실질적으로 동일한 레벨에 위치할 수 있다. 그 결과, 소자의 전체적인 두께를 감소시킬 수 있다. According to the embodiments of the present invention, a wiring such as a cell bit line can be formed in the cell array region while forming the first gate electrode and the second gate electrode which are sequentially stacked in the peripheral circuit region. Thus, the wiring may be located at substantially the same level as the second gate electrode of the peripheral circuit region. As a result, the overall thickness of the device can be reduced.
첨부한 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명하기로 한다. 그러나 본 발명은 여기서 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시 예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되는 것이다. 도면들에 있어서, 층 및 영역들의 두께는 명확 성을 기하기 위하여 과장된 것이다. 또한, 층이 다른 층 또는 기판 "상"에 있다고 언급되는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호로 표시된 부분들은 동일한 구성요소들을 의미한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Reference will now be made in detail to the preferred embodiments of the present invention, examples of which are illustrated in the accompanying drawings. However, the present invention is not limited to the embodiments described herein but may be embodied in other forms. Rather, the embodiments disclosed herein are provided so that the disclosure can be thorough and complete, and will fully convey the scope of the invention to those skilled in the art. In the drawings, the thicknesses of the layers and regions are exaggerated for clarity. Also, when a layer is referred to as being "on" another layer or substrate, it may be formed directly on another layer or substrate, or a third layer may be interposed therebetween. Like numbers refer to like elements throughout the specification.
도 1은 본 발명의 일 실시예에 의한 반도체소자를 나타낸 단면도이고, 도 2는 본 발명의 다른 실시예에 의한 반도체소자를 나타낸 단면도이다.FIG. 1 is a cross-sectional view illustrating a semiconductor device according to one embodiment of the present invention, and FIG. 2 is a cross-sectional view illustrating a semiconductor device according to another embodiment of the present invention.
우선, 도 1을 참조하여 본 발명의 일 실시예에 의한 반도체소자의 구조에 대하여 설명하기로 한다.First, the structure of a semiconductor device according to an embodiment of the present invention will be described with reference to FIG.
도 1을 참조하면, 제1 영역(A), 제2 영역(A2) 및 중간 영역(B)을 갖는 반도체기판(500)이 제공될 수 있다. 상기 반도체기판(500)은 실리콘과 같은 반도체물질을 포함하는 반도체 웨이퍼일 수 있다. 상기 제1 영역(A1)은 메모리 셀 어레이 영역일 수 있고, 상기 제2 영역(A2)은 주변 회로 영역일 수 있다. 상기 중간 영역(B)은 상기 제1 영역(A1) 상의 제1 소자, 예를 들어 셀 트랜지스터와 상기 제2 영역(A2) 상의 제2 소자, 예를 들어 주변 트랜지스터 사이의 소정 영역일 수 있다.Referring to FIG. 1, a
상기 중간 영역(B)은 상기 제1 영역(A1) 상의 제1 소자, 예를 들어 셀 트랜지스터와 상기 제2 영역(A2) 상의 제2 소자, 예를 들어 주변 트랜지스터 사이의 소정 영역일 수 있다. 따라서, 본 실시예의 도면에서, 상기 중간 영역(B)을 제1 영역(A1)과 제2 영역(A2) 사이에 독립된 영역으로 표시하고 있지만, 이는 설명의 편의를 위한 것으로 이에 한정되지 않는다. 예를 들어 상기 중간 영역(B)은 메모리 셀 어레이 영역과 같은 제1 영역(A1) 내에 위치하거나, 또는 주변 회로 영역과 같 은 제2 영역(A2) 내에 위치할 수 있다.The intermediate region B may be a predetermined region between a first element on the first region A1, for example, a cell transistor, and a second element on the second region A2, for example, a peripheral transistor. Therefore, in the drawing of this embodiment, the intermediate region B is shown as an independent region between the first region A1 and the second region A2, but this is not for convenience of explanation. For example, the intermediate region B may be located in a first region A1, such as a memory cell array region, or may be located in a second region A2, such as a peripheral circuit region.
상기 반도체기판(500)에 활성영역들(503a, 503b)을 한정하는 소자분리 영역(503s)이 제공될 수 있다. 상기 소자분리 영역(503s)은 트렌치 소자분리막일 수 있다. 상기 소자분리 영역(503s)은 상기 제1 영역(A1)에서 제1 활성영역, 예를 들어 셀 활성영역(503a)을 한정하고, 상기 제2 영역(A2)에서 제2 활성영역, 예를 들어 주변 활성영역(503b)을 한정할 수 있다. The
상기 제1 활성영역(503a)에 제1 트랜지스터(AT1)가 제공될 수 있다. 상기 제1 트랜지스터(AT1)는 상기 제1 활성영역(503a) 내의 제1 불순물 영역들(518a, 518b), 상기 제1 불순물 영역들(518a, 518b) 사이의 제1 채널 영역, 상기 제1 채널 영역 상에 차례로 적층된 제1 게이트 유전막(521) 및 제1 게이트 패턴(524)을 포함할 수 있다. 상기 제1 게이트 패턴(524)은 셀 게이트 전극일 수 있다. 상기 제1 게이트 패턴(524)은 상기 제1 활성영역(503a)을 가로지르는 게이트 트렌치(515) 내에 제공될 수 있다. 예를 들면, 상기 제1 게이트 패턴(524)은 상기 게이트 트렌치(515)를 부분적으로 채울 수 있다. 그리고, 상기 게이트 트렌치(515)의 나머지 부분을 채우는 제1 게이트 캐핑 패턴(527)이 제공될 수 있다. 상기 제1 게이트 캐핑 패턴(527)은 절연성 물질막으로 이루어질 수 있다. A first transistor AT1 may be provided in the first
상기 게이트 트렌치(515)는 상기 제1 활성 영역(503a)을 가로지르며 상기 트렌치 소자분리 영역(503s)으로 연장될 수 있다. 따라서, 상기 제1 게이트 패턴(524) 또한 상기 제1 활성영역(503a)을 가로지르며 상기 소자분리 영역(503s)으로 연장될 수 있다. 상기 제1 게이트 유전막(521)은 상기 게이트 트렌치(515)의 내 벽과 상기 제1 게이트 패턴(514) 사이에 개재될 수 있다. 상기 제1 불순물 영역들(518a, 518b)은 상기 게이트 트렌치(515) 양 옆의 상기 제1 활성영역(503a)의 상부 영역들 내에 제공될 수 있다. 따라서, 상기 제1 트랜지스터(AT1)는 리세스 채널을 가질 수 있다. The
상기 제2 활성영역(503b)에 제2 트랜지스터(AT2)가 제공될 수 있다. 상기 제2 트랜지스터(AT2)는 상기 제2 활성영역(503b) 내의 제2 불순물 영역들(548a, 548b), 상기 제2 불순물 영역들(548a, 548b) 사이의 제2 채널 영역, 및 상기 제2 채널 영역 상에 차례로 적층된 제2 게이트 유전막(506a) 및 제2 게이트 패턴(540)을 포함할 수 있다. 상기 제2 게이트 패턴(540)은 차례로 적층된 하부 게이트 전극(509g) 및 상부 게이트 전극(539g)을 포함할 수 있다. 상기 제2 게이트 패턴(540) 상에 절연성의 제2 게이트 캐핑 패턴(542g)이 제공될 수 있다.A second transistor AT2 may be provided in the second
상기 제1 영역(A1) 및 상기 중간 영역(B)의 기판 상에 상기 제1 트랜지스터(AT1) 및 상기 제1 게이트 캐핑 패턴(527)을 덮는 버퍼 절연 패턴(536)이 제공될 수 있다. 상기 버퍼 절연 패턴(536) 상에 제1 도전성 패턴(539a)이 제공된다. 상기 제1 도전성 패턴(539a)은 라인 형상일 수 있다. 상기 제1 도전성 패턴(539a)은 셀 비트라인으로 정의할 수 있다. 상기 제1 도전성 패턴(539a)의 적어도 일부분은 상기 제2 게이트 패턴(540)의 적어도 일부분과 동일한 레벨에 위치할 수 있다. 예를 들어, 상기 제1 도전성 패턴(539a)의 적어도 일부분은 상기 상부 게이트 전극(539g)의 적어도 일부분과 동일한 레벨에 위치할 수 있다. 상기 제1 도전성 패턴(539a)은 상기 상부 게이트 전극(539g)과 동일한 공정에 의해 형성된 동일한 도 전성 물질막을 포함할 수 있다. 상기 제1 도전성 패턴(539a)은 상기 상부 게이트 전극(539g)과 실질적으로 동일한 레벨에 위치할 수 있다. A
상기 제1 불순물 영역들(518a, 518b) 중 하나의 영역(518a)과 상기 제1 도전성 패턴(539a)을 전기적으로 연결하는 제1 콘택 구조체(538p)가 제공될 수 있다. 상기 제1 콘택 구조체(538p)는 상기 버퍼 절연 패턴(536)을 관통할 수 있다. A
본 발명의 몇몇 실시예에서, 상기 상부 게이트 전극(539g)은 상기 하부 게이트 전극(509g) 보다 높은 전기 전도도를 갖는 도전성 물질로 이루어질 수 있다. 예를 들어, 상기 하부 게이트 전극(509g)은 도우프트 폴리 실리콘막을 포함할 수 있고, 상기 상부 게이트 전극(539g)은 텅스텐막과 같은 금속물질막을 포함할 수 있다. 여기서, 폴리 실리콘막과 금속 물질막 사이의 오믹 콘택(ohmic contact) 특성을 고려하여, 상기 상부 게이트 전극(539g)과 상기 하부 게이트 전극(509g) 사이에 금속 실리사이드막이 개재될 수 있다. In some embodiments of the present invention, the
다른 실시예에서, 상기 상부 게이트 전극(539g)과 상기 하부 게이트 전극(509g)은 동일한 도전성 물질로 이루어질 수 있다.In another embodiment, the
상기 제1 도전성 패턴(539a) 상에 제1 절연성 캐핑 패턴(542a)이 제공될 수 있다. 상기 제1 도전성 패턴(539a) 및 상기 제1 절연성 캐핑 패턴(542a)의 측벽들 상에 제1 절연성 스페이서(545a)가 제공될 수 있다. 그리고, 상기 제2 게이트 패턴(540) 및 상기 제2 게이트 캐핑 패턴(542g)의 측벽들 상에 제2 절연성 스페이서(545g)가 제공될 수 있다. 상기 제1 및 제2 절연성 스페이서들(545a, 545g)은 동일한 공정에 의해 형성된 동일한 절연성 물질막을 포함할 수 있다.A first insulating
상기 제1 및 제2 영역들(A1, A2), 및 상기 중간 영역(B)의 기판의 전면을 덮는 제1 층간절연막(551)이 제공될 수 있다. 상기 제1 층간절연막(551)은 상기 제1 절연성 캐핑 패턴(542a) 및 상기 제2 게이트 캐핑 패턴(542g) 보다 높은 레벨에 위치하는 평탄한 상부면을 가질 수 있다. 이와는 달리, 상기 제1 층간절연막(551)은 상기 제1 절연성 캐핑 패턴(542a) 및 상기 제2 게이트 캐핑 패턴(542g)과 실질적으로 동일한 레벨에 위치하는 평탄한 상부면을 가질 수도 있다. 상기 제1 층간절연막(551) 상에 제2 층간절연막(584)이 제공될 수 있다.A first
상기 제2 층간절연막(584) 상에 제2 도전성 패턴(575)이 제공될 수 있다. A second
제1 및 제2 도전성 패턴들(539a, 575)을 전기적으로 연결하는 도전성의 연결 구조체(572a)가 제공될 수 있다. 상기 연결 구조체(572a)는 상기 제1 및 제2 도전성 패턴들(539a, 575) 사이에 개재되어 상기 제2 층간절연막(584) 및 상기 제1 절연성 캐핑 패턴(542a)을 차례로 관통할 수 있다.A
상기 제2 불순물 영역들(548a, 548b) 중 하나의 영역(548a)과 상기 제2 도전성 패턴(575) 사이에 개재되어, 상기 영역(548a)과 상기 제2 도전성 패턴(575)를 전기적으로 연결하는 제2 콘택 구조체(572b)가 제공될 수 있다. 상기 제2 콘택 구조체(572b)는 상기 제1 층간절연막(551)을 관통하는 하부 콘택 구조체(571a)와 상기 제2 층간절연막(584)을 관통하는 상부 콘택 구조체(571b)을 포함할 수 있다. 상기 하부 콘택 구조체(571a)와 상기 상부 콘택 구조체(571b)는 서로 다른 공정에 의해 형성된 도전성 물질막들로 이루어질 수 있다. 이와는 달리, 상기 상기 하부 콘택 구조체(571a)와 상기 상부 콘택 구조체(571b)는 같은 공정에 의해 형성된 동일 한 물질막으로 이루어질 수도 있다.The second
상기 제1 영역(A1)에서, 상기 제1 불순물 영역들(518a, 518b) 중 하나의 영역(518b)과 전기적으로 연결되며 상기 제1 층간절연막(551) 및 상기 버퍼 절연 패턴(536)을 관통하는 셀 콘택 구조체(560)가 제공될 수 있다. 즉, 상기 제1 콘택 구조체(538p)는 상기 제1 불순물 영역들(518a, 518b) 중 하나의 영역(518a)와 전기적으로 연결되며, 상기 셀 콘택 구조체(560)는 상기 제1 불순물 영역들(518a, 518b) 중 나머지 영역(518b)과 전기적으로 연결될 수 있다.The first
상기 셀 콘택 구조체(560) 상에 정보 저장 요소(597)가 제공될 수 있다. 상기 정보 저장 요소(597)는 제1 및 제2 전극들과, 상기 제1 및 제2 전극들 사이의 정보 저장 물질막을 포함할 수 있다. 상기 정보 저장 요소(597)는 상기 제1 도전성 패턴(539a)보다 높은 레벨에 위치할 수 있다. 상기 정보 저장 요소(597)의 적어도 일부는 상기 제2 도전성 패턴(575)과 같거나, 낮은 레벨에 위치할 수 있다.An
상기 정보 저장 요소(597)는 디램(DRAM) 등과 같은 휘발성 메모리 소자의 정보저장 물질막, 예를 들어 커패시터 유전막을 포함할 수 있다. 그러나, 이에 한정되지 않는다. 예를 들면, 상기 정보 저장 요소(597)는 에프램(FeRAM)의 강유전체 물질막 또는 피램(PRAM)의 상변이 물질막 등과 같은 비휘발성 메모리 소자의 정보 저장 물질막을 포함할 수 있다.The
본 실시예에 따르면, 상기 정보 저장 요소(597)와 상기 제1 트랜지스터(AT1) 사이의 거리를 최소화할 수 있기 때문에, 반도체소자의 전체적인 두께를 최소화할 수 있다. 다시 말하면, 상기 정보 저장 요소(597)와 상기 제1 트랜지스터(AT1) 사 이의 상기 제1 도전성 패턴(539a), 즉 셀 비트라인은 상기 제2 영역(A2), 즉 주변 회로 영역의 상부 게이트 전극(539g)과 실질적으로 동일한 레벨에 위치하기 때문에, 상기 셀 비트라인(539a)과 상기 제1 활성영역(503a) 사이의 거리를 최소화할 수 있을 뿐만 아니라, 상기 정보 저장 요소(597)와 상기 제1 활성영역(503a) 사이의 거리를 최소화할 수 있다. 따라서, 반도체소자의 전체적인 두께는 최소화할 수 있을 뿐만 아니라, 상기 정보 저장 요옷(597)와 상기 제1 활성영역(503a) 사이의 상기 셀 콘택 구조체(560)을 형성하기 위한 공정 마진(process margin)을 증가시킬 수 있다.According to the present embodiment, since the distance between the
다음으로, 도 2를 참조하여 본 발명의 다른 실시예에 따른 반도체소자를 설명하기로 한다.Next, a semiconductor device according to another embodiment of the present invention will be described with reference to FIG.
도 2를 참조하면, 도 1의 제1 및 제2 영역들(A1, A2) 및 중간 영역(B)에 해당하는 제1 및 제2 영역들(D1, D2), 및 중간 영역(E)을 갖는 반도체기판(600)이 제공될 수 있다. 도 1의 실시예에서의 상기 제1 및 제2 활성영역들(503a, 503b), 상기 소자분리 영역(503s), 상기 제1 트랜지스터(AT1), 및 상기 제2 트랜지스터(AT2)에 각각 대응하는 제1 및 제2 활성영역들(603a, 603b), 소자분리 영역(603s), 제1 트랜지스터(DT1), 및 제2 트랜지스터(DT2)가 제공될 수 있다. 그리고, 상기 제1 트랜지스터(DT1)는 도 1의 상기 제1 트랜지스터(AT1)의 상기 제1 불순물 영역들(518a, 518b), 상기 제1 게이트 유전막(521) 및 상기 제1 게이트 패턴(524)에 각각 대응하는 제1 불순물 영역들(618a, 618b), 제1 게이트 유전막(621) 및 제1 게이트 패턴(624)을 포함할 수 있다. 또한, 상기 제1 게이트 패턴(624)은 도 1의 상기 게이트 트렌치(515)에 대응하는 게이트 트렌치(615) 내에 제공될 수 있다. 상기 제2 트랜지스터(DT2)는 도 1의 상기 제2 트랜지스터(AT2)의 상기 제2 불순물 영역들(548a, 548b), 상기 제2 게이트 유전막(506a) 및 상기 제2 게이트 패턴(540)에 각각 대응하는 제2 불순물 영역들(648a, 648b), 제2 게이트 유전막(606a) 및 제2 게이트 패턴(640)을 포함할 수 있다. 상기 제2 게이트 패턴(640)은 차례로 적층된 하부 게이트 전극(609g) 및 상부 게이트 전극(639g)을 포함할 수 있다. 상기 제1 트랜지스터(DT1)의 상기 제1 게이트 패턴(624) 상에 상기 게이트 트렌치(615)의 나머지 부분을 채우며 상기 제1 활성영역(603a)의 상부표면(top surface) 보다 높은 레벨에 위치하는 돌출된 부분을 갖는 제1 게이트 캐핑 패턴(627)이 제공될 수 있다. 상기 제1 게이트 캐핑 패턴(627)은 절연성 물질막으로 이루어질 수 있다. Referring to FIG. 2, the first and second regions D1 and D2 and the intermediate region E corresponding to the first and second regions A1 and A2 and the intermediate region B of FIG. May be provided. The first transistor AT1 and the second transistor AT2 corresponding to the first and second
상기 제1 영역(D1) 및 상기 중간 영역(E)의 기판 상에서, 상기 소자분리 영역(603s) 및 상기 제1 불순물 영역들(618a, 618b)을 덮는 버퍼 절연 패턴(636)이 제공될 수 있다. 상기 버퍼 절연 패턴(636)은 상기 제1 게이트 캐핑 패턴(627)에 대하여 식각선택비를 갖는 절연성 물질막으로 이루어질 수 있다. 예를 들어, 상기 제1 게이트 캐핑 패턴(627)이 실리콘 질화막을 포함하는 경우에, 상기 버퍼 절연 패턴(636)은 실리콘 산화막을 포함할 수 있다.A
상기 버퍼 절연 패턴(636) 상에 도 1의 상기 제1 도전성 패턴(539a), 상기 제1 절연성 캐핑 패턴(542a), 상기 제1 절연성 스페이서(545a)에 각각 대응하는 상기 제1 도전성 패턴(639a), 상기 제1 절연성 캐핑 패턴(642a), 상기 제1 절연성 스페이서(645a)가 제공될 수 있다. 상기 버퍼 절연 패턴(636)을 관통하며, 상기 제1 불순물 영역들(618a, 618b) 중 하나의 영역(618a)과 상기 제1 도전성 패턴(639a)을 전기적으로 연결하는 제1 콘택 구조체(638p)가 제공될 수 있다.The first
상기 제2 영역(D2)의 기판 상에 도 1의 상기 제2 게이트 캐핑 패턴(542g) 및 상기 제2 절연성 스페이서(645g)에 각각 대응하는 제2 게이트 캐핑 패턴(642g) 및 제2 절연성 스페이서(645g)가 제공될 수 있다. 그리고, 상기 제1 및 제2 영역들(D1, D2) 및 상기 중간 영역(E)을 갖는 기판 상에 도 1의 상기 제1 층간절연막(551)에 대응하는 제1 층간절연막(651)이 제공될 수 있다. A second
상기 제1 층간절연막(651) 및 상기 버퍼 절연 패턴(636)을 관통하며 상기 제1 불순물 영역들(618a, 618b) 중 하나의 영역(618b)과 전기적으로 연결된 셀 콘택 구조체(660)가 제공될 수 있다. 상기 셀 콘택 구조체(660)와 상기 제1 콘택 구조체(638p) 사이에 상기 제1 게이트 캐핑 패턴(627)의 돌출된 부분이 위치할 수 있다. 따라서, 상기 제1 게이트 캐핑 패턴(627)의 돌출된 부분은 상기 셀 콘택 구조체(660)와 상기 제1 콘택 구조체(638p) 사이의 전기적 단락(short)를 방지할 수 있다. A
상기 제1 층간절연막(651)을 관통하며 상기 제2 불순물 영역들(648a, 648b) 중 하나의 영역(648a)과 전기적으로 연결된 제2 콘택 구조체(672b)가 제공될 수 있다. 상기 제2 콘택 구조체(672b)는 상기 셀 콘택 구조체(660)와 실질적으로 동일한 레벨에 제공될 수 있다. 상기 제2 콘택 구조체(672b)와 상기 셀 콘택 구조체(660)는 동일한 도전성 물질을 포함할 수 있다.A
상기 제1 층간절연막(651) 상에 상기 셀 콘택 구조체(660)를 덮는 도전성의 버퍼 패턴(675b)이 제공될 수 있다. 상기 제1 층간절연막(651) 상에 상기 제2 콘택 구조체(672b)를 덮는 제2 도전성 패턴(675a)이 제공될 수 있다. 상기 제1 및 제2 도전성 패턴(639a, 672b)들 사이에 개재되어 상기 제1 및 제2 도전성 패턴들(639a, 672b)을 전기적으로 연결하는 연결 구조체(672a)가 제공될 수 있다. 상기 버퍼 패턴(675b) 및 상기 제2 도전성 패턴(675a)은 실질적으로 동일한 레벨에 위치할 수 있다. 그리고, 상기 버퍼 패턴(675b) 및 상기 제2 도전성 패턴(675a)은 동일한 물질을 포함하도록 형성될 수 있다. A
상기 버패 패턴(675b) 및 상기 제2 도전성 패턴(675a)의 측벽들을 둘러싸는 제2 층간절연막(684)이 제공될 수 있다. 상기 버퍼 패턴(675b) 상에 정보 저장 요소(697)가 제공될 수 있다. 상기 정보 저장 요소(697)는 도 1의 정보 저장 요소(597)에 대응할 수 있다. A second
이하에서, 본 발명의 실시예들에 따른 반도체소자의 제조방법들을 설명하기로 한다. 도 3은 본 발명의 실시예들에 의한 반도체소자를 나타낸 평면도이고, 도면들 4a, 4b, 5a, 5b, 6a, 6b, 7a, 7b, 8a, 8b, 9a, 9b, 10a, 10b, 11a, 11b, 12a 및 12b는 본 발명의 실시예에 따른 반도체소자의 제조방법을 나타낸 단면도들이고, 도면들 13a, 13b, 14a, 14b, 15a, 15b, 16a, 16b, 17a 및 17b는 본 발명의 다른 실시예에 따른 반도체소자의 제조방법을 나타낸 단면도들이고, 도면들 18a, 18b 및 19는 본 발명의 또 다른 실시예에 따른 반도체소자의 제조방법을 나타낸 단면도들이다.Hereinafter, methods of manufacturing a semiconductor device according to embodiments of the present invention will be described. FIG. 3 is a plan view showing a semiconductor device according to embodiments of the present invention. FIGS. 4A, 4B, 5A, 5B, 6A, 6B, 7A, 7B, 8A, 8B, 9A, 9B, 10A, 13b, 14a, 14b, 15a, 15b, 16a, 16b, 17a and 17b are cross-sectional views showing another method of manufacturing a semiconductor device according to an embodiment of the present invention. Sectional views illustrating a method of manufacturing a semiconductor device according to an example, and FIGS. 18a, 18b, and 19 are cross-sectional views illustrating a method of manufacturing a semiconductor device according to another embodiment of the present invention.
도면들에서, 도면들 4a, 5a, 6a, 7a, 8a, 9a, 10a, 11a, 12a, 13a, 14a, 15a, 16a, 17a 및 도 18a는 도 3의 I-Iㅄ선을 따라 취해진 단면도들이고, 도면들 4b, 5b, 6b, 7b, 8b, 9b, 10b, 11b, 12b, 13b, 14b, 15b, 16b, 17b, 18b 및 19는 도 3의 II-IIㅄ선을 따라 취해진 단면도들이다. 도 3 내지 도 19에서, 참조부호 "C"는 제1 영역을 나타내고, 참조부호 "M"은 중간영역을 나타내고, 참조부호 "P"는 제2 영역을 나타낸다. In the figures, Figures 4a, 5a, 6a, 7a, 8a, 9a, 10a, 11a, 12a, 13a, 14a, 15a, 16a, 17a and 18a are cross- 4B, 5B, 6B, 7B, 8B, 9B, 10B, 11B, 12B, 13B, 14B, 15B, 16B, 17B, 18B and 19 are sectional views taken along line II-II in FIG. 3 to 19, reference character "C" represents a first region, reference symbol "M" represents an intermediate region, and reference character "P" represents a second region.
우선, 도 3, 도 4a 내지 도 12b를 참조하여 본 발명의 실시예들에 따른 반도체소자의 제조방법을 설명하기로 한다. First, a method of manufacturing a semiconductor device according to embodiments of the present invention will be described with reference to FIGS. 3 and 4A to 12B.
도 3, 도 4a 및 도 4b를 참조하면, 제1 영역(C), 제2 영역(P) 및 중간 영역(M)을 갖는 반도체기판(1)을 준비할 수 있다. 상기 반도체기판(1)은 실리콘과 같은 반도체물질을 포함하는 반도체 웨이퍼일 수 있다. 상기 제1 영역(C)은 메모리 셀 어레이 영역일 수 있고, 상기 제2 영역(P)은 주변 회로 영역일 수 있다. 상기 중간 영역(M)은 상기 제1 영역(C) 상의 제1 소자, 예를 들어 셀 트랜지스터와 상기 제2 영역(P) 상의 제2 소자, 예를 들어 주변 트랜지스터 사이의 소정 영역일 수 있다. 따라서, 본 실시예의 도면에서, 상기 중간 영역(M)을 메모리 셀 어레이 영역과 같은 제1 영역(C), 및 주변 회로 영역과 같은 제2 영역(P) 사이의 독립된 영역으로 표시하고 있지만, 이는 설명의 편의를 위한 것으로 이에 한정되지 않는다. 예를 들어 상기 중간 영역(M)은 메모리 셀 어레이 영역과 같은 제1 영역(C) 내에 위치하거나, 또는 상기 주변 회로 영역과 같은 제2 영역(P) 내에 위치할 수 있다.3, 4A and 4B, a
상기 반도체기판(1)에 활성영역들(3a, 3b)을 한정하는 소자분리 영역(3s)을 형성할 수 있다. 좀더 구체적으로, 상기 소자분리 영역(3s)은 상기 제1 영역(C)에서 제1 활성영역, 예를 들어 셀 활성영역(3a)을 한정하고, 상기 제2 영역(P)에서 제2 활성영역, 예를 들어 주변 활성영역(3b)을 한정할 수 있다. 상기 소자분리 영역(3s)은 얕은 트렌치 소자분리 공정(shallow trench isolation process)을 이용하여 형성할 수 있다.An
상기 셀 활성영역(3a)에 상기 제1 영역(C)의 상기 반도체기판(1)과 다른 도전형의 예비 불순물 영역(미도시)을 형성할 수 있다. 예를 들어, 상기 셀 활성영역(3a)이 이 피형(p-type)인 경우에, 상기 셀 활성영역(3a) 내에 불순물 이온들을 주입하여 상기 셀 활성영역(3a)의 상부영역에 앤형(n-type)의 예비 불순물 영역(미도시)을 형성할 수 있다. A preliminary impurity region (not shown) of a conductive type different from that of the
상기 반도체기판(1) 상에 차례로 적층된 유전막(6) 및 게이트 도전막(9)을 형성할 수 있다. 상기 유전막(26)은 실리콘 산화막 및 고유전막 중 적어도 하나를 포함하도록 형성할 수 있다. 여기서, "고유전막"은 실리콘 산화막보다 높은 유전상수를 갖는 유전체를 의미할 수 있다. 상기 게이트 도전막(9)은 폴리 실리콘막 등과 같은 도전성 물질막으로 형성할 수 있다.A
상기 제1 영역(C) 상의 상기 게이트 도전막(9) 및 상기 유전막(6)을 패터닝하여 상기 셀 활성영역(3a) 및 상기 소자분리 영역(3s)의 소정 영역들을 노출시키는 개구부를 형성하고, 상기 개구부에 의해 노출된 상기 셀 활성영역(3a) 및 상기 소자분리 영역(3s)을 식각하여 게이트 트렌치(15)를 형성할 수 있다. 상기 게이트 트렌치(15)는 상기 셀 활성영역(3a)을 가로지르며 상기 소자분리 영역(3s)으로 연 장되도록 형성할 수 있다. 상기 게이트 트렌치(15)는 리소그래피 공정의 한계 분해능(resolution limit) 보다 작은 치수(dimension)의 선폭(line width)을 가질 수 있다. The gate
상기 게이트 트렌치(15)는 상기 예비 불순물영역(미도시)이 형성된 상기 셀 활성영역(3a)을 가로지르도록 형성할 수 있다. 따라서, 상기 예비 불순물영역(미도시)은 상기 게이트 트렌치(15)에 의해 서로 이격된 셀 불순물 영역들, 즉 셀 소스/드레인 영역들(18a, 18b)로 나뉘어질 수 있다. The
하나의 상기 셀 활성영역(3a) 내의 상기 예비 불순물 영역(미도시)은 한 쌍의 게이트 트렌치들(15)에 의하여 3개의 셀 불순물 영역들(18a, 18b)로 나뉘어 질 수 있다. 여기서, 상기 3 개의 셀 불순물 영역들(18a, 18b) 중에서, 상기 한 쌍의 상기 게이트 트렌치들(15) 사이에 위치하는 하나의 불순물 영역을 제1 셀 불순물 영역(18a)으로 정의하고, 나머지 불순물 영역들을 제2 셀 불순물 영역들(18b)로 정의할 수 있다.The preliminary impurity region (not shown) in one cell
도 3, 도 5a 및 도 5b를 참조하면, 상기 셀 게이트 트렌치(15)를 갖는 반도체기판 상에 셀 게이트 유전막(21)을 형성할 수 있다. 상기 셀 게이트 유전막(21)은 적어도 상기 셀 활성영역(3a) 내의 상기 셀 게이트 트렌치(15) 내벽을 덮도록 형성할 수 있다. 상기 셀 게이트 유전막(21)은 실리콘 산화막 및 고유전막 중 적어도 하나를 포함하도록 형성할 수 있다. Referring to FIGS. 3, 5A and 5B, a cell
상기 셀 게이트 유전막(21)을 갖는 반도체기판 상에 상기 셀 게이트 트렌치(15)를 채우는 셀 게이트 패턴(24)을 형성할 수 있다. 상기 셀 게이트 패턴(24) 은 상기 셀 게이트 트렌치(15)의 적어도 일부를 채울 수 있다. 그리고, 상기 셀 게이트 패턴(24)은 상기 셀 활성영역(3a)의 상부 표면(top surface)보다 낮은 레벨에 위치하도록 상기 셀 게이트 트렌치(15)를 부분적으로 채울 수 있다. 상기 셀 활성영역(3a)을 가로지르는 부분에서의 상기 셀 게이트 패턴(24)은 셀 게이트 전극으로 정의할 수 있다. 상기 셀 게이트 패턴(24)은 금속막, 금속질화막, 금속실리사이드막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. 상기 셀 소스/드레인 영역들(18), 상기 셀 게이트 유전막(21), 및 상기 셀 게이트 패턴(24)은 셀 트랜지스터들(CT1, CT2)을 형성할 수 있다. 즉, 상기 셀 트랜지스터들(CT1, CT2)은 매립 채널 어레이 트랜지스터(buried channel array transistor; BCAT)일 수 있다.A
상기 셀 게이트 트렌치(15)의 나머지 부분을 채우는 셀 게이트 캐핑 패턴(27)을 형성할 수 있다. 상기 셀 게이트 캐핑 패턴(27)은 실리콘산화막, 실리콘질화막 및 실리콘산질화막 중 적어도 하나를 포함하도록 형성할 수 있다. A cell
상기 제2 영역(P)의 상기 게이트 도전막(9) 상에 마스크 패턴(30)을 형성할 수 있다. 따라서, 상기 마스크 패턴(30)에 의해 상기 제1 영역(C) 및 상기 중간 영역(M)의 상기 게이트 도전막(9)은 노출될 수 있다. 상기 마스크 패턴(30)은 포토레지스트 패턴일 수 있다. 이와는 달리, 상기 마스크 패턴(30)은 실리콘 산화막 또는 실리콘질화막 등과 같은 절연막으로 형성할 수 있다. The
도 3, 도 6a 및 도 6b를 참조하면, 상기 마스크 패턴(도 5b의 30)을 식각 마스크로 사용하여 상기 제1 영역(C) 및 상기 중간 영역(M) 상의 상기 게이트 도전막(9)을 식각하여 상기 제2 영역(P) 상에 잔존하는 게이트 도전 패턴(9a)을 형성할 수 있다.Referring to FIGS. 3, 6A and 6B, the gate
다른 실시예에서, 앞에서 설명한 실시예에서의 상기 제1 불순물 영역들(18a, 18b)을 형성하는 방법과 달리, 상기 게이트 도전 패턴(9a)이 형성된 기판에 대하여 이온주입 공정을 진행하여 상기 제1 활성영역(3a) 내에 제1 불순물 영역들, 즉 셀 소스/드레인 영역들(18a, 18b)을 형성할 수 있다.In another embodiment, unlike the method of forming the
한편, 상기 제1 영역(C) 및 상기 중간 영역(M) 상의 상기 게이트 도전막(9)을 식각하는 동안에, 상기 유전막(6), 상기 셀 게이트 유전막(21) 및 상기 셀 게이트 캐핑 패턴(27)의 일부도 같이 식각될 수 있다. On the other hand, during the etching of the gate
상기 마스크 패턴(도 5b의 30)을 제거할 수 있다. 상기 마스크 패턴(도 5b의 30)을 제거한 반도체기판 상에 저지막(33)을 형성할 수 있다. 상기 저지막(33)은 상기 소자분리 영역(3s)에 대하여 식각선택비를 갖는 절연성 물질로 형성할 수 있다. 예를 들어, 상기 소자분리 영역(3s)을 실리콘 산화막으로 형성하는 경우에, 상기 저지막(33)은 실리콘 질화막으로 형성할 수 있다. 상기 저지막(33)은 콘포말하게 형성할 수 있다. 상기 저지막(33)은 상기 제1 영역(C)의 상기 소자분리 영역(3s) 및 상기 셀 트랜지스터들(CT1, CT2)을 덮으며, 상기 제2 영역(P)의 상기 게이트 도전 패턴(9a)을 덮을 수 있다.The mask pattern (30 in Fig. 5B) can be removed. The blocking
상기 저지막(33) 상에 버퍼 절연막을 형성할 수 있다. 상기 버퍼 절연막은 상기 저지막(33)에 대하여 식각 선택비를 갖는 물질막으로 형성할 수 있다. 예를 들어, 상기 저지막(33)을 실리콘 질화막으로 형성하는 경우에, 상기 버퍼 절연막은 실리콘 산화막으로 형성할 수 있다. 상기 제2 영역(P)의 상기 저지막(33) 또는 상 기 게이트 도전 패턴(9a)이 노출될 때까지 상기 버퍼 절연막을 평탄화하여 상기 제1 영역(C) 상에 평탄화된 버퍼 절연 패턴(36)을 형성할 수 있다. A buffer insulating film can be formed on the blocking
도 3, 도 7a 및 도 7b를 참조하면, 상기 버퍼 절연 패턴(36)을 갖는 반도체 기판 상에 캐핑 절연막(37)을 형성할 수 있다. 상기 캐핑 절연막(37)은 실리콘 산화막 또는 실리콘 질화막과 같은 절연막으로 형성할 수 있다.Referring to FIGS. 3, 7A, and 7B, the capping insulating
상기 캐핑 절연막(37), 상기 버퍼 절연 패턴(36) 및 상기 저지막(33)을 패터닝하여, 상기 셀 불순물 영역들(18a, 18b) 중 하나의 영역(18a)을 노출시키는 비트라인 콘택 홀(36a)을 형성할 수 있다. 예를 들어, 상기 비트라인 콘택 홀(36a)은 상기 셀 트랜지스터들(CT1, CT2)이 서로 공유하는 상기 제1 셀 불순물 영역(18a)을 노출시키도록 형성될 수 있다.A bit line contact hole (not shown) for exposing one
상기 비트라인 콘택 홀(36a)을 갖는 반도체기판 상에 제1 도전막(38)을 형성할 수 있다. 상기 제1 도전막(38)은 금속막, 금속질화막, 금속 실리사이드막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. 예를 들어, 상기 제1 도전막(38)은 차례로 적층된 Ti 막, TiN막 및 W막을 포함하도록 형성할 수 있다. 여기서, 상기 W 막은 상기 비트라인 콘택 홀(36a)을 채우고, 상기 차례로 적층된 상기 Ti막 및 상기 TiN막은 상기 비트라인 콘택 홀(36a)의 내벽과 상기 W막 사이에 개재되어 확산 장벽막의 역할을 할 수 있다.The first
한편, 상기 제1 도전막(38)에서, 상기 비트라인 콘택 홀(36a)에 의해 노출된 상기 제1 셀 불순물 영역(18a)에 접촉하는 부분은 금속 실리사이드로 이루어질 수 있다. 예를 들어, 상기 제1 셀 불순물 영역(18a) 상에 금속 실리사이드막을 형성하 고, 상기 비트라인 콘택 홀(36a)을 채우며 상기 반도체기판을 덮는 금속 물질막을 형성하여 상기 제1 도전막(38)을 형성할 수 있다. 이와는 달리, 상기 제1 도전막(38)을 형성하는 것은 상기 비트라인 콘택 홀(36a)을 채우며 상기 반도체기판을 덮는 제1 금속 물질막 및 제2 금속 물질막을 차례로 형성하고, 열처리 공정을 진행하여 상기 제1 금속 물질막의 금속과 상기 제1 셀 불순물 영역(18a)의 실리콘을 반응시키어 금속 실리사이드막을 형성하는 것을 포함할 수 있다.In the first
도 3, 도 8a 및 도 8b를 참조하면, 상기 제2 영역(P) 상의 상기 게이트 도전패턴(9a)을 노출시키는 공정을 진행할 수 있다. 예를 들어, 상기 제1 도전막(도 7a, 7b의 38)을 갖는 반도체기판에 대하여, 상기 제2 영역(P) 상의 상기 저지막(도 7a, 7b의 33)이 노출될 때까지 화학기계적 연마공정(CMP)과 같은 평탄화공정을 진행하고, 이어서 상기 제2 영역(P) 상의 상기 저지막(도 7a, 7b의 33)을 식각하는 공정을 진행할 수 있다. 이와는 달리, 상기 제1 도전막(도 7a, 7b의 38)을 갖는 반도체기판에 대하여, 상기 제2 영역(P) 상의 상기 게이트 도전 패턴(9a)이 노출될 때까지 화학기계적 연마공정(CMP)과 같은 평탄화공정을 진행할 수 있다. 그 결과, 상기 비트라인 콘택 홀(36a) 내에 잔존하는 제1 콘택 구조체, 즉 비트라인 콘태 구조체(38p)가 형성될 수 있고, 상기 캐핑막(도 7a, 7b의 37)은 상기 평탄화공정 동안에 제거될 수 있다.Referring to FIGS. 3, 8A and 8B, the process of exposing the gate
상기 비트라인 콘택 구조체(38p) 및 상기 노출된 상기 게이트 도전 패턴(9a)을 덮는 제2 도전막(39)을 형성할 수 있다. 상기 제2 도전막(39)은 금속막, 금속질화막, 금속 실리사이드막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. A second
본 발명의 몇몇 실시예에서, 상기 제2 도전막(39)은 상기 게이트 도전 패턴(9a)과 다른 도전성 물질을 포함하도록 형성할 수 있다. 상기 제2 도전막(39)은 상기 게이트 도전 패턴(9a) 보다 높은 전기 전도도를 갖는 도전성 물질막을 포함하도록 형성할 수 있다. 예를 들어, 상기 게이트 도전 패턴(9a)은 도우프트 폴리 실리콘막으로 형성하고, 상기 제2 도전막(39)은 텅스텐막과 같은 금속물질막을 포함하도록 형성할 수 있다. 여기서, 텅스텐막과 같은 금속물질막과 상기 게이트 도전 패턴(9a) 사이의 콘택 저항 특성을 고려하여, 상기 게이트 도전 패턴(9a)과 접촉하는 상기 제2 도전막(39)의 부분은 금속 실리사이드막으로 형성할 수 있다. In some embodiments of the present invention, the second
다른 실시예에서, 상기 게이트 도전 패턴(9a)과 상기 제2 도전막(39)은 동일한 도전성 물질막으로 형성할 수 있다.In another embodiment, the gate
또 다른 실시예에서, 도 7a, 7b에서의 상기 버퍼 절연 패턴(36)을 형성한 후, 또는 상기 버퍼 절연 패턴(36)을 형성하는 동안에, 상기 제2 영역(P)의 상기 게이트 도전 패턴(9a)을 노출시키는 공정을 진행할 수 있다. 예를 들어, 상기 버퍼 절연 패턴(36)을 형성하기 위하여 화학기계적 연마공정(CMP)을 이용하여 상기 버퍼 절연막을 평탄화하는 동안에, 상기 게이트 도전 패턴(9a)이 노출될 때까지 상기 버퍼 절연막을 평탄화하여 상기 제2 영역(P) 상의 상기 저지막(33)을 제거할 수 있다. 이와는 달리, 상기 제2 영역(P) 상의 상기 저지막(33)을 평탄화 정지막으로 이용하여 상기 버퍼 절연막을 평탄화한 후에, 싱기 제2 영역(P) 상의 상기 저지막(33)을 식각하여 제거할 수 있다. 이어서, 상기 버퍼 절연 패턴(36) 및 상기 저 지막(33)을 패터닝하여 상기 제1 셀 불순물 영역(18a)을 노출시키는 비트라인 콘택 홀(36a)을 형성하고, 상기 비트라인 콘택 홀(36a)을 채우며 상기 버퍼 절연 패턴(36) 및 상기 게이트 도전 패턴(9a)을 덮는 도전막, 예를 들어 도 7a, 7b에서 설명한 상기 제1 도전막(38)과 동일한 물질의 도전막을 형성할 수 있다. 따라서, 도 8a, 8b에서의 상기 제2 도전막(39) 및 상기 비트라인 콘택 구조체(38p)는 동일한 공정에 의해 형성된 동일한 물질막을 포함할 수 있다.In yet another embodiment, after forming the
도 3, 도 9a 및 도 9b를 참조하면, 상기 제2 도전막(도 8a, 8b의 39) 상에 마스크막을 형성할 수 있다. 상기 마스크 막은 실리콘 산화막, 실리콘 질화막 및 실리콘 산질화막 중 적어도 하나를 포함하도록 형성할 수 있다. 상기 마스크막, 상기 제2 도전막(도 8a, 8b의 39) 및 상기 게이트 도전 패턴(도 8a, 8b의 9a)을 패터닝하여, 상기 제1 영역(C) 상에 차례로 적층된 제1 도전성 패턴(39a) 및 비트라인 캐핑 패턴(42a)를 형성함과 아울러, 상기 제2 영역(P) 상에 차례로 적층된 제1 주변 게이트 전극(9g), 제2 주변 게이트 전극(39g) 및 주변 캐핑 패턴(42g)을 형성할 수 있다. 따라서, 상기 제1 도전성 패턴(39a) 및 상기 제2 주변 게이트 전극(39g)은 동시에 형성되며 동일한 물질막으로 형성될 수 있다. 또한, 상기 제1 도전성 패턴(39a)과 상기 제2 주변 게이트 전극(39g)은 실질적으로 동일한 레벨에 위치할 수 있다.Referring to FIGS. 3, 9A and 9B, a mask film may be formed on the second conductive film 39 (FIGS. 8A and 8B). The mask film may be formed to include at least one of a silicon oxide film, a silicon nitride film, and a silicon oxynitride film. The mask pattern, the second conductive film (39 in Figs. 8A and 8B) and the gate conductive pattern (9a in Figs. 8A and 8B) are patterned to form a first conductive pattern The first
상기 제1 및 제2 주변 게이트 전극들(9g, 39g)은 주변 게이트 패턴(40)으로 정의할 수 있다. 상기 제1 도전성 패턴(39a)은 셀 비트라인으로 정의할 수 있다. 상기 주변 게이트 패턴(40) 및 상기 제1 도전성 패턴(39a)은 도면들 1, 2에서 설명 한 주변 게이트 패턴(540, 640) 및 제1 도전성 패턴(539a, 639a)에 각각 대응할 수 있다. 상기 셀 비트라인(39a)은 상기 중간 영역(M) 까지 연장될 수 있다. 상기 주변 게이트 패턴(40)은 실질적으로 라인 형상으로 형성되며, 상기 주변 활성영역(3b)을 가로지르며 상기 주변 활성영역(3b)을 한정하는 상기 소자분리 영역(3s) 상으로 연장될 수 있다. 그리고, 상기 주변 게이트 패턴(40)과 상기 주변 활성영역(3b) 사이의 유전막은 주변 게이트 유전막(6a)으로 정의할 수 있다.The first and second
차례로 적층된 상기 셀 비트라인(39a) 및 상기 비트라인 캐핑 패턴(42a)의 측벽 상에 비트라인 스페이서(45a)를 형성함과 아울러, 차례로 적층된 상기 주변 게이트 패턴(40) 및 상기 주변 게이트 캐핑 패턴(42b)의 측벽 상에 주변 게이트 스페이서(45g)를 형성할 수 있다. 상기 주변 게이트 스페이서(45g) 및 상기 비트라인 스페이서(45a)는 실리콘 질화막, 실리콘산질화막 및 실리콘 산화막 중 적어도 하나를 포함하도록 형성할 수 있다.A
상기 주변 게이트 패턴(40) 양 옆의 상기 주변 활성영역(3b) 내에 불순물 이온들을 주입하고, 활성화시키어 주변 불순물 영역들, 즉 주변 소스/드레인 영역들(48)을 형성할 수 있다. 따라서, 상기 주변 소스/드레인 영역들(48), 상기 주변 게이트 유전막(6a), 상기 주변 게이트 패턴(40) 및 상기 주변 게이트 패턴(40) 하부의 상기 주변 활성영역(3b) 내의 채널 영역을 포함하는 주변 트랜지스터(PT1)를 형성할 수 있다.Dopant ions may be implanted and activated in the peripheral
도 3, 도 10a 및 도 10b를 참조하면, 상기 셀 비트라인(39a) 및 상기 주변 트랜지스터(PT1)를 갖는 상기 반도체기판(1) 상에 제 1 층간 절연막(51)을 형성할 수 있다. 상기 제1 층간절연막(51)은 실질적으로 평탄한 상부면을 갖도록 형성될 수 있다. 예를 들면, 상기 셀 비트라인(39a) 및 상기 주변 트랜지스터(PT1)를 갖는 상기 반도체기판(1) 상에 절연 물질막을 형성하고, 상기 절연 물질막에 대하여 화학기계적 연마공정(CMP) 등과 같은 평탄화 공정을 진행하여 평탄화된 상부면을 갖는 상기 제1 층간절연막(51)을 형성할 수 있다. 상기 제1 층간절연막(51)을 형성하기 위한 평탄화 공정에서, 평탄화저지막으로 상기 비트라인 캐핑 패턴(42a) 및 상기 주변 게이트 캐핑 패턴(42g)을 이용할 수 있다. 따라서, 상기 제1 층간절연막(51)은 도 10에 도시된 바와 같이 평탄화된 상부면을 가질 수도 있지만, 이에 한정되지 않고, 상기 제1 층간절연막(51)은 상기 비트라인 캐핑 패턴(42a) 및 상기 주변 게이트 캐핑 패턴(42g)의 상부면들을 노출시키도록 평탄화된 상부면을 가질 수도 있다. Referring to FIGS. 3, 10A and 10B, a first
상기 제1 영역(C) 에서, 상기 제1 층간절연막(51), 상기 버퍼 절연 패턴(36) 및 상기 저지막(33)을 차례로 패터닝하여 상기 제1 영역(C)의 상기 제1 및 제2 셀 불순물 영역들(18a, 18b) 중 상기 제2 셀 불순물 영역들(18b)을 노출시키는 셀 콘택 홀들(54)을 형성할 수 있다. In the first region C, the first
본 실시예에서, 상기 셀 비트라인(39a)이 상기 주변 트랜지스터(PT2)의 상기 제2 주변 게이트 전극(39g)과 실질적으로 동일한 레벨에 위치하기 때문에, 상기 셀 비트라인(39a)으로 인하여 소자의 전체적인 두께가 증가하지 않는다. 따라서, 상기 셀 콘택 홀들(54)은 실질적으로 상기 주변 트랜지스터(PT1)를 형성함으로써 발생하는 두께만큼의 절연막들을 식각함으로써 형성될 수 있다. 이러한 것은 상기 셀 콘 택 홀들(54)을 형성하기 위한 식각 공정 시간을 단축시킬 수 있을 뿐만 아니라, 식각 공정 마진을 증가시킬 수 있다. 또한, 상기 셀 비트라인(39a)을 형성하기 위한 별도의 공정 없이, 상기 셀 비트라인(39a) 및 상기 제2 주변 게이트 전극(39g)을 동시에 형성하기 때문에, 전체적인 공정 시간을 단축시킬 수 있다.Since the
상기 셀 콘택 홀들(54)을 채우는 셀 콘택 구조체들(60)을 형성할 수 있다. 상기 셀 콘택 구조체들(60)은 금속막, 금속질화막, 금속 실리사이드막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. 예를 들어, 상기 셀 콘택 구조체들(60)은 상기 셀 콘택 홀들(54)을 채우는 금속막을 포함하며, 상기 금속막과 상기 셀 콘택 홀들(54)의 내벽 사이에 개재된 확산 장벽막을 포함할 수 있다. 또한, 상기 셀 콘택 구조체들(60)의 하부 영역, 즉 상기 셀 콘택 홀들(54)에 의해 노출된 상기 제2 셀 불순물 영역들(18b)에 접촉하는 부분은 금속 실리사이드로 이루어질 수 있다. 예를 들어, 상기 제2 셀 불순물 영역들(18a) 상에 금속 실리사이드막을 형성하고, 상기 셀 콘택 홀들(54)을 채우는 도전성 물질막을 형성하여 상기 셀 콘택 구조체들(60)을 형성할 수 있다. 이와는 달리, 상기 셀 콘택 구조체들(60)을 형성하는 것은 상기 셀 콘택 홀들(54)의 내벽을 차례로 덮는 금속막 및 금속질화막에 대하여 열처리 공정을 진행하여 상기 금속막의 금속 원소와 상기 제2 셀 불순물 영역들(18b)의 실리콘 원소를 반응시키어 형성된 금속 실리사이드막을 형성하는 것을 포함할 수 있다.The
도 3, 도 11a 및 도 11b를 참조하면, 상기 제1 층간절연막(51) 상에 제2 층간절연막(63)을 형성할 수 있다. 상기 제2 영역(P)에서, 상기 제1 및 제2 층간절연 막들(51, 63)을 관통하며 상기 주변 불순물 영역들(48) 중 적어도 하나를 노출시키는 주변 콘택 홀(66b)을 형성할 수 있다. 또한, 상기 중간 영역(M)에서, 상기 제2 층간절연막(63) 및 상기 비트라인 캐핑 패턴(42a)을 관통하며 상기 셀 비트라인(39a)의 소정 영역을 노출시키는 연결 비아 홀(66a)을 형성할 수 있다. Referring to FIGS. 3, 11A and 11B, a second
상기 연결 비아 홀(66a)을 채우는 도전성의 연결 구조체(72a)를 형성함과 아울러, 상기 주변 콘택 홀(66b)을 채우는 도전성의 주변 콘택 구조체(72b)를 형성할 수 있다. 상기 연결 구조체(72a) 및 상기 주변 콘택 구조체(72b)는 금속막, 금속질화막, 금속실리사이드막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. The
한편, 상기 주변 콘택 구조체(72b)는 상기 셀 콘택 구조체(60)와 다른 도전성 물질을 포함하도록 형성할 수 있다. 예를 들어, 상기 셀 콘택 구조체(60)가 폴리 실리콘막을 포함하는 경우에, 상기 주변 콘택 구조체(72b)는 텅스텐과 같은 금속물질막을 포함할 수 있다.Meanwhile, the
상기 제2 층간절연막(63) 상에 차례로 적층된 제2 도전성 패턴(75) 및 배선 캐핑 패턴(78)을 형성할 수 있다. 상기 제2 도전성 패턴(75)은 상기 연결 구조체(72a)와 상기 주변 콘택 구조체(72b)를 덮을 수 있다. 상기 제2 도전성 패턴(75)은 금속막, 금속질화막 및 폴리실리콘막 중 적어도 하나를 포함하도록 형성할 수 있다. 상기 배선 캐핑 패턴(78)은 실리콘 질화막 등과 같은 절연물질막으로 형성할 수 있다. 상기 배선 캐핑 패턴(75)을 형성하는 것은 생략될 수 있다.The second
다른 실시예에서, 상기 제2 도전성 패턴(75), 상기 연결 구조체(72a) 및 상 기 주변 콘택 구조체(72b)는 동시에 형성된 도전성 물질로 이루어질 수 있다. 예를 들어, 상기 연결 비아 홀(66a) 및 상기 주변 콘택 홀(66b)을 채우며 상기 제2 층간절연막(63)을 덮는 도전성 물질막을 형성하고, 상기 도전성 물질막을 패터닝하여 상기 제2 도전성 패턴(75), 상기 연결 구조체(72a) 및 상기 주변 콘택 구조체(72b)을 일체형으로 형성할 수도 있다.In another embodiment, the second
상기 제2 도전성 패턴(75)에 의하여, 상기 셀 트랜지스터들(CT1)과 상기 주변 트랜지스터(PT1)는 전기적으로 연결될 수 있다. 좀더 구체적으로, 상기 주변 트랜지스터(PT1)의 상기 주변 불순물 영역들(48) 중 하나와 상기 셀 트랜지스터들(CT1, CT2)의 상기 제1 셀 불순물 영역(18a)은 상기 비트라인 콘택 구조체(38p), 상기 제1 도전성 패턴(39a), 상기 연결 구조체(72a), 상기 제2 도전성 패턴(75) 및 상기 주변 콘택 구조체(72b)를 통하여 전기적으로 연결될 수 있다. 상기 제2 도전성 패턴(75) 및 상기 배선 캐핑 패턴(78)의 측벽들 상에 배선 스페이서(81)를 형성할 수 있다.The cell transistors CT1 and the peripheral transistor PT1 may be electrically connected by the second
도 3, 도 12a 및 도 12b를 참조하면, 상기 제2 도전성 패턴(75)을 갖는 반도체기판 상에 제3 층간절연막(84)을 형성할 수 있다. 상기 제3 층간절연막(84)을 평탄화할 수 있다. 상기 제3 층간절연막(84) 상에 식각 저지막(87)을 형성할 수 있다.Referring to FIGS. 3, 12A and 12B, a third
상기 식각저지막(87), 상기 제3 층간절연막(84) 및 상기 제2 층간절연막(63)을 관통하며 상기 셀 콘택 구조체들(60)과 각각 전기적으로 연결되고, 상기 식각 저지막(87) 상부로 돌출된 정보 저장 요소(97)를 형성할 수 있다. 상기 정보 저장 요소(97)는 제1 전극(90), 제2 전극(96), 및 상기 제1 및 제2 전극들(90, 96) 사이의 정보저장물질막(93)을 포함할 수 있다.The first
본 실시예를 디램(DRAM)과 같은 메모리 소자에 이용하는 경우에, 상기 정보 저장 물질막(93)은 디램(DRAM)의 셀 커패시터 유전물질을 포함할 수 있다. 그렇지만, 본 실시예는 디램에 한정되지 않고, 다양한 반도체소자에 이용될 수 있다. 따라서, 상기 정보 저장 물질막(93)은 원하는 소자의 특성에 따라, 예를 들어 피램(PRAM)의 상변이 물질막 또는 에프램(FeRAM)의 강유전체막 등과 같은 다양한 정보 저장 물질로 형성할 수 있다.When the present embodiment is used for a memory device such as a DRAM (DRAM), the information
한편, 도 12a에서, 상기 제1 전극(90)을 실린더 형상으로 도시하고 있지만, 이에 한정되지 않고 소자의 특성에 따라 다양한 형상으로 형성될 수 있다. 예를 들어, 상기 제1 전극(90)은 기둥(pillar) 형상 또는 판(plate) 형상 등과 같은 다양한 형상으로 형성될 수 있다.12A, the
다음으로, 도 3, 도 13a 내지 도 16b를 참조하여 본 발명의 다른 실시예에 의한 반도체소자의 제조방법을 설명하기로 한다.Next, a method of manufacturing a semiconductor device according to another embodiment of the present invention will be described with reference to FIGS. 3 and 13A to 16B.
도 3, 도 13a 및 도 13b를 참조하면, 도 4에서와 같은 제1 영역(C), 제2 영역(P) 및 중간 영역(M)을 갖는 반도체기판(100)을 준비할 수 있다. 상기 반도체기판(100) 상에 도면들 4 및 5에서의 상기 제1 및 제2 활성영역들(3a, 3b), 상기 소자분리 영역(3s), 상기 유전막(6), 상기 게이트 도전막(9), 상기 게이트 트렌치(15), 상기 셀 불순물 영역들(18a, 18b), 상기 셀 게이트 유전막(21), 셀 게이트 패턴(24), 상기 셀 게이트 캐핑 패턴(27), 상기 셀 트랜지스터들(CT1, CT2)에 각각 대응하는 제1 및 제2 활성영역들(103a, 103b), 소자분리 영역(103s), 유전막(106), 게이트 도전막, 게이트 트렌치(115), 셀 불순물 영역들(118a, 118b), 셀 게이트 유전막(121), 셀 게이트 패턴(124), 셀 게이트 캐핑 패턴(127), 셀 트랜지스터들(CT3, CT4)을 도면들 4 및 5에서의 방법들과 실질적으로 동일한 방법을 이용하여 형성할 수 있다.3, 13A, and 13B, a
도 5b에서와 같이, 상기 제2 영역(P)의 상기 게이트 도전막 상에 마스크 패턴(130)을 형성하고, 상기 게이트 도전막을 식각하여 상기 제2 영역(P) 상에 잔존하는 게이트 도전 패턴(109a)을 형성할 수 있다. 이번 실시예에서, 상기 게이트 도전 패턴(109a)을 형성하는 동안에, 상기 셀 게이트 캐핑 패턴(127)은 상기 제1 활성영역(103a)의 상부 표면으로부터 돌출되는 부분을 갖도록 잔존할 수 있다. 즉, 상기 셀 게이트 캐핑 패턴(127)은 상기 셀 게이트 패턴(124)와 더불어 상기 게이트 트렌치(115)를 채우며 상기 제1 활성영역(103a) 보다 높은 레벨에 위치하는 돌출부를 갖도록 잔존할 수 있다.5B, a
다른 실시예에서, 상기 개이트 도전 패턴(109a)이 형성된 기판에 대하여, 이온주입 공정을 진행하여, 상기 제1 활성영역(103a) 내에 불순물 영역들(118a, 118b)을 형성할 수 있다.In another embodiment, the
한편, 상기 게이트 도전 패턴(109a)을 형성하는 동안에, 상기 유전막(106) 및 상기 셀 게이트 유전막(121)의 적어도 일부가 식각될 수도 있다.Meanwhile, during formation of the gate
도 3, 도 14a 및 도 14b를 참조하면, 상기 마스크 패턴(도 13b의 130)을 제거할 수 있다. 이어서, 상기 마스크 패턴(도 13b의 130)을 제거한 결과물 상에 저 지막(133)을 콘포멀하게 형성할 수 있다. 상기 저지막(133) 상에 버퍼 절연막을 형성할 수 있다. 상기 제2 영역(P) 상의 상기 저지막(133) 또는 상기 게이트 도전 패턴(109a)이 노출될 때까지 상기 버퍼 절연막을 평탄화하여, 버퍼 절연 패턴(136)을 형성할 수 있다. Referring to FIGS. 3, 14A and 14B, the mask pattern (130 in FIG. 13B) can be removed. Subsequently, the
한편, 상기 버퍼 절연 패턴(136)을 형성하는 동안에, 상기 저지막(133)이 상기 게이트 도전 패턴(109a) 상에 잔존하는 경우에, 상기 게이트 도전 패턴(109a) 상의 상기 저지막(133)을 제거할 수 있다. On the other hand, when the blocking
한편, 상기 버퍼 절연막을 화학기계적 연마공정(CMP)을 이용하여 평탄화하는 경우에, 상기 제1 영역(C) 상의 상기 게이트 캐핑 패턴(127)의 돌출부는 평탄화 정지막 역할을 할 수 있다. 예를 들어, 상기 게이트 캐핑 패턴(127)을 실리콘 질화막으로 형성하고, 상기 버퍼 절연막을 실리콘 산화막으로 형성하는 경우에, 상기 게이트 캐핑 패턴(127)을 평탄화 정지막으로 이용할 수 있다. 따라서, 상기 버퍼 절연막에 대한 평탄화 공정 동안에, 상기 제1 영역(C)에서의 디싱(dishing) 현상을 방지할 수 있기 때문에, 상기 상기 버퍼 절연 패턴(136)은 디싱 현상이 현저히 감소한 평탄한 상부면을 가질 수 있다. On the other hand, when the buffer insulating layer is planarized using a chemical mechanical polishing (CMP) process, protrusions of the
도 3, 도 15a 및 도 15b를 참조하면, 상기 제1 영역(C)의 상기 제1 활성영역(103a) 상에서, 상기 버퍼 절연 패턴(136) 및 상기 버퍼 절연 패턴(136) 하부의 절연물질, 예를 들어 상기 저지막(133)을 패터닝하여, 상기 제1 셀 불순물 영역(118a)을 노출시키는 비트라인 콘택 홀(136a)을 형성할 수 있다. 상기 비트라인 콘택 홀(136a)의 측벽들 중의 일부는 상기 셀 게이트 캐핑 패턴들(127)의 돌출된 부분들에 의해 한정될 수 있다. 따라서, 상기 비트라인 콘택 홀(136a)을 형성하기 위하여, 상기 버퍼 절연 패턴(136) 상에 포토레지스트 패턴을 형성할 때의 포토 공정 마진을 증가시킬 수 있다. Referring to FIGS. 3, 15A and 15B, on the first
상기 비트라인 콘택 홀(136)을 갖는 반도체기판의 전면 상에 제1 도전막을 형성할 수 있다. 상기 비트라인 콘택 홀(136)에 의해 한정된 부분의 상기 제1 도전막은 제1 콘택 구조체(138p)로 정의될 수 있다.A first conductive layer may be formed on the entire surface of the semiconductor substrate having the bit
상기 제1 도전막 상에 비트라인 캐핑 패턴(142a) 및 주변 게이트 캐핑 패턴(142b)을 형성하고, 상기 비트라인 캐핑 패턴(142a) 및 상기 주변 캐핑 패턴(142b)을 식각마스크로 이용하여, 상기 제1 도전막 및 상기 게이트 도전 패턴(도 14a, 14b의 109a)를 차례로 식각할 수 있다. 그 결과, 상기 제1 영역(C) 및 상기 중간 영역(M) 상에 제1 도전성 패턴, 즉 셀 비트라인(139a)이 형성됨과 아울러, 상기 제2 영역(P) 상에 차례로 적층된 제1 주변 게이트 전극(109g) 및 제2 주변 게이트 전극(139g)이 형성될 수 있다. 상기 제1 및 제2 주변 게이트 전극들(109g, 139g)은 주변 게이트 패턴(140)을 구성할 수 있다. 따라서, 상기 셀 비트라인(139a)의 적어도 일부는 상기 주변 게이트 패턴(140)의 적어도 일부와 실질적으로 동일한 레벨에 위치하도록 형성될 수 있다.A bit
상기 셀 비트라인(139a)은 상기 비트라인 콘택 홀(136a) 상부를 덮을 수 있다. 따라서, 상기 셀 비트라인 콘택 홀(136a) 내의 상기 제1 콘택 구조체(138a)와 상기 셀 비트라인(139a)은 서로 연결되며 동일한 물질로 형성될 수 있다. 상기 주변 게이트 패턴(140)과 상기 주변 활성영역(103b) 사이의 유전막은 주변 게이트 유 전막(106a)으로 정의할 수 있다.The
차례로 적층된 상기 셀 비트라인(139a) 및 상기 비트라인 캐핑 패턴(142a)의 측벽 상에 비트라인 스페이서(145a)를 형성함과 아울러, 차례로 적층된 상기 주변 게이트 패턴(140) 및 상기 주변 게이트 캐핑 패턴(142b)의 측벽 상에 주변 게이트 스페이서(145g)를 형성할 수 있다. A
상기 주변 게이트 패턴(140) 양 옆의 상기 제2 활성영역(103b) 내에 불순물 이온들을 주입하고 활성화시키어 주변 불순물 영역들, 즉 주변 소스/드레인 영역들(148)을 형성할 수 있다. 따라서, 상기 주변 소스/드레인 영역들(148), 상기 주변 게이트 유전막(106a), 상기 주변 게이트 패턴(140) 및 상기 주변 게이트 패턴(140) 하부의 상기 제2 활성영역(103b) 내의 채널 영역을 포함하는 주변 트랜지스터(PT2)를 형성할 수 있다.Drain
도 3, 도 16a 및 도 16b를 참조하면, 상기 주변 트랜지스터(PT2)를 갖는 기판 상에 제1 층간절연막(151)을 형성할 수 있다. 상기 제1 층간절연막(151)을 평탄한 상부면을 갖도록 형성될 수 있다. 예를 들어, 상기 주변 트랜지스터(PT2)를 갖는 기판 상에 절연 물질막을 형성하고, 상기 절연 물질막에 대하여 평탄화 공정을 진행하여 평탄한 상부면을 갖는 상기 제1 층간절연막(151)을 형성할 수 있다. 상기 평탄화 공정은 상기 비트라인 캐핑 패턴(142a) 및 상기 주변 게이트 캐핑 패턴(142g)을 평탄화 정지막으로 이용하는 화학기계적 연마공정(CMP)을 이용할 수 있다. Referring to FIGS. 3, 16A and 16B, a first
상기 제1 영역(C)에서, 상기 제1 층간절연막(151), 상기 버퍼 절연 패 턴(136) 및 상기 저지막(133)을 관통하며 상기 제2 셀 불순물 영역들(118b)을 노출시키는 셀 콘택 홀들(154a)을 형성할 수 있다. 상기 셀 콘택 홀들(154a)을 채우는 셀 콘택 구조체들(160a)을 형성할 수 있다.In the first region C, a cell which penetrates the first
상기 제2 영역(P)에서, 제1 층간절연막(151)을 관통하며 상기 주변 불순물 영역들(148) 중 적어도 하나를 노출시키는 주변 콘택 홀(154b)을 형성할 수 있다. 상기 주변 콘택 홀(154b)을 채우는 주변 콘택 구조체(160b)을 형성할 수 있다. 상기 셀 및 주변 콘택 홀들(154a, 154b)은 동시에 형성될 수 있다. 또한, 상기 셀 및 주변 콘택 구조체들(160a, 160b)을 동시에 형성할 수 있다. 따라서, 상기 셀 및 주변 콘택 구조체들(160a, 160b)은 서로 동일한 도전성 물질로 형성될 수 있다.The
도 3, 도 17a 및 도 17b를 참조하면, 상기 중간 영역(M)에서, 상기 비트라인 캐핑 패턴(42a)을 관통하며 상기 셀 비트라인(139a)의 소정영역을 노출시키는 연결 비아 홀(161)을 형성할 수 있다. 상기 연결 비아 홀(161)을 채우는 제3 도전막을 형성하고, 상기 제3 도전막을 패터닝하여, 상기 셀 콘택 구조체들(160a)을 각각 덮는 버퍼 패턴들(175a)을 형성함과 아울러, 상기 연결 비아 홀(161)을 덮으면서 상기 주변 콘택 구조체(160b)를 덮는 제2 도전성 패턴(175b)을 형성할 수 있다. 상기 연결 비아 홀(161) 내의 상기 제3 도전막은 연결 구조체(175p)로 정의할 수 있다. 따라서, 상기 제2 도전성 패턴(175b)은 상기 연결 구조체(175p)를 통하여 상기 셀 비트라인(139a)과 전기적으로 연결됨과 아울러 상기 주변 콘택 구조체(160b)를 통하여 상기 주변 트랜지스터(PT2), 즉 상기 주변 불순물 영역들(148) 중 하나와 전기적으로 연결될 수 있다.Referring to FIGS. 3, 17A and 17B, a connection via
다른 실시예에서, 상기 연결 구조체(175p)는 상기 셀 및 주변 콘택 구조체들(160a, 160b)과 동시에 형성할 수 있다.In another embodiment, the
다른 실시예에서, 상기 버퍼 패턴들(175a) 및 상기 제2 도전성 패턴(175b)은 다마신 공정을 이용하여 형성할 수 있다. 예를 들어, 상기 셀 및 주변 콘택 구조체들(160a, 160b)을 갖는 기판 상에 제2 층간절연막(184)을 형성하고, 상기 제2 층간절연막(184) 내에 상기 버퍼 패턴들(175a) 및 상기 제2 도전성 패턴(175b)을 형성하기 위한 다마신 구조의 홈들을 형성하고, 상기 홈들을 채우는 도전성 물질막을 형성하고, 상기 도전성 물질막을 평탄화함으로써, 상기 홈들 내에 한정된 상기 버퍼 패턴들(175a) 및 상기 제2 도전성 패턴(175b)을 형성할 수 있다.In another embodiment, the
상기 버퍼 패턴들(175a) 및 상기 제2 도전성 패턴(175b)을 덮는 식각 저지막(187)을 형성할 수 있다. 이어서, 상기 버퍼 패턴들(184) 상에 상기 버퍼 패턴들(184)과 전기적으로 연결된 정보 저장 요소들(197)을 형성할 수 있다. 상기 정보 저장 요소들(197)은 휘발성 메모리 소자 또는 비휘발성 메모리 소자의 정보 저장 수단으로써 이용될 수 있다. The
다음으로, 도 18a, 도 18b 및 도 19를 참조하여 본 발명의 또 다른 실시예에 대하여 설명하기로 한다.Next, another embodiment of the present invention will be described with reference to Figs. 18A, 18B and 19.
도 3, 도 18a 및 도 18b를 참조하면, 도 4a 및 도 4b에서와 같이, 제1 영역(C), 제2 영역(P) 및 중간 영역(M)을 갖는 반도체기판(200)을 준비할 수 있다. 상기 반도체기판(200)에 도 4a 및 도 4b에서와 같은 방법을 이용하여 제1 및 제2 활성영역들(203a, 203b)을 한정하는 소자분리 영역(203s)을 형성할 수 있다. 상기 제1 활성영역(203a) 내에 예비 불순물 영역을 형성할 수 있다.Referring to FIGS. 3, 18A and 18B, a
상기 반도체기판(200) 상에 차례로 적층된 저지막(206) 및 버퍼 절연막(209)을 형성할 수 있다. 상기 저지막(206)은 상기 소자분리 영역(203s)에 대하여 식각 선택비를 갖는 물질막을 포함할 수 있다. 상기 버퍼 절연막(209)은 절연성 물질로 이루어진 단일층으로 형성될 수 있다. 이와는 달리, 상기 버퍼 절연막(209)은 서로 다른 식각비를 갖는, 즉 서로 다른 물질막들로 이루어진 다중층일 수 있다. 예를 들어, 상기 버퍼 절연막(209)은 실리콘 산화막 등과 같은 제1 물질막과 폴리 실리콘막 또는 실리콘 질화막 등과 같은 제2 물질막을 포함할 수 있다. 여기서, 상기 제2 물질막은 상기 제1 물질막 상에 형성될 수 있다.A
상기 제1 영역(C)의 반도체기판 상의 상기 버퍼 절연막(209)을 패터닝하여 상기 제1 활성영역(203a) 및 상기 소자분리 영역(203s)의 소정 영역들을 노출시키는 개구부를 형성하고, 상기 개구부에 의해 노출된 상기 제1 활성영역(203a) 및 상기 소자분리 영역(203s)을 식각하여 도 4a에서와 같은 게이트 트렌치(215)를 형성할 수 있다. 상기 게이트 트렌치(215)에 의하여, 상기 예비 불순물 영역은 분리되어 제1 및 제2 셀 불순물 영역들(218a, 218b)로 형성될 수 있다.The
상기 셀 게이트 트렌치(215) 내에 도 5a에서와 같은 방법을 이용하여 셀 게이트 유전막(221) 및 셀 게이트 패턴(224)을 차례로 형성할 수 있다. 따라서, 상기 제1 활성영역(203a)에 셀 트랜지스터들(CT5, CT6)을 형성할 수 있다. The cell
상기 셀 게이트 트렌치(215)의 나머지 부분을 채우며 상기 제1 활성영역(203a)의 상부표면으로부터 돌출된 부분을 갖는 셀 게이트 캐핑 패턴(227)을 형 성할 수 있다. 상기 셀 게이트 캐핑 패턴(227)은 실리콘산화막, 실리콘질화막 및 실리콘산질화막 중 적어도 하나를 포함하도록 형성할 수 있다. A cell
한편, 상기 버퍼 절연막(209)이 차례로 적층된 제1 물질막 및 제2 물질막을 포함하는 경우에, 상기 제2 물질막은 상기 셀 게이트 캐핑 패턴(227)을 형성하는 동안에, 또는 상기 셀 게이트 캐핑 패턴(227)을 형성한 후에 제거될 수 있다.On the other hand, when the
도 3 및 도 19를 참조하면, 상기 버퍼 절연막(209)을 패터닝하여 상기 제2 영역(P)의 상기 제2 활성영역(203)을 노출시키고, 상기 제1 영역(C) 및 상기 중간 영역(M) 상에 잔존하는 버퍼 절연 패턴(209a)을 형성할 수 있다. 이어서, 상기 제2 영역(P)의 기판 상에 차례로 적층된 게이트 유전막(210) 및 게이트 도전 패턴(211)을 형성할 수 있다. Referring to FIGS. 3 and 19, the
상기 게이트 유전막(210) 및 상기 게이트 도전 패턴(211)은 도 6b 및 도 14b의 상기 제2 활성영역(3b, 103b) 상에 차례로 적층된 유전막(6, 106) 및 게이트 도전 패턴(9a, 109a)에 각각 대응할 수 있다. 비록, 도 19의 실시예에서의 상기 버퍼 절연 패턴(209a), 상기 게이트 유전막(210) 및 상기 게이트 도전 패턴(211)을 형성하는 방법이 도 6b 및 도 14b의 실시예들에서의 버퍼 절연 패턴(36, 136), 유전막(6, 106) 및 게이트 도전 패턴(9a, 109a)을 형성하는 방법과 다소 차이가 있지만, 그 결과물은 유사한 것을 알 수 있다. 따라서, 이번 실시예에서의 상기 버퍼 절연 패턴(209a), 상기 게이트 유전막(210) 및 상기 게이트 도전 패턴(211)을 갖는 반도체기판 상에 이전 실시예들에서 설명한 제1 도전성 패턴(39a, 139a), 제2 도전성 패턴(175b), 정보 저장 요소(97, 197) 등과 같은 요소들(elements)을 형성할 수 있다.The
도 20은 본 발명의 실시예들에 따른 반도체소자를 이용하는 제품들을 나타낸 개략적인 도면이다. 도 20을 참조하면, 앞에서 설명한 실시예들에 따른 반도체소자를 이용하는 반도체 칩(710)이 제공될 수 있다. 예를 들어, 복수의 칩 영역들을 갖는 벌크 상태의 반도체 웨이퍼에 대하여, 앞에서 설명한 실시예들에 따른 방법들을 이용하여 집적 회로 및 정보 저장 수단을 형성할 수 있다. 이와 같이, 집적 회로 및 정보 저장 수단이 형성된 반도체 웨이퍼의 상기 칩 영역들을 분리하여 복수의 반도체 칩(710)을 형성할 수 있다. 이러한 반도체 칩(710)은 패키지 형태로 형성할 수 있다. 상기 반도체 칩(710)은 전자 제품(720)에 채택될 수 있다. 상기 반도체 칩(710)은 전자 제품(720)에서 정보 저장 매체(data storage media) 역할을 할 수 있다. 예를 들어, 상기 반도체 칩(710)은 디지털 TV, 컴퓨터, 디지털 카메라, 통신 기기, 전자 사전, 휴대용 메모리 장치 등과 같이 정보 저장 매체를 필요로 하는 전자 제품(720)에 부품으로써 이용될 수 있다. 예를 들어, 패키징된 반도체 칩(710)은 보드(board) 또는 메모리 모듈에 설치되어 전자 제품(720)을 구성하는 부품으로 채택될 수 있다.20 is a schematic diagram showing products using semiconductor devices according to embodiments of the present invention. Referring to FIG. 20, a
도 1은 본 발명의 일 실시예에 의한 반도체소자를 나타낸 단면도이다.1 is a cross-sectional view illustrating a semiconductor device according to an embodiment of the present invention.
도 2는 본 발명의 다른 실시예에 의한 반도체소자를 나타낸 단면도이다.2 is a cross-sectional view illustrating a semiconductor device according to another embodiment of the present invention.
도 3은 본 발명의 실시예들에 의한 반도체소자를 나타낸 평면도이다.3 is a plan view of a semiconductor device according to embodiments of the present invention.
도 4a 내지 도 12b는 본 발명의 또 다른 실시예에 의한 반도체소자의 제조방법을 나타낸 단면도들이다.4A to 12B are cross-sectional views illustrating a method of manufacturing a semiconductor device according to another embodiment of the present invention.
도 13a 내지 도 17b는 본 발명의 또 다른 실시예에 의한 반도체소자의 제조방법을 나타낸 단면도들이다.13A to 17B are cross-sectional views illustrating a method of manufacturing a semiconductor device according to another embodiment of the present invention.
도 18a, 도 18b 및 도 19는 본 발명의 또 다른 실시예에 의한 반도체소자의 제조방법을 나타낸 단면도들이다.18A, 18B, and 19 are cross-sectional views illustrating a method of manufacturing a semiconductor device according to another embodiment of the present invention.
도 20은 본 발명의 실시예들에 의한 반도체 칩 및 전자 제품을 나타낸 개략적인 도면이다.20 is a schematic view showing a semiconductor chip and an electronic product according to embodiments of the present invention.
Claims (25)
Priority Applications (9)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW097135639A TWI495037B (en) | 2007-09-18 | 2008-09-17 | Semiconductor device having reduced thickness, electronic product employing the same, and methods of fabricating the same |
DE102008064930.9A DE102008064930B3 (en) | 2007-09-18 | 2008-09-17 | Reduced thickness semiconductor device |
DE102008047591.2A DE102008047591B4 (en) | 2007-09-18 | 2008-09-17 | A method of manufacturing a semiconductor device of reduced thickness |
JP2008239778A JP5544075B2 (en) | 2007-09-18 | 2008-09-18 | Semiconductor device with reduced thickness, electronic product employing the same, and method of manufacturing the same |
US12/232,498 US8063425B2 (en) | 2007-09-18 | 2008-09-18 | Semiconductor device having reduced thickness, electronic product employing the same, and methods of fabricating the same |
CN2008102152075A CN101393917B (en) | 2007-09-18 | 2008-09-18 | Semiconductor device having reduced thickness, electronic product employing the same, and methods of fabricating the same |
US12/662,150 US8120123B2 (en) | 2007-09-18 | 2010-04-01 | Semiconductor device and method of forming the same |
US13/241,716 US8450786B2 (en) | 2007-09-18 | 2011-09-23 | Semiconductor devices including buried gate electrodes |
US13/900,910 US8766356B2 (en) | 2007-09-18 | 2013-05-23 | Semiconductor devices having bit line insulating capping patterns and multiple conductive patterns thereon |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20070094725 | 2007-09-18 | ||
KR1020070094725 | 2007-09-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090029637A KR20090029637A (en) | 2009-03-23 |
KR101442176B1 true KR101442176B1 (en) | 2014-09-24 |
Family
ID=40494114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080083457A KR101442176B1 (en) | 2007-09-18 | 2008-08-26 | Semiconductor device with reduced thickness, electronic products employing the same, and method of fabricating the same |
Country Status (3)
Country | Link |
---|---|
KR (1) | KR101442176B1 (en) |
CN (1) | CN101393917B (en) |
TW (1) | TWI495037B (en) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102008047591B4 (en) | 2007-09-18 | 2019-08-14 | Samsung Electronics Co., Ltd. | A method of manufacturing a semiconductor device of reduced thickness |
KR101623123B1 (en) | 2009-07-23 | 2016-05-23 | 삼성전자주식회사 | Semiconductor device and method of fabricating the same |
KR101131890B1 (en) * | 2009-10-09 | 2012-04-03 | 주식회사 하이닉스반도체 | Method for manufacturing semiconductor device with buried gate |
KR101096875B1 (en) * | 2009-12-09 | 2011-12-22 | 주식회사 하이닉스반도체 | Method for manufacturing semiconductor having buried gate |
KR20130053278A (en) * | 2011-11-15 | 2013-05-23 | 에스케이하이닉스 주식회사 | Semiconductor device for increasing bitline contact area and module and system using the device |
KR101920247B1 (en) * | 2012-09-17 | 2018-11-20 | 삼성전자 주식회사 | Semiconductor device and fabricating method thereof |
KR101991943B1 (en) | 2012-11-13 | 2019-06-25 | 삼성전자주식회사 | Semiconductor devices and methods of manufacturing the same |
KR102271773B1 (en) * | 2014-09-16 | 2021-07-01 | 삼성전자주식회사 | Method of fabricating semiconductor device |
KR102707542B1 (en) * | 2016-12-02 | 2024-09-20 | 삼성전자주식회사 | Semiconductor memory device and method of forming the same |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1098167A (en) * | 1996-09-20 | 1998-04-14 | Nippon Steel Corp | Semiconductor memory device and manufacture thereof |
KR20030006982A (en) * | 2001-07-11 | 2003-01-23 | 가부시키가이샤 히타치세이사쿠쇼 | A semiconductor integrated circuit device and a method of manufacturing thereof |
US7034408B1 (en) * | 2004-12-07 | 2006-04-25 | Infineon Technologies, Ag | Memory device and method of manufacturing a memory device |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5973369A (en) * | 1997-03-11 | 1999-10-26 | Nec Corporation | SRAM having P-channel TFT as load element with less series-connected high resistance |
JP4860022B2 (en) * | 2000-01-25 | 2012-01-25 | エルピーダメモリ株式会社 | Manufacturing method of semiconductor integrated circuit device |
-
2008
- 2008-08-26 KR KR1020080083457A patent/KR101442176B1/en active IP Right Grant
- 2008-09-17 TW TW097135639A patent/TWI495037B/en active
- 2008-09-18 CN CN2008102152075A patent/CN101393917B/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1098167A (en) * | 1996-09-20 | 1998-04-14 | Nippon Steel Corp | Semiconductor memory device and manufacture thereof |
KR20030006982A (en) * | 2001-07-11 | 2003-01-23 | 가부시키가이샤 히타치세이사쿠쇼 | A semiconductor integrated circuit device and a method of manufacturing thereof |
US7034408B1 (en) * | 2004-12-07 | 2006-04-25 | Infineon Technologies, Ag | Memory device and method of manufacturing a memory device |
Also Published As
Publication number | Publication date |
---|---|
TWI495037B (en) | 2015-08-01 |
CN101393917B (en) | 2012-11-14 |
CN101393917A (en) | 2009-03-25 |
TW200924106A (en) | 2009-06-01 |
KR20090029637A (en) | 2009-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5544075B2 (en) | Semiconductor device with reduced thickness, electronic product employing the same, and method of manufacturing the same | |
KR101442176B1 (en) | Semiconductor device with reduced thickness, electronic products employing the same, and method of fabricating the same | |
KR100846613B1 (en) | Semiconductor device and its manufacturing method | |
US20210249418A1 (en) | Semiconductor devices and methods of forming semiconductor devices | |
JP3311070B2 (en) | Semiconductor device | |
US9236501B2 (en) | Dummy bit line MOS capacitor and device using the same | |
JP5731858B2 (en) | Semiconductor device and manufacturing method of semiconductor device | |
US7851303B2 (en) | Semiconductor device and manufacturing method thereof | |
US20070296010A1 (en) | Pick-up structure for dram capacitors and dram process | |
EP1804288A2 (en) | Semiconductor memory device with recessed gate and method for making the same | |
US6605835B2 (en) | Ferroelectric memory and its method of fabrication | |
JP2009158591A (en) | Semiconductor device and process for manufacturing same | |
US10910384B2 (en) | Memory devices and methods of fabricating the same | |
US20090001437A1 (en) | Integrated Circuit Devices Including Recessed Conductive Layers and Related Methods | |
US8507999B2 (en) | Semiconductor device, method of fabricating the same, and semiconductor module and electronic system including the semiconductor device | |
US20100065898A1 (en) | Integrated circuit semiconductor device having different gate stacks in cell region and core/peripheral region and method of manufacturing the same | |
US8013373B2 (en) | Semiconductor device having MOS-transistor formed on semiconductor substrate and method for manufacturing thereof | |
KR100335121B1 (en) | Semiconductor memory device and method for fabricating the same | |
CN110534150B (en) | Memory device and method of manufacturing the same | |
JP2004311706A (en) | Semiconductor device and its manufacturing method | |
JP2002217383A (en) | Semiconductor integrated-circuit device and method for manufacturing the same | |
US7955927B2 (en) | Semiconductor device and fabricating method thereof | |
JP2008085244A (en) | Semiconductor device and manufacturing method therefor | |
JP2013254860A (en) | Method for manufacturing semiconductor device | |
JP2011129761A (en) | Method of manufacturing semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180831 Year of fee payment: 5 |