[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR101251994B1 - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
KR101251994B1
KR101251994B1 KR1020050072794A KR20050072794A KR101251994B1 KR 101251994 B1 KR101251994 B1 KR 101251994B1 KR 1020050072794 A KR1020050072794 A KR 1020050072794A KR 20050072794 A KR20050072794 A KR 20050072794A KR 101251994 B1 KR101251994 B1 KR 101251994B1
Authority
KR
South Korea
Prior art keywords
electrode
subpixel
subpixel electrode
hypotenuse
liquid crystal
Prior art date
Application number
KR1020050072794A
Other languages
Korean (ko)
Other versions
KR20070003494A (en
Inventor
김현욱
신경주
창학선
유승후
도희욱
엄윤성
정미혜
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to US11/477,644 priority Critical patent/US7656487B2/en
Priority to TW095123938A priority patent/TW200707041A/en
Priority to JP2006182962A priority patent/JP2007011377A/en
Priority to CN2006101534660A priority patent/CN1908786B/en
Publication of KR20070003494A publication Critical patent/KR20070003494A/en
Priority to US12/689,075 priority patent/US7847901B2/en
Application granted granted Critical
Publication of KR101251994B1 publication Critical patent/KR101251994B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • G02F1/134354Subdivided pixels, e.g. for grey scale or redundancy the sub-pixels being capacitively coupled
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)

Abstract

본 발명은 기판, 상기 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 화소 전극, 그리고 상기 화소 전극과 마주하는 공통 전극을 포함하며, 상기 제1 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변 및 상기 제2변과 빗각을 이루고 상기 제1변과 만나며 서로 나란한 한 쌍의 제1 빗변을 가지고, 상기 제2 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변과 만나며 상기 제1 부화소 전극의 제1 빗변과 실질적으로 나란하거나 수직인 한 쌍의 제1 빗변을 가지고, 상기 제1 및 제2 부화소 전극의 제1변이 서로 인접하고, 상기 제1 및 제2 부화소 전극의 제1변 길이는 서로 다르며, 상기 제1 부화소 전극의 제1 빗변과 상기 제2 부화소 전극의 제1 빗변은 서로 엇갈리는 액정 표시 장치이다. 본 발명에서는 시인성을 좋게 하면서 개구율도 높일 수 있는 전극을 만들 수 있다. 또 액정 제어력이 강화되고 응답 속도 및 투과율이 현저히 좋아진다. 그리고 텍스처에 의한 화질 열화를 막을 수 있고, 색들 사이의 균형을 맞추기 쉽다.The present invention includes a substrate, a pixel electrode formed on the substrate, the pixel electrode including first and second subpixel electrodes, and a common electrode facing the pixel electrode, wherein the first subpixel electrode faces each other. A first side opposite to the side and the second side, and a pair of first hypotenuses formed at an oblique angle with the first side and the second side and meeting the first side and parallel to each other, wherein the second subpixel electrode faces each other And a second side, and a pair of first hypotenuses that meet the first side and are substantially parallel or perpendicular to a first hypotenuse of the first subpixel electrode, wherein the first side of the first and second subpixel electrodes is formed. The sides adjacent to each other, the length of the first side of the first and second subpixel electrodes are different from each other, and the first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode are crossed with each other. to be. In the present invention, it is possible to make the electrode which can improve the aperture ratio while improving visibility. In addition, the liquid crystal control power is enhanced, and the response speed and transmittance are remarkably improved. And it can prevent image quality deterioration and it is easy to balance the colors.

액정표시장치, 투과율, lateral field, Zcell, 6개구부, 시인성구조 LCD, Transmittance, Lateral Field, Zcell, 6 Holes, Visibility Structure

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}[0001] LIQUID CRYSTAL DISPLAY [0002]

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고,1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 두 부화소에 대한 등가 회로도이고,2 is an equivalent circuit diagram of two subpixels of a liquid crystal display according to an exemplary embodiment of the present invention.

도 3 내지 도 5는 본 발명의 여러 실시예에 따른 액정 표시판 조립체의 화소 전극과 공통 전극의 배치도이고,3 to 5 are layout views of a pixel electrode and a common electrode of a liquid crystal panel assembly according to various embodiments of the present disclosure.

도 6은 도 3 내지 도 5에 도시한 여러 부화소 전극의 기본이 되는 단위 전극의 평면도이고,6 is a plan view of a unit electrode that is the basis of various subpixel electrodes illustrated in FIGS. 3 to 5;

도 7a 및 도 7b는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 화소 전극과 공통 전극의 배치도이고,7A and 7B are layout views of a pixel electrode and a common electrode of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 8은 본 발명의 한 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이고,8 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to an exemplary embodiment of the present invention.

도 9는 본 발명의 한 실시예에 따른 액정 표시판 조립체의 배치도이고,9 is a layout view of a liquid crystal panel assembly according to an exemplary embodiment of the present invention.

도 10은 도 9의 액정 표시판 조립체를 X-X 선을 따라 잘라 도시한 단면도이고,FIG. 10 is a cross-sectional view of the liquid crystal panel assembly of FIG. 9 taken along the line X-X.

도 11은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이고,11 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 12는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이고,12 is a layout view of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 13은 도 12의 액정 표시판 조립체를 XIII-XIII 선을 따라 잘라 도시한 단면도이고,FIG. 13 is a cross-sectional view of the liquid crystal panel assembly of FIG. 12 taken along the line XIII-XIII.

도 14는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이고,14 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 15는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 하부 표시판의 배치도이고,15 is a layout view of a lower panel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 16은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 상부 표시판의 배치도이고,16 is a layout view of an upper panel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 17은 도 15의 하부 표시판과 도 16의 상부 표시판을 포함하는 액정 표시판 조립체의 배치도이고,FIG. 17 is a layout view of a liquid crystal panel assembly including the lower panel of FIG. 15 and the upper panel of FIG. 16.

도 18은 도 17의 액정 표시판 조립체를 XVIII-XVIII 선을 따라 잘라 도시한 단면도이고,FIG. 18 is a cross-sectional view of the liquid crystal panel assembly of FIG. 17 taken along the line XVIII-XVIII.

도 19는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이고,19 is a layout view of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 20은 본 발명의 다른 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이고,20 is an equivalent circuit diagram of one pixel of a liquid crystal display according to another exemplary embodiment of the present invention.

도 21 및 도 22는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이다.21 and 22 are layout views of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

<도면부호의 설명><Description of Drawing>

12, 22: 편광판 11, 21: 배향막12, 22: polarizing plates 11, 21: alignment film

71-79, 71c, 71e, 71g, 72d, 72f, 72h, 73d, 73f, 73h: 공통 전극 절개부71-79, 71c, 71e, 71g, 72d, 72f, 72h, 73d, 73f, 73h: common electrode incision

91-95, 91c, 91e, 91g, 92d, 93d, 92f, 93f, 92h, 93h: 화소 전극 절개부91-95, 91c, 91e, 91g, 92d, 93d, 92f, 93f, 92h, 93h: pixel electrode cutout

81, 81a, 81b, 82, 82a, 82b: 접촉 보조 부재81, 81a, 81b, 82, 82a, 82b: contact auxiliary member

110, 210: 기판110, 210: substrate

121, 121a, 121b, 129a, 129b: 게이트선121, 121a, 121b, 129a, 129b: gate line

124, 124a-124e: 게이트 전극 131, 131a-131e: 유지 전극선124, 124a-124e: gate electrode 131, 131a-131e: sustain electrode line

137, 137a1, 137a2, 137b, 137ca, 137cb, 137d-137f: 유지 전극137, 137a1, 137a2, 137b, 137ca, 137cb, 137d-137f: sustain electrode

140: 게이트 절연막 154, 154a-154e: 반도체140: gate insulating film 154, 154a-154e: semiconductor

163b, 163e, 165a, 165b, 165e: 저항성 접촉 부재163b, 163e, 165a, 165b, 165e: resistive contact member

171, 171a, 171b, 179, 179a, 179b: 데이터선171, 171a, 171b, 179, 179a, 179b: data line

173, 173a-173e: 소스 전극173, 173a-173e: source electrode

175, 175a-175e, 177, 177a-177e, 178: 드레인 전극175, 175a-175e, 177, 177a-177e, 178: drain electrode

180: 보호막180: shield

181a, 181b, 182, 182a, 182b, 185, 185a, 185b, 185c, 185d: 접촉 구멍181a, 181b, 182, 182a, 182b, 185, 185a, 185b, 185c, 185d: contact hole

191, 191a-191h, 193: 화소 전극191, 191a-191h, 193: pixel electrode

220: 차광 부재 230: 색필터220: light blocking member 230: color filter

250: 덮개막 270: 공통 전극250: overcoat 270: common electrode

300: 액정 표시판 조립체 400: 게이트 구동부300: liquid crystal panel assembly 400: gate driver

500: 데이터 구동부 600: 신호 제어부500: Data driver 600: Signal controller

800: 계조 전압 생성부800: a gradation voltage generating section

본 발명은 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display device.

액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 들어 있는 액정층을 포함한다. 액정 표시 장치는 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고, 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.The liquid crystal display device is one of the most widely used flat panel display devices, and includes two display panels having an electric field generating electrode such as a pixel electrode and a common electrode, and a liquid crystal layer interposed therebetween. The liquid crystal display displays an image by applying a voltage to the electric field generating electrode to generate an electric field in the liquid crystal layer, thereby determining the orientation of the liquid crystal molecules in the liquid crystal layer and controlling the polarization of the incident light.

액정 표시 장치는 또한 각 화소 전극에 연결되어 있는 스위칭 소자 및 스위칭 소자를 제어하여 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 다수의 신호선을 포함한다.The liquid crystal display device further includes a switching element connected to each pixel electrode, and a plurality of signal lines such as a gate line and a data line for controlling the switching element to apply a voltage to the pixel electrode.

이러한 액정 표시 장치 중에서도, 전기장이 인가되지 않은 상태에서 액정 분자의 장축을 상하 표시판에 대하여 수직을 이루도록 배열한 수직 배향 방식(vertically aligned mode)의 액정 표시 장치는 대비비가 크고 기준 시야각이 넓어서 각광받고 있다. 여기에서 기준 시야각이란 대비비가 1:10인 시야각 또는 계조간 휘도 반전 한계 각도를 의미한다.Among such liquid crystal display devices, a liquid crystal display device having a vertically aligned mode in which the long axis of the liquid crystal molecules are arranged perpendicular to the upper and lower display panels without an electric field applied to the liquid crystal display device is gaining attention due to its large contrast ratio and wide reference viewing angle. . Herein, the reference viewing angle means a viewing angle with a contrast ratio of 1:10 or a luminance reversal limit angle between gradations.

수직 배향 방식의 액정 표시 장치에서 넓은 기준 시야각을 구현하기 위한 구체적인 방법으로는 전기장 생성 전극에 절개부를 형성하는 방법과 전기장 생성 전극 위 또는 아래에 돌기를 형성하는 방법 등이 있다. 절개부와 돌기는 액정 분자 가 기울어지는 방향(tilt direction)을 결정하므로, 이들을 적절하게 배치하여 액정 분자의 경사 방향을 여러 방향으로 분산시킴으로써 기준 시야각을 넓힐 수 있다.Specific methods for implementing a wide reference viewing angle in a vertical alignment liquid crystal display include a method of forming an incision in the field generating electrode and a method of forming protrusions on or under the field generating electrode. Since the cutout and the protrusion determine the tilt direction of the liquid crystal molecules, the reference viewing angle can be widened by appropriately arranging them and dispersing the tilt direction of the liquid crystal molecules in various directions.

그런데 돌기나 절개부가 있는 부분은 빛이 투과하기 어려우므로 이들이 많을수록 개구율이 떨어진다. 개구율을 높이기 위하여 화소 전극을 넓힌 초고개구율 구조가 제시되었다. 그러나 이 경우 화소 전극 사이의 거리가 가깝고 화소 전극과 데이터선 사이의 거리도 가까워서 화소 전극 가장자리 부근에 강한 측방향 전기장(lateral field)이 형성된다. 이러한 측방향 전기장으로 인하여 액정 분자들의 배향이 흐트러지고 이에 따라 텍스처(texture)나 빛샘이 생기며 응답 시간이 길어진다.However, the portion with the protuberance and the incision is difficult to transmit light, and the larger the number, the lower the aperture ratio. In order to increase the aperture ratio, an ultra-high opening ratio structure in which a pixel electrode is widened is proposed. However, in this case, the distance between the pixel electrodes is close and the distance between the pixel electrode and the data line is also close, so that a strong lateral field is formed near the edge of the pixel electrode. Due to this lateral electric field, the alignment of the liquid crystal molecules is disturbed, resulting in texture or light leakage and a long response time.

또한 수직 배향 모드의 액정 표시 장치는 전면 시인성에 비하여 측면 시인성이 떨어진다. 예를 들어, 절개부가 구비된 PVA(patterned vertically aligned) 방식의 액정 표시 장치의 경우에는 측면으로 갈수록 영상이 밝아져서, 심한 경우에는 높은 계조 사이의 휘도 차이가 없어져 그림이 뭉그러져 보이기도 한다.In addition, the liquid crystal display of the vertical alignment mode is less lateral visibility than the front visibility. For example, in the case of a patterned vertically aligned (PVA) type liquid crystal display device having an incision, the image becomes brighter toward the side, and in severe cases, the luminance difference between the high grays is disappeared, and the picture may be clumped.

본 발명이 이루고자 하는 한 기술적 과제는 액정 표시 장치의 개구율을 높이면서 응답 속도 및 투과율을 향상하는 것이다.SUMMARY OF THE INVENTION It is an object of the present invention to improve the response rate and transmittance while increasing the aperture ratio of a liquid crystal display device.

본 발명이 이루고자 하는 다른 기술적 과제는 측면 시인성을 향상하는 것이다.Another technical problem to be achieved by the present invention is to improve side visibility.

본 발명의 실시예에 따른 액정 표시 장치는 기판, 상기 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 화소 전극, 그리고 상기 화소 전극과 마주하는 공통 전극을 포함하며, 상기 제1 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변 및 상기 제2변과 빗각을 이루고 상기 제1변과 만나며 서로 나란한 한 쌍의 제1 빗변을 가지고, 상기 제2 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변과 만나며 상기 제1 부화소 전극의 제1 빗변과 실질적으로 나란하거나 수직인 한 쌍의 제1 빗변을 가지고, 상기 제1 및 제2 부화소 전극의 제1변이 서로 인접하고, 상기 제1 및 제2 부화소 전극의 제1변 길이는 서로 다르며, 상기 제1 부화소 전극의 제1 빗변과 상기 제2 부화소 전극의 제1 빗변은 서로 엇갈린다.A liquid crystal display according to an exemplary embodiment of the present invention includes a substrate, a pixel electrode formed on the substrate, the pixel electrode including first and second subpixel electrodes, and a common electrode facing the pixel electrode. The pixel electrode has a first side and a second side facing each other, and a pair of first hypotenuses that form an oblique angle with the first side and the second side and meet the first side and are parallel to each other. The electrode has a first side and a second side facing each other, and a pair of first hypotenuses that meet with the first side and are substantially parallel or perpendicular to a first hypotenuse of the first subpixel electrode. First sides of the second subpixel electrodes are adjacent to each other, lengths of the first sides of the first and second subpixel electrodes are different from each other, and a first hypotenuse of the first subpixel electrode and a first side of the second subpixel electrode are different from each other. 1 hypotenuses are staggered.

상기 제1 부화소 전극의 제1 빗변 및 상기 제2 부화소 전극의 제1 빗변과 실질적으로 45˚를 이루는 편광축을 가지는 편광자를 더 포함할 수 있다.The light emitting device may further include a polarizer having a polarization axis substantially 45 ° with the first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode.

상기 제1 부화소 전극의 제1변 중앙은 상기 제2 부화소 전극의 제1변 중앙과 정렬되어 있을 수 있다.The center of the first side of the first subpixel electrode may be aligned with the center of the first side of the second subpixel electrode.

상기 제1 부화소 전극은 상기 제1 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가질 수 있으며, 상기 제2 부화소 전극은 상기 제2 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가질 수 있다. 상기 제1 부화소 전극의 제1 빗변은 상기 제2 부화소 전극의 제1 빗변과 직각을 이룰 수 있다.The first subpixel electrode may further have a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first subpixel electrode, wherein the second subpixel electrode is the first of the second subpixel electrode. It may further have a pair of second hypotenuses that meet at a right angle to the hypotenuse. The first hypotenuse of the first subpixel electrode may be perpendicular to the first hypotenuse of the second subpixel electrode.

상기 제2 부화소 전극은 상기 제1 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함할 수 있다.The second subpixel electrode may include first and second electrode pieces separated from each other with the first subpixel electrode interposed therebetween.

상기 제1 전극편은 상기 제2 부화소 전극의 제1 빗변을 가지고, 상기 제2 전극편은 상기 제2 부화소 전극의 제1 빗변과 직각인 한 쌍의 제2 빗변을 가질 수 있다.The first electrode piece may have a first hypotenuse of the second subpixel electrode, and the second electrode piece may have a pair of second hypotenuses perpendicular to the first hypotenuse of the second subpixel electrode.

상기 제1 부화소 전극의 제1 빗변은 상기 제2 부화소 전극의 제1 빗변과 나란할 수 있다.The first hypotenuse of the first subpixel electrode may be parallel to the first hypotenuse of the second subpixel electrode.

상기 제1 부화소 전극의 높이와 상기 제2 부화소 전극의 높이는 실질적으로 동일할 수 있다.The height of the first subpixel electrode and the height of the second subpixel electrode may be substantially the same.

상기 제2 부화소 전극의 제1변 길이는 상기 제1 부화소 전극의 제2변 길이의 1.8배 내지 2 배일 수 있다.The length of the first side of the second subpixel electrode may be 1.8 to 2 times the length of the second side of the first subpixel electrode.

상기 제1 부화소 전극과 제2 부화소 전극 사이의 거리는 5.5-7.5μm일 수 있다.The distance between the first subpixel electrode and the second subpixel electrode may be 5.5-7.5 μm.

상기 공통 전극에 형성되어 있는 제1 경사 방향 결정 부재를 더 포함할 수 있다.The method may further include a first inclination direction determining member formed on the common electrode.

상기 제1 경사 방향 결정 부재는 상기 제1 및 제2 부화소 전극 각각을 가로지르며 상기 제1 및 제2 부화소 전극의 제1 빗변과 실질적으로 평행한 사선부를 가지는 복수의 제1 절개부를 포함할 수 있다.The first oblique direction determining member may include a plurality of first cutouts that cross each of the first and second subpixel electrodes and have diagonal portions that are substantially parallel to first hypotenuses of the first and second subpixel electrodes. Can be.

상기 제1 절개부의 너비는 9.5-10.5μm일 수 있다.The first cutout may have a width of 9.5-10.5 μm.

상기 제1 절개부는 상기 제1 절개부의 사선부와 연결되고 상기 제1 및 제2 부화소 전극의 제1변 및 제2변과 중첩하며 상기 사선부와 135도보다 큰 각도를 이 루는 변을 가지는 종단부를 더 포함할 수 있다.The first cutout may be connected to an oblique part of the first cutout part and overlap a first side and a second side of the first and second subpixel electrodes and have an angle greater than 135 degrees with the diagonal part. The branch may further comprise a termination.

상기 제2 부화소 전극에 형성되어 있는 제2 경사 방향 결정 부재를 더 포함할 수 있다.The display apparatus may further include a second oblique direction determining member formed on the second subpixel electrode.

상기 제2 경사 방향 결정 부재는 상기 제2 부화소 전극을 이등분하며 상기 제2 부화소 전극의 제1 빗변과 실질적으로 평행한 사선부를 가지는 제2 절개부를 포함할 수 있다.The second oblique direction determining member may include a second cutout that bisects the second subpixel electrode and has an oblique portion that is substantially parallel to the first hypotenuse of the second subpixel electrode.

상기 제2 절개부의 너비는 8-10μm일 수 있다.The width of the second cutout may be 8-10 μm.

상기 기판 위에 형성되어 있는 유지 전극을 더 포함하고, 상기 유지 전극은 행 방향으로 인접한 제1 부화소 전극과 제2 부화소 전극 경계 부분에 위치하고, 상기 제1 절개부의 종단부는 상기 유지 전극과 중첩하며, 상기 유지 전극의 변과 이에 인접한 상기 종단부의 변 사이의 거리는 1μm 이상일 수 있다.A sustain electrode formed on the substrate, wherein the sustain electrode is positioned at a boundary between a first subpixel electrode and a second subpixel electrode adjacent in a row direction, and an end portion of the first cutout overlaps the sustain electrode; The distance between the side of the sustain electrode and the side of the terminal adjacent thereto may be 1 μm or more.

상기 제1 절개부의 사선부와 상기 제1 또는 제2 부화소 전극의 제1 빗변 사이의 거리 및 상기 제2 절개부의 사선부와 상기 제1 절개부의 사선부 사이의 거리는 25-40μm일 수 있다.The distance between the oblique portion of the first cutout portion and the first hypotenuse of the first or second subpixel electrode, and the distance between the diagonal portion of the second cutout portion and the diagonal portion of the first cutout portion may be 25-40 μm.

상기 제1 절개부와 상기 제2 절개부 사이의 거리는 상기 제1 절개부와 상기 제1 또는 제2 부화소 전극의 제1 빗변 사이의 거리보다 짧을 수 있다.The distance between the first cutout and the second cutout may be shorter than a distance between the first cutout and a first hypotenuse of the first or second subpixel electrode.

상기 제2 절개부의 사선부와 상기 제1 절개부의 사선부 사이의 거리는 20-30μm이고, 상기 제2 부화소 전극의 제1 빗변과 상기 제1 절개부의 사선부 사이의 거리는 30-40μm일 수 있다.The distance between the oblique portion of the second incision and the oblique portion of the first incision may be 20-30 μm, and the distance between the first hypotenuse of the second subpixel electrode and the oblique portion of the first incision may be 30-40 μm. .

상기 제2 절개부의 사선부는 상기 제1 부화소 전극을 가로지르는 상기 제1 절개부의 사선부와 이어질 수 있다.The diagonal portion of the second cutout portion may be connected to the diagonal portion of the first cutout portion crossing the first subpixel electrode.

상기 제1 부화소 전극과 상기 제2 부화소 전극의 전압은 서로 다를 수 있다.Voltages of the first subpixel electrode and the second subpixel electrode may be different from each other.

상기 제1 부화소 전극의 면적이 상기 제2 부화소 전극의 면적보다 작고 상기 제1 부화소 전극의 전압이 상기 제2 부화소 전극의 전압보다 높을 수 있다.An area of the first subpixel electrode may be smaller than an area of the second subpixel electrode, and a voltage of the first subpixel electrode may be higher than a voltage of the second subpixel electrode.

상기 제2 부화소 전극의 면적은 상기 제1 부화소 전극 면적의 1.8배 내지 2배일 수 있다.An area of the second subpixel electrode may be 1.8 to 2 times the area of the first subpixel electrode.

상기 제1 부화소 전극과 상기 제2 부화소 전극은 하나의 영상 정보로부터 얻어진 서로 다른 데이터 전압을 인가 받을 수 있다.The first subpixel electrode and the second subpixel electrode may receive different data voltages obtained from one image information.

상기 제1 부화소 전극과 연결되어 있는 제1 박막 트랜지스터, 상기 제2 부화소 전극과 연결되어 있는 제2 박막 트랜지스터, 상기 제1 박막 트랜지스터와 연결되어 있는 제1 신호선, 상기 제2 박막 트랜지스터와 연결되어 있는 제2 신호선, 그리고 상기 제1 및 제2 박막 트랜지스터와 연결되어 있으며 상기 제1 및 제2 신호선과 교차하는 제3 신호선을 더 포함할 수 있다.A first thin film transistor connected to the first subpixel electrode, a second thin film transistor connected to the second subpixel electrode, a first signal line connected to the first thin film transistor, and connected to the second thin film transistor The display device may further include a second signal line and a third signal line connected to the first and second thin film transistors and intersecting the first and second signal lines.

상기 제1 및 제2 박막 트랜지스터는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 턴온되어 상기 제3 신호선으로부터의 신호를 전달할 수 있다.The first and second thin film transistors may be turned on according to signals from the first and second signal lines, respectively, to transmit signals from the third signal line.

상기 제1 및 제2 박막 트랜지스터는 각각 상기 제3 신호선으로부터의 신호에 따라 턴온되어 상기 제1 및 제2 신호선으로부터의 신호를 전달할 수있다.The first and second thin film transistors may be turned on according to signals from the third signal line, respectively, to transmit signals from the first and second signal lines.

상기 제1 부화소 전극과 상기 제2 부화소 전극은 용량성 결합되어 있을 수 있다.The first subpixel electrode and the second subpixel electrode may be capacitively coupled.

상기 제1 부화소 전극과 연결되어 있는 제1 박막 트랜지스터, 상기 제1 박막 트랜지스터와 연결되어 있는 제1 신호선, 그리고 상기 제1 박막 트랜지스터와 연결되어 있으며 상기 제1 신호선과 교차하는 제2 신호선을 더 포함할 수 있다.The first thin film transistor is connected to the first subpixel electrode, the first signal line is connected to the first thin film transistor, and the second signal line is connected to the first thin film transistor and crosses the first signal line. It may include.

상기 제1 및 제2 부화소 전극이 서로 연결되어 있을 수 있다.The first and second subpixel electrodes may be connected to each other.

본 발명의 다른 실시예에 따른 액정 표시 장치는 서로 마주하는 한 쌍의 나란한 빗변을 각각 가지며 상기 빗변과 빗각을 이루는 방향으로 배열되어 있는 제1 및 제2 부화소 전극을 포함하는 화소 전극, 상기 화소 전극과 마주하는 공통 전극, 상기 화소 전극과 상기 공통 전극 사이에 들어 있는 액정층, 상기 제2 부화소 전극에 구비되어 있고, 상기 빗변과 평행하며, 상기 액정층의 액정 분자의 경사 방향을 결정하는 복수의 제1 경사 방향 결정 부재, 그리고 상기 공통 전극에 구비되어 있고, 상기 빗변과 실질적으로 평행한 제1 부분을 포함하고, 상기 빗변 사이 또는 상기 빗변과 상기 제1 경사 방향 결정 부재 사이에 배치되어 있으며, 상기 액정층의 액정 분자의 경사 방향을 결정하는 복수의 제2 경사 방향 결정 부재를 포함하며, 상기 제1 및 제2 부화소 전극은 각각 상기 제1 및 제2 경사 방향 결정 부재와 상기 빗변에 의하여 복수의 부영역으로 나뉘고, 상기 제1 부화소 전극의 부영역 수효와 상기 제2 부화소 전극의 부영역 수효는 서로 다르며, 상기 제1 부화소 전극의 빗변과 상기 제2 부화소 전극의 빗변은 서로 엇갈린다.A liquid crystal display according to another exemplary embodiment of the present invention includes a pixel electrode including a first and second subpixel electrodes each having a pair of parallel hypotenuses facing each other and arranged in a direction forming an oblique angle with the hypotenuse, the pixel A common electrode facing the electrode, a liquid crystal layer interposed between the pixel electrode and the common electrode, provided in the second subpixel electrode, parallel to the hypotenuse, and determining the inclination direction of the liquid crystal molecules of the liquid crystal layer; A plurality of first oblique direction determining members, and a first portion provided on the common electrode and substantially parallel to the hypotenuse, and disposed between the hypotenuse or between the hypotenuse and the first oblique direction determining member And a plurality of second oblique direction determining members for determining oblique directions of liquid crystal molecules of the liquid crystal layer, and before the first and second subpixels. Is divided into a plurality of subregions by the first and second oblique direction determining members and the hypotenuse, respectively, and the subregion number of the first subpixel electrode and the subregion number of the second subpixel electrode are different from each other. The hypotenuse of the first subpixel electrode and the hypotenuse of the second subpixel electrode are staggered from each other.

상기 제1 부화소 전극의 제1 빗변 및 상기 제2 부화소 전극의 제1 빗변과 실질적으로 45˚를 이루는 편광축을 가지는 편광자를 더 포함할 수 있다.The light emitting device may further include a polarizer having a polarization axis substantially 45 ° with the first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode.

상기 부영역의 면적은 실질적으로 동일할 수 있다.The area of the subregion may be substantially the same.

상기 부영역의 면적은 상기 빗변에서 멀수록 작을 수 있다.The area of the subregion may be smaller as it is farther from the hypotenuse.

본 발명의 다른 실시예에 따른 액정 표시 장치는 기판, 상기 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 제1 화소 전극, 상기 기판 위에 형성되어 있으며 제3 및 제4 부화소 전극을 포함하는 제2 화소 전극, 그리고 상기 제1 및 제2 화소 전극과 마주하는 공통 전극을 포함하며, 상기 제1 및 제3 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변 및 제2변과 빗각을 이루고 상기 제1변과 만나며 서로 나란한 한 쌍의 제1 빗변을 가지고, 상기 제2 및 제4 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변과 만나며 상기 제1 및 제3 부화소 전극의 제1 빗변의 일부와 실질적으로 나란하거나 수직인 한 쌍의 제1 빗변을 가지고, 상기 제1 및 제2 부화소 전극의 제1변이 서로 인접하고, 상기 제3 및 제4 부화소 전극의 제1변이 서로 인접하고, 상기 제1 및 제2 부화소 전극의 제1변 길이는 서로 다르고, 상기 제3 및 제4 부화소 전극의 제1변 길이는 서로 다르고, 상기 제1 부화소 전극의 제1 빗변과 상기 제2 부화소 전극의 제1 빗변은 서로 엇갈리고, 상기 제3 부화소 전극의 제1 빗변과 상기 제4 부화소 전극의 제1 빗변은 서로 엇갈린다.A liquid crystal display according to another exemplary embodiment of the present invention includes a substrate, a first pixel electrode formed on the substrate, the first pixel electrode including first and second subpixel electrodes, and a third and fourth subpixel electrode formed on the substrate. A second pixel electrode including a second electrode; and a common electrode facing the first and second pixel electrodes, wherein the first and third subpixel electrodes face each other; The first side and the second side has a pair of first hypotenuses formed at an oblique angle with one side and a second side and meet with the first side and parallel to each other, wherein the second and fourth subpixel electrodes face each other, and the A pair of first hypotenuses that meet the first side and are substantially parallel or perpendicular to a portion of the first hypotenuse of the first and third subpixel electrodes, wherein the first sides of the first and second subpixel electrodes are mutually Adjacent and first shifts of the third and fourth subpixel electrodes Adjacent to each other, lengths of first sides of the first and second subpixel electrodes are different from each other, lengths of first sides of the third and fourth subpixel electrodes are different from each other, and first hypotenuses of the first subpixel electrode And the first hypotenuse of the second subpixel electrode are staggered with each other, and the first hypotenuse of the third subpixel electrode is staggered with each other.

상기 제1 내지 제4 부화소 전극은 상기 제1 내지 제4 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지고, 상기 제1 및 제3 부화소 전극의 제1 빗변은 각각 상기 제2 및 제4 부화소 전극의 제1 빗변과 직각을 이루고, 상기 제1 부화소 전극의 제1 및 제2 빗변과 상기 제3 부화소 전극의 제1 및 제2 빗변이 각각 인접하고, 상기 제4 부화소 전극의 제1 및 제2 빗변과 상기 제2 부화소 전극의 제1 및 제2 빗변이 각각 인접하고, 상기 제1 부화소 전극의 제1변 중앙은 상기 제2 부화소 전극의 제1변 중앙과 정렬되어 있고, 상기 제3 부화소 전극의 제1변 중앙은 상기 제4부화소 전극의 제1변 중앙과 정렬되어 있을 수 있다.The first to fourth subpixel electrodes further have a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first to fourth subpixel electrodes, and include the first and third subpixel electrodes. The hypotenuses are perpendicular to the first hypotenuse of the second and fourth subpixel electrodes, respectively, and the first and second hypotenuses of the first subpixel electrode and the first and second hypotenuses of the third subpixel electrode, respectively. Adjacent to the first and second hypotenuses of the fourth subpixel electrode and the first and second hypotenuses of the second subpixel electrode, respectively, and the center of the first side of the first subpixel electrode is the second The center of the first side of the subpixel electrode may be aligned, and the center of the first side of the third subpixel electrode may be aligned with the center of the first side of the fourth subpixel electrode.

상기 제2 부화소 전극은 상기 제1 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함하고, 상기 제4 부화소 전극은 상기 제3 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함하고, 상기 제1 및 제3 부화소 전극은 상기 제1 및 제3 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지고, 상기 제1 전극편은 상기 제2 및 제4 부화소 전극의 제1 빗변을 가지고, 상기 제2 전극편은 상기 제2 및 제4 부화소 전극의 제1 빗변과 직각인 한 쌍의 제2 빗변을 가지고, 상기 제1 및 제3 부화소 전극의 제1 빗변은 상기 제2 및 제4 부화소 전극의 제1 빗변과 나란하며, 상기 제2 부화소 전극의 제1 전극편의 제1 빗변과 상기 제4 부화소 전극의 제1 전극편의 제1 빗변이 인접하고, 상기 제1 부화소 전극의 제1 및 제2 빗변과 상기 제3 부화소 전극의 제1 및 제2 빗변이 각각 인접할 수 있다.The second subpixel electrode includes first and second electrode pieces separated from each other with the first subpixel electrode interposed therebetween, and the fourth subpixel electrode is disposed between the third subpixel electrode. A first and second subpixel electrodes separated from each other, wherein the first and third subpixel electrodes further include a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first and third subpixel electrodes. The first electrode piece has a first hypotenuse of the second and fourth subpixel electrodes, and the second electrode piece is a pair of second perpendicular to the first hypotenuse of the second and fourth subpixel electrodes. The first hypotenuse of the first and third subpixel electrodes is parallel to the first hypotenuse of the second and fourth subpixel electrodes, and has a first hypotenuse of the first electrode piece of the second subpixel electrode. And the first hypotenuse of the first electrode piece of the fourth subpixel electrode are adjacent to each other, and the first and the first subpixel electrodes of the first subpixel electrode. The second hypotenuse and the first and second hypotenuses of the third subpixel electrode may be adjacent to each other.

상기 제1 내지 제4 부화소 전극의 제1변 또는 제2변과 상기 제1 빗변 또는 제2 빗변은 실질적으로 45˚ 또는 135˚를 이룰 수 있다.The first side or the second side of the first to fourth subpixel electrodes and the first side or the second side may be substantially 45 ° or 135 °.

상기 제1 내지 제4 부화소 전극의 높이는 서로 실질적으로 동일할 수 있다.The heights of the first to fourth subpixel electrodes may be substantially the same.

상기 제2 및 제3 부화소 전극의 제1변 길이는 상기 제1 및 제4 부화소 전극의 제2변 길이의 1.8배 내지 2 배일 수 있다.The length of the first side of the second and third subpixel electrodes may be 1.8 to 2 times the length of the second side of the first and fourth subpixel electrodes.

본 발명의 다른 실시예에 따른 액정 표시 장치는 기판, 상기 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 화소 전극, 그리고 상기 화소 전 극과 마주하는 공통 전극을 포함하며, 상기 제1 및 제2 부화소 전극은 각각 서로 나란한 한 쌍의 굴곡변을 가지고, 상기 공통 전극은 제1 절개부를 포함하고, 상기 제1 및 제2 부화소 전극은 제2 절개부를 포함하고, 상기 제2 절개부의 너비가 상기 제1 절개부의 너비보다 크다.A liquid crystal display according to another exemplary embodiment of the present invention includes a substrate, a pixel electrode formed on the substrate, the pixel electrode including first and second subpixel electrodes, and a common electrode facing the pixel electrode. The first and second subpixel electrodes each have a pair of curved sides parallel to each other, the common electrode includes a first cutout, the first and second subpixel electrodes include a second cutout, and the second The width of the incision is greater than the width of the first incision.

상기 제2 절개부의 너비가 상기 제1 절개부의 너비보다 1-2μm 클 수 있다.The width of the second cutout may be 1-2 μm greater than the width of the first cutout.

상기 제1 절개부의 너비는 9.5-10.5μm이고, 상기 제2 절개부의 너비는 8-10μm일 수 있다.The width of the first cutout may be 9.5-10.5 μm, and the width of the second cutout may be 8-10 μm.

상기 제1 부화소 전극과 상기 제2 부화소 전극 사이의 거리는 5.5-7.5μm일 수 있다.The distance between the first subpixel electrode and the second subpixel electrode may be 5.5-7.5 μm.

상기 기판 위에 형성되어 있고, 상기 제1 부화소 전극과 상기 제2 부화소 전극 사이의 경계 부분에 위치하는 유지 전극을 더 포함하고, 상기 제1 절개부 또는 제2 절개부는 상기 유지 전극과 중첩하는 부분을 포함하고, 상기 유지 전극의 변과 이에 인접한 상기 제1 절개부 또는 상기 제2 절개부가 상기 유지 전극과 중첩하는 부분의 변 사이의 거리는 1μm 이상일 수 있다.A sustain electrode formed on the substrate and positioned at a boundary portion between the first subpixel electrode and the second subpixel electrode, wherein the first cutout portion or the second cutout portion overlaps the sustain electrode; The distance between the side of the sustain electrode and the side of the portion where the first cutout portion or the second cutout portion overlaps with the sustain electrode may be 1 μm or more.

상기 제1 절개부 또는 상기 제2 절개부에서 상기 유지 전극과 중첩하는 부분은 끝으로 갈수록 폭이 좁아질 수 있다.A portion overlapping the sustain electrode in the first cutout or the second cutout may be narrower toward the end.

첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.DETAILED DESCRIPTION Embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. The present invention may, however, be embodied in many different forms and should not be construed as limited to the embodiments set forth herein.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.In the drawings, the thickness is enlarged to clearly represent the layers and regions. Like parts are designated with like reference numerals throughout the specification. When a portion of a layer, film, region, plate, etc. is said to be "on top" of another part, this includes not only when the other part is "right on" but also another part in the middle. Conversely, when a part is "directly over" another part, it means that there is no other part in the middle.

먼저, 도 1 및 도 2를 참고하여 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 상세하게 설명한다.First, a liquid crystal display according to an embodiment of the present invention will be described in detail with reference to FIGS. 1 and 2. FIG.

도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 두 부화소에 대한 등가 회로도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 2 is an equivalent circuit diagram of two subpixels of the liquid crystal display according to an exemplary embodiment of the present invention.

도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이와 연결된 게이트 구동부(400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.1, a liquid crystal display according to an exemplary embodiment of the present invention includes a liquid crystal panel assembly 300, a gate driver 400 connected to the liquid crystal panel assembly 300, a data driver 500, a data driver A gradation voltage generator 800 connected to the gradation voltage generator 500, and a signal controller 600 for controlling the gradation voltage generator 800 and the gradation voltage generator 800.

액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(도시하지 않음)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)를 포함한다. 반면, 도 2에 도시한 구조로 볼 때 액정 표시판 조립체(300)는 서로 마주하는 하부 및 상부 표시판(100, 200)과 그 사이에 들어 있는 액정층(3)을 포함한다.The liquid crystal panel assembly 300 includes a plurality of signal lines (not shown) and a plurality of pixels PX connected to the plurality of signal lines (not shown) and arranged in a substantially matrix form when viewed in an equivalent circuit. 2, the liquid crystal display panel assembly 300 includes lower and upper display panels 100 and 200 facing each other and a liquid crystal layer 3 interposed therebetween.

신호선은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선( 도시하지 않음)과 데이터 신호를 전달하는 복수의 데이터선(도시하지 않음)을 포함한다. 게이트선은 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 데이터선은 대략 열 방향으로 뻗으며 서로가 거의 평행하다.The signal line includes a plurality of gate lines (not shown) that transmit gate signals (also referred to as " scan signals ") and a plurality of data lines (not shown) that transmit data signals. The gate lines extend substantially in the row direction and are substantially parallel to each other, and the data lines extend substantially in the column direction and are substantially parallel to each other.

각 화소(PX)는 한 쌍의 부화소를 포함하며, 각 부화소는 액정 축전기(liquid crystal capacitor)(CLCa, CLCb)를 포함한다. 두 부화소 중 적어도 하나는 게이트선, 데이터선 및 액정 축전기(CLCa, CLCb)와 연결된 스위칭 소자(도시하지 않음)를 포함한다.Each pixel PX includes a pair of subpixels, and each subpixel includes liquid crystal capacitors C LC a and C LC b. At least one of the two subpixels includes a switching element (not shown) connected to the gate line, the data line, and the liquid crystal capacitors C LC a and C LC b.

액정 축전기(CLCa/CLCb)는 하부 표시판(100)의 부화소 전극(PEa/PEb)과 상부 표시판(200)의 공통 전극(CE)을 두 단자로 하며 부화소 전극(PEa/PEb)과 공통 전극(CE) 사이의 액정층(3)은 유전체로서 기능한다. 한 쌍의 부화소 전극(PEa, PEb)은 서로 분리되어 있으며 하나의 화소 전극(PE)을 이룬다. 공통 전극(CE)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있을 수 있다.The liquid crystal capacitor C LC a / C LC b has a sub-pixel electrode PEa / PEb of the lower panel 100 and a common electrode CE of the upper panel 200 as two terminals, and the sub-pixel electrodes PEa / PEb. And the liquid crystal layer 3 between the common electrode CE function as a dielectric. The pair of subpixel electrodes PEa and PEb are separated from each other and form one pixel electrode PE. The common electrode CE is formed on the entire surface of the upper panel 200 and receives the common voltage Vcom. The liquid crystal layer 3 has negative dielectric anisotropy, and the liquid crystal molecules of the liquid crystal layer 3 may be aligned such that their major axes are perpendicular to the surfaces of the two display panels in the absence of an electric field.

한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있다. 도 2는 공간 분할의 한 예로서 각 화소(PX)가 상부 표시판(200)의 영역에 기 본색 중 하나를 나타내는 색 필터(CF)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(CF)는 하부 표시판(100)의 부화소 전극(PEa, PEb) 위 또는 아래에 형성할 수도 있다.On the other hand, in order to implement color display, each pixel PX uniquely displays one of primary colors (space division), or each pixel PX alternately displays a basic color (time division) So that the desired color is recognized by the spatial and temporal sum of these basic colors. Examples of basic colors include red, green, and blue. 2 illustrates that each pixel PX includes a color filter CF representing one of the primary colors in an area of the upper panel 200 as an example of spatial division. Unlike FIG. 2, the color filter CF may be formed above or below the subpixel electrodes PEa and PEb of the lower panel 100.

표시판(100, 200)의 바깥 면에는 각각 편광자(polarizer)(도시하지 않음)가 구비되어 있는데, 반사형 액정 표시 장치의 경우에는 두 개의 편광자 중 하나가 생략될 수 있다. 두 편광자의 편광축은 직교할 수 있으며, 직교 편광자인 경우 전기장이 없는 액정층(3)에 들어온 입사광을 차단한다.Polarizers (not shown) are provided on the outer surfaces of the display panels 100 and 200, and one of the two polarizers may be omitted in the case of a reflective liquid crystal display. The polarization axes of the two polarizers may be orthogonal, and in the case of the orthogonal polarizer, incident light entering the liquid crystal layer 3 having no electric field is blocked.

다시 도 1을 참고하면, 계조 전압 생성부(800)는 화소(PX)의 투과율과 관련된 복수의 계조 전압(또는 기준 계조 전압)을 생성한다.Referring back to FIG. 1, the gray voltage generator 800 generates a plurality of gray voltages (or reference gray voltages) related to the transmittance of the pixel PX.

게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선과 연결되어 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호(Vg)를 게이트선에 인가한다.The gate driver 400 is connected to the gate line of the liquid crystal panel assembly 300 to apply a gate signal Vg formed by a combination of the gate on voltage Von and the gate off voltage Voff to the gate line.

데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선과 연결되어 있으며, 계조 전압 생성부(800)로부터의 계조 전압을 선택하고 이를 데이터 신호로서 데이터선에 인가한다. 그러나 계조 전압 생성부(800)가 모든 계조에 대한 전압을 모두 제공하는 것이 아니라 정해진 수의 기준 계조 전압만을 제공하는 경우에, 데이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 신호를 선택한다.The data driver 500 is connected to a data line of the liquid crystal panel assembly 300 and selects a gray scale voltage from the gray voltage generator 800 and applies it to the data line as a data signal. However, when the gradation voltage generator 800 provides only a predetermined number of reference gradation voltages instead of providing all the voltages for all gradations, the data driver 500 divides the reference gradation voltage and supplies the gradation voltage And selects a data signal among them.

신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등을 제어한다.The signal controller 600 controls the gate driver 400, the data driver 500, and the like.

이러한 구동 장치(400, 500, 600, 800) 각각은 적어도 하나의 집적 회로 칩의 형태로 액정 표시판 조립체(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 표시판 조립체(300)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board)(도시하지 않음) 위에 장착될 수도 있다. 이와는 달리, 이들 구동 장치(400, 500, 600, 800)가 액정 표시판 조립체(300)에 집적될 수도 있다. 또한, 구동 장치(400, 500, 600, 800)는 단일 칩으로 집적될 수 있으며, 이 경우 이들 중 적어도 하나 또는 이들을 이루는 적어도 하나의 회로 소자가 단일 칩 바깥에 있을 수 있다.Each of the driving devices 400, 500, 600, and 800 may be directly mounted on the liquid crystal panel assembly 300 in the form of at least one integrated circuit chip, or may be a flexible printed circuit film (not shown) Or may be attached to the liquid crystal panel assembly 300 in the form of a tape carrier package (TCP), or may be mounted on a separate printed circuit board (not shown). Alternatively, these driving devices 400, 500, 600, and 800 may be integrated in the liquid crystal panel assembly 300. In addition, the drivers 400, 500, 600, 800 may be integrated into a single chip, in which case at least one of them, or at least one circuit element constituting them, may be outside of a single chip.

그러면, 도 3 내지 도 7b를 참고하여 앞서 설명한, 액정 표시판 조립체의 화소 전극, 공통 전극 및 색필터의 상세 구조에 대하여 설명한다.Next, detailed structures of the pixel electrode, the common electrode, and the color filter of the liquid crystal panel assembly described above will be described with reference to FIGS. 3 to 7B.

도 3 내지 도 5는 본 발명의 여러 실시예에 따른 액정 표시판 조립체의 화소 전극과 공통 전극의 배치도이고, 도 6은 도 3 내지 도 5에 도시한 여러 부화소 전극의 기본이 되는 단위 전극의 평면도이고, 도 7a 및 도 7b는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 화소 전극과 공통 전극의 배치도이다.3 to 5 are layout views of a pixel electrode and a common electrode of a liquid crystal panel assembly according to various embodiments of the present invention, and FIG. 6 is a plan view of a unit electrode that is the basis of various subpixel electrodes illustrated in FIGS. 3 to 5. 7A and 7B are layout views of a pixel electrode and a common electrode of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 3 내지 도 7b에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치의 각 화소 전극(pixel electrode)(191)은 서로 분리되어 있으며 열 방향으로 인접한 한 쌍의 제1 및 제2 부화소 전극(191a, 191b)을 포함한다. 제1 및 제2 부화소 전극(191a, 191b)은 절개부(91, 92, 93, 94, 95)를 가지며, 공통 전극(270)은 제1 및 제2 부화소 전극(191a, 191b)과 마주하는 절개부(cutout)(71, 72, 73, 74, 75, 76, 77, 78, 79)를 가진다. 또한 적색, 녹색 및 청색 색필터(230R, 230G, 230B)는 열 방향으로 인접한 화소 전극(191)을 따라 뻗어 있다.As shown in FIG. 3 to FIG. 7B, each pixel electrode 191 of the liquid crystal display according to the exemplary embodiment of the present invention is separated from each other and adjacent to each other in a pair of first and second columns. Sub-pixel electrodes 191a and 191b. The first and second subpixel electrodes 191a and 191b have cutouts 91, 92, 93, 94, and 95, and the common electrode 270 is formed with the first and second subpixel electrodes 191a and 191b. With opposing cutouts 71, 72, 73, 74, 75, 76, 77, 78, 79. In addition, the red, green, and blue color filters 230R, 230G, and 230B extend along the adjacent pixel electrodes 191 in the column direction.

한 화소 전극(191)을 이루는 제1 부화소 전극(191a)과 제2 부화소 전극(191b)은 각각 별개의 스위칭 소자(도시하지 않음)와 연결될 수 있다. 이와는 달리, 제1 부화소 전극(191a)은 스위칭 소자(도시하지 않음)와 연결되고 제2 부화소 전극(191b)은 제1 부화소 전극(191a)과 용량성 결합되어 있을 수 있다. 각 스위칭 소자는 하나의 게이트선과 하나의 데이터선에 연결되어 있다. 도 3 내지 도 5에서 도면 부호 171은 두 부화소 전극(191a, 191b)이 각각 자신의 스위칭 소자에 연결될 경우의 데이터선을 나타낸다.The first subpixel electrode 191a and the second subpixel electrode 191b constituting one pixel electrode 191 may be connected to separate switching elements (not shown). Alternatively, the first subpixel electrode 191a may be connected to a switching element (not shown), and the second subpixel electrode 191b may be capacitively coupled to the first subpixel electrode 191a. Each switching element is connected to one gay line and one data line. 3 through 5, reference numeral 171 denotes a data line when two subpixel electrodes 191a and 191b are connected to their switching elements, respectively.

먼저 도 3 및 도 4에 도시한 배치에 대하여 설명한다.First, the arrangement shown in FIGS. 3 and 4 will be described.

도 3 및 도 4에서 제1 및 제2 부화소 전극(191a, 191b)은 도 6에 도시한 단위 전극(193)과 같은 모양이거나, 행 방향으로 인접한 한 쌍의 단위 전극(193)이 예를 들면 상단 및 하단에서 이어져 있는 모양이고, 공통 전극(270)의 절개부(71-73)는 도 6에 도시한 절개부(70)와 실질적으로 서로 합동이다. 도 3 및 도 4에 도시한 부화소 전극(191a, 191b) 및 절개부(71-73, 91-93)의 배치는 도 6에 도시한 단위 전극(193) 및 절개부(70) 배치가 행 방향 및 열 방향으로 반복되어 만들어진다.3 and 4, the first and second subpixel electrodes 191a and 191b have the same shape as the unit electrode 193 illustrated in FIG. 6, or a pair of unit electrodes 193 adjacent in the row direction may be used as an example. For example, the shape is connected to the upper and lower ends, and the cutouts 71-73 of the common electrode 270 are substantially congruent with the cutout 70 shown in FIG. 6. The arrangement of the subpixel electrodes 191a and 191b and the cutouts 71-73 and 91-93 illustrated in FIGS. 3 and 4 is performed by arranging the unit electrodes 193 and the cutout 70 illustrated in FIG. 6. It is made repeatedly in the direction and column direction.

도 6에 도시한 바와 같이, 단위 전극(193)은 한 쌍의 굴곡변(curved edge)(193o1, 193o2) 및 한 쌍의 가로변(transverse edge)(193t)을 가지며 대략 갈매기 모양(chevron)이다. 한 쌍의 굴곡변은 가로변(193t)과 둔각, 예를 들면 약 135˚를 이루며 만나는 볼록변(convex edge)(193o1) 및 가로변(193t)과 예각, 예를 들면 약 45˚를 이루며 만나는 오목변(concave edge)(193o2)을 포함한다. 굴곡변(193o1, 193o2)은 한 쌍의 빗변이 대략 직각으로 만나 이루어지므로 그 꺾인 각도는 대략 직각이다. 단위 전극(193)에는 오목변(193o2) 상의 오목 꼭지점(CV)에서 볼록변(193o1) 상의 볼록 꼭지점(VV)을 향하여 대략 단위 전극(193) 중심까지 뻗어 있는 절개부(90)가 형성되어 있다.As shown in FIG. 6, the unit electrode 193 has a pair of curved edges 193o1 and 193o2 and a pair of transverse edges 193t and is approximately chevron. A pair of curved edges are convex edges 193o1 that meet the horizontal side (193t) and obtuse angle, for example, about 135 °, and concave edges that meet the acute angle, eg about 45 °, with the horizontal edge (193t). (concave edge) 193o2. The curved edges 193o1 and 193o2 have a pair of hypotenuses formed at substantially right angles so that the angle of bending is approximately right angles. The unit electrode 193 is formed with an incision 90 extending from the concave vertex CV on the concave side 193o2 to the convex vertex VV on the convex side 193o1 to approximately the center of the unit electrode 193. .

공통 전극(270)의 절개부(70)는 굴곡점(CP)을 가지는 굴곡부(70o), 굴곡부(70o)의 굴곡점(CP)에 연결되어 있는 중앙 가로부(70t1), 그리고 굴곡부(70o)의 양 끝에 연결되어 있는 한 쌍의 종단 가로부(70t2)를 포함한다. 절개부(70)의 굴곡부(70o)는 직각으로 만나는 한 쌍의 사선부로 이루어지고, 단위 전극(193)의 굴곡변(193o1, 193o2)과 거의 평행하며, 단위 전극(193)을 좌반부와 우반부로 이등분한다. 절개부(70)의 중앙 가로부(70t1)는 굴곡부(70o)와 둔각, 예를 들면 약 135˚를 이루며, 대략 단위 전극(193)의 볼록 꼭지점(VV)을 향하여 뻗어 있다. 종단 가로부(70t2)는 단위 전극(193)의 가로변(193t)과 정렬되어 있으며 굴곡부(70o)와 둔각, 예를 들면 약 135˚를 이룬다.The cutout 70 of the common electrode 270 has a bent portion 70o having a bend point CP, a central horizontal portion 70t1 connected to a bend point CP of the bent portion 70o, and a bent portion 70o. It includes a pair of end horizontal portion 70t2 connected to both ends of the. The bent portion 70o of the incision 70 consists of a pair of oblique portions that meet at right angles and is substantially parallel to the bent sides 193o1 and 193o2 of the unit electrode 193, and the unit electrode 193 is left and right half. Divide into wealth The central horizontal portion 70t1 of the cutout 70 forms an obtuse angle, for example, about 135 ° with the bent portion 70o and extends toward the convex vertex VV of the unit electrode 193. The terminal horizontal portion 70t2 is aligned with the horizontal side 193t of the unit electrode 193 and forms an obtuse angle, for example, about 135 ° with the bent portion 70o.

단위 전극(193)은 절개부(90, 70)에 의하여 4개의 부영역(sub-area)(S1, S2, S3, S4)으로 나뉘며, 각 부영역(S1-S4)은 절개부(70)의 굴곡부(70o) 및 단위 전극(193)의 굴곡변(193o)에 의하여 정의되는 두 개의 주 변(primary edge)을 가진다. 주 변 사이의 거리, 즉 부영역의 너비(W)는 약 25-40μm 정도인 것이 바람직하다.The unit electrode 193 is divided into four sub-areas S1, S2, S3, and S4 by the cutouts 90 and 70, and each subregion S1-S4 is a cutout 70. Has two primary edges defined by the bent portion 70o and the bent edge 193o of the unit electrode 193. The distance between the periphery, i.e. the width W of the subregion, is preferably about 25-40 m.

단위 전극(193)과 절개부(70)는 단위 전극(193)의 볼록 꼭지점(VV)과 오목 꼭지점(CV)를 잇는 가상의 직선(앞으로 "가로 중심선"이라 함)에 대하여 대략 반전 대칭이다.The unit electrode 193 and the cutout 70 are approximately inverted symmetric with respect to an imaginary straight line (hereinafter referred to as a "horizontal center line") connecting the convex vertex (VV) and the concave vertex (CV) of the unit electrode 193.

도 3 및 도 4에 도시한 바와 같이, 제2 부화소 전극(191b)은 단위 전극(193) 두 개가 오목변과 볼록변이 인접하도록 상단과 하단에서 연결된 모양으로서, 두 단위 전극(193) 사이의 간극과 이 간극에 연결되는 절개부(90)가 새로운 하나의 절개부(92)를 이룬다. 이 절개부(92)는 제2 부화소 전극(191b)을 좌반부와 우반부로 이등분하는 굴곡부와 이에 연결된 가로부를 포함하는 것으로 볼 수 있다.3 and 4, the second subpixel electrode 191b has a shape in which two unit electrodes 193 are connected at an upper end and a lower end such that a concave side and a convex side are adjacent to each other. The gap and the cutout 90 connected to this gap form a new cutout 92. The cutout 92 may be regarded as including a bent portion and a horizontal portion connected to the second subpixel electrode 191b, which is bisected into a left half portion and a right half portion.

도 6에 나타낸 것과 같이, 가로변(193t)의 길이(L)를 그 단위 전극의 길이라 하고 가로변(193t) 사이의 거리(H)를 그 단위 전극의 높이라고 정의하고 단위 전극을 포함하는 부화소 전극의 길이와 높이도 동일한 방식으로 정의하면, 도 3 및 도 4에 나타낸 제1 부화소 전극(191a)과 제2 부화소 전극(191b)의 높이는 실질적으로 동일하며, 제2 부화소 전극(191b)의 길이는 제1 부화소 전극(191a)의 길이(L)의 대략 1.8배 내지 2배이다. 따라서 제2 부화소 전극(191b)의 면적이 제1 부화소 전극(191a)의 면적의 대략 1.8배 내지 2배이다.As shown in Fig. 6, the length L of the horizontal side 193t is defined as the length of the unit electrode, and the distance H between the horizontal side 193t is defined as the height of the unit electrode, and the subpixel including the unit electrode is shown. If the length and height of the electrode are also defined in the same manner, the heights of the first subpixel electrode 191a and the second subpixel electrode 191b illustrated in FIGS. 3 and 4 are substantially the same, and the second subpixel electrode 191b is the same. ) Is approximately 1.8 to 2 times the length L of the first subpixel electrode 191a. Therefore, the area of the second subpixel electrode 191b is approximately 1.8 to 2 times the area of the first subpixel electrode 191a.

도 3 및 도 4를 참고하면, 제1 부화소 전극(191a)과 제2 부화소 전극(191b)은 행 방향 및 열 방향으로 교대로 배치되어 있다.3 and 4, the first subpixel electrode 191a and the second subpixel electrode 191b are alternately arranged in a row direction and a column direction.

부화소 전극(191a, 191b)의 행 방향 배치를 보면, 제1 부화소 전극(191a)의 가로 중심선과 제2 부화소 전극(191b)의 가로 중심선이 동일 직선 상에 놓이며, 제1 부화소 전극(191a)의 볼록변과 제2 부화소 전극(191b)의 오목변이 인접하고, 제1 부화소 전극(191a)의 오목변과 제2 부화소 전극(191b)의 볼록변이 인접한다.In the row arrangement of the subpixel electrodes 191a and 191b, the horizontal centerline of the first subpixel electrode 191a and the horizontal centerline of the second subpixel electrode 191b are positioned on the same straight line, and the first subpixel is disposed on the same straight line. The convex side of the electrode 191a and the concave side of the second subpixel electrode 191b are adjacent, and the concave side of the first subpixel electrode 191a and the convex side of the second subpixel electrode 191b are adjacent.

열 방향으로는, 두 부화소 전극(191a, 191b)의 길이가 다르므로 여러 가지 형태의 배치를 고려할 수 있다. 그 중 하나는 두 부화소 전극(191a, 191b)의 굴곡변이 서로 엇갈리도록 하는 것이며, 도 3에 도시한 예에서는 제1 부화소 전극(191a)이 제2 부화소 전극(191b)의 중앙에 정렬되도록 배치되어 있다. 다른 하나는 부화소 전극(191a, 191b)의 두 굴곡변 중 어느 한 쪽이 서로 이어지도록 하는 것이며, 도 4에 도시한 예에서는 제1 부화소 전극(191a)과 제2 부화소 전극(191b)의 볼록변(왼쪽 변)과 오목변(오른쪽 변)이 번갈아 정렬되도록 배치되어 있다.In the column direction, since the lengths of the two subpixel electrodes 191a and 191b are different, various types of arrangements may be considered. One of them causes the curved sides of the two subpixel electrodes 191a and 191b to cross each other. In the example shown in FIG. 3, the first subpixel electrode 191a is aligned with the center of the second subpixel electrode 191b. It is arranged to be. The other is that one of two curved sides of the subpixel electrodes 191a and 191b are connected to each other. In the example shown in FIG. 4, the first subpixel electrode 191a and the second subpixel electrode 191b are connected to each other. The convex side (left side) and the concave side (right side) of are alternately arranged.

구체적으로 설명하자면, 도 3에 도시한 예에서는, 제1 부화소 전극(191a)을 이등분하는 절개부(71)의 굴곡부가 제2 부화소 전극(191b)을 이등분하는 절개부(92)의 굴곡부와 이어진다. 따라서 제1 부화소 전극(191a)의 볼록변 및 오목변은 각각 제2 부화소 전극(191b)의 단위 전극들을 이등분하는 절개부(72, 73)의 굴곡부와 이어진다. 다시 말하면, 인접한 두 부화소행에서 부화소 전극(191a, 191b)의 굴곡변 또는 절개부(92)의 굴곡부는 공통 전극(270) 절개부(71-73)의 굴곡부와 이어진다.Specifically, in the example shown in FIG. 3, the bent portion of the cut portion 71 that bisects the second subpixel electrode 191b into the bent portion of the cut portion 71 that bisects the first subpixel electrode 191a. Leads to. Therefore, the convex side and the concave side of the first subpixel electrode 191a are connected to the bent portions of the cutouts 72 and 73 which bisect the unit electrodes of the second subpixel electrode 191b, respectively. In other words, the curved edges of the subpixel electrodes 191a and 191b or the curved portion of the cutout 92 in the two adjacent subpixel rows are connected to the curved portions of the cutouts 71-73 of the common electrode 270.

이에 반해, 도 4에 도시한 예에서는 제1 부화소 전극(191a)의 볼록변이 제2 부화소 전극(191b)의 볼록변 또는 제2 부화소 전극(191)을 이등분하는 절개부(92)의 굴곡부와 이어지고, 제1 부화소 전극(191a)의 오목변은 제2 부화소 전극(191b)의 절개부(92)의 굴곡부 또는 제2 부화소 전극(191b)의 오목변과 이어진다. 다시 말하면, 인접한 두 부화소행에서 부화소 전극(191a, 191b)의 굴곡변 또는 절개부(92)의 굴곡부가 서로 이어지고, 공통 전극(270) 절개부(71-73)의 굴곡부도 서로 이어진다.In contrast, in the example illustrated in FIG. 4, the convex side of the first subpixel electrode 191a of the cutout 92 dividing the convex side of the second subpixel electrode 191b or the second subpixel electrode 191 is bisected. The concave side of the first subpixel electrode 191a is connected to the concave side of the bent portion 92 of the cutout 92 of the second subpixel electrode 191b or the concave side of the second subpixel electrode 191b. In other words, the curved edges of the subpixel electrodes 191a and 191b or the curved portions of the cutout 92 are connected to each other in the two adjacent subpixel rows, and the curved portions of the cutouts 71-73 of the common electrode 270 are also connected to each other.

한편, 도 3에서는 제1 부화소 전극(191a)과 제2 부화소 전극(191b)이 중앙에 정렬해 있기 때문에 데이터선(171) 또한 규칙적으로 일정한 주기로 배열되어 있다. 그러나 도 4에서는 길이가 1:2인 제1 부화소 전극(191a)과 제2 부화소 전극(191b)이 왼쪽, 오른쪽 번갈아 정렬하므로 데이터선(171) 사이의 간격 또한 1:2의 비율로 번갈아 나타난다.In FIG. 3, since the first subpixel electrode 191a and the second subpixel electrode 191b are aligned at the center, the data lines 171 are also regularly arranged at regular intervals. However, in FIG. 4, since the first subpixel electrode 191a having the length of 1: 2 and the second subpixel electrode 191b are alternately arranged left and right, the interval between the data lines 171 is also alternated at a ratio of 1: 2. appear.

다음 도 5에 도시한 배치에 대하여 설명한다.Next, the arrangement shown in FIG. 5 will be described.

도 5에 도시한 예에서는, 도 3에 도시한 각 화소 전극(191)에서 제1 및 제2 부화소 전극(191a, 191b) 중 하나가 한 쌍의 전극편(191a1, 191a2, 191b1, 191b2)으로 분리되어 다른 하나의 아래와 위에 배치되어 있으며, 분리된 부화소 전극(191a, 191b)에 대응하는 공통 전극(270)의 절개부(71-73) 또한 마찬가지 방식으로 절개소부(74, 75, 76, 77, 78, 79)로 분리되어 대응하는 위치에 배치되어 있다. 분리된 한 쌍의 전극편(191a1, 191a2, 191b1, 191b2)은 전기적으로 서로 연결되어 있다.In the example illustrated in FIG. 5, one of the first and second subpixel electrodes 191a and 191b of each pixel electrode 191 illustrated in FIG. 3 is a pair of electrode pieces 191a1, 191a2, 191b1, and 191b2. The cut portions 71-73 of the common electrode 270 corresponding to the separated subpixel electrodes 191a and 191b, which are separated from each other and disposed above and below the other ones, are also cut in the same manner as the cut portions 74, 75, and 76. , 77, 78, 79, and are arranged at corresponding positions. The pair of separated electrode pieces 191a1, 191a2, 191b1, and 191b2 are electrically connected to each other.

각 전극편(191a1, 191a2, 191b1, 191b2)과 각 절개소부(74-79)는 도 3에 도시한 부화소 전극(191a, 191b)을 가로 절개부(91, 93) 또는 절개부(92)의 가로부를 연결하는 가로 중심선을 따라 분리한 형태이다.Each of the electrode pieces 191a1, 191a2, 191b1, and 191b2 and the cut portions 74-79 transversely cut the subpixel electrodes 191a and 191b shown in FIG. 3 into the cut portions 91 and 93 or the cut portions 92. It is separated along the horizontal center line connecting the horizontal parts of the.

각 전극편(191a1, 191a2, 191b1, 191b2)은 실질적으로 서로 평행한 한 쌍의 가로변과 실질적으로 서로 평행한 한 쌍의 빗변을 가지며 대략 평행사변형이다. 또한 분리선을 따라 뻗어 있던 가로 방향의 절개부(91, 93) 또는 절개부(92)의 가 로부는 각 전극편(191a1, 191b1, 191a2, 191b2)의 경계가 되고, 분리선에 의하여 잘린 절개부(92)의 굴곡부를 이루는 두 사선부는 사선 형태의 절개소부(94, 95)가 된다. 이와 마찬가지로 분리선을 따라 잘린 공통 전극(270)의 절개소부(74-79)는 각각 사선부와 그 양단의 가로부를 포함한다. 절개소부(74-79)의 가로부는 사선부와 둔각을 이루며, 전극편(191a1, 191a2, 191b1, 191b2)의 가로변을 따라 이와 중첩하면서 뻗는다.다음 도 7a 및 도 7b에 도시한 배치에 대하여 설명한다.Each of the electrode pieces 191a1, 191a2, 191b1, and 191b2 has a pair of transverse sides substantially parallel to each other, and a pair of hypotenuses substantially parallel to each other, and are substantially parallelograms. In addition, the horizontal portions of the horizontal cutouts 91 and 93 or the cutouts 92 extending along the dividing line serve as boundaries between the electrode pieces 191a1, 191b1, 191a2 and 191b2, and are cut by the dividing line ( The two oblique portions forming the bent portion of 92 are oblique cut portions 94 and 95. Similarly, the cutout portions 74-79 of the common electrode 270 cut along the separation line include diagonal portions and horizontal portions at both ends thereof. The horizontal portions of the cutout portions 74-79 form obtuse angles with the oblique portions, and extend along the horizontal sides of the electrode pieces 191a1, 191a2, 191b1, and 191b2 while overlapping with each other. The arrangement shown in Figs. 7A and 7B will be described. do.

도 7a 및 도 7b에 도시한 배치는 각각 도 3 및 도 5에 도시한 배치와 기본적으로 동일하나, 제2 부화소 전극(191b) 상의 부영역의 크기가 일정하지 않다. 구체적으로는, 제2 부화소 전극(191b) 상의 부영역의 너비가 균일하지 않다. 도면을 보면, 행 방향으로 배열된 4개의 부영역 중에서 안쪽에 있는 두 부영역(SA1)의 너비(L1)가 바깥 쪽에 있는 두 부영역(SA2)의 너비(L2)보다 작다. 안쪽 부영역(SA1)의 너비(L1)는 약 20-30μm, 바깥쪽 부영역(SA2)의 너비(L2)는 약 30-40μm로 하는 것이 바람직하다.7A and 7B are basically the same as those shown in FIGS. 3 and 5, respectively, but the size of the subregion on the second subpixel electrode 191b is not constant. Specifically, the width of the subregion on the second subpixel electrode 191b is not uniform. Referring to the drawings, of the four subregions arranged in the row direction, the width L1 of the two subregions SA1 on the inner side is smaller than the width L2 of the two subregions SA2 on the outer side. Preferably, the width L1 of the inner subregion SA1 is about 20-30 μm, and the width L2 of the outer subregion SA2 is about 30-40 μm.

이와 같은 배치에서는, 행 방향 또는 열 방향으로 제1 및 제2 부화소 전극(191a, 191b)이 교대로 배치되어 전체적인 균형이 잘 맞고, 면적비가 1:2인 부화소 전극(191a, 191b)이 버리는 공간 없이 꽉 짜여 배치될 수 있으며 개구율도 높다.In this arrangement, the first and second subpixel electrodes 191a and 191b are alternately arranged in the row direction or the column direction so that the overall balance is well balanced and the subpixel electrodes 191a and 191b having an area ratio of 1: 2 are arranged. It can be arranged tightly without throwing away space and the opening ratio is high.

또한 각 색필터(230R, 230G, 230B)의 면적이 동일하기 때문에 색들 사이의 균형을 맞추기 쉽다.In addition, since the area of each color filter 230R, 230G, 230B is the same, it is easy to balance the colors.

다음, 도 1 내지 도 7b에 도시한 액정 표시 장치의 동작에 대하여 상세하게 설명한다.Next, the operation of the liquid crystal display shown in Figs. 1 to 7B will be described in detail.

신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 입력 영상 신호(R, G, B)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효, 예를 들면 1024(=210), 256(=28) 또는 64(=26) 개의 계조(gray)를 가지고 있다. 입력 제어 신호의 예로는 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등이 있다.The signal controller 600 receives an input control signal for controlling the display of the input image signals R, G, and B from an external graphic controller (not shown). The input image signals R, G, and B contain luminance information of each pixel PX, and the luminance is a predetermined number, for example, 1024 (= 2 10 ), 256 (= 2 8 ), or 64 (= 2 6 ) It has gray. Examples of the input control signal include a vertical synchronization signal Vsync, a horizontal synchronization signal Hsync, a main clock MCLK, and a data enable signal DE.

신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 입력 영상 신호(R, G, B)를 액정 표시판 조립체(300) 및 데이터 구동부(500)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 출력한다. 출력 영상 신호(DAT)는 디지털 신호로서 정해진 수효의 값(또는 계조)을 가진다.The signal controller 600 applies the input image signals R, G, and B to the operating conditions of the liquid crystal panel assembly 300 and the data driver 500 based on the input image signals R, G, and B and the input control signal. After appropriately processing and generating the gate control signal CONT1 and the data control signal CONT2, the gate control signal CONT1 is sent to the gate driver 400, and the data control signal CONT2 and the processed image signal DAT are processed. ) Is output to the data driver 500. The output video signal DAT has a predetermined number of values (or gradations) as a digital signal.

게이트 제어 신호(CONT1)는 주사 시작을 지시하는 주사 시작 신호(STV)와 게이트 온 전압(Von)의 출력 주기를 제어하는 적어도 하나의 클록 신호를 포함한다. 게이트 제어 신호(CONT1)는 또한 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE)를 더 포함할 수 있다.The gate control signal CONT1 includes at least one clock signal for controlling the output period of the scan start signal STV indicating the start of scanning and the gate-on voltage Von. The gate control signal CONT1 may further include an output enable signal OE that defines the duration of the gate on voltage Von.

데이터 제어 신호(CONT2)는 한 묶음의 부화소에 대한 영상 데이터의 전송 시작을 알리는 수평 동기 시작 신호(STH)와 액정 표시판 조립체(300)에 데이터 신호 를 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. 데이터 제어 신호(CONT2)는 또한 공통 전압(Vcom)에 대한 데이터 신호의 전압 극성(이하 "공통 전압에 대한 데이터 신호의 전압 극성"을 줄여 "데이터 신호의 극성"이라 함)을 반전시키는 반전 신호(RVS)를 더 포함할 수 있다.The data control signal CONT2 is a horizontal synchronization start signal STH indicating the start of transmission of image data to a group of subpixels, a load signal LOAD and a data clock signal for applying a data signal to the liquid crystal panel assembly 300. (HCLK). The data control signal CONT2 is also an inverted signal that inverts the voltage polarity of the data signal relative to the common voltage Vcom (hereinafter referred to as " polarity of the data signal " RVS) may be further included.

신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 한 묶음의 부화소에 대한 디지털 영상 신호(DAT)를 수신하고, 각 디지털 영상 신호(DAT)에 대응하는 계조 전압을 선택함으로써 디지털 영상 신호(DAT)를 아날로그 데이터 신호로 변환한 다음, 이를 해당 데이터선에 인가한다.In response to the data control signal CONT2 from the signal controller 600, the data driver 500 receives the digital image signal DAT for a group of subpixels, and the gray level corresponding to each digital image signal DAT. By selecting the voltage, the digital image signal DAT is converted into an analog data signal and then applied to the corresponding data line.

게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선에 인가하여 이 게이트선에 연결된 스위칭 소자를 턴온시킨다. 그러면 데이터선에 인가된 데이터 신호가 턴온된 스위칭 소자를 통하여 해당 부화소에 인가된다.The gate driver 400 applies a gate-on voltage Von to the gate line according to the gate control signal CONT1 from the signal controller 600 to turn on the switching element connected to the gate line. Then, the data signal applied to the data line is applied to the corresponding subpixel through the turned-on switching element.

도 3 내지 도 7b에서, 한 화소 전극(191)을 이루는 제1 부화소 전극(191a)과 제2 부화소 전극(191b)이 별개의 스위칭 소자와 연결되어 있는 경우, 즉 각 부화소가 각자의 스위칭 소자를 가지고 있는 경우에는, 두 부화소가 서로 다른 시간에 동일한 데이터선을 통해서 별개의 데이터 전압을 인가 받거나, 동일한 시간에 서로 다른 데이터선을 통해서 별개의 데이터 전압을 인가 받을 수 있다.3 to 7B, when the first subpixel electrode 191a and the second subpixel electrode 191b constituting one pixel electrode 191 are connected to separate switching elements, that is, each subpixel is connected to each other. In the case of having the switching element, the two subpixels may receive separate data voltages through the same data line at different times or through different data lines at the same time.

이와는 달리, 제1 부화소 전극(191a)은 스위칭 소자(도시하지 않음)와 연결되어 있고 제2 부화소 전극(191b)은 제1 부화소 전극(191a)과 용량성 결합되어 있는 경우에는, 제1 부화소 전극(191a)을 포함하는 부화소만 스위칭 소자를 통하여 데이터 전압을 인가 받고, 제2 부화소 전극(191b)을 포함하는 부화소는 제1 부화소 전극(191a)의 전압 변화에 따라 변화하는 전압을 가질 수 있다. 이때, 면적이 상대적으로 작은 제1 부화소 전극(191a)의 전압이 면적이 상대적으로 큰 제2 부화소 전극(191b)의 전압보다 높다.In contrast, when the first subpixel electrode 191a is connected to a switching element (not shown) and the second subpixel electrode 191b is capacitively coupled with the first subpixel electrode 191a, Only the subpixel including the first subpixel electrode 191a is applied with the data voltage through the switching element, and the subpixel including the second subpixel electrode 191b is changed according to the voltage change of the first subpixel electrode 191a. May have a varying voltage. In this case, the voltage of the first subpixel electrode 191a having a relatively small area is higher than the voltage of the second subpixel electrode 191b having a relatively large area.

이렇게 제1 또는 제2 액정 축전기(CLCa, CLCb)의 양단에 전위차가 생기면 표시판(100, 200)의 표면에 거의 수직인 주 전기장(전계)(primary electric field)이 액정층(3)에 생성된다. [앞으로 화소 전극(190) 및 공통 전극(270)을 아울러 "전기장 생성 전극(field generating electrode)"라 한다.] 그러면 액정층(3)의 액정 분자들은 전기장에 응답하여 그 장축이 전기장의 방향에 수직을 이루도록 기울어지며, 액정 분자가 기울어진 정도에 따라 액정층(3)에 입사광의 편광의 변화 정도가 달라진다. 이러한 편광의 변화는 편광자에 의하여 투과율 변화로 나타나며 이를 통하여 액정 표시 장치는 영상을 표시한다.In this way, when a potential difference occurs between both ends of the first or second liquid crystal capacitors C LC a and C LC b, a primary electric field substantially perpendicular to the surfaces of the display panels 100 and 200 is generated. Is generated). [Hereinafter, the pixel electrode 190 and the common electrode 270 will be referred to as " field generating electrode. &Quot; The angle of inclination is perpendicular, and the degree of change in polarization of incident light in the liquid crystal layer 3 varies according to the degree of inclination of the liquid crystal molecules. This change in polarization is represented by a change in transmittance by the polarizer, through which the liquid crystal display displays an image.

액정 분자가 기울어지는 각도는 전기장의 세기에 따라 달라지는데, 두 액정 축전기(CLCa, CLCb)의 전압이 서로 다르므로 액정 분자들이 기울어진 각도가 다르고 이에 따라 두 부화소의 휘도가 다르다. 따라서 제1 액정 축전기(CLCa)의 전압과 제2 액정 축전기(CLCb)의 전압을 적절하게 맞추면 측면에서 바라보는 영상이 정면에서 바라보는 영상에 최대한 가깝게 할 수 있으며, 즉 측면 감마 곡선을 정면 감마 곡선에 최대한 가깝게 할 수 있으며, 이렇게 함으로써 측면 시인성을 향상할 수 있다.The angle at which the liquid crystal molecules are inclined depends on the intensity of the electric field. Since the voltages of the two liquid crystal capacitors C LC a and C LC b are different from each other, the angles at which the liquid crystal molecules are inclined are different, and thus the luminance of the two subpixels is different. Therefore, if the voltage of the first liquid crystal capacitor C LC a and the voltage of the second liquid crystal capacitor C LC b are properly adjusted, the image viewed from the side can be as close as possible to the image viewed from the front, that is, the side gamma curve Can be as close as possible to the front gamma curve, thereby improving side visibility.

또한 높은 전압을 인가 받는 제1 부화소 전극(191a)의 면적을 제2 부화소 전극(191b)의 면적보다 작게 하면 측면 감마 곡선을 정면 감마 곡선에 더욱 가깝게 할 수 있다. 특히 제1 및 제2 부화소 전극(191a, 191b)의 면적비가 대략 1:2이므로 측면 감마 곡선이 정면 감마 곡선에 더욱더 가깝게 되어 측면 시인성이 더욱 좋아진다.In addition, when the area of the first subpixel electrode 191a to which a high voltage is applied is smaller than the area of the second subpixel electrode 191b, the side gamma curve may be closer to the front gamma curve. In particular, since the area ratio of the first and second subpixel electrodes 191a and 191b is approximately 1: 2, the side gamma curve becomes closer to the front gamma curve, thereby improving side visibility.

액정 분자들이 기울어지는 방향은 일차적으로 전기장 생성 전극(191, 270)의 절개부(91-93, 71-73) 및 절개소부(94, 95)(앞으로 절개부와 절개소부를 아울러 "절개부"라 하기도 함)와 부화소 전극(191a, 191b) 및 전극편(191a1, 191a2, 191b1, 191b2)(앞으로 부화소 전극과 전극편을 아울러 "부화소 전극"이라 하기도 함)의 변이 주 전기장을 왜곡하여 만들어내는 수평 성분에 의하여 결정된다. 이러한 주 전기장의 수평 성분은 절개부(91-95, 71-79)의 변과 부화소 전극(191a, 191b, 191a1, 191a2, 191b1, 191b2)의 변에 거의 수직이다.The direction in which the liquid crystal molecules are inclined is primarily referred to as the incisions 91-93 and 71-73 and the incisions 94 and 95 of the field generating electrodes 191 and 270 (in addition to the incision and the incision forward). Distortion) and subpixel electrodes 191a, 191b and electrode pieces 191a1, 191a2, 191b1, 191b2 (also referred to as "subpixel electrodes" together with subpixel electrodes and electrode pieces in the future) It is determined by the horizontal component produced. The horizontal component of the main electric field is substantially perpendicular to the sides of the cutouts 91-95 and 71-79 and the sides of the subpixel electrodes 191a, 191b, 191a1, 191a2, 191b1, and 191b2.

도 3 내지 도 7b를 참고하면, 절개부(91-95, 71-79)에 의하여 나뉜 각 부영역 위의 액정 분자들은 대부분 주 변에 수직인 방향으로 기울어지므로, 기울어지는 방향을 추려보면 대략 네 방향이다. 이와 같이 액정 분자가 기울어지는 방향을 다양하게 하면 액정 표시 장치의 기준 시야각이 커진다.3 to 7B, since the liquid crystal molecules on each of the subregions divided by the cutouts 91-95 and 71-79 are inclined in a direction perpendicular to the periphery, the four directions are approximately four. Direction. When the direction in which the liquid crystal molecules are tilted is varied in this way, the reference viewing angle of the liquid crystal display device is increased.

부영역의 너비, 즉, 공통 전극(270) 절개부(71-79)의 사선부와 부화소 전극(191a, 191b, 191a1, 191a2, 191b1, 191b2)의 빗변 또는 절개부(91-95) 사이의 간격은, 앞에서 설명하였듯이 25-40μm 정도인 것이 바람직하다. 이와 같이 하면, 주 전기장의 수평 성분을 적절하게 활용하면서도 절개부(71-79, 91-95) 등으로 인 한 개구율 저하를 줄일 수 있다.The width of the subregion, that is, between the oblique portion of the cutouts 71-79 of the common electrode 270 and the hypotenuse or cutouts 91-95 of the subpixel electrodes 191a, 191b, 191a1, 191a2, 191b1, and 191b2. As described above, the interval of is preferably about 25-40 μm. In this way, while lowering the aperture ratio due to the cutouts 71-79, 91-95 and the like, the horizontal component of the main electric field can be appropriately utilized.

한편, 이웃하는 화소 전극(191) 사이의 전압 차에 의하여 부차적으로 생성되는 부 전기장(secondary electric field)의 방향은 부영역의 주 변과 수직이다. 따라서 부 전기장의 방향과 주 전기장의 수평 성분의 방향과 일치한다. 결국 이웃하는 화소 전극(191) 사이의 부 전기장은 액정 분자들의 경사 방향의 결정을 강화하는 쪽으로 작용한다. 따라서 다른 구조의 화소 전극과 비교해서 액정 제어력이 강화되고 필요에 따라 부영역의 너비를 넓혀도 텍스처 증가로 인한 응답 속도 지연을 막을 수도 있다.On the other hand, the direction of the secondary electric field generated by the voltage difference between the neighboring pixel electrode 191 is perpendicular to the periphery of the subregion. Thus, the direction of the negative electric field coincides with the direction of the horizontal component of the main electric field. As a result, the negative electric field between neighboring pixel electrodes 191 acts to strengthen the crystal in the oblique direction of the liquid crystal molecules. Therefore, the liquid crystal control power is enhanced compared to the pixel electrode of other structure, and even if the width of the subregion is widened as necessary, the response speed delay due to the increase in texture can be prevented.

그런데, 제2 부화소 전극(191b, 191b1, 191b2)에서 안쪽 부영역은 화소 전극(191)의 경계에서 멀어 부 전기장의 영향을 적게 받는다. 그러므로 도 7a 및 도 7b에 도시한 것처럼 안쪽 부영역(SA1)의 너비(L1)를 바깥쪽 부영역(L2)의 너비보다 좁힘으로써 안쪽 부영역(SA1)과 바깥쪽 부영역(SA2)의 액정 분자들을 모두 적절히 제어할 수 있다.However, the inner subregions of the second subpixel electrodes 191b, 191b1, and 191b2 are far from the boundary of the pixel electrode 191, and thus are less affected by the negative electric field. Therefore, as shown in FIGS. 7A and 7B, the width L1 of the inner subregion SA1 is narrower than the width of the outer subregion L2 so that the liquid crystals of the inner subregion SA1 and the outer subregion SA2 are reduced. All of the molecules can be properly controlled.

이와 같은 액정 표시 장치의 동작은 1 수평 주기["1H"라고도 쓰며, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 한 주기와 동일함]를 단위로 하여 되풀이되며, 모든 화소(PX)에 한 번씩 데이터 신호가 인가되면 한 프레임(frame)의 영상이 표시되는 것이다.The operation of the liquid crystal display is repeated in units of one horizontal period (also referred to as "1H" and equal to one period of the horizontal sync signal Hsync and the data enable signal DE). If a data signal is applied once), an image of one frame is displayed.

한 프레임이 끝나면 다음 프레임이 시작되고 각 화소(PX)에 인가되는 데이터 신호의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전").At the end of one frame, the next frame starts and the state of the inversion signal RVS applied to the data driver 500 is controlled such that the polarity of the data signal applied to each pixel PX is opposite to the polarity of the previous frame ( "Frame inversion").

이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 신호의 극성이 바뀌거나(보기: 행 반전, 점 반전), 한 묶음의 화소에 인가되는 데이터 신호의 극성도 서로 다를 수 있다(보기: 열 반전, 점 반전). 이 중에서, 점 반전 등의 경우에는 인접한 데이터선에 흐르는 데이터 전압의 극성이 반대이며 각 데이터선의 전압이 정극성과 부극성을 계속하여 왕복한다. 예를 들면, 도 3 및 도 4에서 왼쪽과 오른쪽의 데이터선(171)에 흐르는 데이터 전압은 정극성(+)이지만 중간에 있는 데이터선(171)에 흐르는 데이터 전압은 부극성(-)이다. 그러나 이들의 극성은 곧 반대가 되고 이를 계속해서 반복한다.In this case, the polarities of the data signals flowing through one data line are changed (eg, row inversion and point inversion) according to the characteristics of the inversion signal RVS within one frame, or the polarities of the data signals applied to a group of pixels are also different from each other. Can be different (eg invert columns, invert points). Among these, in the case of point inversion or the like, the polarities of the data voltages flowing to adjacent data lines are reversed, and the voltages of the respective data lines continue to reciprocate with positive and negative polarities. For example, in FIG. 3 and FIG. 4, the data voltage flowing to the left and right data lines 171 is positive (+), while the data voltage flowing to the middle data line 171 is negative (−). But their polarities are soon reversed and repeat over and over.

그런데, 인접한 화소 전극(191)과 데이터선(171)은 기생 축전기를 이루고 이 기생 축전기로 인하여 화소 전극(191)의 전압이 변동한다. 예를 들어 데이터선(171)의 전압이 올라가면 화소 전극(191)의 전압도 올라가고 반대로 데이터선(171)의 전압이 내려가면 화소 전극(191)의 전압도 올라간다. 따라서 데이터선(171)의 전압이 부극성에서 정극성으로 바뀌면 화소 전극(191)의 전압이 상승하고, 반대로 데이터선(171)의 전압이 정극성에서 부극성으로 바뀌면 화소 전극(191)의 전압이 하강한다. 도 3 및 도 4에 도시한 구조에서는 하나의 화소 전극(191)이 극성이 다른 두 개의 데이터선(171)과 중첩 또는 인접하므로, 한쪽 데이터선(171)과의 기생 축전기는 화소 전극(191)의 전압을 올리는 쪽으로 작용하고, 다른쪽 데이터선(171)과의 기생 축전기는 화소 전극(191)의 전압을 내리는 쪽으로 작용한다.However, the adjacent pixel electrode 191 and the data line 171 form a parasitic capacitor, and the voltage of the pixel electrode 191 fluctuates due to the parasitic capacitor. For example, when the voltage of the data line 171 increases, the voltage of the pixel electrode 191 increases, and conversely, when the voltage of the data line 171 decreases, the voltage of the pixel electrode 191 also increases. Therefore, when the voltage of the data line 171 changes from negative polarity to positive polarity, the voltage of the pixel electrode 191 increases. On the contrary, when the voltage of the data line 171 changes from positive polarity to negative polarity, the voltage of the pixel electrode 191. This will descend. In the structures shown in FIGS. 3 and 4, since one pixel electrode 191 overlaps or adjoins two data lines 171 having different polarities, the parasitic capacitor with one data line 171 is the pixel electrode 191. The parasitic capacitor with the other data line 171 acts to lower the voltage of the pixel electrode 191.

이러한 화소 전극(191)의 전압 변동량은 화소 전극(191)과 데이터선(171) 사이의 기생 용량에 의존하며, 기생 용량은 화소 전극(191)과 데이터선(171)의 중첩 면적에 비례한다.The voltage variation of the pixel electrode 191 depends on the parasitic capacitance between the pixel electrode 191 and the data line 171, and the parasitic capacitance is proportional to the overlapping area of the pixel electrode 191 and the data line 171.

도 3 및 도 4에서 모두 하나의 화소 전극(191)이 두 개의 데이터선(171)과 중첩하지만, 도 4의 경우에 비하여 도 3의 경우가 화소 전극(191)이 두 데이터선(171)과 중첩하는 면적이 거의 동일하기 때문에 기생 축전기로 인한 전압 상승분과 전압 하강분이 상쇄되어 화소 전극(191)의 전압 변동이 작다.In FIG. 3 and FIG. 4, one pixel electrode 191 overlaps two data lines 171. However, in FIG. 3, the pixel electrode 191 is connected to two data lines 171. Since the overlapping area is almost the same, the voltage rise and voltage fall due to the parasitic capacitor cancel each other out so that the voltage variation of the pixel electrode 191 is small.

한편, 액정 축전기(CLCa, CLCb)의 양단에 전압을 인가하면 액정층(3)의 액정 분자들은 그 전압에 대응하는 안정한 상태로 재배열하고자 하는데, 액정 분자의 응답 속도가 늦기 때문에 안정한 상태에 이르기까지는 어느 정도의 시간이 소요된다. 액정 축전기(CLCa, CLCb)에 인가되는 전압을 계속해서 유지하고 있으면 액정 분자는 안정한 상태에 이르기까지 계속해서 움직이고 그 동안 광투과율(또는 휘도) 또한 변화한다. 액정 분자가 안정한 상태에 이르러 더 이상 움직이지 않으면 광투과율 또한 일정해진다.On the other hand, when a voltage is applied across the liquid crystal capacitors C LC a and C LC b, the liquid crystal molecules of the liquid crystal layer 3 try to rearrange the liquid crystal molecules in a stable state corresponding to the voltage, because the response speed of the liquid crystal molecules is slow. It takes some time to reach a stable state. If the voltage applied to the liquid crystal capacitors C LC a and C LC b is continuously maintained, the liquid crystal molecules continue to move to a stable state, during which the light transmittance (or luminance) also changes. The light transmittance also becomes constant when the liquid crystal molecules reach a stable state and no longer move.

이와 같이 안정한 상태에서의 화소 전압을 "목표 화소 전압"이라 하고 이때의 광투과율을 "목표 광투과율"이라 하면, 목표 화소 전압과 목표 광투과율은 일대일 대응 관계가 있다.When the pixel voltage in the stable state is called "target pixel voltage" and the light transmittance at this time is called "target light transmittance", the target pixel voltage and the target light transmittance have a one-to-one correspondence.

그러나 각 화소(PX)의 스위칭 소자를 턴 온시켜 데이터 전압을 인가하는 시간이 제한되어 있기 때문에, 데이터 전압을 인가하는 동안 액정 분자들이 안정한 상태에 이르기는 어렵다. 그런데 스위칭 소자가 턴 오프되더라도 액정 축전기(CLCa, CLCb) 양단의 전압차는 여전히 존재하며 이에 따라 액정 분자들이 안정한 상 태를 향하여 계속해서 움직인다. 이와 같이 액정 분자들의 배열 상태가 변하면 액정층(3)의 유전율이 바뀌고 이에 따라 액정 축전기(CLCa, CLCb)의 정전 용량이 변화한다. 스위칭 소자가 턴 오프된 상태에서는 액정 축전기(CLCa, CLCb)의 한 쪽 단자가 부유(floating) 상태에 있으므로, 누설 전류를 고려하지 않는다면 액정 축전기(CLCa, CLCb)에 저장된 총 전하는 변하지 않고 일정하다. 그러므로 액정 축전기(CLCa, CLCb)의 정전 용량 변화는 액정 축전기(CLCa, CLCb) 양단의 전압, 즉 화소 전압의 변화를 초래한다.However, since the time for applying the data voltage by turning on the switching element of each pixel PX is limited, it is difficult for the liquid crystal molecules to reach a stable state while applying the data voltage. However, even when the switching element is turned off, the voltage difference across the liquid crystal capacitors C LC a and C LC b still exists and thus the liquid crystal molecules continue to move toward a stable state. As such, when the arrangement state of the liquid crystal molecules is changed, the dielectric constant of the liquid crystal layer 3 is changed, thereby changing the capacitance of the liquid crystal capacitors C LC a and C LC b. When the switching element is turned off, one terminal of the liquid crystal capacitors C LC a and C LC b is in a floating state. Therefore, if the leakage current is not taken into account, the liquid crystal capacitors C LC a and C LC b The stored total charge remains constant. Therefore, the capacitance change of the liquid crystal capacitor (C LC a, LC b C) results in a voltage, i.e. the pixel voltage variation across the liquid crystal capacitor (C LC a, LC b C).

따라서 안정한 상태를 기준으로 한 목표 화소 전압에 대응하는 데이터 전압(앞으로 "목표 데이터 전압"이라 함)을 그대로 화소(PX)에 인가하면, 실제 화소 전압은 목표 화소 전압과 다를 것이고 이에 따라 목표 투과율을 얻을 수 없다. 특히, 목표 투과율이 그 부화소가 애초에 가지고 있던 투과율과 차이가 나면 날수록 실제 화소 전압과 목표 화소 전압의 차이는 더욱 심해진다.Therefore, if the data voltage corresponding to the target pixel voltage on the basis of the stable state (hereinafter referred to as the "target data voltage") is applied to the pixel PX as it is, the actual pixel voltage will be different from the target pixel voltage. Can not get In particular, as the target transmittance differs from the transmittance originally possessed by the subpixel, the difference between the actual pixel voltage and the target pixel voltage becomes more severe.

따라서 부화소에 인가하는 데이터 전압을 목표 데이터 전압보다 크거나 작게 할 필요가 있으며 그 방법 중 하나가 바로 DCC(dynamic capacitance compensation)이다.Therefore, it is necessary to make the data voltage applied to the subpixel larger or smaller than the target data voltage. One of the methods is dynamic capacitance compensation (DCC).

DCC는 신호 제어부(600) 또는 별도의 영상 신호 보정부에서 수행되며 임의의 부화소에 대한 한 프레임의 영상 신호[앞으로 "현재 영상 신호(current image signal)"라 함]를 그 부화소에 대한 직전 프레임의 영상 신호[앞으로 "이전 영상 신호(previous image signal)"라 함]를 기초로 하여 보정하여 보정된 현재 영상 신 호[앞으로 "보정 영상 신호(modified image signal)"라 함]를 만들어낸다. 보정 영상 신호는 기본적으로 실험 결과에 의하여 결정되며, 보정된 현재 영상 신호와 이전 영상 신호의 차는 보정 전의 현재 영상 신호와 이전 영상 신호의 차보다 대체로 크다. 그러나 현재 영상 신호와 이전 영상 신호가 동일하거나 둘 사이의 차가 작을 때에는 보정 영상 신호가 현재 영상 신호와 동일하게 할 수 있다(즉, 보정하지 않을 수 있다).The DCC is performed by the signal controller 600 or a separate image signal corrector, and the video signal of one frame (hereinafter referred to as "current image signal") for any subpixel is immediately before the subpixel. Based on the frame's video signal (hereafter referred to as the "previous image signal"), a corrected current image signal (hereafter referred to as the "modified image signal") is produced. The corrected video signal is basically determined by the experimental result, and the difference between the corrected current video signal and the previous video signal is generally larger than the difference between the current video signal before the correction and the previous video signal. However, when the current video signal and the previous video signal are the same or the difference between the two is small, the corrected video signal may be the same as the current video signal (that is, may not be corrected).

이와 같이 하면, 데이터 구동부(500)에서 각 부화소에 인가하는 데이터 전압은 목표 데이터 전압보다 높거나 낮은 전압이 된다.In this case, the data voltage applied to each subpixel by the data driver 500 becomes a voltage higher or lower than the target data voltage.

그러나 이러한 방법에 의해서도 목표 투과율을 얻기 어려울 수 있으며 이 경우에는 소정 크기의 전압 등을 미리 주어 액정 분자들을 미리 기울어지게 한 다음[이를 선경사(pretilt)라 하고 이때 인가하는 전압을 선경사 전압이라 함] 다시 본 전압을 인가하는 방법을 사용한다.However, even with this method, it may be difficult to obtain the target transmittance. In this case, the liquid crystal molecules are inclined in advance by giving a voltage of a predetermined magnitude in advance (this is called pretilt and the voltage applied at this time is called pretilt voltage). ] Apply the voltage again.

이를 위하여, 신호 제어부(600) 또는 영상 신호 보정부는 현재 프레임의 영상 신호를 보정할 때 이전 프레임의 영상 신호뿐 아니라 다음 프레임의 영상 신호[앞으로 "다음 영상 신호(next image signal)"라 함]까지도 고려한다. 예를 들어, 현재 영상 신호가 이전 영상 신호와 동일하지만, 다음 영상 신호가 현재 영상 신호와 차이가 많이 나면 현재 영상 신호를 보정하여 다음 프레임을 대비하도록 한다.To this end, the signal controller 600 or the image signal corrector may correct not only an image signal of a previous frame but also an image signal of a next frame (hereinafter, referred to as a "next image signal") when correcting an image signal of a current frame. Consider. For example, if the current video signal is the same as the previous video signal, but the next video signal is much different from the current video signal, the current video signal is corrected to prepare for the next frame.

이러한 영상 신호 및 데이터 전압의 보정은 영상 신호가 나타낼 수 있는 계조 중 최고 계조 또는 최저 계조에 대해서는 행하지 않을 수도 있으며, 행할 수도 있다. 최고 계조 또는 최저 계조에 대해서 보정을 하기 위해서 계조 전압 생성부 (800)가 생성하는 계조 전압의 범위를 영상 신호의 계조가 나타내는 목표 휘도 범위(또는 목표 투과율 범위)를 얻기 위하여 필요한 목표 데이터 전압의 범위보다 넓히는 방법을 사용할 수 있다.The correction of the video signal and the data voltage may or may not be performed for the highest or lowest gray scale among the gray scales that the video signal can represent. Range of target data voltages necessary to obtain a target luminance range (or target transmittance range) that the gray level of the image signal is represented by the gray level voltage range generated by the gray voltage generator 800 to correct the highest gray level or the lowest gray level. You can use a wider method.

이와 같이 본 실시예에 따른 액정 표시 장치에 DCC를 적용하면 액정의 응답 속도가 빨라져서 부영역의 너비를 넓힐 수 있으며, 이에 따라 개구율을 높일 수 있다.As described above, when the DCC is applied to the liquid crystal display according to the present exemplary embodiment, the response speed of the liquid crystal may be increased, thereby increasing the width of the subregion, thereby increasing the aperture ratio.

그러면 도 8 내지 도 10 및 앞에서 설명한 도 1, 도 2 및 도 5를 참고로 하여 본 발명의 한 실시예에 따른 액정 표시판 조립체에 대하여 상세하게 설명한다.Next, a liquid crystal panel assembly according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 8 to 10 and FIGS. 1, 2, and 5 described above.

도 8은 본 발명의 한 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이다.8 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to an exemplary embodiment of the present invention.

도 8을 참고하면, 본 실시예에 따른 액정 표시판 조립체는 복수 쌍의 게이트선(GLa, GLb), 복수의 데이터선(DL) 및 복수의 유지 전극선(SL)을 포함하는 신호선과 이에 연결된 복수의 화소(PX)를 포함한다.Referring to FIG. 8, the liquid crystal panel assembly according to the present exemplary embodiment includes a signal line including a plurality of pairs of gate lines GLa and GLb, a plurality of data lines DL, and a plurality of storage electrode lines SL, and a plurality of signal lines connected thereto. The pixel PX is included.

각 화소(PX)는 한 쌍의 부화소(PXa, PXb)를 포함하며, 각 부화소(PXa/PXb)는 각각 해당 게이트선(GLa/GLb) 및 데이터선(DL)에 연결되어 있는 스위칭 소자(Qa/Qb)와 이에 연결된 액정 축전기(CLCa/CLCb), 그리고 스위칭 소자(Qa/Qb) 및 유지 전극선(SL)에 연결되어 있는 유지 축전기(storage capacitor)(CSTa/CSTb)를 포함한다.Each pixel PX includes a pair of subpixels PXa and PXb, and each subpixel PXa / PXb is a switching element connected to a corresponding gate line GLa / GLb and a data line DL, respectively. Qa / Qb, the liquid crystal capacitor C LC a / C LC b connected thereto, and the storage capacitor C ST a / C connected to the switching element Qa / Qb and the storage electrode line SL. ST b).

각 스위칭 소자(Qa/Qb)는 하부 표시판(100)에 구비되어 있는 박막 트랜지스 터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(GLa/GLb )과 연결되어 있고, 입력 단자는 데이터선(DL)과 연결되어 있으며, 출력 단자는 액정 축전기(CLCa/CLCb) 및 유지 축전기(CSTa/CSTb)와 연결되어 있다.Each switching element Qa / Qb is a three-terminal element such as a thin film transistor provided in the lower panel 100, and a control terminal thereof is a gate line GLa / GLb. ), An input terminal is connected to the data line DL, and an output terminal is connected to the liquid crystal capacitors C LC a / C LC b and the storage capacitors C ST a / C ST b.

액정 축전기(CLCa/CLCb)의 보조적인 역할을 하는 유지 축전기(CSTa/CSTb)는 하부 표시판(100)에 구비된 유지 전극선(SL)과 화소 전극(PE)이 절연체를 사이에 두고 중첩되어 이루어지며 유지 전극선(SL)에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CSTa, CSTb)는 부화소 전극(PEa, PEb)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.In the storage capacitor C ST a / C ST b, which serves as an auxiliary part of the liquid crystal capacitors C LC a / C LC b, the storage electrode line SL and the pixel electrode PE of the lower display panel 100 are insulated from each other. Are overlapped with each other, and a predetermined voltage such as the common voltage Vcom is applied to the storage electrode line SL. However, the storage capacitors C ST a and C ST b may be formed such that the subpixel electrodes PEa and PEb overlap the front gate line directly above the insulator.

액정 축전기(CLCa, CLCb) 등에 대해서는 앞에서 설명하였으므로 상세한 설명은 생략한다.Since the liquid crystal capacitors C LC a and C LC b have been described above, detailed descriptions thereof will be omitted.

이와 같은 액정 표시판 조립체를 포함하는 액정 표시 장치에서는, 신호 제어부(600)가 한 화소(PX)에 대한 입력 영상 신호(R, G, B)를 수신하여 두 부화소(PXa, PXb)에 대한 출력 영상 신호(DAT)로 변환하여 데이터 구동부(500)에 전송할 수 있다. 이와는 달리, 계조 전압 생성부(800)에서 두 부화소(PXa, PXb)에 대한 계조 전압 집합을 따로 만들고 이를 번갈아 데이터 구동부(500)에 제공하거나, 데이터 구동부(500)에서 이를 번갈아 선택함으로써, 두 부화소(PXa, PXb)에 서로 다른 전압을 인가할 수 있다. 단, 이때 두 부화소(PXa, PXb)의 합성 감마 곡선이 정면에서의 기준 감마 곡선에 가깝게 되도록 영상 신호를 보정하거나 계조 전압 집합 을 만드는 것이 바람직하다. 예를 들면 정면에서의 합성 감마 곡선은 이 액정 표시판 조립체에 가장 적합하도록 정해진 정면에서의 기준 감마 곡선과 일치하도록 하고 측면에서의 합성 감마 곡선은 정면에서의 기준 감마 곡선과 가장 가깝게 되도록 한다.In the liquid crystal display including the liquid crystal panel assembly, the signal controller 600 receives the input image signals R, G, and B for one pixel PX and outputs the two subpixels PXa and PXb. The image signal DAT may be converted and transmitted to the data driver 500. Alternatively, the gray voltage generator 800 separately sets the gray voltage sets for the two subpixels PXa and PXb and alternately provides them to the data driver 500, or alternately selects them in the data driver 500. Different voltages may be applied to the subpixels PXa and PXb. In this case, however, it is preferable to correct the image signal or to generate a set of gray voltages so that the composite gamma curve of the two subpixels PXa and PXb is close to the reference gamma curve at the front. For example, the composite gamma curve at the front side matches the reference gamma curve at the front side determined to be most suitable for this liquid crystal panel assembly, and the composite gamma curve at the side side is closest to the reference gamma curve at the front side.

그러면, 도 8에 도시한 액정 표시판 조립체의 한 예에 대하여 도 9 및 도 10을 참고하여 상세하게 설명한다.Next, an example of the liquid crystal panel assembly illustrated in FIG. 8 will be described in detail with reference to FIGS. 9 and 10.

도 9는 본 발명의 한 실시예에 따른 액정 표시판 조립체의 배치도이고, 도 10은 도 9의 액정 표시판 조립체를 X-X 선을 따라 잘라 도시한 단면도이다.FIG. 9 is a layout view of a liquid crystal panel assembly according to an exemplary embodiment of the present invention, and FIG. 10 is a cross-sectional view of the liquid crystal panel assembly of FIG. 9 taken along the line X-X.

도 9 및 도 10을 참고하면, 본 실시예에 따른 액정 표시판 조립체는 서로 마주하는 하부 표시판(100)과 상부 표시판(200) 및 이들 두 표시판(100, 200) 사이에 들어 있는 액정층(3)을 포함한다.9 and 10, the liquid crystal panel assembly according to the present exemplary embodiment includes a lower panel 100 and an upper panel 200 facing each other and a liquid crystal layer 3 interposed between the two display panels 100 and 200. It includes.

먼저, 하부 표시판(100)에 대하여 설명한다.First, the lower panel 100 will be described.

투명한 유리 또는 플라스틱 따위로 만들어진 절연 기판(110) 위에 복수 쌍의 제1 및 제2 게이트선(gate line)(121a, 121b)과 복수 쌍의 제1 및 제2 유지 전극선(storage electrode lines)(131a, 131b)을 포함하는 복수의 게이트 도전체가 형성되어 있다.A plurality of pairs of first and second gate lines 121a and 121b and a plurality of pairs of first and second storage electrode lines 131a on an insulating substrate 110 made of transparent glass or plastic. , A plurality of gate conductors including 131b are formed.

제1 및 제2 게이트선(121a, 121b)은 게이트 신호를 전달하고 주로 가로 방향으로 뻗으며, 각각 위쪽 및 아래쪽에 위치한다.The first and second gate lines 121a and 121b transmit gate signals and extend mainly in the horizontal direction, and are positioned above and below, respectively.

제1 게이트선(121a)은 아래로 돌출한 복수의 제1 게이트 전극(gate electrode)(124a)과 다른 층 또는 게이트 구동부(400)와의 접속을 위한 넓은 끝 부 분(129a)을 포함한다. 제2 게이트선(121b)은 위로 돌출한 복수의 제2 게이트 전극(124b)과 다른 층 또는 게이트 구동부(400)와의 접속을 위한 넓은 끝 부분(129b)을 포함한다. 게이트 구동부(400)가 기판(110) 위에 집적되어 있는 경우 게이트선(121a, 121b)이 연장되어 이와 직접 연결될 수 있다.The first gate line 121a includes a plurality of first gate electrodes 124a protruding downward and a wide end portion 129a for connection with another layer or the gate driver 400. The second gate line 121b includes a plurality of second gate electrodes 124b protruding upward and a wide end portion 129b for connection with another layer or the gate driver 400. When the gate driver 400 is integrated on the substrate 110, the gate lines 121a and 121b may extend to be directly connected to the gate driver 400.

제1 및 제2 유지 전극선(131a, 131b)은 공통 전압(Vcom) 등 소정의 전압을 인가 받으며, 게이트선(121a, 121b)과 거의 나란하게 뻗은 줄기선과 이로부터 갈라진 복수의 유지 전극(137a1, 137a2, 137b)을 포함한다. 제1 및 제2 유지 전극선(131a, 131b)은 제1 게이트선(121a)과 제2 게이트선(121b) 사이에 위치하며, 제1 유지 전극선(131a)의 줄기선은 제1 게이트선(121a)에 가깝고 제2 유지 전극선(131b)의 줄기선은 제2 게이트선(121b)에 가깝다. 인접한 게이트선(121a, 121b)과 유지 전극선(131a, 131b) 사이의 거리와 및 인접한 유지 전극선(131a, 131b) 사이의 거리는 대략 동일하다.The first and second storage electrode lines 131a and 131b receive a predetermined voltage such as the common voltage Vcom, and the stem lines extending substantially in parallel with the gate lines 121a and 121b and the plurality of storage electrodes 137a1 and the plurality of the storage electrodes 137a1, 137a2, 137b). The first and second storage electrode lines 131a and 131b are positioned between the first gate line 121a and the second gate line 121b, and the stem line of the first storage electrode line 131a is the first gate line 121a. ) And the stem line of the second storage electrode line 131b is close to the second gate line 121b. The distance between the adjacent gate lines 121a and 121b and the storage electrode lines 131a and 131b and the distance between the adjacent storage electrode lines 131a and 131b are approximately equal.

제1 유지 전극선(131a)은 아래 위로 곧게 뻗은 복수 쌍의 제1 및 제2 유지 전극(storage electrode)(137a1, 137a2)을 포함한다. 제2 유지 전극선(131b)은 아래로 곧게 뻗은 복수의 제3 유지 전극(137b)을 포함하며, 제3 유지 전극(137b)은 제2 유지 전극(137a2)과 거의 일직선 상에 위치한다. 그러나 유지 전극(137a1, 137a2, 137b)을 비롯한 유지 전극선(131a, 131b)의 모양 및 배치는 여러 가지로 변형될 수 있다.The first storage electrode line 131a includes a plurality of pairs of first and second storage electrodes 137a1 and 137a2 extending straight down and up. The second storage electrode line 131b includes a plurality of third storage electrodes 137b extending straight down, and the third storage electrode 137b is positioned substantially in line with the second storage electrode 137a2. However, the shape and arrangement of the storage electrode lines 131a and 131b including the storage electrodes 137a1, 137a2 and 137b may be modified in various ways.

게이트 도전체(121a, 121b, 131a, 131b)는 알루미늄(Al)이나 알루미늄 합금 등 알루미늄 계열 금속, 은(Ag)이나 은 합금 등 은 계열 금속, 구리(Cu)나 구리 합 금 등 구리 계열 금속, 몰리브덴(Mo)이나 몰리브덴 합금 등 몰리브덴 계열 금속, 크롬(Cr), 탄탈륨(Ta) 및 티타늄(Ti) 따위로 만들어질 수 있다. 그러나 이들은 물리적 성질이 다른 두 개의 도전막(도시하지 않음)을 포함하는 다중막 구조를 가질 수도 있다. 이 중 한 도전막은 신호 지연이나 전압 강하를 줄일 수 있도록 비저항(resistivity)이 낮은 금속, 예를 들면 알루미늄 계열 금속, 은 계열 금속, 구리 계열 금속 등으로 만들어진다. 이와는 달리, 다른 도전막은 다른 물질, 특히 ITO(indium tin oxide) 및 IZO(indium zinc oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 이를테면 몰리브덴 계열 금속, 크롬, 탄탈륨, 티타늄 등으로 만들어진다. 이러한 조합의 좋은 예로는 크롬 하부막과 알루미늄 (합금) 상부막 및 알루미늄 (합금) 하부막과 몰리브덴 (합금) 상부막을 들 수 있다. 그러나 게이트 도전체(121a, 121b, 131)는 이외에도 여러 가지 다양한 금속 또는 도전체로 만들어질 수 있다.The gate conductors 121a, 121b, 131a, and 131b include aluminum-based metals such as aluminum (Al) and aluminum alloys, silver-based metals such as silver (Ag) and silver alloys, copper-based metals such as copper (Cu) and copper alloys, It may be made of molybdenum-based metals such as molybdenum (Mo) or molybdenum alloy, chromium (Cr), tantalum (Ta), and titanium (Ti). However, they may have a multi-film structure including two conductive films (not shown) having different physical properties. One of the conductive films is made of a metal having a low resistivity, for example, an aluminum-based metal, a silver-based metal, or a copper-based metal to reduce signal delay and voltage drop. Alternatively, the other conductive film is made of a material having excellent physical, chemical and electrical contact properties with other materials, particularly indium tin oxide (ITO) and indium zinc oxide (IZO), such as molybdenum metal, chromium, tantalum and titanium. A good example of such a combination is a chromium bottom film, an aluminum (alloy) top film, an aluminum (alloy) bottom film and a molybdenum (alloy) top film. However, the gate conductors 121a, 121b, and 131 may be made of various other metals or conductors.

게이트 도전체(121a, 121b, 131a, 131b)의 측면은 기판(110) 면에 대하여 경사져 있으며 그 경사각은 약 30˚ 내지 약 80˚인 것이 바람직하다.Side surfaces of the gate conductors 121a, 121b, 131a, and 131b are inclined with respect to the surface of the substrate 110, and the inclination angle is preferably about 30 ° to about 80 °.

게이트 도전체(121a, 121b, 131a, 131b) 위에는 질화규소(SiNx) 또는 산화규소(SiOx) 따위로 만들어진 게이트 절연막(gate insulating layer)(140)이 형성되어 있다.A gate insulating layer 140 made of silicon nitride (SiNx) or silicon oxide (SiOx) is formed on the gate conductors 121a, 121b, 131a, and 131b.

게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon)(비정질 규소는 약칭 a-Si로 씀) 또는 다결정 규소(polysilicon) 등으로 만들어진 복수의 제1 및 제2 섬형 반도체(154a, 154b)가 형성되어 있다. 제1 및 제2 반도체(154a, 154b)는 각각 제1 및 제2 게이트 전극(124a, 124b) 위에 위치한다.On the gate insulating layer 140, a plurality of first and second island-like semiconductors 154a and 154b made of hydrogenated amorphous silicon (amorphous silicon is abbreviated a-Si), polycrystalline silicon, or the like are formed. It is. The first and second semiconductors 154a and 154b are positioned on the first and second gate electrodes 124a and 124b, respectively.

각각의 제1 반도체(154a) 위에는 한 쌍의 섬형 저항성 접촉 부재(ohmic contact)(도시하지 않음)가 형성되어 있고, 각각의 제2 반도체(154b) 위에도 한 쌍의 섬형 저항성 접촉 부재(163b, 165b)가 형성되어 있다. 저항성 접촉 부재(163b, 165b)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다.A pair of island-like ohmic contacts (not shown) are formed on each of the first semiconductors 154a, and a pair of island-like ohmic contacts 163b and 165b are formed on each of the second semiconductors 154b. ) Is formed. The ohmic contacts 163b and 165b may be made of a material such as n + hydrogenated amorphous silicon in which n-type impurities such as phosphorus are heavily doped, or may be made of silicide.

반도체(154a, 154b)와 저항성 접촉 부재(163b, 165b)의 측면 역시 기판(110) 면에 대하여 경사져 있으며 경사각은 30˚ 내지 80˚ 정도이다.Side surfaces of the semiconductors 154a and 154b and the ohmic contacts 163b and 165b are also inclined with respect to the surface of the substrate 110, and the inclination angle is about 30 ° to 80 °.

저항성 접촉 부재(163b, 165b) 및 게이트 절연막(140) 위에는 복수의 데이터선(data line)(171)과 복수 쌍의 제1 및 제2 드레인 전극(drain electrode)(175a, 175b)을 포함하는 데이터 도전체가 형성되어 있다.Data including a plurality of data lines 171 and a plurality of pairs of first and second drain electrodes 175a and 175b on the ohmic contacts 163b and 165b and the gate insulating layer 140. A conductor is formed.

데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b) 및 유지 전극선(131a, 131b)과 교차한다. 각 데이터선(171)은 제1 및 제2 게이트 전극(124a, 124b)을 향하여 각각 뻗어 U자 또는 C자형으로 굽은 복수 쌍의 제1 및 제2 소스 전극(source electrode)(173a, 173b)과 다른 층 또는 데이터 구동부(500)와의 접속을 위하여 면적이 넓은 끝 부분(179)을 포함한다. 데이터 구동부(500)가 기판(110) 위에 집적되어 있는 경우, 데이터선(171)이 연장되어 이와 직접 연결될 수 있다.The data line 171 transmits a data signal and mainly extends in the vertical direction to cross the gate lines 121a and 121b and the storage electrode lines 131a and 131b. Each data line 171 extends toward the first and second gate electrodes 124a and 124b, respectively, and has a plurality of pairs of first and second source electrodes 173a and 173b that are bent in a U or C shape. It includes an end portion 179 having a large area for connection with another layer or data driver 500. When the data driver 500 is integrated on the substrate 110, the data line 171 may be extended and directly connected thereto.

제1 및 제2 드레인 전극(175a, 175b)은 서로 분리되어 있고 데이터선(171)과 도 분리되어 있다. 제1/제2 드레인 전극(175a/175b)은 제1/제2 게이트 전극(124a/124b)을 중심으로 제1/제2 소스 전극(173a/173b)과 마주한다.The first and second drain electrodes 175a and 175b are separated from each other and also separated from the data line 171. The first and second drain electrodes 175a and 175b face the first and second source electrodes 173a and 173b with respect to the first and second gate electrodes 124a and 124b.

제1 드레인 전극(175a)은 제1 소스 전극(173a)으로 일부 둘러싸인 한 쪽 끝에서부터 시작하여 제1 유지 전극(137a1)을 따라 상하로 곧게 뻗어 있다. 제1 드레인 전극(175a)은 제1 유지 전극선(131a)과의 교차점 부근에서 제1 유지 전극선(131a)을 따라 좌우로 확장된 확장부(177a)를 포함한다.The first drain electrode 175a extends straight up and down along the first storage electrode 137a1 starting from one end partially surrounded by the first source electrode 173a. The first drain electrode 175a includes an extension part 177a extending left and right along the first storage electrode line 131a near an intersection point with the first storage electrode line 131a.

제2 드레인 전극(175b)은 제2 소스 전극(173b)으로 일부 둘러싸인 한 쪽 끝에서부터 시작하여 제3 유지 전극(137b)과 제2 유지 전극(137a2)을 따라 위로 뻗어 제1 게이트선(121a)을 건너서 끝난다. 제2 드레인 전극(175b)은 제2 유지 전극선(131b)과의 교차점 부근에서 제2 유지 전극선(131b)을 따라 좌우로 확장되어 있는 확장부(177b1)를 포함하며, 제1 게이트선(121a) 건너편 끝 부분(177b2)은 너비가 약간 넓다.The second drain electrode 175b extends along the third storage electrode 137b and the second storage electrode 137a2 starting from one end partially surrounded by the second source electrode 173b to extend the first gate line 121a. Ends across. The second drain electrode 175b includes an extension part 177b1 extending left and right along the second storage electrode line 131b near an intersection point with the second storage electrode line 131b, and the first gate line 121a. The opposite end portion 177b2 is slightly wider.

제1/제2 게이트 전극(124a/124b), 제1/제2 소스 전극(173a/173b) 및 제1/제2 드레인 전극(175a/175b)은 제1/제2 반도체(154a/154b)와 함께 제1/제2 박막 트랜지스터(thin film transistor, TFT)(Qa/Qb)를 이루며, 제1/제2 박막 트랜지스터(Qa/Qb)의 채널(channel)은 제1/제2 소스 전극(173a/173b)과 제1/제2 드레인 전극(175a/175b) 사이의 제1/제2 반도체(154a/154b)에 형성된다.The first and second gate electrodes 124a and 124b, the first and second source electrodes 173a and 173b, and the first and second drain electrodes 175a and 175b are formed of the first and second semiconductors 154a and 154b. Together with the first and second thin film transistors (Qa / Qb), the channels of the first and second thin film transistors (Qa / Qb) are formed of the first and second source electrodes ( The first and second semiconductors 154a and 154b are formed between 173a and 173b and the first and second drain electrodes 175a and 175b.

데이터 도전체(171, 175a, 175b)는 몰리브덴, 크롬, 탄탈륨 및 티타늄 등 내화성 금속(refractory metal) 또는 이들의 합금으로 만들어지는 것이 바람직하며, 내화성 금속막(도시하지 않음)과 저저항 도전막(도시하지 않음)을 포함하는 다중막 구조를 가질 수 있다. 다중막 구조의 예로는 크롬 또는 몰리브덴 (합금) 하부막과 알루미늄 (합금) 상부막의 이중막, 몰리브덴 (합금) 하부막과 알루미늄 (합금) 중간막과 몰리브덴 (합금) 상부막의 삼중막을 들 수 있다. 그러나 데이터 도전체(171, 175a, 175b)는 이외에도 여러 가지 다양한 금속 또는 도전체로 만들어질 수 있다.The data conductors 171, 175a, and 175b are preferably made of a refractory metal such as molybdenum, chromium, tantalum, and titanium, or an alloy thereof, and include a refractory metal film (not shown) and a low resistance conductive film ( It may have a multi-layer structure (not shown). Examples of the multilayer structure include a double film of a chromium or molybdenum (alloy) lower film and an aluminum (alloy) upper film, a molybdenum (alloy) lower film, an aluminum (alloy) intermediate film and a molybdenum (alloy) upper film. However, the data conductors 171, 175a, and 175b may be made of various other metals or conductors.

데이터 도전체(171, 175a, 175b) 또한 그 측면이 기판(110) 면에 대하여 30˚ 내지 80˚ 정도의 경사각으로 기울어진 것이 바람직하다.The data conductors 171, 175a, and 175b also preferably have their side surfaces inclined at an inclination angle of about 30 ° to about 80 ° with respect to the surface of the substrate 110.

저항성 접촉 부재(165a, 165b)는 그 아래의 반도체(154a, 154b)와 그 위의 데이터 도전체(171, 175a, 175b) 사이에만 존재하며 이들 사이의 접촉 저항을 낮추어 준다. 반도체(154a, 154b)에는 소스 전극(173a, 173b)과 드레인 전극(175a, 175b) 사이를 비롯하여 데이터 도전체(171, 175a, 175b)로 가리지 않고 노출된 부분이 있다.The ohmic contacts 165a and 165b exist only between the semiconductors 154a and 154b below and the data conductors 171, 175a and 175b thereon and lower the contact resistance therebetween. The semiconductors 154a and 154b have portions exposed between the source electrodes 173a and 173b and the drain electrodes 175a and 175b and not covered by the data conductors 171, 175a and 175b.

데이터 도전체(171, 175a, 175b) 및 노출된 반도체(154a, 154b) 부분 위에는 보호막(passivation layer)(180)이 형성되어 있다. 보호막(180)은 무기 절연물 또는 유기 절연물 따위로 만들어지며 표면이 평탄할 수 있다. 유기 절연물은 4.0 이하의 유전 상수를 가지는 것이 바람직하고, 감광성(photosensitivity)을 가질 수도 있다. 그러나 보호막(180)은 유기막의 우수한 절연 특성을 살리면서도 노출된 반도체(154a, 154b) 부분에 해가 가지 않도록 하부 무기막과 상부 유기막의 이중막 구조를 가질 수 있다.A passivation layer 180 is formed on the data conductors 171, 175a, and 175b and the exposed semiconductors 154a and 154b. The protective film 180 is made of an inorganic insulating material or an organic insulating material and may have a flat surface. The organic insulator preferably has a dielectric constant of 4.0 or less, and may have photosensitivity. However, the passivation layer 180 may have a double layer structure of the lower inorganic layer and the upper organic layer so as not to damage the exposed portions of the semiconductors 154a and 154b while maintaining excellent insulating properties of the organic layer.

보호막(180)에는 데이터선(171)의 끝 부분(179)을 드러내는 복수의 접촉 구 멍(contact hole) (182), 제1 드레인 전극(175a)의 확장부(177a)를 드러내는 복수의 접촉 구멍(185a), 그리고 제2 드레인 전극(175b)의 확장부(177b1) 및 끝 부분(177b2)을 각각 드러내는 복수 쌍의 접촉 구멍(185b1, 185b2)이 형성되어 있다. 보호막(180)과 게이트 절연막(140)에는 게이트선(121a, 121b)의 끝 부분(129a, 129b)을 각각 드러내는 복수의 접촉 구멍(181a, 181b)이 형성되어 있다.The passivation layer 180 includes a plurality of contact holes 182 exposing the end portion 179 of the data line 171 and a plurality of contact holes exposing the extension 177a of the first drain electrode 175a. 185a and a plurality of pairs of contact holes 185b1 and 185b2 exposing the extension portion 177b1 and the end portion 177b2 of the second drain electrode 175b, respectively. In the passivation layer 180 and the gate insulating layer 140, a plurality of contact holes 181a and 181b respectively exposing the end portions 129a and 129b of the gate lines 121a and 121b are formed.

보호막(180) 위에는 복수의 화소 전극(pixel electrode)(191) 및 복수의 접촉 보조 부재(contact assistant)(81a, 81b, 82)가 형성되어 있다. 이들은 ITO 또는 IZO 등의 투명한 도전 물질이나 알루미늄, 은, 크롬 또는 그 합금 등의 반사성 금속으로 만들어질 수 있다.A plurality of pixel electrodes 191 and a plurality of contact assistants 81a, 81b, and 82 are formed on the passivation layer 180. They may be made of a transparent conductive material such as ITO or IZO or a reflective metal such as aluminum, silver, chromium or an alloy thereof.

각 화소 전극(191)은 제1 및 제2 부화소 전극(191a, 191b)을 포함하며, 제2 부화소 전극(191b)은 하부 및 상부 전극편(191b1, 191b2)을 포함한다. 제1 부화소 전극(191a)에는 절개부(91a)가 형성되어 있고, 하부 및 상부 전극편(191b1, 191b2)에는 각각 절개부(92b, 93b)가 형성되어 있다.Each pixel electrode 191 includes first and second subpixel electrodes 191a and 191b, and the second subpixel electrode 191b includes lower and upper electrode pieces 191b1 and 191b2. A cutout 91a is formed in the first subpixel electrode 191a, and cutouts 92b and 93b are formed in the lower and upper electrode pieces 191b1 and 191b2, respectively.

제1 부화소 전극(191a)은 접촉 구멍(185a)을 통하여 제1 드레인 전극(175a)과 연결되어 있으며, 제2 부화소 전극(191b)의 제1 및 제2 전극편(191b1, 191b2)은 각각 접촉 구멍(185b1, 185b2)을 통하여 제2 드레인 전극(175b)과 연결되어 있다.The first subpixel electrode 191a is connected to the first drain electrode 175a through the contact hole 185a, and the first and second electrode pieces 191b1 and 191b2 of the second subpixel electrode 191b are connected to each other. The second drain electrode 175b is connected to each other through contact holes 185b1 and 185b2, respectively.

제1 유지 전극선(131a), 제1 드레인 전극(175a)의 확장부(177a) 및 접촉 구멍(185a)은 제1 부화소 전극(191a)의 굴곡점을 연결하는 직선 상에 위치하고 있고, 제2 유지 전극선(131b), 제2 드레인 전극(175b)의 확장부(177b1) 및 접촉 구멍(185b1)은 제1 부화소 전극(191a)과 하부 전극편(191b1)의 경계 부근에 위치하고 있다. 또한 제1 게이트선(121a)은 제1 부화소 전극(191a)과 상부 전극편(191b1)의 경계에 위치하며, 제2 게이트선(131b)은 화소 전극(191)의 경계에 위치하고 있다. 제1 부화소 전극(191a)의 굴곡점을 연결하는 직선이나 제1 및 제2 부화소 전극(191a, 191b)의 경계는 앞서 설명한 부영역의 경계로서, 이 부분에서는 액정 분자의 배열이 흐트러져 텍스처가 나타날 수 있는데, 이와 같이 배치하면 텍스처를 가리면서 개구율을 향상할 수 있다.The first storage electrode line 131a, the extension 177a of the first drain electrode 175a, and the contact hole 185a are positioned on a straight line connecting the bending points of the first subpixel electrode 191a, and the second The storage electrode line 131b, the extended portion 177b1 of the second drain electrode 175b, and the contact hole 185b1 are positioned near the boundary between the first subpixel electrode 191a and the lower electrode piece 191b1. In addition, the first gate line 121a is positioned at the boundary between the first subpixel electrode 191a and the upper electrode piece 191b1, and the second gate line 131b is positioned at the boundary of the pixel electrode 191. The line connecting the bend points of the first subpixel electrode 191a or the boundary between the first and second subpixel electrodes 191a and 191b is the boundary of the subregion described above, and the arrangement of the liquid crystal molecules is disturbed in this portion. This arrangement can improve the aperture ratio while masking the texture.

화소 전극(191)의 기타 모양 및 배치는 도 5를 참고로 하여 앞에서 설명하였으므로 상세한 설명은 생략한다.Other shapes and arrangements of the pixel electrode 191 have been described above with reference to FIG. 5, and thus a detailed description thereof will be omitted.

제1/제2 부화소 전극(191a/191b)과 상부 표시판(200)의 공통 전극(270)은 그 사이의 액정층(3) 부분과 함께 제1/제2 액정 축전기(CLCa/CLCb)를 이루어 박막 트랜지스터(Qa/Qb)가 턴 오프된 후에도 인가된 전압을 유지한다.The first and second subpixel electrodes 191a and 191b and the common electrode 270 of the upper panel 200 have a first and second liquid crystal capacitors C LC a / C together with portions of the liquid crystal layer 3 therebetween. LC b) is applied to maintain the applied voltage even after the thin film transistors Qa / Qb are turned off.

제1 부화소 전극(191a) 및 이와 연결된 제1 드레인 전극(175a)은 게이트 절연막(140)을 사이에 두고 제1 유지 전극(137a1)을 비롯한 제1 유지 전극선(131a)과 중첩하여 제1 유지 축전기(CSTa)를 이룬다. 또한 제2 부화소 전극(191b) 및 이와 연결된 제2 드레인 전극(175b)은 게이트 절연막(140)을 사이에 두고 제2 유지 전극(137a2) 및 제3 유지 전극(137b)을 비롯한 제2 유지 전극선(131b)과 중첩하여 제2 유지 축전기(CSTb)를 이룬다. 이러한 제1/제2 유지 축전기(CSTa/CSTb)는 제1/제2 액정 축전기(CLCa/CLCb)의 전압 유지 능력을 강화한다.The first subpixel electrode 191a and the first drain electrode 175a connected thereto overlap the first storage electrode line 131a including the first storage electrode 137a1 with the gate insulating layer 140 therebetween to hold the first subpixel electrode 191a and the first drain electrode 175a therebetween. Form a capacitor (C ST a). In addition, the second subpixel electrode 191b and the second drain electrode 175b connected thereto include a second storage electrode line including the second storage electrode 137a2 and the third storage electrode 137b with the gate insulating layer 140 interposed therebetween. Overlapping with 131b forms a second storage capacitor C ST b. This first / second holding capacitor C ST a / C ST b enhances the voltage holding capability of the first / second liquid crystal capacitor C LC a / C LC b.

접촉 보조 부재(81a, 81b, 82)는 각각 접촉 구멍(181a, 181b, 182)을 통하여 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 연결된다. 접촉 보조 부재(81a, 81b, 82)는 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 외부 장치와의 접착성을 보완하고 이들을 보호한다.The contact auxiliary members 81a, 81b, and 82 are end portions 129a and 129b of the gate lines 121a and 121b and end portions 179 of the data line 171 through the contact holes 181a, 181b, and 182, respectively. Connected with The contact auxiliary members 81a, 81b, and 82 compensate for and protect the adhesion between the end portions 129a and 129b of the gate lines 121a and 121b and the end portions 179 of the data line 171 and the external device. do.

다음, 상부 표시판(200)에 대하여 설명한다.Next, the upper display panel 200 will be described.

투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 화소 전극(191)의 굴곡변에 대응하는 굴곡부(도시하지 않음)와 박막 트랜지스터에 대응하는 사각형 부분(도시하지 않음)을 포함할 수 있으며, 화소 전극(191) 사이의 빛샘을 막고 화소 전극(191)과 마주하는 개구 영역을 정의한다.A light blocking member 220 is formed on an insulating substrate 210 made of transparent glass or plastic. The light blocking member 220 may include a bent portion (not shown) corresponding to the curved side of the pixel electrode 191 and a rectangular portion (not shown) corresponding to the thin film transistor, and include light leakage between the pixel electrodes 191. And an opening region facing the pixel electrode 191 is defined.

기판(210) 및 차광 부재(220) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(230)로 둘러싸인 영역 내에 대부분 존재하며, 화소 전극(191) 열을 따라서 길게 뻗을 수 있다. 각 색필터(230)는 적색, 녹색 및 청색의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있다.A plurality of color filters 230 is also formed on the substrate 210 and the light blocking member 220. The color filter 230 is mostly present in an area surrounded by the light blocking member 230, and may extend long along the column of pixel electrodes 191. Each color filter 230 may display one of primary colors such as three primary colors of red, green, and blue.

색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 (유기) 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.An overcoat 250 is formed on the color filter 230 and the light blocking member 220. The cover film 250 can be made of (organic) insulation and prevents the color filter 230 from being exposed and provides a flat surface. The overcoat 250 may be omitted.

덮개막(250) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 ITO, IZO 등의 투명한 도전체 따위로 만들어지며 복수의 절개부(71a, 72b, 73b)를 가진다.A common electrode 270 is formed on the lid 250. The common electrode 270 is made of a transparent conductor such as ITO or IZO and has a plurality of cutouts 71a, 72b, and 73b.

공통 전극(270)의 절개부(71a, 72b, 73b)의 모양 및 배치는 도 3을 참고로 하여 앞에서 설명하였으므로 상세한 설명은 생략한다.Shapes and arrangements of the cutouts 71a, 72b, and 73b of the common electrode 270 have been described above with reference to FIG. 3, and thus a detailed description thereof will be omitted.

절개부(71a, 72b, 73b)의 수효는 설계 요소에 따라 달라질 수 있으며, 차광 부재(220)가 절개부(71a, 72b, 73b)와 중첩하여 절개부(71a, 72b, 73b) 부근의 빛샘을 차단할 수 있다.The number of cutouts 71a, 72b, and 73b may vary depending on the design element, and the light blocking member 220 overlaps the cutouts 71a, 72b, and 73b so that light leakage near the cutouts 71a, 72b, and 73b may occur. Can be blocked.

표시판(100, 200)의 안쪽 면에는 배향막(alignment layer)(11, 21)이 형성되어 있으며 이들은 수직 배향막일 수 있다.Alignment layers 11 and 21 are formed on inner surfaces of the display panels 100 and 200, and they may be vertical alignment layers.

표시판(100, 200)의 바깥쪽 면에는 편광자(polarizer)(12, 22)가 구비되어 있는데, 두 편광자(12, 22)의 편광축은 직교하며 부화소 전극(191a, 191b)의 굴곡변과 대략 45˚의 각도를 이루는 것이 바람직하다. 반사형 액정 표시 장치의 경우에는 두 개의 편광자(12, 22) 중 하나가 생략될 수 있다.Polarizers 12 and 22 are provided on the outer surfaces of the display panels 100 and 200, and the polarization axes of the two polarizers 12 and 22 are orthogonal to each other and the curved sides of the subpixel electrodes 191a and 191b are approximately equal to each other. It is desirable to achieve an angle of 45 degrees. In the case of the reflection type liquid crystal display device, one of the two polarizers 12 and 22 may be omitted.

액정 표시 장치는 편광자(12, 22), 위상 지연막, 표시판(100, 200) 및 액정층(3)에 빛을 공급하는 조명부(backlight unit)(도시하지 않음)를 포함할 수 있다.The liquid crystal display may include a polarizer 12 and 22, a phase retardation film, display panels 100 and 200, and a backlight unit (not shown) for supplying light to the liquid crystal layer 3.

액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있다.The liquid crystal layer 3 has negative dielectric anisotropy, and the liquid crystal molecules of the liquid crystal layer 3 are aligned such that their major axes are perpendicular to the surfaces of the two display panels in the absence of an electric field.

절개부(71a, 72b, 73b)는 돌기(protrusion)(도시하지 않음)나 함몰부(depression)(도시하지 않음)로 대체할 수 있다. 돌기는 유기물 또는 무기물로 만들어질 수 있고 전기장 생성 전극(191, 270)의 위 또는 아래에 배치될 수 있다.The cutouts 71a, 72b, 73b may be replaced by protrusions (not shown) or depressions (not shown). The protrusions may be made of organic or inorganic materials and may be disposed above or below the field generating electrodes 191 and 270.

다음, 도 11 내지 도 13, 그리고 앞에서 설명한 도 1, 도 2 및 도 5를 참고 로 하여 본 발명의 다른 실시예에 따른 액정 표시판 조립체에 대하여 상세하게 설명한다.Next, a liquid crystal panel assembly according to another exemplary embodiment of the present invention will be described in detail with reference to FIGS. 11 to 13, and FIGS. 1, 2, and 5 described above.

도 11은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이다.11 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 11을 참고하면, 본 실시예에 따른 액정 표시판 조립체는 복수의 게이트선(GL), 복수 쌍의 데이터선(DLa, DLb) 및 복수의 유지 전극선(SL)을 포함하는 신호선과 이에 연결된 복수의 화소(PX)를 포함한다.Referring to FIG. 11, a liquid crystal panel assembly according to the present exemplary embodiment includes a signal line including a plurality of gate lines GL, a plurality of pairs of data lines DLa and DLb, and a plurality of storage electrode lines SL, and a plurality of signal lines connected thereto. The pixel PX is included.

각 화소(PX)는 한 쌍의 부화소(PXc, PXd)를 포함하며, 각 부화소(PXc/PXd)는 각각 해당 게이트선(GL) 및 데이터선(DLa/DLb)에 연결되어 있는 스위칭 소자(Qc/Qd)와 이에 연결된 액정 축전기(CLCc/CLCd), 그리고 스위칭 소자(Qc/Qd) 및 유지 전극선(SL)에 연결되어 있는 유지 축전기(CSTc/CSTd)를 포함한다.Each pixel PX includes a pair of subpixels PXc and PXd, and each subpixel PXc / PXd is a switching element connected to a corresponding gate line GL and data line DLa / DLb, respectively. Qc / Qd, the liquid crystal capacitor C LC c / C LC d connected thereto, and the storage capacitor C ST c / C ST d connected to the switching element Qc / Qd and the storage electrode line SL. Include.

각 스위칭 소자(Qc/Qd) 또한 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(GL)과 연결되어 있고, 입력 단자는 데이터선(DLa/DLb)과 연결되어 있으며, 출력 단자는 액정 축전기(CLCc/CLCd) 및 유지 축전기(CSTc/CSTd)와 연결되어 있다.Each switching element Qc / Qd is also a three-terminal element such as a thin film transistor provided in the lower display panel 100, the control terminal of which is connected to the gate line GL, and the input terminal of the data line DLa / DLb. ), And the output terminal is connected to the liquid crystal capacitor (C LC c / C LC d) and the holding capacitor (C ST c / C ST d).

액정 축전기(CLCc, CLCd)와 유지 축전기(CSTc, CSTd) 및 이와 같은 액정 표시판 조립체를 포함하는 액정 표시 장치의 동작 등에 대해서는 앞선 실시예와 실질적으로 동일하므로 상세한 설명은 생략한다. 단, 도 7에 도시한 액정 표시 장치에서는 한 화소(PX)를 이루는 두 부화소(PXa, PXa))가 시차를 두고 데이터 전압을 인가 받는 반면, 본 실시예에서는 두 부화소(PXc, PXd)가 동일한 시간에 데이터 전압을 인가 받는다.Operation of the liquid crystal display including the liquid crystal capacitors C LC c and C LC d and the storage capacitors C ST c and C ST d and the liquid crystal panel assembly as described above is substantially the same as in the previous embodiment, and thus the detailed description thereof will be omitted. Omit. However, in the liquid crystal display illustrated in FIG. 7, the two subpixels PXa and PXa constituting one pixel PX receive a data voltage with a parallax, whereas in the present embodiment, the two subpixels PXc and PXd The data voltage is applied at the same time.

그러면 도 11에 도시한 액정 표시판 조립체의 한 예에 대하여 도 12 및 도 13을 참고하여 상세하게 설명한다.Next, an example of the liquid crystal panel assembly illustrated in FIG. 11 will be described in detail with reference to FIGS. 12 and 13.

도 12는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이고, 도 13은 도 12의 액정 표시판 조립체를 XIII-XIII 선을 따라 잘라 도시한 단면도이다.12 is a layout view of a liquid crystal panel assembly according to another exemplary embodiment of the present invention, and FIG. 13 is a cross-sectional view of the liquid crystal panel assembly of FIG. 12 taken along the line XIII-XIII.

도 12 및 도 13에 도시한 바와 같이, 본 실시예에 따른 액정 표시판 조립체는 서로 마주하는 하부 표시판(100)과 상부 표시판(200), 이들 두 표시판 사이에 들어 있는 액정층(3) 및 표시판(100, 200) 바깥 면에 부착되어 있는 한 쌍의 편광자(12, 22)를 포함한다.12 and 13, the liquid crystal panel assembly according to the present exemplary embodiment includes a lower panel 100 and an upper panel 200 facing each other, a liquid crystal layer 3 and a display panel between the two panels. 100, 200) and a pair of polarizers 12, 22 attached to the outer surface.

본 실시예에 따른 액정 표시판 조립체의 층상 구조는 대개 도 9 및 도 10에 도시한 액정 표시판 조립체의 층상 구조와 동일하다.The layered structure of the liquid crystal panel assembly according to the present embodiment is usually the same as that of the liquid crystal panel assembly shown in FIGS. 9 and 10.

하부 표시판(100)에 대하여 설명하자면, 절연 기판(100) 위에 복수의 게이트선(121)과 복수 쌍의 제1 및 제2 유지 전극선(131c, 131d)을 포함하는 복수의 게이트 도전체가 형성되어 있다. 각 게이트선(121)은 복수 쌍의 제1 및 제2 게이트 전극(124c, 124d)과 끝 부분(129)을 포함한다. 제1 유지 전극선(131c)은 복수의 제1 및 제2 유지 전극(137c1, 137c2)을 포함하고, 제2 유지 전극선(131d)은 복수의 제3 유지 전극(137d)을 포함한다. 게이트 도전체(121, 131c, 131d) 위에는 게이트 절 연막(140)이 형성되어 있다. 게이트 절연막(140) 위에는 제1 및 제2 돌출부(154c, 154d)를 포함하는 복수의 선형 반도체(151)가 형성되어 있고, 그 위에는 돌출부(163c)를 가지는 복수의 선형 저항성 접촉 부재(161) 및 복수의 섬형 저항성 접촉 부재(165c)가 형성되어 있다. 저항성 접촉 부재(161, 165c) 위에는 복수 쌍의 제1 및 제2 데이터선(171a, 171b)과 복수의 제1 및 제2 드레인 전극(175c, 175d)을 포함하는 데이터 도전체가 형성되어 있다. 제1 및 제2 데이터선(171a, 171b)은 각각 복수의 제1 및 제2 소스 전극(173c, 173d)과 끝 부분(179a, 179b)을 포함하며, 제1 드레인 전극(175c)은 확장부(177c)를 포함하고, 제2 드레인 전극(175d)은 확장부(177d1) 및 끝 부분(171d2)을 포함한다. 데이터 도전체(171a, 171b, 175c, 175d) 및 노출된 반도체(154c, 154d) 부분 위에는 보호막(180)이 형성되어 있고, 보호막(180) 및 게이트 절연막(140)에는 복수의 접촉 구멍(181, 182a, 182b, 185c, 185d1, 185d2)이 형성되어 있다. 보호막(180) 위에는 제1 및 제2 부화소 전극(191c, 191d)을 포함하는 복수의 화소 전극(191)과 복수의 접촉 보조 부재(81, 82a, 82b)가 형성되어 있다. 제2 부화소 전극(191d)은 하부 및 상부 전극편(191d1, 191d2)을 포함하며, 제1 부화소 전극(191c)에는 절개부(91c)가 형성되어 있고, 제2 부화소 전극(191d)에는 절개부(92d, 93d)가 형성되어 있다. 화소 전극(191), 접촉 보조 부재(81a, 81b, 82) 및 보호막(180) 위에는 배향막(11)이 형성되어 있다.Referring to the lower panel 100, a plurality of gate conductors including a plurality of gate lines 121 and a plurality of pairs of first and second storage electrode lines 131c and 131d are formed on the insulating substrate 100. . Each gate line 121 includes a plurality of pairs of first and second gate electrodes 124c and 124d and an end portion 129. The first storage electrode line 131c includes a plurality of first and second storage electrodes 137c1 and 137c2, and the second storage electrode line 131d includes a plurality of third storage electrodes 137d. The gate insulating layer 140 is formed on the gate conductors 121, 131c, and 131d. A plurality of linear semiconductors 151 including first and second protrusions 154c and 154d are formed on the gate insulating layer 140, and a plurality of linear ohmic contacts 161 having protrusions 163c thereon. A plurality of island type ohmic contact members 165c are formed. A data conductor including a plurality of pairs of first and second data lines 171a and 171b and a plurality of first and second drain electrodes 175c and 175d is formed on the ohmic contacts 161 and 165c. The first and second data lines 171a and 171b include a plurality of first and second source electrodes 173c and 173d and end portions 179a and 179b, respectively, and the first drain electrode 175c extends. 177c, and the second drain electrode 175d includes an extension 177d1 and an end portion 171d2. The passivation layer 180 is formed on the data conductors 171a, 171b, 175c, and 175d and the exposed semiconductors 154c and 154d, and the contact layer 181 is formed in the passivation layer 180 and the gate insulating layer 140. 182a, 182b, 185c, 185d1, and 185d2 are formed. The plurality of pixel electrodes 191 including the first and second subpixel electrodes 191c and 191d and the plurality of contact auxiliary members 81, 82a, and 82b are formed on the passivation layer 180. The second subpixel electrode 191d includes lower and upper electrode pieces 191d1 and 191d2, a cutout 91c is formed in the first subpixel electrode 191c, and a second subpixel electrode 191d. Incisions 92d and 93d are formed in the grooves. An alignment layer 11 is formed on the pixel electrode 191, the contact auxiliary members 81a, 81b, and 82, and the passivation layer 180.

상부 표시판(200)에 대하여 설명하자면, 절연 기판(210) 위에 차광 부재(220), 복수의 색필터(230), 덮개막(250), 절개부(71c, 72d, 73d)를 가지는 공통 전극(270), 그리고 배향막(21)이 형성되어 있다.Referring to the upper panel 200, a common electrode having a light blocking member 220, a plurality of color filters 230, an overcoat 250, and cutouts 71c, 72d, and 73d may be disposed on the insulating substrate 210. 270 and the alignment film 21 are formed.

그러나 본 실시예에 따른 액정 표시판 조립체에서는 도 9 및 도 10에 도시한 액정 표시판 조립체와 비교할 때 게이트선(121)의 수효가 반이고 대신 데이터선(171a, 171b)의 수효가 두 배이다. 그리고 하나의 화소 전극(191)을 이루는 제1 및 제2 부화소 전극(191c, 191d)에 연결된 제1 및 제2 박막 트랜지스터(Qc, Qd)가 동일한 게이트선(121), 서로 다른 데이터선(171a, 171b)에 연결되어 있다.However, in the liquid crystal panel assembly according to the present exemplary embodiment, the number of gate lines 121 is half and the number of data lines 171a and 171b is twice as compared with the liquid crystal panel assemblies shown in FIGS. 9 and 10. The first and second thin film transistors Qc and Qd connected to the first and second subpixel electrodes 191c and 191d forming one pixel electrode 191 have the same gate line 121 and different data lines ( 171a, 171b.

제1 박막 트랜지스터(Qc)는 제1 데이터선(171a)의 오른쪽에 위치하고, 제2 박막 트랜지스터(Qd)는 제2 데이터선(171b)의 왼쪽에 위치한다.The first thin film transistor Qc is positioned on the right side of the first data line 171a, and the second thin film transistor Qd is positioned on the left side of the second data line 171b.

또한, 반도체(154c, 154d)는 데이터선(171) 및 드레인 전극(175c, 175d)을 따라 연장되어 선형 반도체(151)를 이루며, 저항성 접촉 부재(163c)는 데이터선(171)을 따라 연장되어 선형 저항성 접촉 부재(161)를 이룬다. 선형 반도체(151)는 데이터 도전체(171a, 171b, 175c, 175d) 및 그 하부의 저항성 접촉 부재(161, 165c)와 실질적으로 동일한 평면 모양을 가지고 있다.In addition, the semiconductors 154c and 154d extend along the data line 171 and the drain electrodes 175c and 175d to form the linear semiconductor 151, and the ohmic contact 163c extends along the data line 171. A linear ohmic contact 161 is formed. The linear semiconductor 151 has substantially the same planar shape as the data conductors 171a, 171b, 175c, and 175d and the ohmic contacts 161 and 165c thereunder.

이러한 박막 트랜지스터 표시판을 본 발명의 한 실시예에 따라 제조하는 방법에서는 데이터선(171c, 171d)과 드레인 전극(175c, 175c), 반도체(151) 및 저항성 접촉 부재(161, 165c)를 한 번의 사진 공정으로 형성한다.In the method of manufacturing the thin film transistor array panel according to the exemplary embodiment of the present invention, the data lines 171c and 171d, the drain electrodes 175c and 175c, the semiconductor 151 and the ohmic contacts 161 and 165c are photographed once. Form by process.

이러한 사진 공정에서 사용하는 감광막은 위치에 따라 두께가 다르며, 특히 두께가 작아지는 순서로 제1 부분과 제2 부분을 포함한다. 제1 부분은 데이터선(171c, 171d)과 드레인 전극(175c, 175d)이 차지하는 배선 영역에 위치하며, 제2 부분은 박막 트랜지스터의 채널 영역에 위치한다.The photosensitive film used in such a photo process differs in thickness according to a position, and especially includes a 1st part and a 2nd part in order of decreasing thickness. The first portion is positioned in the wiring region occupied by the data lines 171c and 171d and the drain electrodes 175c and 175d, and the second portion is positioned in the channel region of the thin film transistor.

위치에 따라 감광막의 두께를 달리하는 방법으로 여러 가지가 있을 수 있는데, 예를 들면 광마스크에 투광 영역(light transmitting area) 및 차광 영역(light blocking area) 외에 반투명 영역(translucent area)을 두는 방법이 있다. 반투명 영역에는 슬릿 패턴(slit pattern), 격자 패턴(lattice pattern) 또는 투과율이 중간이거나 두께가 중간인 박막이 구비된다. 슬릿 패턴을 사용할 때에는, 슬릿의 너비나 슬릿 사이의 간격이 사진 공정에 사용하는 노광기의 분해능(resolution)보다 작은 것이 바람직하다. 다른 예로는 리플로우가 가능한 감광막을 사용하는 방법이 있다. 즉, 투광 영역과 차광 영역만을 지닌 통상의 노광 마스크로 리플로우 가능한 감광막을 형성한 다음 리플로우시켜 감광막이 잔류하지 않은 영역으로 흘러내리도록 함으로써 얇은 부분을 형성하는 것이다.There may be various methods of varying the thickness of the photoresist film according to the position. For example, a method of providing a translucent area in addition to a light transmitting area and a light blocking area in a photomask is possible. have. The translucent region is provided with a slit pattern, a lattice pattern, or a thin film having a medium transmittance or a medium thickness. When using the slit pattern, it is preferable that the width of the slits or the distance between the slits is smaller than the resolution of the exposure machine used for the photographic process. Another example is a method using a reflowable photoresist. That is, a reflowable photoresist film is formed with a normal exposure mask having only a light-transmitting region and a light-shielding region, and then reflowed to flow into a region where the photoresist film is not left, thereby forming a thin portion.

이와 같이 하면 한 번의 사진 공정을 줄일 수 있으므로 제조 방법이 간단해진다.In this way, a one-time photographic process can be reduced, thereby simplifying the manufacturing method.

도 9 및 도 10에 도시한 액정 표시판 조립체의 많은 특징들이 도 12 및 도 13에 도시한 액정 표시판 조립체에도 적용될 수 있다.Many features of the liquid crystal panel assembly shown in FIGS. 9 and 10 can also be applied to the liquid crystal panel assembly shown in FIGS. 12 and 13.

다음, 도 14 내지 도 18 및 앞에서 설명한 도 1 내지 도 3을 참고로 하여 본 발명의 다른 실시예에 따른 액정 표시판 조립체에 대하여 상세하게 설명한다.Next, a liquid crystal panel assembly according to another exemplary embodiment of the present invention will be described in detail with reference to FIGS. 14 to 18 and FIGS. 1 to 3 described above.

도 14는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 한 화소에 대한 등가 회로도이다.14 is an equivalent circuit diagram of one pixel of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 14를 참고하면, 본 실시예에 따른 액정 표시판 조립체는 복수의 게이트선(GL)과 복수의 데이터선(DL)을 포함하는 신호선과 이에 연결되어 있는 복수의 화소 (PX)를 포함한다.Referring to FIG. 14, the liquid crystal panel assembly according to the present exemplary embodiment includes a signal line including a plurality of gate lines GL and a plurality of data lines DL and a plurality of pixels PX connected thereto.

각 화소(PX)는 한 쌍의 제1 및 제2 부화소(PXe, PXf)와 두 부화소(PXe, PXf) 사이에 연결되어 있는 결합 축전기(Ccp)를 포함한다.Each pixel PX includes a pair of first and second subpixels PXe and PXf and a coupling capacitor Ccp connected between the two subpixels PXe and PXf.

제1 부화소(PXe)는 해당 게이트선(GL) 및 데이터선(DL)에 연결되어 있는 스위칭 소자(Q)와 이에 연결된 제1 액정 축전기(CLCe) 및 유지 축전기(CST)를 포함하며, 제2 부화소(PXf)는 결합 축전기(Ccp)와 연결되어 있는 제2 액정 축전기(CLCf)를 포함한다.The first subpixel PXe includes a switching element Q connected to a corresponding gate line GL and a data line DL, a first liquid crystal capacitor C LC e, and a storage capacitor C ST connected thereto. The second subpixel PXf includes a second liquid crystal capacitor C LC f connected to the coupling capacitor Ccp.

스위칭 소자(Q) 또한 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(GL)과 연결되어 있고, 입력 단자는 데이터선(DL)과 연결되어 있으며, 출력 단자는 액정 축전기(CLCe), 유지 축전기(CSTe) 및 결합 축전기(Ccp)와 연결되어 있다.The switching element Q is also a three-terminal element of a thin film transistor or the like provided in the lower panel 100, the control terminal of which is connected to the gate line GL, and the input terminal of which is connected to the data line DL. The output terminal is connected to the liquid crystal capacitor C LC e, the storage capacitor C ST e and the coupling capacitor Ccp.

스위칭 소자(Q)는 게이트선(GL)으로부터의 게이트 신호에 따라 데이터선(DL)으로부터의 데이터 전압을 제1 액정 축전기(CLCe) 및 결합 축전기(Ccp)에 인가하고, 결합 축전기(Ccp)는 이 전압을 그 크기를 바꾸어 제2 액정 축전기(CLCf)에 전달한다.The switching element Q applies the data voltage from the data line DL to the first liquid crystal capacitor C LC e and the coupling capacitor Ccp according to the gate signal from the gate line GL, and the coupling capacitor Ccp. ) Transfers this voltage to the second liquid crystal capacitor C LC f.

유지 축전기(CSTe)에 공통 전압(Vcom)이 인가되고 축전기(CLCe, CSTe, CLCf, Ccp)와 그 정전 용량을 동일한 도면 부호로 나타낸다고 하면, 제1 액정 축전기(CLCe)에 충전된 전압(Ve)과 제2 액정 축전기(CLCf)에 충전된 전압(Vf)은 다음과 같 은 관계를 가진다.The storage capacitor (C ST e) applying the common voltage (Vcom) to be a capacitor (C LC e, C ST e, C LC f, Ccp) and If represents the capacitance by the same reference numerals, and a first LC capacitor (C The voltage Ve charged in LC e) and the voltage Vf charged in second liquid crystal capacitor C LC f have the following relationship.

Vf=Veㅧ[Ccp/(Ccp+CLCf)]Vf = Ve ㅧ [Ccp / (Ccp + C LC f)]

Ccp/(Ccp+CLCf)의 값이 1보다 작기 때문에 제2 액정 축전기(CLCf)에 충전된 전압(Vf)은 제1 액정 축전기(CLCe)에 충전된 전압(Ve)에 비하여 항상 작다. 이 관계는 유지 축전기(CSTe)에 인가된 전압이 공통 전압(Vcom)이 아니라도 마찬가지로 성립한다.Since the value of Ccp / (Ccp + C LC f) is less than 1, the voltage Vf charged in the second liquid crystal capacitor C LC f is equal to the voltage Ve charged in the first liquid crystal capacitor C LC e. Always small compared to This relationship holds true even when the voltage applied to the storage capacitor C ST e is not the common voltage Vcom.

제1 액정 축전기(CLCe) 전압(Ve)과 제2 액정 축전기(CLCf) 전압(Vf)의 적정한 비율은 결합 축전기(Ccp)의 정전 용량을 조절함으로써 얻을 수 있다.An appropriate ratio of the first liquid crystal capacitor C LC e voltage Ve and the second liquid crystal capacitor C LC f voltage Vf can be obtained by adjusting the capacitance of the coupling capacitor Ccp.

그러면 이러한 액정 표시판 조립체의 구조에 대하여 도 15 내지 도 19를 참고로 하여 상세하게 설명한다.Next, the structure of the liquid crystal panel assembly will be described in detail with reference to FIGS. 15 to 19.

도 15는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 하부 표시판의 배치도이고, 도 16은 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 상부 표시판의 배치도이고, 도 17은 도 15의 하부 표시판과 도 16의 상부 표시판을 포함하는 액정 표시판 조립체의 배치도이고, 도 18은 도 17의 액정 표시판 조립체를 XVIII-XVIII 선을 따라 잘라 도시한 단면도이고, 도 19는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이다.FIG. 15 is a layout view of a lower panel of the liquid crystal panel assembly according to another exemplary embodiment of the present invention, FIG. 16 is a layout view of an upper panel of the liquid crystal panel assembly according to another exemplary embodiment of the present invention, and FIG. 17 is a lower panel of FIG. 15. And a top view of the liquid crystal panel assembly including the upper panel of FIG. 16, FIG. 18 is a cross-sectional view of the liquid crystal panel assembly of FIG. 17 taken along the line XVIII-XVIII, and FIG. 19 is a liquid crystal display according to another exemplary embodiment of the present invention. It is a layout view of a display panel assembly.

도 15 내지 도 19를 참고하면, 본 실시예에 따른 액정 표시판 조립체도 서로 마주하는 하부 표시판(100)과 상부 표시판(200) 및 이들 두 표시판 사이에 들어 있 는 액정층(3)을 포함한다.15 to 19, the liquid crystal panel assembly according to the present exemplary embodiment also includes a lower panel 100 and an upper panel 200 facing each other and a liquid crystal layer 3 interposed between the two display panels.

먼저, 도 15, 도 17 내지 도 19를 참고하여 하부 표시판(100)에 대하여 설명한다.First, the lower panel 100 will be described with reference to FIGS. 15 and 17 to 19.

절연 기판(110) 위에 복수의 게이트선(121)과 복수의 유지 전극선(131)을 포함하는 복수의 게이트 도전체가 형성되어 있다.A plurality of gate conductors including a plurality of gate lines 121 and a plurality of storage electrode lines 131 are formed on the insulating substrate 110.

게이트선(121)은 주로 가로 방향으로 뻗으며 위아래로 돌출한 복수의 게이트 전극(124e)과 끝 부분(129)을 포함한다.The gate line 121 mainly includes a plurality of gate electrodes 124e and end portions 129 extending in a horizontal direction and protruding up and down.

각 유지 전극선(131)은 게이트선(121)과 거의 나란하게 뻗으며 인접한 두 게이트선(121)으로부터 대략 동일한 거리에 위치한다. 도 17의 경우, 유지 전극선(131)은 아래로 확장되어 있는 제1 유형의 유지 전극(137e)과 위로 확장되어 있는 제2 유형의 유지 전극(137f)을 포함하며, 두 가지 유형의 유지 전극(137e, 137f)은 번갈아 배치되어 있다. 도 19의 경우, 유지 전극선(131)은 아래위로 확장되어 있는 유지 전극(137e, 137f)을 포함한다.Each storage electrode line 131 extends substantially in parallel with the gate line 121 and is positioned at substantially the same distance from two adjacent gate lines 121. In the case of FIG. 17, the storage electrode line 131 includes a first type of sustain electrode 137e extending downward and a second type of sustain electrode 137f extending upward, and two types of sustain electrodes ( 137e and 137f are alternately arranged. In the case of FIG. 19, the storage electrode line 131 includes storage electrodes 137e and 137f extending upwards and downwards.

게이트 도전체(121, 131) 위에는 게이트 절연막(140)이 형성되어 있고, 그 위에는 복수의 섬형 반도체(154e)가 형성되어 있다. 반도체(154e)는 게이트 전극(124e) 위에 위치한다.A gate insulating layer 140 is formed on the gate conductors 121 and 131, and a plurality of island-like semiconductors 154e are formed thereon. The semiconductor 154e is positioned over the gate electrode 124e.

반도체(154e) 위에는 복수 쌍의 섬형 저항성 접촉 부재(163e, 165e)가 형성되어 있다.A plurality of pairs of island type ohmic contact members 163e and 165e are formed on the semiconductor 154e.

저항성 접촉 부재(163e, 165e) 및 게이트 절연막(140) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175e, 175f)을 포함하는 데이터 도전체가 형성되어 있다.A data conductor including a plurality of data lines 171 and a plurality of drain electrodes 175e and 175f is formed on the ohmic contacts 163e and 165e and the gate insulating layer 140.

데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121) 및 유지 전극선(131)과 교차한다. 각 데이터선(171)은 왼쪽으로 튀어 나온 복수의 굴곡부(curved portion)를 포함하며, 각 굴곡부는 서로 연결되어 갈매기 모양(chevron)을 이루는 한 쌍의 사선부를 포함하고 사선부는 게이트선(121)과 약 45˚의 각을 이룬다The data line 171 mainly extends in the vertical direction and crosses the gate line 121 and the storage electrode line 131. Each data line 171 includes a plurality of curved portions protruding to the left, and each curved portion includes a pair of diagonal portions connected to each other to form a chevron, and the diagonal portion is connected to the gate line 121. Make an angle of about 45 degrees

또한 각 데이터선(171)은 게이트 전극(124e)을 향하여 뻗은 복수의 소스 전극(173e)과 넓은 끝 부분(179)을 포함한다.Each data line 171 includes a plurality of source electrodes 173e and a wide end portion 179 extending toward the gate electrode 124e.

드레인 전극(175e, 175f)은 데이터선(171)과 분리되어 있고 게이트 전극(124)을 중심으로 소스 전극(173)과 마주하며, 다음과 같은 두 가지 유형이 있다.The drain electrodes 175e and 175f are separated from the data line 171 and face the source electrode 173 around the gate electrode 124. There are two types.

제1 유형의 드레인 전극(175e)은 제1 및 제2 굴곡부(176e, 178) 및 확장부(177e)를 포함한다. 제1 굴곡부(176e)의 한 쪽 끝은 게이트 전극(124e)을 중심으로 구부러진 소스 전극(173e)으로 일부 둘러싸여 있고, 다른 쪽 끝은 확장부(177e)와 연결되어 있다. 확장부(177e)는 제1 및 제2 굴곡부(176e, 178)와 연결되어 있으며, 제1 유형의 유지 전극(137e)과 중첩한다. 제2 굴곡부(178)는 확장부(177e)로부터 위쪽 게이트선(121) 부근까지 위로 뻗어 있다. 제1 및 제2 굴곡부(176e, 178)는 각각 서로 연결되어 갈매기 모양 또는 부등호(<) 모양을 이루는 한 쌍의 사선부를 포함하며, 한 쌍의 사선부는 게이트선(121)과 약 45˚의 각을 이룬다.The first type of drain electrode 175e includes first and second bends 176e and 178 and an extension 177e. One end of the first bent portion 176e is partially surrounded by the source electrode 173e bent about the gate electrode 124e, and the other end is connected to the expansion portion 177e. The extension 177e is connected to the first and second bends 176e and 178 and overlaps the first type of storage electrode 137e. The second bend 178 extends upward from the extension 177e to the vicinity of the upper gate line 121. Each of the first and second bent portions 176e and 178 is connected to each other to form a pair of diagonal lines forming a chevron shape or an inequality (<) shape, and the pair of diagonal lines has an angle of about 45 degrees with the gate line 121. To achieve.

반면, 제2 유형의 드레인 전극(175f)은 소스 전극(173e)으로 일부 둘러싸인 굴곡부(176f)와 이에 연결된 확장부(177f)만을 포함한다. 굴곡부(176f) 역시 부등호(<) 모양으로 굽어 있으며, 확장부(177f)는 제2 유형의 유지 전극(137f)과 중첩 한다.On the other hand, the second type drain electrode 175f includes only the bent portion 176f partially surrounded by the source electrode 173e and the extension portion 177f connected thereto. The bend 176f is also bent in an inequality (<) shape, and the extension 177f overlaps the second type of sustain electrode 137f.

게이트 전극(124e), 소스 전극(173e) 및 드레인 전극(175e, 175f)은 반도체(154e)와 함께 박막 트랜지스터(Q)를 이루며, 박막 트랜지스터(Q)의 채널은 소스 전극(173e)과 드레인 전극(175e) 사이의 반도체(154e)에 형성된다.The gate electrode 124e, the source electrode 173e, and the drain electrodes 175e and 175f form the thin film transistor Q together with the semiconductor 154e, and the channels of the thin film transistor Q are the source electrode 173e and the drain electrode. It is formed in the semiconductor 154e between 175e.

데이터 도전체(171, 175e) 및 노출된 반도체(154e) 부분 위에는 보호막(180)이 형성되어 있다.The passivation layer 180 is formed on the data conductors 171 and 175e and the exposed portion of the semiconductor 154e.

보호막(180)에는 데이터선(171)의 끝 부분(179)과 드레인 전극(175e, 175f)의 확장부(177e, 177f)를 각각 드러내는 복수의 접촉 구멍(182, 185e, 185f)이 형성되어 있으며, 보호막(180)과 게이트 절연막(140)에는 게이트선(121)의 끝 부분(129)을 드러내는 복수의 접촉 구멍(181)이 형성되어 있다.The passivation layer 180 is provided with a plurality of contact holes 182, 185e, and 185f exposing the end portions 179 of the data line 171 and the extended portions 177e and 177f of the drain electrodes 175e and 175f, respectively. In the passivation layer 180 and the gate insulating layer 140, a plurality of contact holes 181 exposing the end portions 129 of the gate line 121 are formed.

보호막(180) 위에는 복수의 화소 전극(191) 및 복수의 접촉 보조 부재(81a, 81b, 82)가 형성되어 있다.A plurality of pixel electrodes 191 and a plurality of contact auxiliary members 81a, 81b, and 82 are formed on the passivation layer 180.

각 화소 전극(191)은 제1 및 제2 부화소 전극(191e, 191f)을 포함하며, 각 부화소 전극(191e, 191f)에는 절개부(91e, 92f, 93f)가 형성되어 있다.Each pixel electrode 191 includes first and second subpixel electrodes 191e and 191f, and cutouts 91e, 92f and 93f are formed in each of the subpixel electrodes 191e and 191f.

데이터선(171)은 일부 화소 전극(191)의 행 방향 경계를 지나가며, 특히 데이터선(171)의 굴곡부가 화소 전극(191)의 행 방향 경계를 따라 꺾여 있다. 이처럼 데이터선(171)을 화소 전극(191)의 경계를 따라 뻗도록 하면 데이터선(171)과 부화소 전극(191a, 191b) 사이에 생성되는 전기장의 수평 성분이 주 전기장의 수평 성분과 같은 방향이므로 액정 분자들의 경사 방향의 결정을 강화하는 쪽으로 작용한다. 그뿐 아니라 높은 개구율을 확보할 수 있음은 물론이다.The data line 171 passes through the row direction boundary of the pixel electrode 191, and particularly, the bent portion of the data line 171 is bent along the row direction boundary of the pixel electrode 191. When the data line 171 extends along the boundary of the pixel electrode 191, the horizontal component of the electric field generated between the data line 171 and the subpixel electrodes 191a and 191b is in the same direction as the horizontal component of the main electric field. Therefore, it acts to strengthen the crystal in the oblique direction of the liquid crystal molecules. Not only that, of course, a high aperture ratio can be ensured.

또한 유지 전극선(131)은 제1 및 제2 부화소 전극(191a, 191b)의 경계 부근에 위치하여 텍스처를 가리면서 개구율을 향상할 수 있다.In addition, the storage electrode line 131 may be positioned near the boundary between the first and second subpixel electrodes 191a and 191b to cover the texture and improve the aperture ratio.

한편, 도 19의 경우, 제1 부화소 전극(191e)은 유지 전극(137e, 137f)을 향하여 위 또는 아래로 돌출한 부분을 포함한다.In the case of FIG. 19, the first subpixel electrode 191e includes a portion protruding upward or downward toward the sustain electrodes 137e and 137f.

화소 전극(191)의 기타 모양 및 배치는 도 3을 참고로 하여 앞에서 설명하였으므로 상세한 설명은 생략한다.Other shapes and arrangements of the pixel electrode 191 have been described above with reference to FIG. 3, and thus a detailed description thereof will be omitted.

제1 부화소 전극(191e)은 접촉 구멍(185e, 185f)을 통하여 드레인 전극(175e, 175f)과 연결되어 있다. 도 19에 도시한 예에서는 제1 부화소 전극(191e)의 돌출부가 접촉 구멍(185e, 185f)을 통하여 드레인 전극(175e, 175f)과 연결되어 있다. 또한 드레인 전극(175e, 175f)의 굴곡부(178, 176f)는 제2 부화소 전극(191f)과 중첩하여 결합 축전기(Ccp)를 이룬다.The first subpixel electrode 191e is connected to the drain electrodes 175e and 175f through the contact holes 185e and 185f. In the example shown in FIG. 19, the protrusion of the first subpixel electrode 191e is connected to the drain electrodes 175e and 175f through the contact holes 185e and 185f. In addition, the bent portions 178 and 176f of the drain electrodes 175e and 175f overlap the second subpixel electrode 191f to form a coupling capacitor Ccp.

제1/제2 부화소 전극(191e/191f)과 상부 표시판(200)의 공통 전극(270)은 그 사이의 액정층(3) 부분과 함께 제1/제2 액정 축전기(CLCe/CLCf)를 이루어 박막 트랜지스터(Q)가 턴 오프된 후에도 인가된 전압을 유지한다.The first and second subpixel electrodes 191e and 191f and the common electrode 270 of the upper panel 200 have a first and second liquid crystal capacitor C LC e / C together with a portion of the liquid crystal layer 3 therebetween. LC f) is applied to maintain the applied voltage even after the thin film transistor Q is turned off.

제1 부화소 전극(191e)과 연결된 드레인 전극(175e)의 확장부(177e, 177f)는 게이트 절연막(140)을 사이에 두고 유지 전극(137e, 137f)과 중첩하여 유지 축전기(CSTe)를 이루며, 액정 축전기(CLCe)의 전압 유지 능력을 강화한다.The extended portions 177e and 177f of the drain electrode 175e connected to the first subpixel electrode 191e overlap the storage electrodes 137e and 137f with the gate insulating layer 140 interposed therebetween, and the storage capacitor C ST e. To enhance the voltage holding capability of the liquid crystal capacitor (C LC e).

접촉 보조 부재(81a, 81b, 82)는 각각 접촉 구멍(181a, 181b, 182)을 통하여 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 연결된다. 접촉 보조 부재(81a, 81b, 82)는 게이트선(121a, 121b)의 끝 부분(129a, 129b) 및 데이터선(171)의 끝 부분(179)과 외부 장치와의 접착성을 보완하고 이들을 보호한다.The contact auxiliary members 81a, 81b, and 82 are end portions 129a and 129b of the gate lines 121a and 121b and end portions 179 of the data line 171 through the contact holes 181a, 181b, and 182, respectively. Connected with The contact auxiliary members 81a, 81b, and 82 compensate for and protect the adhesion between the end portions 129a and 129b of the gate lines 121a and 121b and the end portions 179 of the data line 171 and the external device. do.

다음, 도 16 내지 도 19를 참고로 하여, 상부 표시판(200)에 대하여 설명한다.Next, the upper panel 200 will be described with reference to FIGS. 16 to 19.

절연 기판(210) 위에 차광 부재(220)가 형성되어 있다. 차광 부재(220)는 게이트선(121)에 대응하는 가로부와 화소 전극(191)의 굴곡변에 대응하는 굴곡부와 박막 트랜지스터에 대응하는 넓은 부분을 포함하며, 화소 전극(191) 사이의 빛샘을 막고 화소 전극(191)과 마주하는 개구 영역을 정의한다.The light blocking member 220 is formed on the insulating substrate 210. The light blocking member 220 includes a horizontal portion corresponding to the gate line 121, a curved portion corresponding to the curved side of the pixel electrode 191, and a wide portion corresponding to the thin film transistor, and includes light leakage between the pixel electrode 191. And an opening region facing the pixel electrode 191.

기판(210) 및 차광 부재(220) 위에는 또한 복수의 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다. 덮개막(250) 위에는 공통 전극(270)이 형성되어 있으며 복수의 절개부(71e, 72f, 73f)를 가진다.A plurality of color filters 230 are further formed on the substrate 210 and the light blocking member 220, and an overcoat 250 is formed on the color filter 230 and the light blocking member 220. The common electrode 270 is formed on the overcoat 250 and has a plurality of cutouts 71e, 72f, and 73f.

공통 전극(270)의 절개부(71e, 72f, 73f)의 모양 및 배치는 도 3을 참고로 하여 앞에서 설명하였으므로 상세한 설명은 생략한다.Shapes and arrangements of the cutouts 71e, 72f, and 73f of the common electrode 270 have been described above with reference to FIG. 3, and thus a detailed description thereof will be omitted.

표시판(100, 200)의 안쪽 면에는 배향막(11, 21)이 형성되어 있으며 표시판(100, 200)의 바깥쪽 면에는 편광자(12, 22)가 구비되어 있다.Alignment layers 11 and 21 are formed on inner surfaces of the display panels 100 and 200, and polarizers 12 and 22 are provided on outer surfaces of the display panels 100 and 200.

도 9 및 도 10에 도시한 액정 표시판 조립체의 많은 특징들이 도 14 내지 도 19에 도시한 액정 표시판 조립체에도 적용될 수 있다.Many features of the liquid crystal panel assembly shown in FIGS. 9 and 10 may also be applied to the liquid crystal panel assembly shown in FIGS. 14 to 19.

다음, 도 20 내지 도 22, 그리고 앞에서 설명한 도 1 내지 도 3을 참고로 하 여 본 발명의 다른 실시예에 따른 액정 표시판 조립체에 대하여 상세하게 설명한다.Next, a liquid crystal panel assembly according to another exemplary embodiment of the present invention will be described in detail with reference to FIGS. 20 to 22 and FIGS. 1 to 3 described above.

도 20은 본 발명의 다른 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.20 is an equivalent circuit diagram of one pixel of a liquid crystal display according to another exemplary embodiment of the present invention.

도 20을 참고하면, 본 실시예에 따른 액정 표시판 조립체는 서로 마주하는 하부 및 상부 표시판(100, 200)과 그 사이에 들어 있는 액정층(3)을 포함한다.Referring to FIG. 20, the liquid crystal panel assembly according to the present exemplary embodiment includes lower and upper panel 100 and 200 facing each other and a liquid crystal layer 3 interposed therebetween.

하부 표시판(100)에는 복수의 게이트선(GL), 복수의 데이터선(DL) 및 복수의 유지 전극선(SL)을 포함하는 신호선이 구비되어 있으며, 각 화소는 스위칭 소자(Q)와 이에 연결된 액정 축전기(CLC), 그리고 스위칭 소자(Q) 및 유지 전극선(SL)에 연결되어 있는 유지 축전기(CST)를 포함한다.The lower panel 100 includes a signal line including a plurality of gate lines GL, a plurality of data lines DL, and a plurality of storage electrode lines SL, and each pixel includes a switching element Q and a liquid crystal connected thereto. A capacitor C LC , and a storage capacitor C ST connected to the switching element Q and the storage electrode line SL.

스위칭 소자(Q) 또한 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(GL)과 연결되어 있고, 입력 단자는 데이터선(DL)과 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)와 연결되어 있다.The switching element Q is also a three-terminal element of a thin film transistor or the like provided in the lower panel 100, the control terminal of which is connected to the gate line GL, and the input terminal of which is connected to the data line DL. The output terminal is connected to the liquid crystal capacitor C LC and the storage capacitor C ST .

액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(PE)과 상부 표시판(200)의 공통 전극(CE)을 두 단자로 하며 화소 전극(PE)과 공통 전극(CE) 사이의 액정층(3)은 유전체로서 기능한다. 공통 전극(CE)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 액정층(3)은 음의 유전율 이방성을 가지 며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있을 수 있다.The liquid crystal capacitor C LC has two terminals, a pixel electrode PE of the lower panel 100 and a common electrode CE of the upper panel 200, and a liquid crystal layer between the pixel electrode PE and the common electrode CE. (3) functions as a dielectric. The common electrode CE is formed on the entire surface of the upper panel 200 and receives the common voltage Vcom. The liquid crystal layer 3 has negative dielectric anisotropy, and the liquid crystal molecules of the liquid crystal layer 3 may be aligned such that their major axes are perpendicular to the surfaces of the two display panels in the absence of an electric field.

유지 축전기(CST) 및 이와 같은 액정 표시판 조립체를 포함하는 액정 표시 장치의 동작 등에 대해서는 앞선 실시예와 실질적으로 동일하므로 상세한 설명은 생략한다. 단, 도 20에 도시한 액정 표시 장치에서는 한 화소(PX)가 분리되어 있지 않고 서로 연결되어 있다.Since the operation of the liquid crystal display including the storage capacitor C ST and the liquid crystal panel assembly as described above is substantially the same as in the previous embodiment, detailed description thereof will be omitted. However, in the liquid crystal display shown in FIG. 20, one pixel PX is not separated but connected to each other.

그러면 도 20에 도시한 액정 표시판 조립체의 예에 대하여 도 21 및 도 22를 참고하여 상세하게 설명한다.Next, an example of the liquid crystal panel assembly illustrated in FIG. 20 will be described in detail with reference to FIGS. 21 and 22.

도 21 및 도 22는 본 발명의 다른 실시예에 따른 액정 표시판 조립체의 배치도이다.21 and 22 are layout views of a liquid crystal panel assembly according to another exemplary embodiment of the present invention.

도 21 및 도 22를 참고하면, 본 실시예에 따른 액정 표시판 조립체도 서로 마주하는 하부 표시판(도시하지 않음)과 상부 표시판(도시하지 않음) 및 이들 두 표시판 사이에 들어 있는 액정층(도시하지 않음)을 포함한다.Referring to FIGS. 21 and 22, the liquid crystal panel assembly according to the present exemplary embodiment also includes a lower panel (not shown) and an upper panel (not shown) facing each other, and a liquid crystal layer (not shown) between the two display panels. ).

본 실시예에 따른 액정 표시판 조립체의 층상 구조는 대개 도 15 내지 도 19에 도시한 액정 표시판 조립체의 층상 구조와 동일하다.The layered structure of the liquid crystal panel assembly according to the present embodiment is usually the same as the layered structure of the liquid crystal panel assembly shown in FIGS. 15 to 19.

하부 표시판에 대하여 설명하자면, 절연 기판(도시하지 않음) 위에 복수의 게이트선(121)과 복수의 유지 전극선(131)을 포함하는 복수의 게이트 도전체가 형성되어 있다. 각 게이트선(121)은 게이트 전극(124)과 끝 부분(129)을 포함하고 각 유지 전극선(131)은 유지 전극(137)을 포함한다. 게이트 도전체(121, 131) 위 에는 게이트 절연막(140)이 형성되어 있다. 게이트 절연막(140) 위에는 복수의 반도체(154)가 형성되어 있고, 그 위에는 복수의 저항성 접촉 부재(도시하지 않음)가 형성되어 있다. 저항성 접촉 부재 및 게이트 절연막(140) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있다. 데이터선(171)은 복수의 소스 전극(173)과 끝 부분(179)을 포함하며, 드레인 전극(175)은 넓은 끝 부분(177)을 포함한다. 데이터 도전체(171, 175) 및 노출된 반도체(154) 부분 위에는 보호막(180)이 형성되어 있고, 보호막(180) 및 게이트 절연막(140)에는 복수의 접촉 구멍(181, 182, 185)이 형성되어 있다. 보호막(180) 위에는 서로 연결되어 있는 제1 및 제2 부화소 전극(191g, 191h)을 포함하는 복수의 화소 전극(191)과 복수의 접촉 보조 부재(81, 82)가 형성되어 있다. 제1 부화소 전극(191g)에는 절개부(91g)가 형성되어 있고, 제2 부화소 전극(191h)에는 절개부(92h, 93h)가 형성되어 있다. 화소 전극(191), 접촉 보조 부재(81, 82) 및 보호막(180) 위에는 배향막(도시하지 않음)이 형성되어 있다.To describe the lower panel, a plurality of gate conductors including a plurality of gate lines 121 and a plurality of storage electrode lines 131 are formed on an insulating substrate (not shown). Each gate line 121 includes a gate electrode 124 and an end portion 129 and each sustain electrode line 131 includes a sustain electrode 137. The gate insulating layer 140 is formed on the gate conductors 121 and 131. A plurality of semiconductors 154 are formed on the gate insulating layer 140, and a plurality of ohmic contacts (not shown) are formed thereon. A data conductor including a plurality of data lines 171 and a plurality of drain electrodes 175 is formed on the ohmic contact member and the gate insulating layer 140. The data line 171 includes a plurality of source electrodes 173 and end portions 179, and the drain electrode 175 includes a wide end portion 177. A passivation layer 180 is formed on the data conductors 171 and 175 and the exposed semiconductor 154, and a plurality of contact holes 181, 182, and 185 are formed in the passivation layer 180 and the gate insulating layer 140. It is. On the passivation layer 180, a plurality of pixel electrodes 191 including first and second subpixel electrodes 191g and 191h connected to each other and a plurality of contact assistants 81 and 82 are formed. A cutout 91g is formed in the first subpixel electrode 191g, and cutouts 92h and 93h are formed in the second subpixel electrode 191h. An alignment layer (not shown) is formed on the pixel electrode 191, the contact assistants 81 and 82, and the passivation layer 180.

상부 표시판(도시하지 않음)에 대하여 설명하자면, 절연 기판 위에 차광 부재, 복수의 색필터, 덮개막, 절개부(71g, 72h, 73h)를 가지는 공통 전극, 그리고 배향막이 형성되어 있다.An upper display panel (not shown) will be described. A light blocking member, a plurality of color filters, an overcoat, a common electrode having cutouts 71g, 72h, and 73h, and an alignment layer are formed on an insulating substrate.

그러나 본 실시예에 따른 액정 표시판 조립체에서는 도 15 내지 도 18에 도시한 액정 표시판 조립체와 비교할 때 유지 전극(137)이 유지 전극선(131)에서 아래 위로 확장되어 있고, 이웃하는 화소 전극(191)에서도 같은 모양을 하고 있다. 또한 화소 전극(191)의 제1 부화소 전극(191g)과 제2 부화소 전극(191h)은 서로 연 결되어 있고, 도 15 내지 도 19에 도시된 드레인 전극(175e)의 굴곡부(178)가 본 실시예에 따른 액정 표시판 조립체에는 없다. 따라서, 제1 및 제2 부화소 전극(191g, 191h)는 같은 전압을 인가 받는다.However, in the liquid crystal panel assembly according to the present exemplary embodiment, as compared with the liquid crystal panel assembly illustrated in FIGS. 15 to 18, the storage electrode 137 extends up and down on the storage electrode line 131, and the neighboring pixel electrode 191 is also extended. It has the same shape. In addition, the first subpixel electrode 191g and the second subpixel electrode 191h of the pixel electrode 191 are connected to each other, and the bent portion 178 of the drain electrode 175e shown in FIGS. 15 to 19 is formed. There is no liquid crystal panel assembly according to the present embodiment. Therefore, the first and second subpixel electrodes 191g and 191h receive the same voltage.

또한 도 22에 도시한 액정 표시판 조립체는 도 21에 도시한 액정 표시판 조립체와 비교할 때 화소 전극(191)의 절개부(91g, 92h, 93h)의 너비가 공통 전극(270) 절개부의 너비보다 더 좁고, 열 방향으로 인접한 제1 부화소 전극(191g)과 제2 부화소 전극(191h) 사이의 간격도 더 좁다. 제1 부화소 전극(191g)과 제2 부화소 전극(191h) 사이의 거리 또는 간격은 약 5.5-7.5μm인 것이 바람직하다.In addition, the width of the cutouts 91g, 92h and 93h of the pixel electrode 191 is narrower than that of the cutout of the common electrode 270 when compared to the liquid crystal panel assembly illustrated in FIG. 21. The interval between the first subpixel electrode 191g and the second subpixel electrode 191h adjacent in the column direction is also narrower. Preferably, the distance or interval between the first subpixel electrode 191g and the second subpixel electrode 191h is about 5.5-7.5 μm.

이와 같이 화소 전극(191)의 절개부(91g, 92h, 93h) 사이의 간격 및 부화소 전극(191g, 191h) 사이의 간격을 줄임으로써 빛의 실제 투과 면적을 증가시켜 투과율을 높일 수 있다.As such, by reducing the gap between the cutouts 91g, 92h and 93h of the pixel electrode 191 and the gap between the subpixel electrodes 191g and 191h, the transmittance may be increased by increasing the actual transmission area of the light.

또한, 도 22에 도시한 바와 같이, 공통 전극(270)의 절개부(71g 72h, 73h)의 종단 가로부는 화소 전극(191)과 중첩하며 굴곡부와 135도보다 큰 각도를 이루는 변을 가진다. 이와 같이 하면, 종단 가로부 근처에서 주 전기장의 수평 성분이 해당 부영역 위에서 대부분의 액정 분자가 기울어지는 방향과 가까워지므로 배열이 흐트러져 나타날 수 있는 텍스처를 줄일 수 있다. 공통 전극(270)의 절개부(71g 72h, 73h)의 너비는 약 9.5-10.5μm 정도인 것이 바람직하다.In addition, as shown in FIG. 22, the terminal horizontal portions of the cutouts 71g 72h and 73h of the common electrode 270 overlap with the pixel electrode 191 and have an angle greater than 135 degrees with the bent portion. In this way, the horizontal component of the main electric field near the terminal horizontal portion is closer to the direction in which most of the liquid crystal molecules are inclined over the corresponding subregion, thereby reducing the texture that may appear in the arrangement. The widths of the cutouts 71g 72h and 73h of the common electrode 270 are preferably about 9.5-10.5 μm.

절개부(91g, 92h, 93h)의 너비는 약 8-10μm이며, 특히 8-9μm까지 좁히면 빛의 실제 투과 면적을 증가시켜 투과율을 높일 수 있다.The width of the cutouts 91g, 92h, and 93h is about 8-10 μm, and in particular, by narrowing to 8-9 μm, the transmittance can be increased by increasing the actual transmission area of light.

또한 도 21에 도시한 액정 표시판 조립체와 비교하여 유지 전극(137)의 너비 가 더 좁으며, 유지 전극(137) 위에 위치하는 절개부(71g, 72h, 73h, 92h)의 종단 가로부의 경계와 유지 전극(137)의 경계 사이의 거리는 1μm 이상이다. 즉, Lb>Laμ1μm이다. 이렇게 하면 절개부(71g, 72h, 73h, 92h) 부근에서 생기는 텍스처에 의한 화질 열화를 방지할 수 있다.In addition, the width of the storage electrode 137 is narrower than that of the liquid crystal panel assembly illustrated in FIG. 21, and the boundary and the edges of the terminal horizontal portions of the cutouts 71g, 72h, 73h, and 92h positioned on the storage electrode 137 are also narrow. The distance between the boundaries of the electrodes 137 is 1 μm or more. That is, Lb> Laμ1μm. In this way, image quality deterioration due to texture occurring near the cutouts 71g, 72h, 73h, 92h can be prevented.

도 15 내지 도 19에 도시한 액정 표시판 조립체의 많은 특징들이 도 20 내지 도 22에 도시한 액정 표시판 조립체에도 적용될 수 있다.도 22에 도시한 액정 표시판 조립체의 특징들은 도 8 내지 도 19에 도시한 액정 표시판 조립체 또는 기타 다른 구조의 액정 표시판 조립체에도 적용될 수 있다.Many of the features of the liquid crystal panel assembly shown in Figs. 15 to 19 can be applied to the liquid crystal panel assembly shown in Figs. 20 to 22. The features of the liquid crystal panel assembly shown in Fig. 22 are shown in Figs. It may also be applied to a liquid crystal panel assembly or a liquid crystal panel assembly of any other structure.

이와 같이 본 발명에서는 시인성을 좋게 하면서 개구율도 높일 수 있는 전극을 만들 수 있다. 또 액정 제어력이 강화되고 응답 속도 및 투과율이 현저히 좋아진다. 그리고 텍스처에 의한 화질 열화를 막을 수 있고, 색들 사이의 균형을 맞추기 쉽다.As described above, in the present invention, it is possible to make the electrode which can improve the aperture ratio while improving visibility. In addition, the liquid crystal control power is enhanced, and the response speed and transmittance are remarkably improved. And it can prevent image quality deterioration and it is easy to balance the colors.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

Claims (50)

서로 마주하는 제1 기판 및 제2 기판,A first substrate and a second substrate facing each other, 상기 제1 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 화소 전극, 그리고A pixel electrode formed on the first substrate and including first and second subpixel electrodes; and 상기 제2 기판 위에 위치하며 상기 화소 전극과 마주하는 공통 전극A common electrode on the second substrate and facing the pixel electrode 을 포함하며,/ RTI &gt; 상기 제1 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변 및 상기 제2변과 빗각을 이루고 상기 제1변과 만나며 서로 나란한 한 쌍의 제1 빗변을 가지고,The first subpixel electrode has a pair of first hypotenuses facing each other and a pair of first hypotenuses formed at an oblique angle with the first side and the second side and meeting the first side and being parallel to each other. 상기 제2 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변과 만나며 상기 제1 부화소 전극의 제1 빗변과 실질적으로 나란하거나 수직인 한 쌍의 제1 빗변을 가지고,The second subpixel electrode has a first side and a second side facing each other, and a pair of first hypotenuses that meet with the first side and are substantially parallel to or perpendicular to the first hypotenuse of the first subpixel electrode. , 상기 제1 및 제2 부화소 전극의 제1변이 서로 인접하고,First sides of the first and second subpixel electrodes are adjacent to each other, 상기 제1 및 제2 부화소 전극의 제1변 길이는 서로 다르며,The lengths of the first sides of the first and second subpixel electrodes are different from each other, 상기 제1 부화소 전극의 제1 빗변과 상기 제2 부화소 전극의 제1 빗변은 서로 엇갈리는The first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode are crossed with each other. 액정 표시 장치.Liquid crystal display device. 제1항에서,In claim 1, 상기 제1 부화소 전극의 제1 빗변 및 상기 제2 부화소 전극의 제1 빗변과 실질적으로 45˚를 이루는 편광축을 가지는 편광자를 더 포함하는 액정 표시 장치.And a polarizer having a polarization axis substantially 45 ° with the first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode. 제1항에서,In claim 1, 상기 제1 부화소 전극의 제1변 중앙은 상기 제2 부화소 전극의 제1변 중앙과 정렬되어 있는 액정 표시 장치.The center of the first side of the first subpixel electrode is aligned with the center of the first side of the second subpixel electrode. 제1항에서,In claim 1, 상기 제1 부화소 전극은 상기 제1 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지는 액정 표시 장치.The first subpixel electrode further includes a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first subpixel electrode. 제4항에서,In claim 4, 상기 제2 부화소 전극은 상기 제2 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지는 액정 표시 장치.The second subpixel electrode further includes a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the second subpixel electrode. 제5항에서,The method of claim 5, 상기 제1 부화소 전극의 제1 빗변은 상기 제2 부화소 전극의 제1 빗변과 직각을 이루는 액정 표시 장치.The first hypotenuse of the first subpixel electrode is perpendicular to the first hypotenuse of the second subpixel electrode. 제4항에서,In claim 4, 상기 제2 부화소 전극은 상기 제1 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함하는 액정 표시 장치.The second subpixel electrode includes first and second electrode pieces separated from each other with the first subpixel electrode interposed therebetween. 제7항에서,8. The method of claim 7, 상기 제1 전극편은 상기 제2 부화소 전극의 제1 빗변을 가지고, 상기 제2 전극편은 상기 제2 부화소 전극의 제1 빗변과 직각인 한 쌍의 제2 빗변을 가지는 액정 표시 장치.And the first electrode piece has a first hypotenuse of the second subpixel electrode, and the second electrode piece has a pair of second hypotenuses perpendicular to the first hypotenuse of the second subpixel electrode. 제8항에서,In claim 8, 상기 제1 부화소 전극의 제1 빗변은 상기 제2 부화소 전극의 제1 빗변과 나란한 액정 표시 장치.The first hypotenuse of the first subpixel electrode is parallel to the first hypotenuse of the second subpixel electrode. 제1항 내지 제9항 중 어느 한 항에서,The method according to any one of claims 1 to 9, 상기 제1 부화소 전극의 높이와 상기 제2 부화소 전극의 높이는 실질적으로 동일한 액정 표시 장치.The height of the first subpixel electrode and the height of the second subpixel electrode are substantially the same. 제10항에서,In claim 10, 상기 제2 부화소 전극의 제1변 길이는 상기 제1 부화소 전극의 제2변 길이의 1.8배 내지 2 배인 액정 표시 장치.The first side length of the second subpixel electrode is 1.8 to 2 times the length of the second side of the first subpixel electrode. 제1항 내지 제9항 중 어느 한 항에서,The method according to any one of claims 1 to 9, 상기 제1 부화소 전극과 제2 부화소 전극 사이의 거리는 5.5-7.5μm인 액정 표시 장치.The distance between the first subpixel electrode and the second subpixel electrode is 5.5-7.5μm. 제1항 내지 제9항 중 어느 한 항에서,The method according to any one of claims 1 to 9, 상기 공통 전극에 형성되어 있는 제1 경사 방향 결정 부재를 더 포함하는 액정 표시 장치.And a first oblique direction determining member formed on the common electrode. 제13항에서,The method of claim 13, 상기 제1 경사 방향 결정 부재는 상기 제1 및 제2 부화소 전극 각각을 가로지르며 상기 제1 및 제2 부화소 전극의 제1 빗변과 실질적으로 평행한 사선부를 가지는 복수의 제1 절개부를 포함하는 액정 표시 장치.The first oblique direction determining member includes a plurality of first cutouts that cross each of the first and second subpixel electrodes and have oblique portions substantially parallel to first hypotenuses of the first and second subpixel electrodes. Liquid crystal display. 제14항에서,The method of claim 14, 상기 제1 절개부의 너비는 9.5-10.5μm인 액정 표시 장치.The first cutting portion has a width of 9.5-10.5 μm. 제14항에서,The method of claim 14, 상기 제1 절개부는 상기 제1 절개부의 사선부와 연결되고 상기 제1 및 제2 부화소 전극의 제1변 및 제2변과 중첩하며 상기 사선부와 135도보다 큰 각도를 이루는 변을 가지는 종단부를 더 포함하는The first cutout is connected to an oblique part of the first cutout part and overlaps the first and second sides of the first and second subpixel electrodes, and has a side having an angle greater than 135 degrees with the oblique part. Containing more wealth 액정 표시 장치.Liquid crystal display device. 제14항에서,The method of claim 14, 상기 제2 부화소 전극에 형성되어 있는 제2 경사 방향 결정 부재를 더 포함하는 액정 표시 장치.And a second oblique direction determining member formed on the second subpixel electrode. 제17항에서,The method of claim 17, 상기 제2 경사 방향 결정 부재는 상기 제2 부화소 전극을 이등분하며 상기 제2 부화소 전극의 제1 빗변과 실질적으로 평행한 사선부를 가지는 제2 절개부를 포함하는 액정 표시 장치.And the second oblique direction determining member includes a second cutout that bisects the second subpixel electrode and has an oblique portion substantially parallel to a first hypotenuse of the second subpixel electrode. 제18항에서,The method of claim 18, 상기 제2 절개부의 너비는 8-10μm인 액정 표시 장치.A width of the second cutout is 8-10 μm. 제18항에서,The method of claim 18, 상기 제1 기판 위에 형성되어 있는 유지 전극을 더 포함하고,A sustain electrode formed on the first substrate; 상기 유지 전극은 행 방향으로 인접한 제1 부화소 전극과 제2 부화소 전극 경계 부분에 위치하고,The sustain electrode is positioned at a boundary between the first subpixel electrode and the second subpixel electrode adjacent to each other in a row direction. 상기 제1 절개부는 상기 사선부에 연결된 종단부를 더 포함하고,The first cutout further includes a termination connected to the diagonal portion, 상기 제1 절개부의 종단부는 상기 유지 전극과 중첩하며,An end of the first cutout overlaps the sustain electrode; 상기 유지 전극의 변과 이에 인접한 상기 종단부의 변 사이의 거리는 1μm 이상인The distance between the side of the sustain electrode and the side of the terminal adjacent thereto is 1 μm or more. 액정 표시 장치.Liquid crystal display device. 제18항에서,The method of claim 18, 상기 제1 절개부의 사선부와 상기 제1 또는 제2 부화소 전극의 제1 빗변 사이의 거리 및 상기 제2 절개부의 사선부와 상기 제1 절개부의 사선부 사이의 거리는 25-40μm인 액정 표시 장치.The distance between the oblique portion of the first cutout portion and the first hypotenuse of the first or second subpixel electrode, and the distance between the diagonal portion of the second cutout portion and the diagonal portion of the first cutout portion is 25-40 μm. . 제18항에서,The method of claim 18, 상기 제1 절개부와 상기 제2 절개부 사이의 거리는 상기 제1 절개부와 상기 제1 또는 제2 부화소 전극의 제1 빗변 사이의 거리보다 짧은 액정 표시 장치.The distance between the first cutout and the second cutout is shorter than the distance between the first cutout and a first hypotenuse of the first or second subpixel electrode. 제22항에서,The method of claim 22, 상기 제2 절개부의 사선부와 상기 제1 절개부의 사선부 사이의 거리는 20-30μm이고,The distance between the oblique portion of the second incision and the oblique portion of the first incision is 20-30 μm, 상기 제2 부화소 전극의 제1 빗변과 상기 제1 절개부의 사선부 사이의 거리는 30-40μm인The distance between the first hypotenuse of the second subpixel electrode and the oblique portion of the first cutout is 30-40 μm. 액정 표시 장치.Liquid crystal display device. 제18항에서,The method of claim 18, 상기 제2 절개부의 사선부는 상기 제1 부화소 전극을 가로지르는 상기 제1 절개부의 사선부와 이어지는 액정 표시 장치.The diagonal portion of the second cutout portion is connected to the diagonal portion of the first cutout portion that crosses the first subpixel electrode. 제1항 내지 제9항 중 어느 한 항에서,The method according to any one of claims 1 to 9, 상기 제1 부화소 전극과 상기 제2 부화소 전극의 전압은 서로 다른 액정 표시 장치.The first subpixel electrode and the second subpixel electrode have different voltages. 제25항에서,The method of claim 25, 상기 제1 부화소 전극의 면적이 상기 제2 부화소 전극의 면적보다 작고 상기 제1 부화소 전극의 전압이 상기 제2 부화소 전극의 전압보다 높은 액정 표시 장치.The area of the first subpixel electrode is smaller than the area of the second subpixel electrode, and the voltage of the first subpixel electrode is higher than the voltage of the second subpixel electrode. 제26항에서,26. The method of claim 26, 상기 제2 부화소 전극의 면적은 상기 제1 부화소 전극 면적의 1.8배 내지 2배인 액정 표시 장치.The area of the second subpixel electrode is 1.8 to 2 times the area of the first subpixel electrode. 제25항에서,The method of claim 25, 상기 제1 부화소 전극과 상기 제2 부화소 전극은 하나의 영상 정보로부터 얻어진 서로 다른 데이터 전압을 인가 받는 액정 표시 장치.The first subpixel electrode and the second subpixel electrode receive different data voltages obtained from one image information. 제28항에서,The method of claim 28, 상기 제1 부화소 전극과 연결되어 있는 제1 박막 트랜지스터,A first thin film transistor connected to the first subpixel electrode, 상기 제2 부화소 전극과 연결되어 있는 제2 박막 트랜지스터,A second thin film transistor connected to the second subpixel electrode, 상기 제1 박막 트랜지스터와 연결되어 있는 제1 신호선,A first signal line connected to the first thin film transistor, 상기 제2 박막 트랜지스터와 연결되어 있는 제2 신호선, 그리고A second signal line connected to the second thin film transistor, and 상기 제1 및 제2 박막 트랜지스터와 연결되어 있으며 상기 제1 및 제2 신호선과 교차하는 제3 신호선A third signal line connected to the first and second thin film transistors and intersecting the first and second signal lines 을 더 포함하는 액정 표시 장치.Liquid crystal display further comprising. 제29항에서,The method of claim 29, 상기 제1 및 제2 박막 트랜지스터는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 턴온되어 상기 제3 신호선으로부터의 신호를 전달하는 액정 표시 장치.And the first and second thin film transistors are turned on according to the signals from the first and second signal lines, respectively, to transfer the signals from the third signal line. 제29항에서,The method of claim 29, 상기 제1 및 제2 박막 트랜지스터는 각각 상기 제3 신호선으로부터의 신호에 따라 턴온되어 상기 제1 및 제2 신호선으로부터의 신호를 전달하는 액정 표시 장치.And the first and second thin film transistors are turned on in response to a signal from the third signal line, respectively, to transmit a signal from the first and second signal lines. 제25항에서,The method of claim 25, 상기 제1 부화소 전극과 상기 제2 부화소 전극은 용량성 결합되어 있는 액정 표시 장치.The first subpixel electrode and the second subpixel electrode are capacitively coupled. 제32항에서,33. The method of claim 32, 상기 제1 부화소 전극과 연결되어 있는 제1 박막 트랜지스터,A first thin film transistor connected to the first subpixel electrode, 상기 제1 박막 트랜지스터와 연결되어 있는 제1 신호선, 그리고A first signal line connected to the first thin film transistor, and 상기 제1 박막 트랜지스터와 연결되어 있으며 상기 제1 신호선과 교차하는 제2 신호선A second signal line connected to the first thin film transistor and intersecting the first signal line 을 더 포함하는 액정 표시 장치.Liquid crystal display further comprising. 제1항 내지 제9항 중 어느 한 항에서,The method according to any one of claims 1 to 9, 상기 제1 및 제2 부화소 전극이 서로 연결되어 있는 액정 표시 장치.The first and second subpixel electrodes are connected to each other. 서로 마주하는 한 쌍의 나란한 빗변을 각각 가지며 상기 빗변과 빗각을 이루는 방향으로 배열되어 있는 제1 및 제2 부화소 전극을 포함하는 화소 전극,A pixel electrode having a pair of parallel hypotenuses facing each other and including first and second subpixel electrodes arranged in a direction forming an oblique angle with the hypotenuse; 상기 화소 전극과 마주하는 공통 전극,A common electrode facing the pixel electrode; 상기 화소 전극과 상기 공통 전극 사이에 들어 있는 액정층,A liquid crystal layer interposed between the pixel electrode and the common electrode, 상기 제2 부화소 전극에 구비되어 있고, 상기 빗변과 평행하며, 상기 액정층의 액정 분자의 경사 방향을 결정하는 복수의 제1 경사 방향 결정 부재, 그리고A plurality of first inclined direction determining members provided in the second subpixel electrode, parallel to the hypotenuse, and configured to determine the inclined direction of the liquid crystal molecules of the liquid crystal layer, and 상기 공통 전극에 구비되어 있고, 상기 빗변과 실질적으로 평행한 제1 부분을 포함하고, 상기 빗변 사이 또는 상기 빗변과 상기 제1 경사 방향 결정 부재 사 이에 배치되어 있으며, 상기 액정층의 액정 분자의 경사 방향을 결정하는 복수의 제2 경사 방향 결정 부재A first portion provided in the common electrode and substantially parallel to the hypotenuse, and disposed between the hypotenuse or between the hypotenuse and the first oblique direction determining member, wherein the inclination of the liquid crystal molecules of the liquid crystal layer is inclined A plurality of second oblique direction determining members for determining the direction 를 포함하며,/ RTI &gt; 상기 제1 및 제2 부화소 전극은 각각 상기 제1 및 제2 경사 방향 결정 부재와 상기 빗변에 의하여 복수의 부영역으로 나뉘고,The first and second subpixel electrodes are divided into a plurality of subregions by the first and second oblique direction determining members and the hypotenuse, respectively. 상기 제1 부화소 전극의 부영역 수효와 상기 제2 부화소 전극의 부영역 수효는 서로 다르며,The subregion number of the first subpixel electrode and the subregion number of the second subpixel electrode are different from each other, 상기 제1 부화소 전극의 빗변과 상기 제2 부화소 전극의 빗변은 서로 엇갈리는The hypotenuse of the first subpixel electrode and the hypotenuse of the second subpixel electrode are staggered from each other. 액정 표시 장치.Liquid crystal display device. 제35항에서,35. The method of claim 35, 상기 제1 부화소 전극의 빗변 및 상기 제2 부화소 전극의 빗변과 실질적으로 45˚를 이루는 편광축을 가지는 편광자를 더 포함하는 액정 표시 장치.And a polarizer having a polarization axis substantially 45 ° with the hypotenuse of the first subpixel electrode and the hypotenuse of the second subpixel electrode. 제35항에서,35. The method of claim 35, 상기 부영역의 면적은 실질적으로 동일한 액정 표시 장치.The area of the subregion is substantially the same. 제35항에서,35. The method of claim 35, 상기 부영역의 면적은 상기 빗변에서 멀수록 작은 액정 표시 장치.The area of the subregion is smaller as it is farther from the hypotenuse. 서로 마주하는 제1 기판 및 제2 기판,A first substrate and a second substrate facing each other, 상기 제1 기판 위에 형성되어 있으며 제1 및 제2 부화소 전극을 포함하는 제1 화소 전극,A first pixel electrode formed on the first substrate and including first and second subpixel electrodes; 상기 제1 기판 위에 형성되어 있으며 제3 및 제4 부화소 전극을 포함하는 제2 화소 전극, 그리고A second pixel electrode formed on the first substrate and including third and fourth subpixel electrodes, and 상기 제2 기판 위에 위치하며 상기 제1 및 제2 화소 전극과 마주하는 공통 전극A common electrode on the second substrate and facing the first and second pixel electrodes 을 포함하며,/ RTI &gt; 상기 제1 및 제3 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변 및 제2변과 빗각을 이루고 상기 제1변과 만나며 서로 나란한 한 쌍의 제1 빗변을 가지고,The first and third subpixel electrodes have a pair of first hypotenuses facing each other and a pair of first hypotenuses that form an oblique angle with the first and second sides and meet the first side and are parallel to each other. , 상기 제2 및 제4 부화소 전극은 서로 마주하는 제1변 및 제2변, 그리고 상기 제1변과 만나며 상기 제1 및 제3 부화소 전극의 제1 빗변의 일부와 실질적으로 나란하거나 수직인 한 쌍의 제1 빗변을 가지고,The second and fourth subpixel electrodes may meet with the first and second sides facing each other and the first side and are substantially parallel or perpendicular to a portion of the first hypotenuse of the first and third subpixel electrodes. With a pair of first hypotenuses, 상기 제1 및 제2 부화소 전극의 제1변이 서로 인접하고,First sides of the first and second subpixel electrodes are adjacent to each other, 상기 제3 및 제4 부화소 전극의 제1변이 서로 인접하고,First sides of the third and fourth subpixel electrodes are adjacent to each other, 상기 제1 및 제2 부화소 전극의 제1변 길이는 서로 다르고,The first side lengths of the first and second subpixel electrodes are different from each other, 상기 제3 및 제4 부화소 전극의 제1변 길이는 서로 다르고,The first side lengths of the third and fourth subpixel electrodes are different from each other, 상기 제1 부화소 전극의 제1 빗변과 상기 제2 부화소 전극의 제1 빗변은 서로 엇갈리고, 상기 제3 부화소 전극의 제1 빗변과 상기 제4 부화소 전극의 제1 빗변은 서로 엇갈리는The first hypotenuse of the first subpixel electrode and the first hypotenuse of the second subpixel electrode are alternated with each other, and the first hypotenuse of the third subpixel electrode and the first hypotenuse of the fourth subpixel electrode are alternated with each other. 액정 표시 장치.Liquid crystal display device. 제39항에서,The method of claim 39, 상기 제1 내지 제4 부화소 전극은 상기 제1 내지 제4 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지고,The first to fourth subpixel electrodes further have a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first to fourth subpixel electrodes. 상기 제1 및 제3 부화소 전극의 제1 빗변은 각각 상기 제2 및 제4 부화소 전극의 제1 빗변과 직각을 이루고,The first hypotenuse of the first and third subpixel electrodes is perpendicular to the first hypotenuse of the second and fourth subpixel electrodes, respectively, 상기 제1 부화소 전극의 제1 및 제2 빗변과 상기 제3 부화소 전극의 제1 및 제2 빗변이 각각 인접하고, 상기 제4 부화소 전극의 제1 및 제2 빗변과 상기 제2 부화소 전극의 제1 및 제2 빗변이 각각 인접하고,First and second hypotenuses of the first subpixel electrode and the first and second hypotenuses of the third subpixel electrode are adjacent to each other, and the first and second hypotenuses of the fourth subpixel electrode and the second portion The first and second hypotenuses of the pixel electrode are adjacent to each other, 상기 제1 부화소 전극의 제1변 중앙은 상기 제2 부화소 전극의 제1변중앙과 정렬되어 있고, 상기 제3 부화소 전극의 제1변 중앙은 상기 제4부화소 전극의 제1변 중앙과 정렬되어 있는The center of the first side of the first subpixel electrode is aligned with the center of the first side of the second subpixel electrode, and the center of the first side of the third subpixel electrode is the first side of the fourth subpixel electrode. Aligned with the center 액정 표시 장치.Liquid crystal display device. 제39항에서,The method of claim 39, 상기 제2 부화소 전극은 상기 제1 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함하고,The second subpixel electrode includes first and second electrode pieces separated from each other with the first subpixel electrode interposed therebetween, 상기 제4 부화소 전극은 상기 제3 부화소 전극을 사이에 두고 서로 분리되어 있는 제1 및 제2 전극편을 포함하고,The fourth subpixel electrode includes first and second electrode pieces separated from each other with the third subpixel electrode interposed therebetween, 상기 제1 및 제3 부화소 전극은 상기 제1 및 제3 부화소 전극의 제1 빗변과 직각을 이루며 만나는 한 쌍의 제2 빗변을 더 가지고,The first and third subpixel electrodes further have a pair of second hypotenuses that meet at a right angle with the first hypotenuse of the first and third subpixel electrodes. 상기 제1 전극편은 상기 제2 및 제4 부화소 전극의 제1 빗변을 가지고, 상기 제2 전극편은 상기 제2 및 제4 부화소 전극의 제1 빗변과 직각인 한 쌍의 제2 빗변을 가지고,The first electrode piece has a first hypotenuse of the second and fourth subpixel electrodes, and the second electrode piece is a pair of second hypotenuses perpendicular to the first hypotenuse of the second and fourth subpixel electrodes. To have, 상기 제1 및 제3 부화소 전극의 제1 빗변은 상기 제2 및 제4 부화소 전극의 제1 빗변과 나란하며,First hypotenuses of the first and third subpixel electrodes are parallel to first hypotenuses of the second and fourth subpixel electrodes, 상기 제2 부화소 전극의 제1 전극편의 제1 빗변과 상기 제4 부화소 전극의 제1 전극편의 제1 빗변이 인접하고,A first hypotenuse of the first electrode piece of the second subpixel electrode and a first hypotenuse of the first electrode piece of the fourth subpixel electrode are adjacent, 상기 제1 부화소 전극의 제1 및 제2 빗변과 상기 제3 부화소 전극의 제1 및 제2 빗변이 각각 인접하는The first and second hypotenuses of the first subpixel electrode and the first and second hypotenuses of the third subpixel electrode are adjacent to each other. 액정 표시 장치.Liquid crystal display device. 제40항 또는 제41항에서,43. The method of claim 40 or 41 wherein 상기 제1 내지 제4 부화소 전극의 제1변 또는 제2변과 상기 제1 빗변 또는 제2 빗변은 실질적으로 45˚ 또는 135˚를 이루는 액정 표시 장치.The first side or the second side of the first to fourth sub-pixel electrode and the first side or the second side of the hypotenuse substantially constitute 45 ° or 135 °. 제39항 내지 제41항 중 어느 한 항에서,42. The method of any of claims 39-41, 상기 제1 내지 제4 부화소 전극의 높이는 서로 실질적으로 동일한 액정 표시 장치.The first to fourth subpixel electrodes have substantially the same height as each other. 제43항에서,The method of claim 43, 상기 제2 및 제3 부화소 전극의 제1변 길이는 상기 제1 및 제4 부화소 전극의 제1변 길이의 1.8배 내지 2 배인 액정 표시 장치.The first side length of the second and third subpixel electrodes is 1.8 to 2 times the length of the first side of the first and fourth subpixel electrodes. 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete
KR1020050072794A 2005-07-01 2005-08-09 Liquid crystal display KR101251994B1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US11/477,644 US7656487B2 (en) 2005-07-01 2006-06-29 Liquid crystal display
TW095123938A TW200707041A (en) 2005-07-01 2006-06-30 Liquid crystal display
JP2006182962A JP2007011377A (en) 2005-07-01 2006-07-03 Liquid crystal display
CN2006101534660A CN1908786B (en) 2005-07-01 2006-07-03 Liquid crystal display
US12/689,075 US7847901B2 (en) 2005-07-01 2010-01-18 Liquid crystal display

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050059157 2005-07-01
KR20050059157 2005-07-01

Publications (2)

Publication Number Publication Date
KR20070003494A KR20070003494A (en) 2007-01-05
KR101251994B1 true KR101251994B1 (en) 2013-04-08

Family

ID=37699926

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050072794A KR101251994B1 (en) 2005-07-01 2005-08-09 Liquid crystal display

Country Status (3)

Country Link
KR (1) KR101251994B1 (en)
CN (1) CN1908786B (en)
TW (1) TW200707041A (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101438989B1 (en) 2010-05-27 2014-09-05 도판 인사츠 가부시키가이샤 Substrate for liquid crystal display device, and liquid crystal display device
TWI465817B (en) * 2011-11-23 2014-12-21 Au Optronics Corp Display panel
TWI465802B (en) * 2011-11-23 2014-12-21 Au Optronics Corp Display panel
CN103941498B (en) * 2013-11-15 2016-12-14 上海中航光电子有限公司 A kind of tft array substrate, display floater and display device
US9798199B2 (en) 2015-03-04 2017-10-24 Apple Inc. Liquid crystal display with color motion blur compensation structures
US9703151B2 (en) 2015-03-04 2017-07-11 Apple Inc. Liquid crystal display with color motion blur compensation structures
CN208013633U (en) 2018-04-19 2018-10-26 合肥鑫晟光电科技有限公司 Display base plate and display device
CN115755472B (en) * 2022-11-29 2023-11-14 惠科股份有限公司 Array substrate, liquid crystal display panel, driving method and liquid crystal display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09269509A (en) * 1996-03-29 1997-10-14 Seiko Epson Corp Liquid crystal display element and its production
KR100196202B1 (en) * 1994-05-31 1999-06-15 모리시따 요오이 찌 Liquid crystal display device with a plurality of subpixels
KR19990085562A (en) * 1998-05-19 1999-12-06 윤종용 Wide viewing angle liquid crystal display device
KR20050017899A (en) * 2003-08-11 2005-02-23 삼성전자주식회사 Four color liquid crystal display

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100961946B1 (en) * 2003-05-13 2010-06-10 삼성전자주식회사 A vertically aligned mode liquid crystal display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100196202B1 (en) * 1994-05-31 1999-06-15 모리시따 요오이 찌 Liquid crystal display device with a plurality of subpixels
JPH09269509A (en) * 1996-03-29 1997-10-14 Seiko Epson Corp Liquid crystal display element and its production
KR19990085562A (en) * 1998-05-19 1999-12-06 윤종용 Wide viewing angle liquid crystal display device
KR20050017899A (en) * 2003-08-11 2005-02-23 삼성전자주식회사 Four color liquid crystal display

Also Published As

Publication number Publication date
TW200707041A (en) 2007-02-16
KR20070003494A (en) 2007-01-05
CN1908786A (en) 2007-02-07
CN1908786B (en) 2010-09-15

Similar Documents

Publication Publication Date Title
KR101171180B1 (en) Liquid crystal display
JP5391435B2 (en) Liquid crystal display
JP5379951B2 (en) Liquid crystal display
US7973864B2 (en) Liquid crystal display
US7705926B2 (en) Liquid crystal display
JP2007011377A (en) Liquid crystal display
KR20080009888A (en) Liquid crystal display
JP2007072466A (en) Liquid crystal display
KR101359918B1 (en) Liquid crystal display
KR101230312B1 (en) Liquid crystal display
KR20070051045A (en) Liquid crystal display
KR101326132B1 (en) Liquid crystal display
KR101230301B1 (en) Liquid crystal display and driving method thereof
KR101251994B1 (en) Liquid crystal display
KR20080010159A (en) Liquid crystal display
KR20070097266A (en) Liquid crystal display
KR20070020742A (en) Liquid crystal display
KR101240646B1 (en) Liquid crystal display
KR101518330B1 (en) Liquid crystal display
KR101392183B1 (en) Liquid crystal display
KR20070117073A (en) Liquid crystal display
KR20070051036A (en) Liquid crystal display
KR20070063373A (en) Liquid crystal display
KR20070016412A (en) Liquid crystal display including the same
KR20070020745A (en) Liquid crystal display

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee