[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR101203007B1 - Solar cell and method for manufacturing the same - Google Patents

Solar cell and method for manufacturing the same Download PDF

Info

Publication number
KR101203007B1
KR101203007B1 KR1020050123404A KR20050123404A KR101203007B1 KR 101203007 B1 KR101203007 B1 KR 101203007B1 KR 1020050123404 A KR1020050123404 A KR 1020050123404A KR 20050123404 A KR20050123404 A KR 20050123404A KR 101203007 B1 KR101203007 B1 KR 101203007B1
Authority
KR
South Korea
Prior art keywords
semiconductor layer
forming
conductive semiconductor
solar cell
hemispherical
Prior art date
Application number
KR1020050123404A
Other languages
Korean (ko)
Other versions
KR20070063308A (en
Inventor
김헌도
최동권
Original Assignee
주성엔지니어링(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주성엔지니어링(주) filed Critical 주성엔지니어링(주)
Priority to KR1020050123404A priority Critical patent/KR101203007B1/en
Publication of KR20070063308A publication Critical patent/KR20070063308A/en
Application granted granted Critical
Publication of KR101203007B1 publication Critical patent/KR101203007B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02363Special surface textures of the semiconductor body itself, e.g. textured active layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1804Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic Table
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Sustainable Development (AREA)
  • Photovoltaic Devices (AREA)

Abstract

본 발명은 태양 전지 및 이의 제조 방법에 관한 것으로, 제 1 도전형을 가진 제 1 영역과 제 2 도전형을 가진 제 2 영역을 포함하는 반도체 기판과, 상기 제 2 영역 상의 제 2 도전형의 반구형 반도체층과, 상기 제 1 영역과 연결되는 제 1 전극과, 상기 제 2 영역과 연결되는 제 2 전극을 포함하는 태양전지를 제공한다. 상술한 바와 같이 본 발명은 태양 전지의 전면에 반구형상의 반도체층을 형성하여 수광 영역의 표면적을 증대시킬 수 있고, 표면에서의 빛의 반사를 줄일 수 있고, HSG공정을 통해 반구 형상의 반도체층을 형성하여 공정을 단순화할 수 있고, 공정 인자의 제어하여 반구형 패턴의 밀도와 크기를 용이하게 조절할 수 있다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a solar cell and a method of manufacturing the same, comprising a semiconductor substrate comprising a first region having a first conductivity type and a second region having a second conductivity type; Provided is a solar cell including a semiconductor layer, a first electrode connected to the first region, and a second electrode connected to the second region. As described above, the present invention can increase the surface area of the light-receiving region by forming a semi-spherical semiconductor layer on the front surface of the solar cell, reduce the reflection of light from the surface, and provide a semi-spherical semiconductor layer through the HSG process. It is possible to simplify the process by forming, and the density and size of the hemispherical pattern can be easily adjusted by controlling process factors.

태양 전지, 반구형, 수광영역, 핵 형성, HSG, 산란층 Solar cell, hemispherical, light receiving area, nucleation, HSG, scattering layer

Description

태양 전지 및 이의 제조 방법{Solar cell and method for manufacturing the same}Solar cell and method for manufacturing same

도 1은 종래 기술에 따른 태양 전지의 단면도.1 is a cross-sectional view of a solar cell according to the prior art.

도 2는 본 발명의 제 1 실시예에 따른 태양 전지의 단면도.2 is a cross-sectional view of a solar cell according to a first embodiment of the present invention.

도 3은 제 1 실시예의 변형예에 따른 반구형 N형 반도체의 단면 개념도.3 is a cross-sectional conceptual view of a hemispherical N-type semiconductor according to a modification of the first embodiment;

도 4a 내지 도 4c는 본 발명의 제 1 실시예에 따른 태양전지의 제조 방법을 설명하기 위한 단면도. 4A to 4C are cross-sectional views illustrating a method of manufacturing a solar cell according to a first embodiment of the present invention.

도 5a 및 도 5b는 제 1 실시예의 변형예에 따른 반구형 N타입 반도체층의 제조 방법을 설명하기 위한 단면도.5A and 5B are cross-sectional views illustrating a method for manufacturing a hemispherical N-type semiconductor layer according to a modification of the first embodiment.

도 6은 본 발명의 제 2 실시예에 따른 태양 전지의 단면도. 6 is a sectional view of a solar cell according to a second embodiment of the present invention.

도 7은 제 2 실시예의 변형예에 따른 태양 전지의 단면도.7 is a sectional view of a solar cell according to a modification of the second embodiment.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

10 : 기판 20 : 실리콘층10 substrate 20 silicon layer

30, 130, 160 : 패시베이션막 40, 140, 180 : 전극30, 130, 160: passivation film 40, 140, 180: electrode

110 : P 타입 반도체층 120 : N타입 반도체층110: P type semiconductor layer 120: N type semiconductor layer

본 발명은 태양 전지 및 이의 제조 방법에 관한 것으로 태양전지의 수광 영역을 증대시켜 수광 효율이 향상된 태양전지 및 이의 제조 방법에 관한 것이다. The present invention relates to a solar cell and a method for manufacturing the same, and to a solar cell and a method for manufacturing the same having improved light receiving efficiency by increasing a light receiving area of the solar cell.

일반적으로 태양전지는, 외부에서 들어온 빛에 의해 태양전지의 반도체 내부에서 전자와 정공의 쌍이 생성되고, 이러한 전자와 정공의 쌍이 pn 접합에서 발생한 전기장에 의해 전자는 N타입 반도체로 이동하고 정공은 P타입 반도체로 이동함으로써 전력을 생산한다.In general, a solar cell has a pair of electrons and holes generated inside the semiconductor of the solar cell by light from the outside, and the pair of electrons and holes moves to the N-type semiconductor by an electric field generated at the pn junction. Producing power by moving to type semiconductors.

이러한 태양 전지의 성능은 광 에너지를 전기 에너지로 변화하는 효율에 따라 크게 좌우된다. 따라서, 태양 전지의 효율을 증가시키기 위한 연구가 많이 진행되고 있으며, 태양전지의 효율을 높이기 위한 방법의 하나로서 웨이퍼 표면을 텍스처링하여 빛의 흡수를 최대화하는 방법이 있다.The performance of such solar cells is highly dependent on the efficiency of converting light energy into electrical energy. Therefore, many researches are being conducted to increase the efficiency of solar cells, and one of the methods for increasing the efficiency of solar cells is to maximize the absorption of light by texturing the wafer surface.

도 1은 종래 기술에 따른 태양 전지의 단면도이다. 1 is a cross-sectional view of a solar cell according to the prior art.

도 1을 참조하면, P타입 실리콘 기판(10)의 전면을 텍스처링 방법을 통해 식각한다. 이후, 상기 텍스처링된 기판(10)의 전면에 N타입 실리콘층(20)을 형성하고, 그 전면에 패시베이션막(30)을 형성한다. 이후, 상기 패시베이션막(30)의 일부를 개방한 다음 그 상부에 전면 전극(40)을 형성한다. 이때, 상기 전면 전극(40) 하부에 n+영역(50)이 형성될 수도 있다. 이후, 상기 P타입 실리콘 기판(10)의 후면 상에 산화막(60)을 형성하고, 그 일부를 개방한 다음 P타입 실리콘 기판(10) 내측 하부에 형성된 p+ 영역(70)과 접속되는 후면 전극(80)을 형성한다. Referring to FIG. 1, the entire surface of the P-type silicon substrate 10 is etched through a texturing method. Thereafter, an N-type silicon layer 20 is formed on the entire surface of the textured substrate 10, and a passivation film 30 is formed on the entire surface of the textured substrate 10. Thereafter, a portion of the passivation film 30 is opened, and then a front electrode 40 is formed thereon. In this case, an n + region 50 may be formed under the front electrode 40. Subsequently, an oxide film 60 is formed on the rear surface of the P-type silicon substrate 10, a portion thereof is opened, and a rear electrode connected to the p + region 70 formed inside the P-type silicon substrate 10. 80).

상기의 텍스처링(texturing) 방법으로는 플라즈마 식각(plasma etching)을 이용한 방법, 기계적인 스크라이빙(mechanical scribing) 방법, 포토리소그래피(photolithography) 공정을 이용한 방법, 및 화학적 식각(chemical etching) 방법 등이 있다.The texturing methods include plasma etching, mechanical scribing, photolithography, chemical etching, and the like. have.

이러한 텍스처링 방법은 기판 표면에서의 광 흡수율을 증가시키기 위해 P타입 실리콘 기판(10)을 식각하여 울퉁불퉁하게 직물의 표면처럼 형성하는 공정으로 텍스처링 된 표면에서는 빛이 두 번 이상 바운드 되면서 기판에서의 광 반사율은 감소되고 기판 내부로의 광 흡수율은 증가시킬 수 있다. This texturing method is a process of etching a P-type silicon substrate 10 to form an unevenly shaped surface of a fabric to increase light absorption at the surface of the substrate. Can be reduced and the light absorption into the substrate can be increased.

상기 방법 중 플라즈마 식각을 이용한 텍스처링 방법은 감광막을 도포하고 노광 및 현상하여 패턴을 형성한 후 패턴을 마스크로 하여 플라즈마 식각한 다음 마스크를 제거하는 방법이다.The texturing method using plasma etching is a method of forming a pattern by applying a photoresist film, exposing and developing the photoresist, and then plasma etching using the pattern as a mask and then removing the mask.

기계적인 스크라이빙 방법은 웨이퍼 표면에 홈(groove)를 형성한 후 화학적인 식각을 이용하여 텍스처링 하는 방법이다.The mechanical scribing method is a method of forming a groove on the wafer surface and then texturing using chemical etching.

포토리소그래피 공정을 이용한 방법은 산화막이 형성된 웨이퍼에 감광막을 도포하고 노광 및 현상하여 감광막 패턴을 형성하고 이 감광막 패턴과 동일한 산화막 패턴을 만든 후, 산화막 패턴을 마스크로 이용하여 웨이퍼 표면을 등방성 또는 이방성 식각하는 것에 의해 텍스처링하는 방법이다. In the method using a photolithography process, a photoresist is applied to an oxide-formed wafer, exposed to light, and developed to form a photoresist pattern, the same oxide pattern as that of the photoresist pattern is formed, and then an isotropic or anisotropic etching of the wafer surface using the oxide pattern as a mask. By texturing.

화학적인 식각 방법은 화학 용액을 이용한 이방성 식각(anisotropic etching)을 실시하여 텍스처링하는 방법이다. Chemical etching is a method of texturing by performing anisotropic etching using a chemical solution (anisotropic etching).

상술한 텍스처링 방법은 기판 표면을 식각하기 때문에 식각 공정으로 인한 기판 표면 결함이 발생하게 되고, 과도한 식각으로 인해 기판이 손상되는 문제가 발생하고, 기판 식각 공정시 발생하는 파티클로 인한 패턴 불량 문제가 야기된다. In the above-described texturing method, since the surface of the substrate is etched, substrate surface defects occur due to the etching process, the substrate is damaged due to excessive etching, and the pattern defect problem due to particles generated during the substrate etching process occurs. do.

또한, 감광막 및 산화막을 이용한 마스크를 사용하여 텍스처링 하는 경우 공정이 복잡해지고, 식각의 정확도가 떨어지게 되는 문제가 발생하였다. In addition, when texturing using a mask using a photoresist film and an oxide film, a process is complicated, and the accuracy of etching is deteriorated.

따라서, 본 발명은 상기의 문제점을 해결하기 위하여 기판 표면에 반구형 반도체층을 형성하여 수광 영역의 표면적을 증대시켜 수광효율을 향상시킬 수 있고, 반구형 패턴에 의해 광 흡수율이 상승하여 태양전지의 효율을 높일 수 있는 태양전지 및 이의 제조 방법을 제공하는 것을 그 목적으로 한다. Therefore, the present invention can improve the light receiving efficiency by forming a hemispherical semiconductor layer on the substrate surface to increase the surface area of the light receiving area in order to solve the above problems, the light absorption rate is increased by the hemispherical pattern to improve the efficiency of the solar cell It is an object of the present invention to provide a solar cell and a manufacturing method thereof that can be increased.

본 발명에 따른 제 1 도전형을 가진 제 1 영역과 제 2 도전형을 가진 제 2 영역을 포함하는 반도체 기판과, 상기 제 2 영역 상의 제 2 도전형의 반구형 반도체층과, 상기 제 1 영역과 연결되는 제 1 전극과, 상기 제 2 영역과 연결되는 제 2 전극을 포함하는 태양전지를 제공한다. A semiconductor substrate comprising a first region having a first conductivity type and a second region having a second conductivity type, a semiconductive semiconductor layer of a second conductivity type on the second region, and the first region; Provided is a solar cell including a first electrode connected to the second electrode and a second electrode connected to the second region.

여기서, 상기 제 2 도전형의 제 2 영역은 상기 반도체 기판의 전면에 마련되 고, 상기 제 1 도전형의 제 1 영역은 상기 반도체 기판의 후면에 마련되는 것이 바람직하다. The second region of the second conductivity type may be provided on the front surface of the semiconductor substrate, and the first region of the first conductivity type may be provided on the rear surface of the semiconductor substrate.

또한, 본 발명에 따른 다수의 반구형 곡면을 갖는 제 1 도전형의 반구형 반도체층과, 상기 제 1 도전형의 반구형 곡면의 단차를 따라 형성된 제 2 도전형의 반도체층과, 상기 제 1 도전형과 연결되는 제 1 전극과, 상기 제 2 도전형과 연결되는 제 2 전극을 포함하는 태양 전지를 제공한다. In addition, a first conductive hemispherical semiconductor layer having a plurality of hemispherical curved surfaces according to the present invention, a second conductive semiconductor layer formed along a step of the hemispherical curved surface of the first conductive type, and the first conductive type Provided is a solar cell including a first electrode connected to the second electrode and a second electrode connected to the second conductive type.

상기에서 상기 반구형은 다수의 반구형 패턴이 연속하여 마련되거나 일정간격 이격되어 마련되는 것이 바람직하다. In the above, the hemispherical shape is preferably provided with a plurality of hemispherical patterns continuously or spaced apart from each other.

여기서, 상기 제 2 도전형의 반구형 반도체층과 상기 제 2 도전형의 반도체층 상에 형성된 산란층을 더 포함하는 것이 효과적이다. 그리고, Here, it is effective to further include a scattering layer formed on the second conductive semispherical semiconductor layer and the second conductive semiconductor layer. And,

상기 제 2 도전형의 반구형 반도체층과 상기 제 2 도전형의 반도체층 상에 형성된 투명 패시베이션층을 더 포함하는 것이 효과적이다. It is effective to further include a transparent passivation layer formed on the second conductive hemispherical semiconductor layer and the second conductive semiconductor layer.

물론, 상기 전극은 상기 도전형 보다 고농도의 도전형 영역에 연결되는 것이 바람직하다. Of course, the electrode is preferably connected to a higher concentration of the conductive type than the conductive type.

또한, 본 발명에 따른 제 1 도전형의 반도체층 상에 제 2 도전형의 반구형 반도체층을 형성하는 단계와, 상기 제 2 도전형의 반구형 반도체층과 접속되는 제 2 전극을 형성하는 단계와, 상기 제 1 도전형의 반도체층과 접속되는 제 1 전극을 형성하는 단계를 포함하는 태양 전지의 제조 방법을 제공한다.The method may further include forming a second conductive hemispherical semiconductor layer on the first conductive semiconductor layer, forming a second electrode connected to the second conductive hemispherical semiconductor layer, It provides a solar cell manufacturing method comprising the step of forming a first electrode connected to the first conductive semiconductor layer.

상기의 제 2 도전형의 반구형 반도체층을 형성하는 단계는 상기 제 1 도전형의 반도체층 상에 비정질 실리콘층을 형성하는 단계와, 상기 비정질 실리콘층에 다 수의 실리콘 핵을 형성하는 단계와, 열처리 공정을 통해 상기 실리콘 핵을 중심으로 실리콘을 이동시켜 반구형으로 변형시키는 단계를 포함하는 것이 바람직하다. The forming of the second conductive hemispherical semiconductor layer may include forming an amorphous silicon layer on the first conductive semiconductor layer, forming a plurality of silicon nuclei on the amorphous silicon layer, It is preferable to include the step of deforming to hemispherical by moving the silicon around the silicon nucleus through the heat treatment process.

또한, 본 발명에 따른 제 1 도전형의 반도체층 표면에 다수의 반구형 곡면을 형성하는 단계와, 상기 제 1 도전형의 반도체층의 곡면 단차를 따라 제 2 도전형의 반도체층을 형성하는 단계와, 상기 제 2 도전형의 반도체층과 접속되는 제 2 전극을 형성하는 단계와, 상기 제 1 도전형의 반도체층과 접속되는 제 1 전극을 형성하는 단계를 포함하는 태양 전지의 제조 방법을 제공한다. In addition, forming a plurality of hemispherical curved surface on the surface of the first conductive semiconductor layer according to the present invention, forming a second conductive semiconductor layer along the curved step of the first conductive semiconductor layer; And forming a second electrode connected to the semiconductor layer of the second conductivity type, and forming a first electrode connected to the semiconductor layer of the first conductivity type. .

여기서, 상기 제 1 도전형의 반도체층 표면에 상기 다수의 반구형 곡면을 형성하는 단계는, 상기 제 1 도전형의 반도체층 표면에 다수의 실리콘 핵을 형성하는 단계와, 열처리 공정을 통해 상기 실리콘 핵을 중심으로 반구형 곡면을 형성하는 단계를 포함하는 것이 바람직하다. The forming of the plurality of hemispherical curved surfaces on the surface of the first conductive semiconductor layer may include forming a plurality of silicon nuclei on the surface of the first conductive semiconductor layer, and performing heat treatment. It is preferable to include a step of forming a hemispherical curved surface.

그리고, 상기 제 1 도전형의 반도체층 표면에 상기 다수의 반구형 곡면을 형성하는 단계는, 상기 제 1 도전형의 반도체층 상에 상기 제 1 도전형의 반구용 반도체층을 형성하는 단계와, 상기 제 1 도전형의 반구용 반도체층 상에 실리콘 핵을 형성하는 단계와, 열처리 공정을 통해 상기 실리콘 핵을 중심으로 반구형 곡면을 형성하는 단계를 포함하는 것이 바람직하다. The forming of the plurality of hemispherical curved surfaces on the surface of the first conductive semiconductor layer may include forming the first conductive hemisphere semiconductor layer on the first conductive semiconductor layer, and Forming a silicon nucleus on the first conductive semi-spherical semiconductor layer, and preferably forming a hemispherical curved surface around the silicon nucleus through a heat treatment process.

이하, 첨부된 도면을 참조하여 본 발명의 실시예를 더욱 상세히 설명하기로 한다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하 도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 도면상에서 동일 부호는 동일한 요소를 지칭한다. Hereinafter, with reference to the accompanying drawings will be described an embodiment of the present invention in more detail. However, the present invention is not limited to the embodiments disclosed below, but will be implemented in various forms, and only the embodiments are intended to complete the disclosure of the present invention, and the scope of the invention to those skilled in the art. It is provided for complete information. Wherein like reference numerals refer to like elements throughout.

도 2는 본 발명의 제 1 실시예에 따른 태양 전지의 단면도이다. 2 is a cross-sectional view of a solar cell according to a first embodiment of the present invention.

도 2를 참조하면, 본 실시예에 따른 태양 전지는 P타입 반도체층(110)과, 상기 P타입 반도체층(110) 상에 형성된 반구형 N타입 반도체층(120)과, 상기 N타입 반도체층(120) 상에 형성된 전면 패시베이션(passivation)막(130)과, 상기 N타입 반도체층(120)에 접속되는 전면 전극(140)과, 상기 P타입 반도체층(110) 후면에 형성된 후면 패시베이션막(160)과, 상기 P타입 반도체층(110)에 접속되는 후면 전극(180)을 포함한다. 2, the solar cell according to the present embodiment includes a P-type semiconductor layer 110, a hemispherical N-type semiconductor layer 120 formed on the P-type semiconductor layer 110, and the N-type semiconductor layer ( The front passivation film 130 formed on the 120, the front electrode 140 connected to the N-type semiconductor layer 120, and the back passivation film 160 formed on the rear surface of the P-type semiconductor layer 110. ) And a back electrode 180 connected to the P-type semiconductor layer 110.

상기의 P타입 반도체층(110)은 저농도의 P타입 불순물이 도핑된 실리콘 막을 사용하는 것이 바람직하다. 상기 반구형 N타입 반도체층(120)은 저농도의 N타입 불순물이 도핑된 실리콘막을 사용하되, 본 실시예에서는 HSG(Hemi-spherical grain) 표면을 갖는 실리콘막을 사용하는 것이 바람직하다. 상기 반구형 N타입 반도체층(120)은 도 2에 도시된 바와 같이 그 상부 영역이 물결 무늬와 같이 연속되는 반구 형상의 패턴으로 형성될 수도 있고, 도 3에 도시된 바와 같이 반구형 상의 패턴이 이격된 형상으로 형성될 수도 있다. 이때, 본 발명은 상기 광에 의한 전자 정공쌍 생성량을 향상시키기 위한 활성층을 상기 N타입 반도체층(120)과 P타입 반도체층(110) 사이에 형성할 수도 있다. The P-type semiconductor layer 110 is preferably a silicon film doped with a low concentration of P-type impurities. The hemispherical N-type semiconductor layer 120 uses a silicon film doped with a low concentration of N-type impurities, but in this embodiment, it is preferable to use a silicon film having a HSG (Hemi-spherical grain) surface. As shown in FIG. 2, the hemispherical N-type semiconductor layer 120 may be formed in a hemispherical pattern in which an upper region thereof is continuous like a wave pattern, and the hemispherical patterns are spaced apart from each other as shown in FIG. 3. It may be formed in a shape. In this case, the present invention may form an active layer between the N-type semiconductor layer 120 and the P-type semiconductor layer 110 to improve the amount of electron hole pair generation by the light.

상기 전면 패시베이션막(130)은 투광성의 절연막을 사용하되, 본 실시예에서 는 산화막 및 질화막 계열의 절연성막을 사용하는 것이 바람직하다. 상기 전면 페시베이션막(130)은 그 하부에 형성된 반구형 N타입 반도체층(120)의 단차를 따라 형성되는 것이 바람직하다. 물론 상기 단차를 덮을 정도의 두꺼운 두께로 형성할 수도 있다. 그리고, 상기 전면 패시베이션막(130)은 광 투과율이 70 내지 100%인 물질을 사용하는 것이 효과적이다. The front passivation layer 130 uses a light-transmitting insulating film, but in this embodiment, it is preferable to use an insulating film based on an oxide film and a nitride film. The front passivation layer 130 is preferably formed along a step of the hemispherical N-type semiconductor layer 120 formed below. Of course, it may be formed to a thickness thick enough to cover the step. In addition, the front passivation layer 130 is effective to use a material having a light transmittance of 70 to 100%.

상기 전면 패시베이션막(130)의 일부에는 그 하부의 반구형 N타입 반도체층(120)을 노출시키는 개구부가 마련되고, 상기 개구부 상에 전면 전극(140)이 형성되어 노출된 반구형 N타입 반도체층(120)과 접속되는 것이 바람직하다. 상기 전면 전극(140)으로는 ITO를 포함하는 투명 전극을 사용하거나, Al, Cu, Ag, W 그리고 이들이 혼합된 합금을 포함하는 금속성 물질을 사용할 수 있다. 이때, 상기 전면 적극(140)이 접속되는 상기 N타입 반도체층(120) 하부 영역에 고농도 도핑된 N타입 도핑 영역(150)이 더 형성될 수도 있다. 상기 N타입 도핑 영역(150)은 개구부 영역에 고농도의 N타입 불순물을 주입하여 형성하는 것이 바람직하다. 또한, 전면 전극(140)과 상기 N타입 반도체층(120) 및 N타입 도핑 영역(150) 사이에 금속 또는 금속 실리사이드를 포함하는 도전성막(155)이 더 형성될 수 있다. 이를 통해 상기 전면 전극(140)과 반도체층 사이의 콘택 저항을 줄일 수 있다. 상기에서 N타입 도핑 영역(150)은 상기 전면 패시베이션막(130)을 이온주입 마스크로 하여 주입되거나, 패시베이션막 형성전에 별도의 이온주입 마스크와 이온 주입 공정을 통해 형성된 다음 그 상부에 패시베이션막을 형성할 수도 있다.A portion of the front passivation film 130 is provided with an opening for exposing the hemispherical N-type semiconductor layer 120 thereunder, and the front electrode 140 is formed on the opening to expose the semi-spherical N-type semiconductor layer 120. Is preferably connected. As the front electrode 140, a transparent electrode including ITO may be used, or a metallic material including Al, Cu, Ag, W, and an alloy thereof. In this case, a heavily doped N-type doped region 150 may be further formed in the lower region of the N-type semiconductor layer 120 to which the front electrode 140 is connected. The N-type doped region 150 may be formed by injecting a high concentration of N-type impurities into the opening region. In addition, a conductive layer 155 including metal or metal silicide may be further formed between the front electrode 140, the N-type semiconductor layer 120, and the N-type doped region 150. As a result, contact resistance between the front electrode 140 and the semiconductor layer may be reduced. The N-type doped region 150 may be implanted using the front passivation layer 130 as an ion implantation mask, or may be formed through a separate ion implantation mask and an ion implantation process before the passivation layer is formed, and then a passivation layer may be formed thereon. It may be.

상기 후면 패시베이션막(160)은 앞서 설명한 전면 패시베이션막(130)과 동일 한 물질막을 사용할 수도 있고, 광반사 특성이 우수한 물질막을 사용할 수도 있다. 이를 통해 N타입 반도체층(120)과 P타입 반도체층(110)을 투과하여 후면 패시베이션막(160)까지 도달한 광을 반사시켜 다시 P타입 반도체층(110) 및 N타입 반도체층(120)으로 공급하는 역할을 할 수도 있다. The back passivation film 160 may use the same material film as the front passivation film 130 described above, or may use a material film having excellent light reflection characteristics. Through this, the light passing through the N-type semiconductor layer 120 and the P-type semiconductor layer 110 and reaching the rear passivation layer 160 is reflected to the P-type semiconductor layer 110 and the N-type semiconductor layer 120. It can also serve to supply.

상기 후면 패시베이션막(160)의 일부에는 P타입 반도체층(110)을 노출하는 개구부가 마련되고, 상기 개구부 상에 후면 전극(180)이 형성되어 P타입 반도체층(110)과 후면 전극(180)이 접속되는 것이 바람직하다. 여기서, 상기 개구부에 의해 노출된 P타입 반도체층(110) 내에 고농도의 P타입 불순물이 주입된 P타입 도핑 영역(170)이 형성될 수 있다. 이때, P타입 도핑 영역(170)은 후면 패시베이션막(160)을 이온주입 마스크로 하는 이온 주입 공정을 통해 형성될 수도 있고, 별도의 이온 주입 마스크를 형성하여 P타입 반도체층(110) 내에 형성한 다음 그 상부에 후면 패시베이션막(160)을 형성할 수도 있다. A portion of the back passivation layer 160 is provided with an opening for exposing the P-type semiconductor layer 110, and a back electrode 180 is formed on the opening to form the P-type semiconductor layer 110 and the back electrode 180. It is preferable to be connected. Here, the P-type doped region 170 in which a high concentration of P-type impurities are implanted may be formed in the P-type semiconductor layer 110 exposed by the opening. In this case, the P-type doped region 170 may be formed through an ion implantation process using the back passivation layer 160 as an ion implantation mask, or may be formed in the P-type semiconductor layer 110 by forming a separate ion implantation mask. Next, a rear passivation film 160 may be formed thereon.

하기에서는 상술한 구조를 갖는 본 실시예에 따른 태양전지의 제조 방법을 설명한다. Hereinafter, a method of manufacturing a solar cell according to the present embodiment having the above-described structure will be described.

도 4a 내지 도 4c는 본 발명의 제 1 실시예에 따른 태양전지의 제조 방법을 설명하기 위한 단면도이다. 도 5a 및 도 5b는 제 1 실시예의 변형예에 따른 반구형 N타입 반도체층의 제조 방법을 설명하기 위한 단면도이다. 4A to 4C are cross-sectional views illustrating a method of manufacturing a solar cell according to a first embodiment of the present invention. 5A and 5B are cross-sectional views illustrating a method of manufacturing a hemispherical N-type semiconductor layer according to a modification of the first embodiment.

도 4a를 참조하면, P타입 반도체층(110) 상에 반구형 N타입 반도체층(120) 즉, N 타입 HSG막을 형성한다. Referring to FIG. 4A, a hemispherical N-type semiconductor layer 120, that is, an N-type HSG film is formed on the P-type semiconductor layer 110.

실리콘막은 저온 약 500도에서 비정질 상태가 되고, 고온 약 600도의 온도에 서는 결정질 상태가 되고, 비정질과 결정질 사이의 온도에서는 실리콘의 입자가 응집되면서 올록볼록한 반구형상을 갖는 HSG막이 형성된다.The silicon film becomes an amorphous state at a low temperature of about 500 degrees, becomes a crystalline state at a temperature of about 600 degrees high temperature, and at the temperature between amorphous and crystalline, silicon particles are aggregated to form an HSG film having a convex hemispherical shape.

이러한 HSG막의 형성 방법은 먼저, 상기의 P타입 반도체층(110) 상에 N타입 불순물(예를 들어 인(P))이 도핑된 실리콘막을 형성한다. 상기 실리콘막으로 실리콘 소스 가스(예를들어, SiH4 또는 Si2H6)와 불순물 가스(예를 들어, PH3)를 이용하여 510 내지 530도의 온도에서 성장시켜 N타입 불순물이 도핑된 비정질 실리콘막을 사용하는 것이 바람직하다. 물론 도핑되지 않은 비정질 실리콘막을 사용할 수도 있다. 이경후, 후속 공정을 통해 도핑이 이루어지는 것이 바람직하다.In the HSG film formation method, first, a silicon film doped with N-type impurities (eg, phosphorus (P)) is formed on the P-type semiconductor layer 110. The silicon film is grown at a temperature of 510 to 530 degrees using a silicon source gas (eg, SiH 4 or Si 2 H 6 ) and an impurity gas (eg, PH 3 ) to form an amorphous silicon doped with N-type impurities. Preference is given to using membranes. Of course, an undoped amorphous silicon film may be used. After this, it is preferable that doping is performed through a subsequent process.

이후, 실리콘 소스 가스를 공급하여 상기 비정질 실리콘 표면에 실리콘 핵을 형성한다. 이때, 저압 기상 증착 법(LPCVD), 플라즈마 증착법(plasma diposition) 및 분자 빔 증착법(molecular beam deposition)과 SiH4 또는 Si2H6을 포함하는 실리콘 소스 가스를 사용하여 실리콘 핵을 형성하는 것이 바람직하다. Thereafter, a silicon source gas is supplied to form a silicon nucleus on the surface of the amorphous silicon. At this time, it is preferable to form a silicon nucleus using a silicon source gas including low pressure vapor deposition (LPCVD), plasma deposition, molecular beam deposition, and SiH 4 or Si 2 H 6 . .

소스 가스의 공급을 차단한 다음 고온에서 열처리를 실시하여 비정질 실리콘의 실리콘 원자들이 실리콘 핵으로 이동하여 HSG막을 형성하게 된다. 그리고, 실리콘 핵 형성 후, 약 550 내지 700도의 온도에서 열처리를 실시하게 되면 비정질 실리콘의 실리콘 원자들이 실리콘 핵으로 이동하여 표면이 울퉁불퉁한 반구형태로 형성된다. 즉, 열처리 공정에 의해 실리콘 핵 주변의 자유 에너지가 큰 표면 원자가 핵 방향으로 이동하여 결정을 형성하게 된다. 물론 별도의 열처리 공정을 통해 불순물을 확산시키고 비정질 실리콘을 폴리 실리콘으로 변화시킬 수도 있다. After the supply of the source gas is cut off and heat treatment is performed at high temperature, silicon atoms of amorphous silicon move to the silicon nucleus to form an HSG film. After the silicon nucleus is formed, the heat treatment is performed at a temperature of about 550 to 700 degrees, and silicon atoms of the amorphous silicon move to the silicon nucleus to form a rough hemispherical surface. That is, by the heat treatment process, surface atoms having a large free energy around the silicon nucleus move in the nucleus direction to form crystals. Of course, a separate heat treatment process may diffuse impurities and change amorphous silicon into polysilicon.

이러한 HSG막의 경우 평평한 표면보다 2 내지 3배의 넓은 표면적을 갖게 되어 수광 영역의 표면적을 넓일 수 있게 된다. 상기 HSG의 밀도 및 크기는 실리콘 액 형성 및 열처리 공정의 몇가지 공정 인자를 조절하여 다양하게 변형이 가능하다. 즉, 핵 형성 공정의 시간을 증가시킬 수록 비정질 실리콘 표면에 형성되는 실리콘 핵이 증대되어 HSG의 밀도는 증대되고, 열처리 시간이 길어질수록 실리콘 원자의 이동이 많아져 HSG의 크기는 커지게 된다. In the case of such an HSG film, the surface area of the light receiving area can be increased by having a surface area of 2 to 3 times larger than that of the flat surface. The density and size of the HSG can be variously modified by adjusting several process factors of the silicon liquid formation and heat treatment process. That is, as the time for nucleation increases, the silicon nucleus formed on the surface of the amorphous silicon increases, so that the density of the HSG increases. As the heat treatment time increases, the silicon atoms move more and the size of the HSG increases.

또한, 상술한 설명에 한정되지 않고, 상기 HSG막은 다양한 방법을 통해 제작 될 수 있다. 예를 들어 도핑된 비정질 실리콘막을 진공열처리하게 되면 실리콘 내의 실리콘 입자들이 재분포되어 HSG를 형성하게 된다. In addition, the present invention is not limited to the above description, and the HSG film may be manufactured through various methods. For example, vacuum-heating a doped amorphous silicon film causes redistribution of silicon particles in the silicon to form HSG.

또한, 본 실시예에서는 도 5a와 같이 상기 HSG막 상으로 적층되는 다른 막(점선 참조)에 의해 HSG의 그레인과 그레인 즉, 반구와 반구 사이의 골 영역의 노출 면적이 줄어드는 경향이 발생할 수 있다. 따라서, 전면 식각을 실시하여 도 5b와 같이 상기 반구와 반구 사이를 소정간격 이격되도록 하는 것이 바람직하다. 상기의 전면 식각은 습식 또는 건식 방식을 사용하여 반구 형상이 변화되지 않을 식각 조건으로 식각을 실시하는 것이 바람직하다. 이를 통해 그 상부에 다른 막을 적층하더라도 골 영역이 줄어들지 않게 제작할 수 있다. 상기 전면 식각 공정의 공정 인자를 조절하여 HSG 표면의 반구형의 그레인이 식각되지 않도록 하는 것이 바람직하다. In addition, in this embodiment, as shown in FIG. 5A, another film (see dotted line) stacked on the HSG film may have a tendency to reduce the exposed area of the grain and grain of the HSG, that is, the bone region between the hemisphere and the hemisphere. Therefore, it is preferable to perform the front etching so as to be spaced apart a predetermined interval between the hemisphere and the hemisphere as shown in Figure 5b. The front surface etching may be performed by using a wet or dry method under etching conditions in which the hemispherical shape is not changed. This can be produced so that the bone area is not reduced even if another film is stacked on top of it. It is preferable to adjust the process factors of the front side etching process so that hemispherical grains on the HSG surface are not etched.

도 4b를 참조하면, 상기 반구형 N타입 반도체층(120) 상에 전면 패시베이션막(130)을 증착한다. 전면 패시베이션막(130) 상에 전면 전극(140)이 형성될 영역 을 개방하는 마스크 패턴을 형성한 다음 식각 공정을 실시하여 개방된 영역의 전면 패시베이션막(130)을 제거하여 개구부를 형성하고, 마스크 패턴을 제거한다. 상기의 마스크 패턴으로 감광막을 사용하는 것이 바람직하다. 이때, 상기 전면 패시베이션(130)막은 물론 그 하부의 반구형 N타입 반도체층(120)의 일부도 함께 제거될 수도 있다. Referring to FIG. 4B, a front passivation layer 130 is deposited on the hemispherical N-type semiconductor layer 120. A mask pattern is formed on the front passivation layer 130 to open a region where the front electrode 140 is to be formed, and then an etching process is performed to remove the front passivation layer 130 in the open region to form an opening. Remove the pattern. It is preferable to use a photosensitive film as said mask pattern. In this case, not only the front passivation layer 130 but also a part of the hemispherical N-type semiconductor layer 120 below may be removed.

이온주입 공정을 통해 상기 개구부 하측의 노출된 영역에 고농도의 N타입 불순물 이온을 주입하여 N타입 도핑 영역(150)을 형성한다. 이때, N타입 반도체층(120)은 물론 P타입 반도체층(110)의 일부 영역까지 불순물을 주입하여 N타입 도핑 영역(150)을 형성할 수 있다. 이온주입 후, 소정의 열처리 공정을 실시하여 도핑된 불순물을 확산시킬 수도 있다. An N-type doped region 150 is formed by implanting a high concentration of N-type impurity ions into the exposed region under the opening through an ion implantation process. In this case, the N-type doped region 150 may be formed by implanting impurities into the N-type semiconductor layer 120 as well as a portion of the P-type semiconductor layer 110. After ion implantation, a predetermined heat treatment process may be performed to diffuse the doped impurities.

상기 개구부의 하면에 금속성의 도전성막(155)을 형성한 다음, 그 상부에 전면 전극(140)을 형성한다. 전면 전극(140)은 전체 구조상에 전도성막을 형성한 다음 마스크를 이용한 패터닝 공정을 통해 형성되는 것이 바람직하다. 물론 마스크를 이용한 스퍼터링 또는 증착 공정을 통해 형성될 수도 있다. A metallic conductive film 155 is formed on the lower surface of the opening, and then a front electrode 140 is formed on the metallic conductive film 155. The front electrode 140 is preferably formed through a patterning process using a mask after forming a conductive film on the entire structure. Of course, it may be formed through a sputtering or deposition process using a mask.

도 4c를 참조하면 P타입 반도체층(110)의 후면에 후면 패시베이션막(160)을 증착한다. 이후, 패터닝 공정을 통해 후면 패시베이션막(160)의 일부를 제거하여 P타입 반도체층(110)의 후면을 노출시키는 개구부를 형성한다. 이온 주입 공정을 실시하여 개구부 하측의 P타입 반도체층(110) 내에 고농도의 P타입 도핑 영역(170)을 형성한다. 다음으로 후면 상에 전도성의 후면 전극(180)을 형성하여 태양 전지를 제작한다. Referring to FIG. 4C, the back passivation layer 160 is deposited on the back surface of the P-type semiconductor layer 110. Thereafter, a portion of the back passivation layer 160 is removed through a patterning process to form an opening exposing the back surface of the P-type semiconductor layer 110. An ion implantation process is performed to form a high concentration P-type doped region 170 in the P-type semiconductor layer 110 under the opening. Next, a solar cell is manufactured by forming a conductive rear electrode 180 on the rear surface.

이와 같이 태양 전지의 전면 즉, 수광 영역 상에 HSG막 형성 방법을 통해 반구형 N타입 반도체층을 형성하여 수광 영역의 표면적을 늘릴 수 있고, 표면에서의 빛의 반사를 줄일 수 있으며, 식각이 아닌 증착 방법을 통해 반구형상을 형성하므로 인해 식각으로 인한 박막의 손상을 방지하여 막질을 향상시킬 수 있다. As such, a hemispherical N-type semiconductor layer may be formed on the entire surface of the solar cell, that is, through the light receiving region, to increase the surface area of the light receiving region, reduce the reflection of light from the surface, and not etch. Since the hemispherical shape is formed through the method, the film quality can be improved by preventing damage to the thin film due to etching.

본 발명은 상술한 설명에 한정되지 않고 다양한 변형이 가능하다. 즉, 상기 반구형상을 N타입 반도체층이 아닌 P타입 반도체층 전면에 형성할 수도 있다. 하기에서는 전면에 반구형상의 패턴을 갖는 P타입 반도체층을 포함하는 본 발명의 제 2 실시예에 따른 태양전지에 관해 설명한다. 후술되는 설명중 앞서 설명한 실시예와 중복되는 설명은 생략한다. The present invention is not limited to the above description and various modifications are possible. That is, the hemispherical shape may be formed on the entire surface of the P-type semiconductor layer instead of the N-type semiconductor layer. Hereinafter, a solar cell according to a second exemplary embodiment of the present invention including a P-type semiconductor layer having a hemispherical pattern on its front surface will be described. Descriptions overlapping with the above-described embodiments will be omitted.

도 6은 본 발명의 제 2 실시예에 따른 태양 전지의 단면도이다. 도 7은 제 2 실시예의 변형예에 따른 태양 전지의 단면도이다. 6 is a cross-sectional view of a solar cell according to a second embodiment of the present invention. 7 is a sectional view of a solar cell according to a modification of the second embodiment.

도 6 및 도 7을 참조하면, 본 실시예에 따른 태양전지는 전면에 반구형 곡면을 갖는 P타입 반도체층(110)과, P타입 반도체층(110)의 반구형 곡면의 단차를 따라 형성된 N타입 반도체층(120)과, 상기 N타입 반도체층(120) 상에 형성된 전면 패시베이션막(130)과, 상기 N타입 반도체층(130)에 접속되는 전면 전극(140)과, 상기 P타입 반도체층(110)의 후면에 형성된 후면 패시베이션막(160)과, 상기 P타입 실리콘 반도체층(110)에 접속된 후면 전극(180)을 포함한다. 6 and 7, the solar cell according to the present embodiment has an N-type semiconductor formed along a step between a P-type semiconductor layer 110 having a hemispherical curved surface on its front surface and a hemispherical curved surface of the P-type semiconductor layer 110. A layer 120, a front passivation film 130 formed on the N-type semiconductor layer 120, a front electrode 140 connected to the N-type semiconductor layer 130, and the P-type semiconductor layer 110. The back passivation layer 160 formed on the back of the) and the back electrode 180 connected to the P-type silicon semiconductor layer 110.

상기 P타입 반도체층(110) 상의 반구형 곡면은 HSG 공정을 통해 형성되는 것이 바람직하다. 즉, 도 6에 도시된 바와 같이 비정질 상태의 P타입 반도체층(110) 상에 실리콘 핵을 형성한 다음 열처리 공정을 통해 그 표면에 반구형상의 곡면을 형성하는 것이 바람직하다. 물론 이에 한정되지 않고, 도 7에 도시된 바와 같이 결정질 상태의 P타입 반도체층(110) 상에 P타입 HSG막을 형성할 수도 있다. 즉, P타입 반도체층(110) 상에 P타입 도핑된 비정질 실리콘막을 형성한다. 이후, 실리콘 소스 가스를 주입하여 그 표면에 실리콘 핵을 형성하고, 실리콘 소스 가스의 주입을 차단한 다음 열처리 공정을 통해 실리콘 원자들을 실리콘 핵 주위로 이동시켜 반구형상의 HSG(111)막을 형성할 수도 있다. The hemispherical curved surface on the P-type semiconductor layer 110 is preferably formed through an HSG process. That is, as shown in FIG. 6, it is preferable to form a silicon nucleus on the P-type semiconductor layer 110 in an amorphous state, and then form a hemispherical curved surface on the surface thereof through a heat treatment process. Of course, the present invention is not limited thereto, and a P-type HSG film may be formed on the P-type semiconductor layer 110 in a crystalline state as shown in FIG. 7. That is, a P-type doped amorphous silicon film is formed on the P-type semiconductor layer 110. Thereafter, the silicon source gas may be injected to form a silicon nucleus on the surface thereof, the injection of the silicon source gas may be blocked, and the silicon atoms may be moved around the silicon nucleus through a heat treatment process to form a hemispherical HSG 111 film. .

N타입 반도체층(120)으로 N타입 불순물이 도핑된 실리콘막을 사용하되, 반구형 곡면을 갖는 P형 반도체층(110)의 전면에 그 단차를 따라 형성하는 것이 바람직하다. 이때, 도 7에 도시된 바와 같이 N타입 반도체층(120)의 표면에는 산란층(121) 즉, 난반사층을 형성하거나, 그 표면에 별도의 산란 패턴을 형성할 수도 있다. 이를 통해 태양 전지의 전면을 통해 상기 반도체층 내부로 입사된 광이 외부로 반사될 경우 이를 산란시키거나 난반사시켜 반도체층 외부로 반사되는 광량을 줄이고, 반도체층 내부에 머무르는 광량을 증대시킨다. 이를 통해 전자 전공 쌍의 생성량이 증대되어 태양 전지의 효율을 향상시킬 수 있다. A silicon film doped with N-type impurities is used as the N-type semiconductor layer 120, but is preferably formed along the step on the entire surface of the P-type semiconductor layer 110 having a hemispherical curved surface. In this case, as shown in FIG. 7, a scattering layer 121, that is, a diffuse reflection layer, may be formed on the surface of the N-type semiconductor layer 120, or a separate scattering pattern may be formed on the surface thereof. As a result, when light incident to the inside of the semiconductor layer through the front surface of the solar cell is reflected to the outside, it is scattered or diffusely reflected to reduce the amount of light reflected to the outside of the semiconductor layer and increases the amount of light staying inside the semiconductor layer. This can increase the amount of electron-electron pair generated to improve the efficiency of the solar cell.

상기 P타입 반도체층(110) 후면에는 후면 패시베이션막(160)과 후면 전극(180)을 형성한다. 이때, 도 7에 도시된 바와 같이 상기 후면 패시베이션막(160) 하부 즉, 후면 패시베이션막(160)과 P형 반도체층(110)의 계면에 반사층(161)을 형성할 수도 있다. 이러한 반사층(161)을 통해 반도체층을 투과하는 광을 P타입 반도체층(110) 후면에서 반사시켜 전면 방향으로 유도하여 태양 전지의 효율을 향상시킬 수 있게 된다. A back passivation layer 160 and a back electrode 180 are formed on the back surface of the P-type semiconductor layer 110. In this case, as shown in FIG. 7, the reflective layer 161 may be formed under the rear passivation layer 160, that is, at the interface between the rear passivation layer 160 and the P-type semiconductor layer 110. The light passing through the semiconductor layer through the reflective layer 161 is reflected from the rear surface of the P-type semiconductor layer 110 to guide the front direction, thereby improving efficiency of the solar cell.

상술한 설명에서는 P타입 반도체층 상에 소정의 증착 공정을 통해 N타입 반도체층을 형성함에 관해 설명하였지만, 본 발명은 이에 한정되지 않고, P타입 반도체층에 N타입 불순물을 주입하여 N타입 반도체층을 형성할 수도 있다. 또한, 전면 전극으로 인한 수광 면적이 줄어드는 현상을 방지하기 위해 상기 전면 전극을 태양전지의 후면으로 배치시킬 수도 있다. 또한, 상기 전면 전극을 함몰 형상으로 즉, 함몰 부위에 도전성 페이스트 또는 도금 방법으로 전극을 형성할 수도 있고, 스크린 프린터 방식으로 도전성 물질을 도포하여 전극을 형성할 수도 있다.In the above description, the N-type semiconductor layer is formed through a predetermined deposition process on the P-type semiconductor layer, but the present invention is not limited thereto, and the N-type semiconductor layer is injected by injecting N-type impurities into the P-type semiconductor layer. May be formed. In addition, the front electrode may be disposed to the rear side of the solar cell in order to prevent the light receiving area due to the front electrode from decreasing. In addition, the front electrode may be formed in a recessed shape, that is, an electrode may be formed on the recessed portion by a conductive paste or a plating method, or the electrode may be formed by applying a conductive material by a screen printer method.

또한, 상기의 태양 전지는 별도의 기판을 사용하여 제작할 수도 있다. 기판 상에 P타입 반도체층을 형성하고 그 상부에 N타입 반도체층 및 전면 전극을 형성한 다음 상기 반도체 기판을 제거한다. 이후, P타입 반도체층 하부에 하면 전극을 형성하여 태양 전지를 제작할 수도 있다. In addition, the said solar cell can also be manufactured using a separate board | substrate. A P-type semiconductor layer is formed on the substrate, an N-type semiconductor layer and a front electrode are formed thereon, and then the semiconductor substrate is removed. Thereafter, a lower electrode may be formed under the P-type semiconductor layer to manufacture a solar cell.

또한, 본 실시예에 따른 태양 전지는 외부 단자와 접속될 별도의 내부 패드를 더 포함할 수 있다. 상기 내부 패드는 전면 전극과 접속되는 제 1 패드와, 후면 전극과 접속되는 제 2 패드를 포함한다. In addition, the solar cell according to the present embodiment may further include a separate inner pad to be connected to the external terminal. The inner pad includes a first pad connected to a front electrode and a second pad connected to a rear electrode.

상술한 바와 같이 본 발명은 태양 전지의 전면에 반구형상의 반도체층을 형성하여 수광 영역의 표면적을 증대시킬 수 있고, 표면에서의 빛의 반사를 줄일 수 있다. As described above, the present invention can increase the surface area of the light-receiving region by forming a semi-spherical semiconductor layer on the entire surface of the solar cell, and can reduce the reflection of light on the surface.

또한, HSG공정을 통해 반구 형상의 반도체층을 형성하여 공정을 단순화할 수 있고, 공정 인자의 제어하여 반구형 패턴의 밀도와 크기를 용이하게 조절할 수 있다. In addition, the process may be simplified by forming a hemispherical semiconductor layer through the HSG process, and the density and size of the hemispherical pattern may be easily controlled by controlling process factors.

또한, 식각을 통해 반구형 패턴과 반구형 패턴 사이를 소정 간격 이격시켜 후속 막증착에 의해 표면적이 줄어드는 문제를 해결할 수 있다. In addition, by etching the hemispherical pattern and the hemispherical pattern spaced apart by a predetermined interval can solve the problem of reducing the surface area by the subsequent film deposition.

또한, 반도체층의 외측면에 산란층을 형성하여 반도체층 내부에서 외부로 반사되는 광을 산란시켜 집광 효율을 향상시킬 수 있다.In addition, a scattering layer may be formed on an outer surface of the semiconductor layer to scatter light reflected from the inside of the semiconductor layer to the outside, thereby improving condensing efficiency.

본 발명은 상기에서 서술된 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있다. 즉, 상기의 실시예는 본 발명의 개시가 완전하도록 하며 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명의 범위는 본원의 특허 청구 범위에 의해서 이해되어야 한다.The present invention is not limited to the above-described embodiments, but may be embodied in various forms. In other words, the above-described embodiments are provided so that the disclosure of the present invention is complete, and those skilled in the art will fully understand the scope of the invention, and the scope of the present invention should be understood by the appended claims .

Claims (12)

제 1 도전형의 제 1 영역과 상기 제 1 영역과는 반대 극성을 가지는 제 2 도전형의 제 2 영역을 포함하는 기판;A substrate comprising a first region of a first conductivity type and a second region of a second conductivity type having a polarity opposite to the first region; 상기 제 2 영역 상에 형성된 반구 형태의 제 2 도전형의 반도체층;A semiconducting second conductive semiconductor layer formed on the second region; 상기 제 2 도전형의 반도체층 상에 형성된 패시베이션층;A passivation layer formed on the second conductive semiconductor layer; 상기 제 1 영역과 연결되는 제 1 전극;A first electrode connected to the first region; 상기 제 2 영역 상에 형성된 제 2 전극;A second electrode formed on the second region; 상기 제 2 도전형의 제 2 영역은 상기 기판의 전면에 마련되고, 상기 제 1 도전형의 제 1 영역은 상기 기판의 후면에 마련되는 태양 전지.The second region of the second conductivity type is provided on the front surface of the substrate, the first region of the first conductivity type solar cell is provided on the rear surface of the substrate. 삭제delete 다수의 반구형 곡면을 갖는 제 1 도전형의 반도체층;A first conductive semiconductor layer having a plurality of hemispherical curved surfaces; 상기 제 1 도전형의 반구형 곡면의 단차를 따라 형성된 제 2 도전형의 반도체층;A second conductive semiconductor layer formed along a step of the first conductive hemispherical curved surface; 상기 제 2 도전형의 반도체층 상에 형성된 패시베이션층;A passivation layer formed on the second conductive semiconductor layer; 상기 제 1 도전형의 반도체층과 연결되는 제 1 전극;A first electrode connected to the first conductive semiconductor layer; 상기 제 2 도전형의 반도체층 상에 형성된 제 2 전극;A second electrode formed on the second conductive semiconductor layer; 을 포함하는 태양 전지.Solar cell comprising a. 청구항 1 또는 청구항 3 중 어느 한 항에 있어서,The method according to claim 1 or 3, 상기 제 2 도전형의 반도체층은 다수의 반구형 패턴이 연속하여 마련되거나 일정간격 이격되어 마련된 태양 전지.The second conductive semiconductor layer is provided with a plurality of hemispherical patterns are continuously provided or spaced at regular intervals. 청구항 1 또는 청구항 3 중 어느 한 항에 있어서,The method according to claim 1 or 3, 상기 제 2 도전형의 반도체층 상에 형성된 산란층을 더 포함하는 태양 전지.The solar cell further comprises a scattering layer formed on the second conductive semiconductor layer. 청구항 1 또는 청구항 3에 있어서,The method according to claim 1 or 3, 상기 패시베이션층은 투과성 절연막 또는 절연성막인 것을 특징으로 하는 태양전지.The passivation layer is a solar cell, characterized in that the transparent insulating film or insulating film. 삭제delete 제 1 도전형의 반도체층 상에 제 2 도전형의 반구형 반도체층을 형성하는 단계;Forming a second conductive hemispherical semiconductor layer on the first conductive semiconductor layer; 상기 제 2 도전형의 반도체층 상에 패시베이션층을 형성하는 단계;Forming a passivation layer on the second conductive semiconductor layer; 상기 제 2 도전형의 반구형 반도체층과 접속되는 제 2 전극을 형성하는 단계;Forming a second electrode connected to the second conductive hemispherical semiconductor layer; 상기 제 1 도전형의 반도체층과 접속되는 제 1 전극을 형성하는 단계;Forming a first electrode connected to the first conductive semiconductor layer; 를 포함하는 태양 전지의 제조 방법.Method for manufacturing a solar cell comprising a. 청구항 8에 있어서, 상기 제 2 도전형의 반구형 반도체층을 형성하는 단계는,The method of claim 8, wherein the forming of the second conductivity-type semispherical semiconductor layer, 상기 제 1 도전형의 반도체층 상에 비정질 실리콘층을 형성하는 단계;Forming an amorphous silicon layer on the first conductive semiconductor layer; 상기 비정질 실리콘층에 다수의 실리콘 핵을 형성하는 단계;Forming a plurality of silicon nuclei in the amorphous silicon layer; 열처리 공정을 통해 상기 실리콘 핵을 중심으로 실리콘을 이동시켜 반구형으로 변형시키는 단계;Transferring the silicon around the silicon nucleus to a hemispherical shape through a heat treatment process; 를 포함하는 태양 전지의 제조 방법.Method for manufacturing a solar cell comprising a. 제 1 도전형의 반도체층 표면에 다수의 반구형 곡면을 형성하는 단계;Forming a plurality of hemispherical curved surfaces on the surface of the first conductive semiconductor layer; 상기 제 1 도전형의 반도체층의 곡면 단차를 따라 제 2 도전형의 반도체층을 형성하는 단계;Forming a second conductive semiconductor layer along a curved step of the first conductive semiconductor layer; 상기 제 2 도전형의 반도체층 상에 패시베이션층을 형성하는 단계;Forming a passivation layer on the second conductive semiconductor layer; 상기 제 2 도전형의 반도체층과 접속되는 제 2 전극을 형성하는 단계;Forming a second electrode connected to the second conductive semiconductor layer; 상기 제 1 도전형의 반도체층과 접속되는 제 1 전극을 형성하는 단계;Forming a first electrode connected to the first conductive semiconductor layer; 를 포함하는 태양 전지의 제조 방법.Method for manufacturing a solar cell comprising a. 청구항 10에 있어서, 상기 제 1 도전형의 반도체층 표면에 상기 다수의 반구형 곡면을 형성하는 단계는, The method of claim 10, wherein the forming of the plurality of hemispherical curved surfaces on the surface of the first conductive semiconductor layer, 상기 제 1 도전형의 반도체층 표면에 다수의 실리콘 핵을 형성하는 단계;Forming a plurality of silicon nuclei on a surface of the first conductive semiconductor layer; 열처리 공정을 통해 상기 실리콘 핵을 중심으로 반구형 곡면을 형성하는 단계;Forming a hemispherical curved surface around the silicon nucleus through a heat treatment process; 를 포함하는 태양 전지의 제조 방법.Method for manufacturing a solar cell comprising a. 청구항 10에 있어서, 상기 제 1 도전형의 반도체층 표면에 상기 다수의 반구형 곡면을 형성하는 단계는,The method of claim 10, wherein the forming of the plurality of hemispherical curved surfaces on the surface of the first conductive semiconductor layer, 상기 제 1 도전형의 반도체층 상에 상기 제 1 도전형의 반구용 반도체층을 형성하는 단계;Forming the first conductive hemisphere semiconductor layer on the first conductive semiconductor layer; 상기 제 1 도전형의 반구용 반도체층 상에 실리콘 핵을 형성하는 단계;Forming a silicon nucleus on the first conductive hemisphere semiconductor layer; 열처리 공정을 통해 상기 실리콘 핵을 중심으로 반구형 곡면을 형성하는 단 계;Forming a hemispherical curved surface around the silicon nucleus through a heat treatment process; 를 포함하는 태양 전지의 제조 방법.Method for manufacturing a solar cell comprising a.
KR1020050123404A 2005-12-14 2005-12-14 Solar cell and method for manufacturing the same KR101203007B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050123404A KR101203007B1 (en) 2005-12-14 2005-12-14 Solar cell and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050123404A KR101203007B1 (en) 2005-12-14 2005-12-14 Solar cell and method for manufacturing the same

Publications (2)

Publication Number Publication Date
KR20070063308A KR20070063308A (en) 2007-06-19
KR101203007B1 true KR101203007B1 (en) 2012-11-20

Family

ID=38363371

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050123404A KR101203007B1 (en) 2005-12-14 2005-12-14 Solar cell and method for manufacturing the same

Country Status (1)

Country Link
KR (1) KR101203007B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101135583B1 (en) * 2010-10-27 2012-04-17 한국광기술원 Solar cell with substrate having a condensing lens and method thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1065197A (en) 1997-06-04 1998-03-06 Canon Inc Photoelectric transducer
JP2000196118A (en) 1998-12-24 2000-07-14 Sanyo Electric Co Ltd Manufacture of solar battery
JP2001168356A (en) 1999-12-08 2001-06-22 Sharp Corp Method of manufacturing solar battery cell

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1065197A (en) 1997-06-04 1998-03-06 Canon Inc Photoelectric transducer
JP2000196118A (en) 1998-12-24 2000-07-14 Sanyo Electric Co Ltd Manufacture of solar battery
JP2001168356A (en) 1999-12-08 2001-06-22 Sharp Corp Method of manufacturing solar battery cell

Also Published As

Publication number Publication date
KR20070063308A (en) 2007-06-19

Similar Documents

Publication Publication Date Title
KR102397342B1 (en) Solar cell emitter region fabrication with differentiated p-type and n-type region architectures
KR101991767B1 (en) Solar cell having an emitter region with wide bandgap semiconductor material
TWI555220B (en) Solar cell and method for producing same
US8759140B2 (en) Solar cell and method for manufacturing the same
JP6552011B2 (en) Fabrication of the emitter region of solar cells using ion implantation.
KR100847741B1 (en) Point-contacted heterojunction silicon solar cell having passivation layer between the interface of p-n junction and method for fabricating the same
US10840395B2 (en) Deposition approaches for emitter layers of solar cells
TW201705504A (en) Solar cell emitter region fabrication with differentiated P-type and N-type architectures and incorporating a multi-purpose passivation and contact layer
CN110265487B (en) Bubble-free polycrystalline silicon for solar cells
JP2005310830A (en) Solar cell and manufacturing method thereof
JP2013536589A (en) Back junction solar cell with selective surface electric field
KR101768907B1 (en) Method of fabricating Solar Cell
JP2010130023A (en) Solar cell and method of manufacturing the same
CN111739982A (en) Preparation method of selective emitter and solar cell
KR20110128619A (en) Solar cell and method of fabricating the same
KR20120067361A (en) Threshold adjustment implants for reducing surface recombination in solar cells
KR102550395B1 (en) Solar cell with differentiated P-type and N-type domain architecture
JP2013520821A (en) Method for forming selective contacts
CN117712219A (en) Solar cell and preparation method thereof
TW202224200A (en) Back-contact solar cell, and production thereof
KR101203007B1 (en) Solar cell and method for manufacturing the same
KR20180098116A (en) A solar cell and a method for manufacturing of the same
TWI462308B (en) Semiconductor photovoltaic devices and methods of manufacturing the same
KR101889774B1 (en) Solar cell
US6593164B2 (en) Silicon photoelectric conversion device, method of manufacturing the same and method of processing the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151005

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160927

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171011

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20191001

Year of fee payment: 8