[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR101039946B1 - 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법 - Google Patents

발광 소자, 발광 소자 패키지 및 발광 소자 제조방법 Download PDF

Info

Publication number
KR101039946B1
KR101039946B1 KR20090128393A KR20090128393A KR101039946B1 KR 101039946 B1 KR101039946 B1 KR 101039946B1 KR 20090128393 A KR20090128393 A KR 20090128393A KR 20090128393 A KR20090128393 A KR 20090128393A KR 101039946 B1 KR101039946 B1 KR 101039946B1
Authority
KR
South Korea
Prior art keywords
transparent conductive
layer
conductive layer
light emitting
emitting device
Prior art date
Application number
KR20090128393A
Other languages
English (en)
Inventor
정환희
문지형
김소정
송준오
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR20090128393A priority Critical patent/KR101039946B1/ko
Priority to CN2010105988654A priority patent/CN102130226B/zh
Priority to JP2010278061A priority patent/JP2011129922A/ja
Priority to EP10195181.2A priority patent/EP2337097B8/en
Priority to US12/974,237 priority patent/US8420417B2/en
Application granted granted Critical
Publication of KR101039946B1 publication Critical patent/KR101039946B1/ko
Priority to JP2013266897A priority patent/JP5739977B2/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)
  • Non-Portable Lighting Devices Or Systems Thereof (AREA)

Abstract

실시예는 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법에 관한 것이다.
실시예에 따른 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 제1 전기 전도성을 갖는 제1 영역과, 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖는 제2 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 제2 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
발광 소자

Description

발광 소자, 발광 소자 패키지 및 발광 소자 제조방법{LIGHT EMITTING DEVICE, LIGHT EMITTING DEVICE PACKAGE AND METHOD FOR MANUFACTURING THE LIGHT EMITTING DEVICE}
실시예는 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법에 관한 것이다.
발광 다이오드(Light Emitting Diode: LED)는 전류를 빛으로 변환시키는 반도체 발광 소자이다.
상기 발광 다이오드에 의해 방출되는 빛의 파장은 발광 다이오드를 제조하는데 사용되는 반도체 재료에 따른다. 이는 방출된 빛의 파장이 가전자대(valence band) 전자들과 전도대(conduction band) 전자들 사이의 에너지 차를 나타내는 반도체 재료의 밴드갭(band-gap)에 따르기 때문이다.
최근 발광 다이오드는 휘도가 점차 증가하게 되어 디스플레이용 광원, 자동차용 광원 및 조명용 광원으로 사용되고 있으며, 형광 물질을 이용하거나 다양한 색의 발광 다이오드를 조합함으로써 효율이 우수한 백색 광을 발광하는 발광 다이오드도 구현이 가능하다.
실시예는 새로운 구조를 갖는 발광 소자, 발광 소자 패키지, 발광 소자 제조방법을 제공한다.
실시예는 광 효율이 향상된 발광 소자, 발광 소자 패키지, 발광 소자 제조방법을 제공한다.
실시예는 전류가 넓은 영역으로 퍼져 흐를 수 있는 발광 소자, 발광 소자 패키지, 발광 소자 제조방법을 제공한다.
실시예에 따른 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 제1 전기 전도성을 갖는 제1 영역과, 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖는 제2 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 제2 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예에 따른 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 제1 일함수를 갖는 제1 영역과, 상기 제1 일함수보다 작은 제2 일함수를 갖는 제2 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 제2 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예에 따른 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 오믹 접촉 영역과 쇼트키 접촉 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 투명 전도층의 쇼트키 접촉 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예에 따른 발광 소자 제조방법은 성장 기판 상에 발광 구조층을 형성하는 단계; 상기 발광 구조층 상의 제1 영역에 접하는 제1 투명 전도층 및 상기 발광 구조층 상의 제2 영역에 접하는 제2 투명 전도층을 포함하는 투명 전도층을 형성하는 단계; 상기 투명 전도층 상에 도전성 지지층을 형성하는 단계; 상기 성장 기판을 제거하는 단계; 및 상기 성장 기판이 제거됨에 따라 노출된 상기 발광 구조층 상에 상기 제2 투명 전도층에 적어도 일부분이 수직 방향으로 오버랩되도록 전극을 형성하는 단계를 포함하고, 상기 제1 투명 전도층과 제2 투명 전도층은 증착 방법 또는 증착 공정 조건을 다르게 하여 동일한 물질로 형성한다.
실시예에 따른 발광 소자 패키지는 몸체부; 상기 몸체부 상에 제1 전극층 및 제2 전극층; 상기 몸체부 상에 상기 제1 전극층 및 제2 전극층과 전기적으로 연결되는 발광 소자; 및 상기 몸체부 상에 발광 소자를 포위하는 몰딩부재를 포함하고, 상기 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 제1 전기 전도성을 갖는 제1 영역과, 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖는 제2 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 제2 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예에 따른 발광 소자 패키지는 몸체부; 상기 몸체부 상에 제1 전극층 및 제2 전극층; 상기 몸체부 상에 상기 제1 전극층 및 제2 전극층과 전기적으로 연결되는 발광 소자; 및 상기 몸체부 상에 발광 소자를 포위하는 몰딩부재를 포함하고, 상기 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 제1 일함수를 갖는 제1 영역과, 상기 제1 일함수보다 작은 제2 일함수를 갖는 제2 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 제2 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예에 따른 발광 소자 패키지는 몸체부; 상기 몸체부 상에 제1 전극층 및 제2 전극층; 상기 몸체부 상에 상기 제1 전극층 및 제2 전극층과 전기적으로 연결되는 발광 소자; 및 상기 몸체부 상에 발광 소자를 포위하는 몰딩부재를 포함하고, 상기 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 오믹 접촉 영역과 쇼트키 접촉 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 투명 전도층의 쇼트키 접촉 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함한다.
실시예는 새로운 구조를 갖는 발광 소자, 발광 소자 패키지, 발광 소자 제조방법을 제공할 수 있다.
실시예는 광 효율이 향상된 발광 소자, 발광 소자 패키지, 발광 소자 제조방법을 제공할 수 있다.
실시예는 전류가 넓은 영역으로 퍼져 흐를 수 있는 발광 소자, 발광 소자 패 키지, 발광 소자 제조방법을 제공할 수 있다.
실시예의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 "상/위(on)"에 또는 "하/아래(under)"에 형성되는 것으로 기재되는 경우에 있어, "상/위(on)"와 "하/아래(under)"는 "직접(directly)" 또는 "다른 층을 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다.
이하, 첨부된 도면을 참조하여 실시예들에 따른 발광 소자, 발광 소자 패키지, 발광 소자 제조방법에 대해 상세히 설명하도록 한다.
도 1은 제1 실시예에 따른 발광 소자를 설명하는 도면이다.
도 1을 참조하면, 제1 실시예에 따른 발광 소자는 도전성 지지층(80)과, 상기 도전성 지지층(80) 상에 반사층(70)과, 상기 반사층(70) 상에 제1 투명 전도층(TCL: Transparent Conducting Layer)(61)과 제2 투명 전도층(62)을 포함하는 투명 전도층(60)과, 상기 투명 전도층(60) 상에 제1 도전형의 반도체층(20), 활성층(30), 및 제2 도전형의 반도체층(40)을 포함하는 발광 구조층(50)과, 상기 발광 구조층(50) 상에 전극(90)을 포함한다.
상기 도전성 지지층(80)은 구리(Cu), 티탄(Ti), 크롬(Cr), 니켈(Ni), 알루미 늄(Al), 백금(Pt), 금(Au), 텅스텐(W), 또는 도전성 반도체 물질 중 적어도 어느 하나를 포함하여 형성될 수도 있고, 상기 반사층(70)은 광 반사율이 높은 은(Ag), 알루미늄(Al), 구리(Cu), 또는 니켈(Ni) 중 적어도 어느 하나를 포함하는 금속으로 형성될 수도 있다. 상기 반사층(70)은 선택적으로 형성될 수 있으며, 반드시 상기 도전성 지지층(80)과 상기 투명 전도층(60) 사이에 형성되어야 하는 것은 아니다.
상기 투명 전도층(60)은 투명 전도 산화물(TCO: Transparent Conducting Oxide), 투명 전도 질화물(TCN: Transparent Conducting Nitride), 투명 전도 산화 질화물(Transparent Conducting Oxide Nitride) 중 적어도 어느 하나로 형성될 수 있다.
상기 투명 전도층(60)은 50% 이상의 광 투과율을 갖고, 10Ω/sq 이하의 면저항을 갖는 물질로 형성될 수 있다. 상기 투명 전도층(60)은 In, Sn, Zn, Cd, Ga, Al, Mg, Ti, Mo, Ni, Cu, Ag, Au, Sb, Pt, Rh, Ir, Ru, Pd 중 적어도 어느 하나의 물질이 O 및 N 중 적어도 어느 하나와 결합되어 형성될 수 있다.
예를 들어, 상기 투명 전도 산화물은 ITO(Indium-Tin Oxide), ZnO, AZO(Aluminum doped Zinc Oxide), IZO(Indium Zinc Oxide), ATO(Antimony Tin Oxide), ZITO(Zinc Indium-Tin Oxide), Sn-O, In-O, Ga-O 중 어느 하나가 될 수 있고, 상기 투명 전도 질화물은 TiN, CrN, TaN, In-N 중 적어도 어느 하나가 될 수 있으며, 상기 투명 전도 산화 질화물은 ITON(Indium-Tin Oxide Nitride), ZnON, O-In-N, IZON(Indium Zinc Oxide Nitride) 중 어느 하나가 될 수 있다.
상기 제1 투명 전도층(61)과 제2 투명 전도층(62)은 동일한 물질로 형성되 며, 서로 다른 증착 방법으로 형성된다.
상기 제1 투명 전도층(61)과 제2 투명 전도층(62)을 형성하기 위한 증착 방법은 Evaporation, Sputtering, Spray Prolysis, CVD, Dip coating, Reactive Ion plating, Wet coating, Screen printing, Laser Techniques 중 적어도 어느 하나의 방법이 사용될 수 있다.
상기 제1 투명 전도층(61)과 제2 투명 전도층(62)은 증착 방법에 따라 동일한 물질로 형성되어도 다른 전기적 특성을 가질 수 있다. 또한, 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)은 동일한 증착 방법 및 동일한 물질로 형성되어도 증착 방법의 공정 조건에 따라 다른 전기적 특성을 가질 수 있다.
예를 들어, 상기 제1 투명 전도층(61)은 Sputtering 방법으로 형성할 수 있고, 상기 제2 투명 전도층(62)은 상기 제1 투명 전도층(61)과 동일한 물질을 Evaporation 방법으로 형성할 수 있다. 이 경우 상기 제1 투명 전도층(61)은 상기 제2 투명 전도층(62) 보다 큰 일함수를 갖는다.
예를 들어, 상기 제1 투명 전도층(61)을 Sputtering 방법으로 형성할 때 플라즈마 파워를 낮게 설정하고, 상기 제2 투명 전도층(62)을 Sputtering 방법으로 형성할 때 플라즈마 파워를 낮게 높게 설정할 수 있다. 이 경우 상기 제1 투명 전도층(61)은 상기 제2 투명 전도층(62)보다 큰 일함수를 갖는다.
제1 실시예에 따른 발광 소자에서 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)은 상기 발광 구조층(50)의 제2 도전형의 반도체층(40)에 대해 다른 전기적 특성을 갖는다. 즉, 상기 제2 투명 전도층(62)은 상기 제1 투명 전도층(61)에 비하여 상기 제2 도전형의 반도체층(40)에 대한 전류 주입 능력이 떨어진다. 다시 말해서, 상기 제2 투명 전도층(62)은 상기 제1 투명 전도층(61)에 비하여 열화된 전기 전도성을 갖는다.
상기 제1 투명 전도층(61)은 상기 제2 도전형의 반도체층(40)과 오믹 접촉을 하고, 상기 제2 투명 전도층(62)은 상기 제2 도전형의 반도체층(40)과 쇼트키 접촉을 한다.
따라서, 상기 전극(90)과 상기 도전성 지지층(80) 사이에 흐르는 전류는 상기 제1 투명 전도층(61)과 상기 제2 도전형의 반도체층(40)이 접하는 영역으로 대부분 흐르게 된다.
상기 제2 투명 전도층(62)과 상기 제2 도전형의 반도체층(40)이 접하는 영역의 적어도 일부분은 상기 전극(90)과 수직 방향에서 오버랩된다. 따라서, 상기 전극(90)과 상기 도전성 지지층(80) 사이에 흐르는 전류는 상기 제1 투명 전도층(61)과 상기 제2 도전형의 반도체층(40)이 접하는 영역을 통해 상기 발광 구조층(50)에 넓게 퍼져 흐르기 때문에 발광 소자의 광 효율이 증가된다.
한편, 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)은 동일한 물질로 형성되기 때문에, 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)이 명확하게 구분되지 않을 수도 있다. 그러나, 상기 투명 전도층(60), 즉 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)이 하나의 물질로 형성되는 경우에 영역에 따라 전기 전도성이 다를 수 있으며, 특히 상기 전극(90)과 수직 방향으로 오버랩되는 부분의 전기 전도성이 오버랩되지 않는 부분에 비해 낮을 수 있다.
상기 발광 구조층(50)은 GaN 기반 반도체층으로 형성될 수 있다. 상기 발광 구조층(50)은 GaN, InGaN, AlGaN, 또는 InAlGaN과 같은 물질로 형성될 수 있다.
상기 제1 도전형의 반도체층(20)은 n형 불순물, 예를 들어 Si를 포함하는 GaN층으로 형성될 수 있고, 상기 제2 도전형의 반도체층(40)은 p형 불순물, 예를 들어 Mg를 포함하는 GaN층으로 형성될 수 있다. 상기 활성층(30)은 단일 양자 우물구조 또는 다중 양자 우물 구조로 형성될 수 있으며, 예를 들어 InGaN/InGaN 적층구조 또는 InGaN/GaN 적층 구조로 형성될 수 있다.
상기 발광 구조층(50)은 다양한 구조로 설계될 수 있으며, 반드시 도면에 도시된 구조에 한정되는 것은 아니다.
상기 전극(90)은 상기 제1 도전형의 반도체층(20) 상에 형성되며, 와이어 본딩이 원활하게 수행될 수 있도록 Au, Al, 또는 Pt 중 적어도 어느 하나의 금속을 포함할 수도 있다.
제1 실시예에 따른 발광 소자는 상기 투명 전도층(60)을 통해 상기 발광 구조층(50)에 흐르는 전류의 흐름을 제어한다. 상기 투명 전도층(60)은 광 투과율이 50% 이상이므로 상기 활성층(30)에서 발생된 광은 대부분 상기 투명 전도층(60)에서 흡수되지 않고 상기 반사층(70)에서 반사되어 외부로 방출되기 때문에 발광 소자의 광 효율이 향상될 수 있다.
도 2는 제2 실시예에 따른 발광 소자를 설명하는 도면이다. 제2 실시예에 따른 발광 소자를 설명함에 있어서 제1 실시예에 따른 발광 소자에 대한 설명과 중복되는 설명은 생략하도록 한다.
제2 실시예에 따른 발광 소자는 제1 실시예에 따른 발광 소자와 투명 전도층(60)의 구조에 있어서 차이를 가진다.
제1 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이의 전체 영역에 상기 제2 투명 전도층(62)이 형성되나, 제2 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이에 부분적으로 상기 제2 투명 전도층(62)이 형성된다.
따라서, 상기 반사층(70)의 일부는 상기 제1 투명 전도층(61)과 직접 접촉할 수도 있다.
물론, 상기 반사층(70)은 반드시 형성되어야 하는 것은 아니며, 상기 반사층(70)이 형성되지 않는 경우에 상기 도전성 지지층(80)의 일부가 상기 제1 투명 전도층(61)과 직접 접촉할 수도 있다.
도 3은 제3 실시예에 따른 발광 소자를 설명하는 도면이다. 제3 실시예에 따른 발광 소자를 설명함에 있어서 제1 실시예에 따른 발광 소자에 대한 설명과 중복되는 설명은 생략하도록 한다.
제3 실시예에 따른 발광 소자는 제1 실시예에 따른 발광 소자와 투명 전도층(60)의 구조에 있어서 차이를 가진다.
제1 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이의 전체 영역에 상기 제2 투명 전도층(62)이 형성되나, 제3 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이에 상기 제2 투명 전도층(62)이 형성되지 않는다.
즉, 상기 제1 투명 전도층(61)과 상기 제2 투명 전도층(62)은 동일 수평면 상에 배치되고, 수직 방향으로 오버랩되지 않는다.
따라서, 상기 반사층(70)의 일부는 상기 제1 투명 전도층(61)과 직접 접촉하고, 상기 반사층(70)의 나머지 부분은 상기 제2 투명 전도층(62)과 직접 접촉할 수도 있다.
물론, 상기 반사층(70)은 반드시 형성되어야 하는 것은 아니며, 상기 반사층(70)이 형성되지 않는 경우에 상기 도전성 지지층(80)의 일부는 상기 제1 투명 전도층(61)과 직접 접촉하고, 상기 도전성 지지층(80)의 나머지 부분은 상기 제2 투명 전도층(62)과 직접 접촉할 수도 있다.
도 4는 제4 실시예에 따른 발광 소자를 설명하는 도면이다. 제4 실시예에 따른 발광 소자를 설명함에 있어서 제1 실시예에 따른 발광 소자에 대한 설명과 중복되는 설명은 생략하도록 한다.
제4 실시예에 따른 발광 소자는 제1 실시예에 따른 발광 소자와 투명 전도층(60)의 구조에 있어서 차이를 가진다.
제1 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이의 전체 영역에 상기 제2 투명 전도층(62)이 형성되나, 제4 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이에 상기 제2 투명 전도층(62)이 형성되지 않는다. 오히려, 상기 제2 투명 전도층(62)과 상기 반사층(70) 사이에 부분적으로 상기 제1 투명 전도층(61)이 형성된다.
따라서, 상기 반사층(70)의 일부는 상기 제1 투명 전도층(61)과 직접 접촉하 고, 상기 반사층(70)의 나머지 부분은 상기 제2 투명 전도층(62)과 직접 접촉할 수도 있다.
물론, 상기 반사층(70)은 반드시 형성되어야 하는 것은 아니며, 상기 반사층(70)이 형성되지 않는 경우에 상기 도전성 지지층(80)의 일부는 상기 제1 투명 전도층(61)과 직접 접촉하고, 상기 도전성 지지층(80)의 나머지 부분은 상기 제2 투명 전도층(62)과 직접 접촉할 수도 있다.
도 5는 제5 실시예에 따른 발광 소자를 설명하는 도면이다. 제5 실시예에 따른 발광 소자를 설명함에 있어서 제1 실시예에 따른 발광 소자에 대한 설명과 중복되는 설명은 생략하도록 한다.
제5 실시예에 따른 발광 소자는 제1 실시예에 따른 발광 소자와 투명 전도층(60)의 구조에 있어서 차이를 가진다.
제1 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이의 전체 영역에 상기 제2 투명 전도층(62)이 형성되나, 제5 실시예에 따른 발광 소자에서는 상기 제1 투명 전도층(61)과 상기 반사층(70) 사이에 상기 제2 투명 전도층(62)이 형성되지 않는다.
상기 제1 투명 전도층(61)과 상기 제2 투명 전도층(62)은 서로 이격되어 배치되고, 상기 제1 투명 전도층(61)과 상기 제2 투명 전도층(62) 사이에 상기 반사층(90)이 배치된다. 또한, 상기 반사층(90)의 일부는 상기 발광 구조층(50)과 직접 접촉할 수도 있다.
물론, 상기 반사층(70)은 반드시 형성되어야 하는 것은 아니며, 상기 반사 층(70)이 형성되지 않는 경우에 상기 도전성 지지층(80)의 일부는 상기 제1 투명 전도층(61) 및 상기 제2 투명 전도층(62)과 직접 접촉하고, 상기 도전성 지지층(80)의 나머지 부분은 상기 발광 구조층(50)과 직접 접촉할 수도 있다.
도 6 내지 도 11은 실시예에 따른 발광 소자 제조방법을 설명하는 도면이다.
도 6을 참조하면, 성장 기판(10) 상에 제1 도전형의 반도체층(20), 활성층(30), 제2 도전형의 반도체층(40)을 포함하는 발광 구조층(50)을 형성하고, 상기 발광 구조층(50) 상에 제1 투명 전도층(61)을 형성한다.
비록 도시되지는 않았지만, 상기 성장 기판(10) 상에 버퍼층(미도시)을 포함하는 언도프트(Un-doped) 질화물층(미도시)을 형성한 후, 상기 언도프트 질화물층 상에 상기 제1 도전형의 반도체층(20)을 형성할 수 있다.
상기 성장 기판(10)은 사파이어(Al2O3), Si, SiC, GaAs, ZnO, MgO 중 어느 하나로 형성될 수 있고, 예를 들어, 상기 성장 기판(10)으로서 사파이어 기판을 사용할 수 있다.
상기 언도프트 질화물층(미도시)은 GaN계 반도체층으로 형성될 수 있고, 예를 들어, 트리메틸 갈륨(TMGa)을 수소 가스 및 암모니아 가스와 함께 챔버에 주입하여 성장시킨 언도프트 GaN층을 사용할 수 있다.
상기 제1 도전형의 반도체층(20)은 트리메틸 갈륨(TMGa), n형 불순물(예를 들어, Si)을 포함하는 실란 가스(SiH4)를 수소 가스 및 암모니아 가스와 함께 상기 챔버에 주입하여 성장시킬 수 있다. 그리고, 상기 제1 도전형의 반도체층(20) 상에 활성층(30) 및 제2 도전형의 반도체층(40)을 형성한다.
상기 활성층(30)은 단일 양자 우물 구조 또는 다중 양자 우물 구조로 형성될 수 있고, 예를 들어, InGaN 우물층/GaN 장벽층의 적층 구조로 형성될 수도 있다.
상기 제2 도전형의 반도체층(40)은 트리메틸 갈륨(TMGa), p형 불순물(예를 들어, Mg)을 포함하는 비세틸 사이클로 펜타니에닐 마그네슘(EtCp2Mg){Mg(C2H5C5H4)2}을 수소 가스 및 암모니아 가스와 함께 상기 챔버에 주입하여 성장시킬 수 있다.
상기 제1 투명 전도층(61)은 상기 제2 도전형의 반도체층(40)의 일부 영역을 제외한 부분에 형성된다. 여기서, 상기 제1 투명 전도층(61)이 형성되지 않은 영역은 이후 설명될 전극(90)의 적어도 일부분과 수직 방향에서 오버랩되는 영역이다. 예를 들어, 상기 제1 투명 전도층(61)은 sputtering 방법으로 형성될 수 있다.
도 7을 참조하면, 상기 제2 도전형의 반도체층(40)의 일부 영역 및 상기 제1 투명 전도층(61) 상에 제2 투명 전도층(62)을 형성한다. 예를 들어, 상기 제2 투명 전도층(62)은 Evaporation 방법으로 형성될 수 있다.
상기 제1 투명 전도층(61) 및 제2 투명 전도층(62)은 투명 전도 산화막, 투명 전도 질화막, 투명 전도 산화 질화막 중 어느 하나로 형성될 수 있고, 상기 제1 투명 전도층(61) 및 제2 투명 전도층(62)은 동일한 물질로 형성될 수 있다.
상기 제1 투명 전도층(61)은 상기 제2 도전형의 반도체층(40)에 대하여 제1 전기 전도성을 갖도록 형성되고, 상기 제2 투명 전도층(62)은 상기 제2 도전형의 반도체층(40)에 대하여 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖도록 형성될 수 있다.
또는, 상기 제1 투명 전도층(61)은 제1 일함수를 갖도록 형성되고, 상기 제2 투명 전도층(62)은 상기 제1 일함수보다 작은 제2 일함수를 갖도록 형성될 수 있다.
또는, 상기 제1 투명 전도층(61)은 상기 제2 도전형의 반도체층(62)과의 접촉면에서 제1 비접촉저항(specific contact resistivity)을 갖도록 형성될 수 있고, 상기 제2 투명 전도층(62)은 상기 제2 도전형의 반도체층(62)과의 접촉면에서 상기 제1 비접촉저항보다 큰 제2 비접촉저항을 갖도록 형성될 수 있다.
또는, 상기 제1 투명 전도층(61)은 상기 제2 도전형의 반도체층(40)과 오믹 접촉을 하도록 형성되고, 상기 제2 투명 전도층(62)은 상기 제2 도전형의 반도체층(40)과 쇼트키 접촉을 하도록 형성될 수 있다.
한편, 상기 제1 투명 전도층(61)과 제2 투명 전도층(62)을 형성하는 방법은 도 1 내지 도 5에 도시된 실시예들에 따라 변경될 수 있다.
도 1에 도시된 제1 실시예의 경우, 상기 제2 도전형의 반도체층(40) 상에 중앙부가 노출되도록 상기 제1 투명 전도층(61)을 형성하고, 상기 제2 도전형의 반도체층(40) 상의 중앙부와 상기 제1 투명 전도층(61)의 전체 영역에 상기 제2 투명 전도층(62)을 형성한다.
도 2에 도시된 제2 실시예의 경우, 상기 제2 도전형의 반도체층(40) 상에 중앙부가 노출되도록 상기 제1 투명 전도층(61)을 형성하고, 상기 제2 도전형의 반도체층(40) 상의 중앙부와 상기 제1 투명 전도층(61)의 일부 영역에 상기 제2 투명 전도층(62)을 형성한다.
도 3에 도시된 제3 실시예의 경우, 상기 제2 도전형의 반도체층(40) 상에 중앙부가 노출되도록 상기 제1 투명 전도층(61)을 형성하고, 상기 제2 도전형의 반도체층(40) 상의 중앙부에 상기 제2 투명 전도층(62)을 형성한다.
도 4에 도시된 제4 실시예의 경우, 상기 제2 도전형의 반도체층(40) 상의 중앙부에 상기 제2 투명 전도층(62)을 형성하고, 상기 제2 도전형의 반도체층(40) 및 상기 제2 투명 전도층(62)의 일부 영역에 상기 제1 투명 전도층(61)을 형성한다.
도 5에 도시된 제5 실시예의 경우, 상기 제2 도전형의 반도체층(40) 상의 중앙부에 상기 제1 투명 전도층(61)을 형성하고, 상기 제2 도전형의 반도체층(40) 상에 상기 제1 투명 전도층(61)과 이격되도록 상기 제2 투명 전도층(62)을 형성한다.
도 8 및 도 9를 참조하면, 상기 투명 전도층(60) 상에 반사층(70)을 형성하고, 상기 반사층(70) 상에 도전성 지지층(80)을 형성한다.
도 10 및 도 11을 참조하면, 상기 성장 기판(10)을 제거한다. 비록 상세히 도시되지는 않았지만, 상기 성장 기판(10)을 제거한 후, 발광 소자를 칩 단위로 분리하기 위한 아이솔레이션 에칭을 수행하며, 이때, 도 1 내지 도 5에 도시된 바와 같이 상기 제1 투명 전도층(61)의 일부분이 상측 방향으로 노출될 수도 있다.
그리고, 상기 제1 도전형의 반도체층(20) 상에 전극(90)을 형성한다. 상기 전극(90)은 상기 제2 투명 전도층(62)이 상기 제2 도전형의 반도체층(40)과 접하는 영역과 적어도 일부분이 수직 방향에서 오버랩되도록 배치할 수 있다.
도 12는 실시예들에 따른 발광 소자가 설치된 발광 소자 패키지를 설명하는 도면이다.
도 12를 참조하면, 실시예에 따른 발광 소자 패키지는 몸체부(200)와, 상기 몸체부(200)에 설치된 제1 전극층(210) 및 제2 전극층(220)과, 상기 몸체부(200)에 설치되어 상기 제1 전극층(210) 및 제2 전극층(220)과 전기적으로 연결되는 발광 소자(100)와, 상기 발광 소자(100)를 포위하는 몰딩부재(400)가 포함된다.
상기 몸체부(200)는 실리콘 재질, 합성수지 재질, 또는 금속 재질을 포함하여 형성될 수 있으며, 상기 발광 소자(100)의 주위에 경사면이 형성될 수 있다.
상기 제1 전극층(210) 및 제2 전극층(220)은 서로 전기적으로 분리되며, 상기 발광 소자(100)에 전원을 제공하는 역할을 한다. 또한, 상기 제1 전극층(210) 및 제2 전극층(220)은 상기 발광 소자(100)에서 발생된 빛을 반사시켜 광 효율을 증가시키는 역할을 할 수 있으며, 상기 발광 소자(100)에서 발생된 열을 외부로 배출시키는 역할을 할 수도 있다.
상기 발광 소자(100)는 도 1 내지 도 5에 예시된 발광 소자가 적용될 수 있으며, 상기 발광 소자(100)는 상기 몸체부(200) 상에 설치되거나 상기 제1 전극층(210) 또는 제2 전극층(220) 상에 설치될 수 있다.
상기 발광 소자(100)는 와이어(300)를 통해 상기 제1 전극층(210) 및/또는 제2 전극층(220)과 전기적으로 연결될 수 있으며, 실시예에서는 수직형 타입의 발광 소자(100)가 예시되어 있기 때문에, 하나의 와이어(300)가 사용된 것이 예시되어 있다.
상기 몰딩부재(400)는 상기 발광 소자(100)를 포위하여 상기 발광 소자(100)를 보호할 수 있다. 또한, 상기 몰딩부재(400)에는 형광체가 포함되어 상기 발광 소자(100)에서 방출된 광의 파장을 변화시킬 수 있다.
이상에서 실시예들에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의해 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
도 1은 제1 실시예에 따른 발광 소자를 설명하는 도면.
도 2는 제2 실시예에 따른 발광 소자를 설명하는 도면.
도 3은 제3 실시예에 따른 발광 소자를 설명하는 도면.
도 4는 제4 실시예에 따른 발광 소자를 설명하는 도면.
도 5는 제5 실시예에 따른 발광 소자를 설명하는 도면.
도 6 내지 도 11은 실시예에 따른 발광 소자 제조방법을 설명하는 도면.
도 12는 실시예들에 따른 발광 소자가 설치된 발광 소자 패키지를 설명하는 도면.

Claims (19)

  1. 삭제
  2. 삭제
  3. 도전성 지지층;
    상기 도전성 지지층 상에 오믹 접촉 영역과 쇼트키 접촉 영역을 포함하는 투명 전도층;
    상기 투명 전도층 상에 발광 구조층; 및
    상기 발광 구조층 상에 상기 투명 전도층의 쇼트키 접촉 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함하고,
    상기 오믹 접촉 영역은 상기 쇼트키 접촉 영역과 이격되며,
    상기 투명 전도층은 제1 전기 전도성을 갖는 제1 투명 전도층과, 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖는 제2 투명 전도층을 포함하고,
    상기 제1 투명 전도층과 상기 제2 투명 전도층은 동일한 물질로 형성되며,
    상기 제2 투명 전도층이 쇼트키 접촉 영역에 형성되고, 상기 제1 투명 전극층이 오믹 접촉 영역에 형성되는 발광 소자.
  4. 제 3항에 있어서,
    상기 투명 전도층과 상기 도전성 지지층 사이에 반사층을 포함하는 발광 소자.
  5. 제 3항에 있어서,
    상기 투명 전도층은 50% 이상의 광 투과율을 갖고, 10Ω/sq 이하의 면저항을 갖는 물질을 포함하는 발광 소자.
  6. 제 3항에 있어서,
    상기 투명 전도층은 투명 전도 산화물, 투명 전도 질화물, 투명 전도 산화 질화물 중 적어도 어느 하나를 포함하는 발광 소자.
  7. 제 6항에 있어서,
    상기 투명 전도 산화물은 ITO, ZnO, AZO, IZO, ATO, ZITO, Sn-O, In-O, Ga-O 중 어느 하나이고, 상기 투명 전도 질화물은 TiN, CrN, TaN, In-N 중 적어도 어느 하나이며, 상기 투명 전도 산화 질화물은 ITON, ZnON, O-In-N, IZON 중 어느 하나인 발광 소자.
  8. 삭제
  9. 제 3항에 있어서,
    상기 제1 투명 전도층은 제1 일함수를 가지고, 상기 제2 투명 전도층은 상기 제1 일함수보다 작은 제2 일함수를 가지는 발광 소자.
  10. 삭제
  11. 성장 기판 상에 발광 구조층을 형성하는 단계;
    상기 발광 구조층 상의 제1 영역에 접하는 제1 투명 전도층 및 상기 발광 구조층 상의 제2 영역에 접하는 제2 투명 전도층을 포함하는 투명 전도층을 형성하는 단계;
    상기 투명 전도층 상에 도전성 지지층을 형성하는 단계;
    상기 성장 기판을 제거하는 단계;
    상기 성장 기판이 제거됨에 따라 노출된 상기 발광 구조층을 칩 단위로 분리하는 아이솔레이션 에칭을 수행하여 상기 제1 투명 전도층의 일부가 상측 방향으로 노출되도록 하는 단계; 및
    상기 발광 구조층 상에 상기 제2 투명 전도층에 적어도 일부분이 수직 방향으로 오버랩되도록 전극을 형성하는 단계를 포함하고,
    상기 제1 투명 전도층과 제2 투명 전도층은 증착 방법 또는 증착 공정 조건을 다르게 하여 동일한 물질로 형성하며,
    상기 제1 투명 전도층은 제1 전기 전도성을 가지고, 상기 제2 투명 전도층은 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 가지며,
    상기 제1 투명 전도층은 상기 발광 구조층과 오믹 접촉을 하고, 상기 제2 투명 전도층은 상기 발광 구조층과 쇼트키 접촉을 하며,
    상기 제1 투명 전도층과 상기 제2 투명 전도층이 이격되는 발광 소자 제조방법.
  12. 삭제
  13. 제 11항에 있어서,
    상기 제1 투명 전도층은 제1 일함수를 갖고, 상기 제2 투명 전도층은 상기 제1 일함수 보다 작은 제2 일함수를 갖는 발광 소자 제조방법.
  14. 삭제
  15. 제 11항에 있어서,
    상기 투명 전도층을 형성하는 단계는 스퍼터링 방법을 포함하고,
    상기 제1 투명 전도층을 형성할 때보다 상기 제2 투명 전도층을 형성할 때 플라즈마 생성 파워를 더 높게 설정하는 발광 소자 제조방법.
  16. 제 11항에 있어서,
    상기 투명 전도층 상에 도전성 지지층을 형성하기 전에 상기 투명 전도층 상에 반사층을 형성하는 단계를 더 포함하는 발광 소자 제조방법.
  17. 삭제
  18. 삭제
  19. 몸체부;
    상기 몸체부 상에 제1 전극층 및 제2 전극층;
    상기 몸체부 상에 상기 제1 전극층 및 제2 전극층과 전기적으로 연결되는 발광 소자; 및
    상기 몸체부 상에 발광 소자를 포위하는 몰딩부재를 포함하고,
    상기 발광 소자는 도전성 지지층; 상기 도전성 지지층 상에 오믹 접촉 영역과 쇼트키 접촉 영역을 포함하는 투명 전도층; 상기 투명 전도층 상에 발광 구조층; 및 상기 발광 구조층 상에 상기 투명 전도층의 쇼트키 접촉 영역과 수직 방향으로 오버랩되는 영역에 적어도 일부분이 배치되는 전극을 포함하고, 상기 오믹 접촉 영역은 상기 쇼트키 접촉 영역과 이격되며,
    상기 투명 전도층은 제1 전기 전도성을 갖는 제1 투명 전도층과, 상기 제1 전기 전도성보다 낮은 제2 전기 전도성을 갖는 제2 투명 전도층을 포함하고,
    상기 제1 투명 전도층과 상기 제2 투명 전도층은 동일한 물질로 형성되며,
    상기 제2 투명 전도층이 쇼트키 접촉 영역에 형성되고, 상기 제1 투명 전도층이 오믹 접촉 영역에 형성되는 발광 소자 패키지.
KR20090128393A 2009-12-21 2009-12-21 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법 KR101039946B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR20090128393A KR101039946B1 (ko) 2009-12-21 2009-12-21 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
CN2010105988654A CN102130226B (zh) 2009-12-21 2010-12-10 发光器件及制造方法
JP2010278061A JP2011129922A (ja) 2009-12-21 2010-12-14 発光素子、発光素子の製造方法、発光素子パッケージ及び照明システム
EP10195181.2A EP2337097B8 (en) 2009-12-21 2010-12-15 Method of manufacturing a light emitting device
US12/974,237 US8420417B2 (en) 2009-12-21 2010-12-21 Light emitting device and method of manufacture
JP2013266897A JP5739977B2 (ja) 2009-12-21 2013-12-25 発光素子、発光素子の製造方法、発光素子パッケージ及び照明システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20090128393A KR101039946B1 (ko) 2009-12-21 2009-12-21 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법

Publications (1)

Publication Number Publication Date
KR101039946B1 true KR101039946B1 (ko) 2011-06-09

Family

ID=43602839

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20090128393A KR101039946B1 (ko) 2009-12-21 2009-12-21 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법

Country Status (5)

Country Link
US (1) US8420417B2 (ko)
EP (1) EP2337097B8 (ko)
JP (2) JP2011129922A (ko)
KR (1) KR101039946B1 (ko)
CN (1) CN102130226B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2395738B1 (en) 2007-07-31 2016-03-23 Samsung Electronics Co., Ltd. Multi-functional device having scanner module and image scanning apparatus employing the scanner module
US8379275B2 (en) 2007-07-31 2013-02-19 Samsung Electronics Co., Ltd. Scanner module and image scanning apparatus employing the same
US8358447B2 (en) 2007-07-31 2013-01-22 Samsung Electronics Co., Ltd. Scanner module and image scanning apparatus employing the same
KR101020945B1 (ko) 2009-12-21 2011-03-09 엘지이노텍 주식회사 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
JP5258853B2 (ja) * 2010-08-17 2013-08-07 株式会社東芝 半導体発光素子及びその製造方法
US8502244B2 (en) * 2010-08-31 2013-08-06 Micron Technology, Inc. Solid state lighting devices with current routing and associated methods of manufacturing
KR101773091B1 (ko) * 2011-05-20 2017-08-30 엘지이노텍 주식회사 발광 소자 및 그 제조 방법
JP6077201B2 (ja) 2011-08-11 2017-02-08 昭和電工株式会社 発光ダイオードおよびその製造方法
JP2014175338A (ja) * 2013-03-06 2014-09-22 Stanley Electric Co Ltd 半導体発光素子及びその製造方法
US9142418B1 (en) 2014-05-19 2015-09-22 Globalfoundries Inc. Double/multiple fin structure for FinFET devices
CN105552190B (zh) * 2015-04-30 2018-10-09 美科米尚技术有限公司 微型发光二极管
CN105405943A (zh) * 2015-05-21 2016-03-16 美科米尚技术有限公司 微型发光二极管

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008060331A (ja) * 2006-08-31 2008-03-13 Rohm Co Ltd 半導体発光素子
KR20080033721A (ko) * 2006-10-13 2008-04-17 서울옵토디바이스주식회사 발광 소자의 제조 방법
JP2008211019A (ja) 2007-02-27 2008-09-11 Kyocera Corp 発光素子搭載用基板および発光装置
KR20090053233A (ko) * 2007-11-23 2009-05-27 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3896027B2 (ja) * 2002-04-17 2007-03-22 シャープ株式会社 窒化物系半導体発光素子およびその製造方法
US6995401B2 (en) * 2002-10-23 2006-02-07 Shin-Etsu Handotai Co., Ltd. Light emitting device and method of fabricating the same
JP4159865B2 (ja) * 2002-12-11 2008-10-01 シャープ株式会社 窒化物系化合物半導体発光素子の製造方法
TW200509408A (en) * 2003-08-20 2005-03-01 Epistar Corp Nitride light-emitting device with high light-emitting efficiency
KR100647279B1 (ko) * 2003-11-14 2006-11-17 삼성전자주식회사 질화물계 발광소자 및 그 제조방법
US20050167681A1 (en) * 2004-02-04 2005-08-04 Samsung Electronics Co., Ltd. Electrode layer, light emitting device including the same, and method of forming the electrode layer
KR100586959B1 (ko) 2004-03-31 2006-06-07 삼성전기주식회사 질화물 단결정 제조방법, 질화물 반도체 발광소자 및제조방법
US20060054919A1 (en) * 2004-08-27 2006-03-16 Kyocera Corporation Light-emitting element, method for manufacturing the same and lighting equipment using the same
JP4888119B2 (ja) * 2004-09-13 2012-02-29 住友金属鉱山株式会社 透明導電膜及びその製造方法、並びに透明導電性基材、発光デバイス
TWI246210B (en) * 2005-04-28 2005-12-21 Epitech Corp Ltd Lateral current blocking light emitting diode and method for manufacturing the same
DE102006034847A1 (de) * 2006-04-27 2007-10-31 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip
JP4985930B2 (ja) * 2006-11-08 2012-07-25 シャープ株式会社 窒化物系化合物半導体発光素子およびその製造方法
KR100856251B1 (ko) 2006-11-29 2008-09-03 삼성전기주식회사 수직구조 질화물 반도체 발광 소자 제조방법
KR101007099B1 (ko) * 2008-04-21 2011-01-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101428088B1 (ko) * 2008-08-12 2014-08-07 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR100962899B1 (ko) * 2008-10-27 2010-06-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR100962898B1 (ko) * 2008-11-14 2010-06-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR100992776B1 (ko) * 2008-11-14 2010-11-05 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101064070B1 (ko) * 2008-11-25 2011-09-08 엘지이노텍 주식회사 반도체 발광소자
KR100974776B1 (ko) * 2009-02-10 2010-08-06 엘지이노텍 주식회사 발광 소자
EP2660883B1 (en) * 2009-12-09 2019-03-27 LG Innotek Co., Ltd. Light emitting device, light emitting device manufacturing method, light emitting package, and lighting system
KR101020945B1 (ko) * 2009-12-21 2011-03-09 엘지이노텍 주식회사 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008060331A (ja) * 2006-08-31 2008-03-13 Rohm Co Ltd 半導体発光素子
KR20080033721A (ko) * 2006-10-13 2008-04-17 서울옵토디바이스주식회사 발광 소자의 제조 방법
JP2008211019A (ja) 2007-02-27 2008-09-11 Kyocera Corp 発光素子搭載用基板および発光装置
KR20090053233A (ko) * 2007-11-23 2009-05-27 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법

Also Published As

Publication number Publication date
EP2337097B8 (en) 2017-07-12
CN102130226B (zh) 2013-10-16
US8420417B2 (en) 2013-04-16
JP5739977B2 (ja) 2015-06-24
EP2337097B1 (en) 2017-05-03
EP2337097A2 (en) 2011-06-22
US20110151606A1 (en) 2011-06-23
JP2014090197A (ja) 2014-05-15
CN102130226A (zh) 2011-07-20
JP2011129922A (ja) 2011-06-30
EP2337097A3 (en) 2014-04-16

Similar Documents

Publication Publication Date Title
KR101020945B1 (ko) 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
KR101039946B1 (ko) 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
US8154046B2 (en) Semiconductor light emitting device including bonding layer and semiconductor light emitting device package
KR101081135B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR101014155B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR101020963B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR100986353B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
JP6199948B2 (ja) 発光素子、発光素子パッケージ
US20100230705A1 (en) Light emitting device, method for manufacturing light emitting device, and light emitting apparatus
JP5816243B2 (ja) 発光素子及び発光素子パッケージ
KR100986374B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR20110096680A (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR20120129449A (ko) 자외선 발광 소자
KR101020974B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR20120078382A (ko) 반사벽을 갖는 발광 다이오드 및 발광 다이오드 패키지
KR20150141790A (ko) 발광소자 및 이를 구비한 발광소자 패키지
KR101294824B1 (ko) 전류 저지층을 갖는 발광 다이오드 및 발광 다이오드 패키지
KR101125416B1 (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
CN101834252A (zh) 发光器件、制造发光器件的方法以及发光装置
KR20110092728A (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR20120078376A (ko) 반사층이 형성된 전극을 갖는 발광 다이오드와, 발광 다이오드 패키지 및 이의 제작 방법
KR20120052745A (ko) 발광 소자 및 발광소자 패키지
KR20160054331A (ko) 발광소자 및 이를 구비한 발광소자 패키지
KR102153123B1 (ko) 발광소자 및 이를 구비한 발광소자 패키지
KR20120078384A (ko) 산란층을 갖는 발광 다이오드, 이의 제작 방법, 및 발광 다이오드 패키지

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140423

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150506

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160504

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170512

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180509

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190514

Year of fee payment: 9