KR100970266B1 - 표시장치 - Google Patents
표시장치 Download PDFInfo
- Publication number
- KR100970266B1 KR100970266B1 KR1020030064776A KR20030064776A KR100970266B1 KR 100970266 B1 KR100970266 B1 KR 100970266B1 KR 1020030064776 A KR1020030064776 A KR 1020030064776A KR 20030064776 A KR20030064776 A KR 20030064776A KR 100970266 B1 KR100970266 B1 KR 100970266B1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit board
- printed circuit
- ground
- liquid crystal
- driving
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
표시장치에서, 표시패널은 구동신호에 응답하여 영상을 표시한다. 인쇄회로기판은 실질적으로 동일한 라인 저항을 갖는 다수의 접지배선을 구비하여 외부로부터 접지전압을 수신하고, 표시패널을 구동하는 구동신호를 출력한다. 다수의 TCP는 표시패널과 인쇄회로기판을 전기적으로 연결하여 구동신호를 표시패널로 제공하고, 대응하는 접지배선들과 전기적으로 연결된다. 따라서, 표시장치의 전자파 장해를 감소시킬 수 있다.
Description
도 1은 본 발명의 일 실시예에 따른 액정표시장치를 나타낸 사시도이다.
도 2는 도 1에 도시된 액정표시장치의 평면도이다.
도 3은 도 1에 도시된 소오스측 인쇄회로기판의 평면도이다.
도 4는 도 3에 도시된 소오스측 인쇄회로기판을 절단선 A-A`로 절단한 단면도이다.
도 5는 일반적인 2층 인쇄회로기판을 채용했을 때의 EMI를 나타낸 그래프이다.
도 6은 본 발명에 따른 2층 인쇄회로기판을 채용했을 때의 EMI를 나타낸 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 액정패널 110 : TFT 기판
120 : 컬러필터기판 210 : 소오스측 인쇄회로기판
220 : 게이트측 인쇄회로기판 400 : 액정표시장치
311 ~ 315 : 제1 내지 제5 소오스측 TCP
321 ~ 324 : 제1 내지 제4 게이트측 TCP
본 발명은 표시장치에 관한 것으로, 더욱 상세하게는 전자파 장해를 감소시킬 수 있는 표시장치에 관한 것이다.
액정표시장치는 하부기판, 하부기판과 마주하는 상부기판 및 하부기판과 상부기판과의 사이에 개재된 액정층으로 이루어진 액정표시패널을 구비한다. 하부기판의 표시영역에는 게이트 라인 및 게이트 라인과 직교하는 데이터 라인이 구비된다.
액정표시장치는 액정표시패널에 구동 신호를 인가하기 위한 구동 인쇄회로기판(Printed Circuit Broad; PCB) 및 액정표시패널과 구동 인쇄회로기판을 상호 전기적으로 연결시킴은 물론, 액정표시장치의 평면적을 감소시키기 위한 다수의 테이프 캐리어 패키지(Tape Carrier Package; 이하, TCP)를 더 구비한다.
각 TCP 상에는 구동칩이 실잘되어 구동 인쇄회로기판으로부터 수신된 구동 신호를 적절한 시기에 액정표시패널로 공급한다. 이때, 구동칩은 접지전압을 수신하는 접지전압단자가 구비되고, 구동 인쇄회로기판에는 외부로부터 접지전압을 수신하여 상기 구동칩으로 제공하기 위한 접지배선이 구비된다.
일반적으로, 구동 인쇄회로기판은 다층으로 이루어져 접지배선은 구동 인쇄회로기판의 어느 하나의 층에 전면적에 걸쳐서 형성된다.
그러나, 최근 들어 액정표시장치(110)의 제조 원가를 절감시키면서 사이즈를 감소시키기 위하여 구동 인쇄회로기판(15)은 하나 또는 두 개의 층으로 이루어진 다. 그러나, 구동 인쇄회로기판을 하나 또는 두 개의 층으로 이루어질 경우, 구동 인쇄회로기판은 접지배선만이 형성되는 전용층을 가질 수 없을 뿐만 아니라, 공간의 제약으로 인하여 접지배선의 폭이 감소하게 된다.
그로 인해서 접지배선의 라인 저항이 증가하게 되고, 라인 저항으로 인해서 각 TCP로 제공되는 접지전압에 전위차가 발생한다. 이로써, 구동 인쇄회로기판에서 발생하는 전자파 장애가 증가하게 된다.
따라서, 본 발명의 목적은 전자파 장해를 감소시킬 수 있는 표시장치를 제공하는 것이다.
본 발명의 일 특징에 따른 표시장치는 구동신호에 응답하여 영상을 표시하는 표시패널, 인쇄회로기판 및 다수의 TCP를 포함한다.
상기 인쇄회로기판은 실질적으로 동일한 라인 저항을 갖는 다수의 접지배선을 구비하여 외부로부터 접지전압을 수신하고, 상기 표시패널을 구동하는 상기 구동신호를 출력한다.
상기 다수의 TCP는 상기 표시패널과 상기 인쇄회로기판을 전기적으로 연결하여 상기 인쇄회로기판으로부터 출력된 상기 구동신호를 상기 표시패널로 제공하고, 상기 접지배선들과 전기적으로 연결되어 상기 접지전압을 수신한다.
이러한 표시장치에 따르면, 인쇄회로기판은 실질적으로 동일한 라인 저항을 갖는 다수의 접지배선을 구비하여 외부로부터 접지전압을 수신하고, 다수의 TCP는 대응하는 접지배선들과 전기적으로 연결된다. 따라서, 다수의 TCP로 제공되는 접지전압들 사이에서 전위차가 발생하는 것을 방지할 수 있음으로써, 전위차로 인해서 발생하는 고주파 전류의 발생을 감소시킬 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치를 나타낸 사시도이고, 도 2는 도 1에 도시된 액정표시장치의 평면도이다.
도 1을 참조하면, 액정표시장치(400)는 액정을 이용하여 영상을 표시하기 위한 액정패널(100), 상기 액정패널(100)에 구동 신호를 인가하기 위한 구동 인쇄회로기판(200) 및 상기 액정패널(100)과 구동 인쇄회로기판(200)을 전기적으로 연결시키는 다수의 TCP를 포함한다.
상기 액정패널(100)은 박막 트랜지스터(Thin Film Transistor; 이하, TFT)기판(110), 상기 TFT 기판(110)과 마주보는 컬러필터기판(120) 및 상기 TFT 기판(110)과 컬러필터기판(120)과의 사이에 주입된 액정층(미도시)으로 이루어진다.
도 2에 도시된 바와 같이, 상기 TFT 기판(110)은 스위칭 소자인 TFT(111)가 매트릭스 형태로 형성된 투명한 유리기판이다. TFT(111)의 소오스 단자에는 데이터 라인(DL)이 연결되고, 게이트 단자에는 게이트 라인(GL)이 연결되며, 드레인 단자에는 화소전극(112)이 접속된다.
상기 컬러필터기판(120)은 통과되는 광에 의해 소정의 색으로 발현되는 R, G, B 색화소(미도시) 및 상기 화소전극(112)과 마주하는 공통전극(미도시)이 형성된 기판이다.
한편, 상기 구동 인쇄회로기판(200)은 소오스측 인쇄회로기판(210) 및 게이트측 인쇄회로기판(220)으로 이루어진다. 상기 소오스측 인쇄회로기판(210)은 상기 데이터 라인(DL)의 일단부가 구비되는 상기 액정패널(100)의 소오스부에 인접하여 구비되고, 상기 게이트측 인쇄회로기판(220)은 상기 게이트 라인(GL)의 일단부가 구비되는 상기 액정패널(100)의 게이트부에 인접하여 구비된다.
상기 다수의 TCP는 제1 내지 제5 소오스측 TCP(311, 312, 313, 314, 315) 및 제1 내지 제4 게이트측 TCP(321, 322, 323, 324)로 이루어진다.
상기 제1 내지 제5 소오스측 TCP(311 ~ 315)는 상기 액정패널(100)의 소오스부와 상기 소오스측 인쇄회로기판(210)과의 사이에 구비된다. 따라서, 상기 소오스측 인쇄회로기판(210)은 상기 제1 내지 제5 소오스측 TCP(311 ~ 315)를 통해 상기 액정패널(100)의 데이터 라인(DL)과 전기적으로 연결된다.
상기 제1 내지 제4 게이트측 TCP(321 ~ 324)는 상기 액정패널(100)의 게이트부와 상기 게이트측 인쇄회로기판(220)과의 사이에 구비된다. 따라서, 상기 게이트측 인쇄회로기판(220)은 상기 제1 내지 제4 게이트측 TCP(321 ~ 324)를 통해 상기 액정패널(100)의 게이트 라인(GL)과 전기적으로 연결된다.
상기 제1 내지 제5 소오스측 TCP(311 ~ 315)에는 제1 내지 제5 구동칩(311a, 312a, 313a, 314a, 315a)이 각각 실장된다. 상기 제1 내지 제5 구동칩(311a ~ 315a)은 상기 소오스측 인쇄회로기판(210)으로부터 출력된 상기 데이터 신호를 적 절한 시기에 상기 액정패널(100)의 데이터 라인(DL)으로 인가한다.
그러기 위해, 상기 제1 내지 제5 소오스측 TCP(311 ~ 315)에는 제1 내지 제5 입력라인(IL1, IL2, IL3, IL4, IL5) 및 제1 내지 제5 출력라인(OL1, OL2, OL3, OL4, OL5)이 구비된다. 상기 제1 내지 제5 입력라인(IL1 ~ IL5)은 상기 제1 내지 제5 구동칩(311a ~ 315a)을 기준으로 상기 소오스측 인쇄회로기판(210) 측에 구비된다. 상기 제1 내지 제5 출력라인(OL1 ~ OL5)은 상기 액정패널(100) 측에 구비되어 상기 데이터 라인(DL)과 전기적으로 연결된다.
상기 제1 내지 제5 소오스측 TCP(311 ~ 315)는 상기 소오스측 인쇄회로기판(210)의 제1 내지 제5 접지배선(GDL1, GDL2, GDL3, GDL4, GDL5)과 전기적으로 연결되는 제1 내지 제5 접지전압 입력라인(GIL1, GIL2, GIL3, GIL4, GIL5)을 더 구비한다.
외부로부터 상기 소오스측 인쇄회로기판(210)의 제1 내지 제5 접지배선(GDL1 ~ GDL5)에 제공된 접지전압은 상기 제1 내지 제5 접지전압 입력라인(GIL1 ~ GIL5)을 통해 상기 제1 내지 제5 구동칩(311a ~ 315a)으로 각각 제공된다.
상기 제1 내지 제4 게이트측 TCP(321 ~ 324)에는 제6 내지 제9 구동칩(321a, 322a, 323a, 324a)이 각각 실장된다. 상기 제6 내지 제9 구동칩(321a ~ 324a)은 상기 게이트측 인쇄회로기판(220)으로부터 출력된 상기 게이트 신호를 적절한 시기에 상기 액정패널(100)의 게이트 라인(GL)으로 인가한다.
그러기 위해, 상기 제1 내지 제4 게이트측 TCP(321 ~ 324)에는 제6 내지 제9 입력라인(IL6, IL7, IL8, IL9) 및 제6 내지 제9 출력라인(OL6, OL7, OL8, OL9)이 구비된다. 상기 제6 내지 제9 입력라인(IL6 ~ IL9)은 상기 제6 내지 제9 구동칩(321a ~ 324a)을 기준으로 상기 게이트측 인쇄회로기판(220) 측에 구비된다. 상기 제6 내지 제9 출력라인(OL6 ~ OL9)은 상기 액정패널(100) 측에 구비되어 상기 게이트 라인(GL)과 전기적으로 연결된다.
상기 제1 내지 제4 게이트측 TCP(321 ~ 324)는 상기 게이트측 인쇄회로기판(220)의 제6 내지 제9 접지배선(GDL6, GDL7, GDL8, GDL9)과 전기적으로 연결되는 제6 내지 제9 접지전압 입력라인(GIL6, GIL7, GIL8, GIL9)을 더 구비한다.
외부로부터 상기 게이트측 인쇄회로기판(220)의 제6 내지 제9 접지배선(GDL6 ~ GDL9)에 제공된 접지전압은 상기 제6 내지 제9 접지전압 입력라인(GIL6 ~ GIL9)을 통해 상기 제6 내지 제9 구동칩(321a ~ 323a)으로 각각 제공된다.
도 3은 도 1에 도시된 소오스측 인쇄회로기판의 평면도이고, 도 4는 도 3에 도시된 소오스측 인쇄회로기판을 절단선 A-A`로 절단한 단면도이다.
도 3 및 도 4를 참조하면, 소오스측 인쇄회로기판(210)에는 제1 내지 제5 접지배선(GDL1 ~ GDL5)이 구비된다. 상기 소오스측 인쇄회로기판(210)은 제1 기판(211)과 제2 기판(213)으로 이루어진 2층 구조를 가진다. 여기서, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)은 상기 제1 기판(211)과 상기 제2 기판(213)과의 사이에 개재된다.
상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 단부에는 외부로부터 접지전압을 수신하기 위한 제1 내지 제5 단자부(GDT1 ~ GDT5)가 구비된다.
상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)은 도 1에 도시된 제1 내지 제5 소오스측 TCP(311 ~ 315)와 일대일로 대응한다. 바람직하게, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)은 서로 동일한 길이 및 단면적을 가진다.
일반적으로, 라인 저항은 수학식 1을 만족한다.
여기서, 'R' 은 라인 저항이고, 'ρ'는 비저항이며, 'L'은 배선의 길이이고, 'A'는 배선의 단면적이다. 수학식 1과 같이, 라인 저항(R)의 크기는 배선의 단면적(A)에 반비례하고 배선의 길이(L)에 비례하는 관계가 있다.
도 3 및 도 4에 도시된 바와 같이, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 길이(L) 및 단면적(A)이 실질적으로 서로 동일하면, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 라인 저항이 실질적으로 서로 동일해진다. 외부로부터 수신된 상기 접지전압은 실질적으로 동일한 라인 저항에 의해서 동일한 전위로 전압 강하된 후 상기 제1 내지 제5 구동칩(311 ~ 315)으로 각각 인가된다.
따라서, 상기 제1 내지 제5 구동칩(311 ~ 315)으로 인가된 접지전압들 사이에서 전위차가 발생하는 것을 방지할 수 있다. 이로써, 상기 전위차로 인해서 발생하는 고주파 전류의 발생을 감소시킴으로써 전자파 장해(Electro Magnetic Interference: 이하, EMI) 현상을 방지할 수 있다.
도 5는 일반적인 2층 인쇄회로기판을 채용했을 때의 EMI를 나타낸 그래프이 고, 도 6은 본 발명에 따른 2층 인쇄회로기판을 채용했을 때의 EMI를 나타낸 그래프이다. 단, 도 5 및 도 6에 도시된 그래프에서 x축은 주파수(MHz)이고, y축은 EMI 크기(dB)이다.
PN | MHz | dB | PN | MHz | dB |
1 | 78.6 | 34.92 | 6 | 135.3 | 24.48 |
2 | 157.6 | 32.49 | 7 | 63.8 | 23.83 |
3 | 118.4 | 29.38 | 8 | 196.7 | 22.62 |
4 | 275.7 | 27.82 | 9 | 236.6 | 22.25 |
5 | 103.8 | 25.8 | 10 | 86.7 | 22.22 |
PN | MHz | dB | PN | MHz | dB |
1 | 275.7 | 28.26 | 6 | 63.1 | 24.61 |
2 | 236.6 | 27.03 | 7 | 196.7 | 23.39 |
3 | 157.6 | 26.76 | 8 | 102.2 | 23.16 |
4 | 78.6 | 26.27 | 9 | 244.0 | 22.94 |
5 | 118.4 | 26.27 | 10 | 169.7 | 21.04 |
표 1은 도 5에 도시된 그래프 결과를 나타내고, 표 2는 도 6에 도시된 그래프 결과는 나타낸다.
일반적인 2층 인쇄회로기판은 하나의 접지배선을 구비하고, 상기 접지배선은 다수의 TCP와 전기적으로 연결된다.
도 5 및 표 1을 참조하면, 그래프에 나타낸 정점에 정점 넘버(Peak Number; 이하, PN)를 1에서 10까지 부여하였다. 여기서, PN 1인 지점에서 주파수가 78.6 Mhz일 때, EMI 크기가 34.92dB로 최고치를 기록했다. 또한, PN 2인 지점에서 주파수가 157.6 MHz일 때, EMI 크기가 32.49dB로 그 다음을 기록했다. PN 3 ~ PN 10인 지점에서는 EMI 크기가 30dB 이하를 기록했다.
본 발명에 따른 2층 인쇄회로기판은 다수의 접지배선을 구비하여, 각각에 대 응하는 TCP와 전기적으로 연결된다.
도 6 및 표 2를 참조하면, PN 1인 지점에서 주파수가 275.6 MHz일 때, EMI 크기가 28.26dB로 최고치를 기록했다. 또한, PN 2인 지점에서 주파수가 236.6 MHz일 때, EMI 크기가 27.03dB로 그 다음을 기록했다. PN 3 ~ PN 10인 지점에서도 EMI 크기는 30dB 이하를 기록했다.
즉, 본 발명에 따른 2층 인쇄회로기판을 채용함으로써, 30 ~ 300 MHz 내의 주파수 대역에서 EMI가 30dB이하를 기록했다. 이로써, 2층 인쇄회로기판에서 발생하는 EMI를 전체적으로 감소시킬 수 있다.
한편, 도 3 및 도 4에서는 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 길이 및 단면적이 실질적으로 서로 동일한 구조만을 도시하였다. 그러나, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 라인 저항이 실질적으로 서로 동일한 상태에서, 상기 제1 내지 제5 접지배선(GDL1 ~ GDL5)의 길이 및 단면적을 서로 다르게 할 수도 있다.
이와 같은 표시장치에 따르면, 인쇄회로기판은 실질적으로 동일한 라인 저항을 갖는 다수의 접지배선을 구비하여 외부로부터 접지전압을 수신하고, 다수의 TCP는 대응하는 접지배선들과 전기적으로 연결된다.
따라서, 다수의 TCP로 제공되는 접지전압들 사이에서 전위차가 발생하는 것을 방지할 수 있음으로써, 전위차로 인해서 발생하는 고주파 전류의 발생을 감소시킬 수 있다. 이러한 고주파 전류의 발생을 억제함으로써 표시장치의 전자파 장해 현상을 방지할 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
Claims (5)
- 구동신호에 응답하여 영상을 표시하는 표시패널;다수의 접지배선을 구비하여 외부로부터 접지전압을 수신하고, 상기 표시패널을 구동하는 상기 구동신호를 출력하는 인쇄회로기판; 및상기 표시패널과 상기 인쇄회로기판을 전기적으로 연결하여 상기 인쇄회로기판으로부터 출력된 상기 구동신호를 상기 표시패널로 제공하고, 상기 접지배선들과 전기적으로 연결되어 상기 접지전압을 수신하는 다수의 TCP를 포함하는 것을 특징으로 하는 표시장치.
- 제1항에 있어서, 상기 접지배선들 각각은 실질적으로 동일한 라인 저항을 갖는 것을 특징으로 하는 표시장치.
- 제2항에 있어서, 상기 접지배선들 각각의 길이/단면적의 비는 서로 동일한 것을 특징으로 하는 표시장치.
- 제1항에 있어서, 상기 접지배선들과 상기 TCP들은 일대일 대응하는 것을 특징으로 하는 표시장치.
- 제1항에 있어서, 상기 인쇄회로기판은 제1 기판, 상기 제1 기판과 마주하는 제2 기판 및 상기 제1 기판과 제2 기판과의 사이에 개재된 상기 접지배선들로 이루어진 것을 특징으로 하는 표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030064776A KR100970266B1 (ko) | 2003-09-18 | 2003-09-18 | 표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030064776A KR100970266B1 (ko) | 2003-09-18 | 2003-09-18 | 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050028496A KR20050028496A (ko) | 2005-03-23 |
KR100970266B1 true KR100970266B1 (ko) | 2010-07-16 |
Family
ID=37385431
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030064776A KR100970266B1 (ko) | 2003-09-18 | 2003-09-18 | 표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100970266B1 (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990011781A (ko) * | 1997-07-25 | 1999-02-18 | 구자홍 | 액정표시장치의 접지 배선 구조 및 방법 |
KR19990042507A (ko) * | 1997-11-27 | 1999-06-15 | 윤종용 | 표시 장치용 인쇄회로 기판의 패드 패턴 |
KR20020009878A (ko) * | 2000-07-27 | 2002-02-02 | 윤종용 | 게이트 드라이버 집적 회로의 접지 전압 레벨을안정시키기 위한 액정 디스플레이 패널 |
KR20020042996A (ko) * | 2000-12-01 | 2002-06-08 | 윤종용 | 액정 표시 장치 |
-
2003
- 2003-09-18 KR KR1020030064776A patent/KR100970266B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990011781A (ko) * | 1997-07-25 | 1999-02-18 | 구자홍 | 액정표시장치의 접지 배선 구조 및 방법 |
KR19990042507A (ko) * | 1997-11-27 | 1999-06-15 | 윤종용 | 표시 장치용 인쇄회로 기판의 패드 패턴 |
KR20020009878A (ko) * | 2000-07-27 | 2002-02-02 | 윤종용 | 게이트 드라이버 집적 회로의 접지 전압 레벨을안정시키기 위한 액정 디스플레이 패널 |
KR20020042996A (ko) * | 2000-12-01 | 2002-06-08 | 윤종용 | 액정 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR20050028496A (ko) | 2005-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100806808B1 (ko) | 등저항 배선을 위한 액정표시장치 | |
KR100840330B1 (ko) | 액정 표시 장치 및 이에 사용하는 구동 집적 회로 | |
EP1901593B1 (en) | LCD signal transfer members | |
JP3539555B2 (ja) | 液晶表示装置 | |
KR101717076B1 (ko) | 네로우 베젤 타입 어레이 기판 및 이를 구비한 액정표시장치 | |
US6424400B1 (en) | Display panel including a printed circuit board having a larger opening than the outside shape of the driving IC chip | |
TWI388910B (zh) | 液晶顯示裝置 | |
KR20070002278A (ko) | 표시 기판 및 이를 구비한 표시 장치 | |
EP2246734A1 (en) | Display device | |
KR20040060619A (ko) | 액정 표시 장치 | |
KR100809608B1 (ko) | 신호 왜곡을 줄일 수 있는 연결 구조체 | |
CN107807485A (zh) | 阵列基板、显示面板和显示装置 | |
KR100293982B1 (ko) | 액정패널 | |
US7012667B2 (en) | Liquid crystal display device | |
KR101621559B1 (ko) | 액정표시장치 | |
US20080119069A1 (en) | Board device and board | |
CN104238162A (zh) | 液晶显示面板用拼版电路基板及液晶显示面板的制造方法 | |
KR100970266B1 (ko) | 표시장치 | |
USRE48706E1 (en) | Driving circuit of a liquid crystal display panel | |
KR100677812B1 (ko) | 표시 장치 및 표시 장치용 글래스 기판 | |
US8351002B2 (en) | Printed circuit board and method for manufacturing the same | |
JP2005300920A (ja) | 表示装置及び液晶表示装置 | |
US7339633B2 (en) | Liquid crystal display panel with reduced parasitic impedance | |
US20040027526A1 (en) | Liquid crystal display device | |
JP2005301161A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130628 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20140701 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20150701 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |