KR100744464B1 - 집적형 인덕터 및 그 제조방법 - Google Patents
집적형 인덕터 및 그 제조방법 Download PDFInfo
- Publication number
- KR100744464B1 KR100744464B1 KR1020050028368A KR20050028368A KR100744464B1 KR 100744464 B1 KR100744464 B1 KR 100744464B1 KR 1020050028368 A KR1020050028368 A KR 1020050028368A KR 20050028368 A KR20050028368 A KR 20050028368A KR 100744464 B1 KR100744464 B1 KR 100744464B1
- Authority
- KR
- South Korea
- Prior art keywords
- metal
- metal wiring
- interlayer insulating
- metal wire
- integrated inductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/20—Inductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5227—Inductive arrangements or effects of, or between, wiring layers
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
Claims (12)
- 기판, 산화막 및 활성층이 적층되어 형성되는 SOI 웨이퍼;상기 SOI 웨이퍼 상의 소정영역에 형성되는 제1 금속배선;상기 제1 금속배선과 전기적으로 연결되도록 상기 제1 금속배선의 상부에 형성되는 제2 금속배선; 및상기 제1 및 제2 금속배선이 일정간격으로 이격되도록 상기 제1 금속배선과 상기 제2 금속배선 사이에 형성되며, 상기 제1 및 상기 제2 금속 배선의 전기적 연결을 위해 형성된 제1 비아홀을 포함하는 제1 층간절연막을 포함하는 것을 특징으로 하는 집적형 인덕터.
- 제 1 항에 있어서, 상기 제1 층간절연막은 IMD 산화물질로 이루어진 것을 특징으로 하는 집적형 인덕터.
- 제 1 항에 있어서,상기 제1 금속배선과 상기 제1 층간절연막 사이에 상기 제1 금속배선상에 상기 제1 금속배선을 감싸도록 형성되며, 상기 제1 비아홀과 연통하도록 형성된 제2 비아홀을 포함하는 소정두께의 제2 층간절연막을 더 포함하는 것을 특징으로 하는 집적형 인덕터.
- 제 3 항에 있어서, 상기 제2 층간절연막은 SiOXNY 물질로 이루어진 것을 특징으로 하는 집적형 인덕터.
- 제 1 항에 있어서, 상기 제1 및 제2 금속배선은 정방형, 원형 또는 다각형 중 어느 하나의 나선형태로 이루어지며, 서로 평행하게 배치되는 것을 특징으로 하 는 집적형 인덕터.
- 제 1 항에 있어서, 상기 제1 금속배선은 상기 제2 금속배선과 전류 흐름이 서로 동일하게 배치되는 것을 특징으로 하는 집적형 인덕터.
- 제 3 항에 있어서, 상기 제1 및 제2 금속배선은 상기 제1 및 제2 층간절연막에 형성된 상기 제1 및 제2 비아홀 중 적어도 하나를 통해 전기적으로 병렬 분기된 형태를 갖도록 형성되는 것을 특징으로 하는 집적형 인덕터.
- (a) 기판, 산화막 및 활성층이 적층된 SOI 웨이퍼를 형성하는 단계;(b) 상기 SOI 웨이퍼 상의 소정영역에 제1 금속배선을 형성하는 단계;(c) 상기 제1 금속배선 상에 상기 제1 금속배선의 소정영역이 노출되도록 패터닝된 제1 층간절연막을 형성하는 단계; 및(d) 상기 제1 층간절연막 상에 상기 노출된 제1 금속배선과 전기적으로 접속되도록 제2 금속배선을 형성하는 단계를 포함하는 집적형 인덕터의 제조방법.
- 제 8 항에 있어서, 상기 제1 층간절연막은 IMD 산화물질로 이루어진 것을 특징으로 하는 집적형 인덕터의 제조방법.
- 제 8 항에 있어서, 상기 제1 층간절연막을 형성하기 전에,상기 제1 금속배선 상에 상기 제1 금속배선의 소정영역이 노출되도록 패터닝되어 노출된 상기 제1 층간절연막과 연통하는 제2 층간절연막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 집적형 인덕터의 제조방법.
- 제 10 항에 있어서, 상기 제2 층간절연막은 SiOXNY 물질로 이루어진 것을 특징으로 하는 집적형 인덕터의 제조방법.
- 제 8 항에 있어서, 상기 단계(c)는,(c-1) 상기 제1 금속배선을 감싸며 상기 제2 금속 배선과 일정 간격으로 이격되도록 제1 층간절연막을 형성하는 단계;(c-2) 상기 제1 금속배선의 소정영역이 노출되도록 상기 제1 층간절연막을 식각하여 비아홀을 형성하는 제1 층간절연막 패턴을 형성하는 단계를 포함하고,상기 단계 (d)에서 상기 제2 금속 배선은 상기 제1 층간절연막에 형성된 상기 비아 홀을 통해 상기 제1 금속배선과 전기적으로 접속되는 것을 특징으로 하는 집적형 인덕터의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/237,237 US20060125046A1 (en) | 2004-12-14 | 2005-09-28 | Integrated inductor and method of fabricating the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20040105800 | 2004-12-14 | ||
KR1020040105800 | 2004-12-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060067082A KR20060067082A (ko) | 2006-06-19 |
KR100744464B1 true KR100744464B1 (ko) | 2007-08-01 |
Family
ID=37161702
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050028368A Expired - Fee Related KR100744464B1 (ko) | 2004-12-14 | 2005-04-06 | 집적형 인덕터 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100744464B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100849428B1 (ko) * | 2006-12-06 | 2008-07-30 | 한국전자통신연구원 | 분기구조를 갖는 대칭형 인덕터 및 그 제조 방법 |
KR100937668B1 (ko) * | 2007-12-27 | 2010-01-19 | 주식회사 동부하이텍 | 이미지 센서 제조 방법 |
KR100975076B1 (ko) * | 2008-03-13 | 2010-08-11 | 레이디오펄스 주식회사 | 레이아웃 면적을 최소화하는 멀티 인덕터 및 이를 포함하는고주파 집적회로 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020039016A (ko) * | 2000-11-20 | 2002-05-25 | 황인길 | 멀티라인구조를 갖는 나선형 인덕터 및 제조방법 |
-
2005
- 2005-04-06 KR KR1020050028368A patent/KR100744464B1/ko not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020039016A (ko) * | 2000-11-20 | 2002-05-25 | 황인길 | 멀티라인구조를 갖는 나선형 인덕터 및 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20060067082A (ko) | 2006-06-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8310024B2 (en) | Assembly, chip and method of operating | |
US8344478B2 (en) | Inductors having inductor axis parallel to substrate surface | |
JP5054019B2 (ja) | 高周波数動作においてアプリケーションを分離するのに適したトレンチキャパシタ装置 | |
US7037800B2 (en) | Radio frequency semiconductor device and method of manufacturing the same | |
US7701057B1 (en) | Semiconductor device having structures for reducing substrate noise coupled from through die vias | |
US7112502B2 (en) | Method to fabricate passive components using conductive polymer | |
US11670583B2 (en) | Integrated inductor with a stacked metal wire | |
US20200211955A1 (en) | High cutoff frequency metal-insulator-metal capacitors implemented using via contact configurations | |
KR20030057303A (ko) | 반도체 물질 상의 비아/라인 인덕터 | |
JP2003528469A (ja) | ダイ・アタッチメントおよび方法 | |
US6924725B2 (en) | Coil on a semiconductor substrate and method for its production | |
KR100815969B1 (ko) | 엠아이엠(mim) 캐패시터와 그의 제조방법 | |
KR100744464B1 (ko) | 집적형 인덕터 및 그 제조방법 | |
JP2000124403A (ja) | 半導体装置 | |
KR100904594B1 (ko) | 반도체 소자용 인덕터 및 그 제조 방법 | |
US10714419B2 (en) | Non-planar metal-insulator-metal capacitor formation | |
KR100577527B1 (ko) | 고주파 소자 및 그 제조 방법 | |
KR100849428B1 (ko) | 분기구조를 갖는 대칭형 인덕터 및 그 제조 방법 | |
JP4324352B2 (ja) | 平面型トランスフォーマーおよびその製造方法 | |
US20060125046A1 (en) | Integrated inductor and method of fabricating the same | |
KR100685877B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100905370B1 (ko) | 고주파 반도체 소자의 인덕터 형성방법 | |
US20060097346A1 (en) | Structure for high quality factor inductor operation | |
US20080171418A1 (en) | Method to Fabricate Passive Components Using Conductive Polymer | |
KR100854927B1 (ko) | 반도체 소자 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20050406 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060724 Patent event code: PE09021S01D |
|
E90F | Notification of reason for final refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Final Notice of Reason for Refusal Patent event date: 20070130 Patent event code: PE09021S02D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20070720 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070725 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20070725 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20100701 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20110711 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110711 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |