KR100732826B1 - 구동회로 및 이를 이용한 유기전계발광표시장치 - Google Patents
구동회로 및 이를 이용한 유기전계발광표시장치 Download PDFInfo
- Publication number
- KR100732826B1 KR100732826B1 KR1020060050481A KR20060050481A KR100732826B1 KR 100732826 B1 KR100732826 B1 KR 100732826B1 KR 1020060050481 A KR1020060050481 A KR 1020060050481A KR 20060050481 A KR20060050481 A KR 20060050481A KR 100732826 B1 KR100732826 B1 KR 100732826B1
- Authority
- KR
- South Korea
- Prior art keywords
- reference voltage
- switch
- voltage
- resistor
- selecting
- Prior art date
Links
- 238000005401 electroluminescence Methods 0.000 title abstract 3
- 238000000034 method Methods 0.000 claims description 14
- 238000010586 diagram Methods 0.000 description 12
- 238000005070 sampling Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 3
- 241001270131 Agaricus moelleri Species 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B33/00—Electroluminescent light sources
- H05B33/12—Light sources with substantially two-dimensional radiating surfaces
- H05B33/26—Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
본 발명의 목적은 D/A 컨버터의 계조신호가 아날로그 스위치에서 발생하는 전압강하의 영향에 무관하도록 하여 계조 전압의 오차를 줄일 수 있도록 하는 구동회로 및 이를 이용한 유기전계발광표시장치를 제공하는 것이다.
본 발명은, 화소부, 데이터구동부 및 주사구동부를 포함하는 유기전계발광표시장치에 있어서, 상기 데이터구동부는, 데이터신호에 대응하여 제 1 기준전압을 선택하는 제 1 스위치, 상기 데이터신호에 대응하여 제 2 기준전압을 선택하는 제 2 스위치, 상기 제 1 기준전압과 상기 제 2 기준전압을 전달받아 적어도 2개의 저항에 의해 상기 제 1 기준전압과 상기 제 2 기준전압을 분배하여 계조전압을 생성하는 저항열을 복수개 포함하는 저항기, 상기 데이터신호에 대응하여 상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 제 1 기준전압과 상기 제 2 기준전압을 상기 선택된 저항열에 전달하는 제 3 스위치 및 상기 데이터신호에 대응하여 상기 저항열에 의해 생성된 계조전압을 출력하는 제 4 스위치를 포함하는 유기전계발광표시장치를 제공하는 것이다.
Description
도 1은 일반적인 유기전계발광표시장치의 구조를 나타내는 회로도이다.
도 2는 일반적인 D/A 컨버터에서 계조전압을 생성하는 저항부 나타내는 회로도이다.
도 3은 본 발명에 따른 유기전계발광표시장치에서 채용된 데이터구동부를 나타내는 구조도이다.
도 4는 본 발명에 따른 유기전계발광표시장치의 D/A 컨버터를 개략적으로 표시한 회로도이다.
도 5는 일반적인 D/A 컨버터와 본 발명에 따른 D/A 컨버터의 계조간 전압을 나타내는 그래프이다.
도 6은 본 발명에 따른 D/A 컨버터의 구조를 나타내는 구조도이다.
도 7은 도 2에 도시된 유기전계발광표시장치에 채용된 화소의 일례를 나타내는 회로도이다.
***도면의 주요부분에 대한 부호설명***
100: 화소부 101: 화소
200: 데이터구동부 210: 쉬프트레지스터
220: 샘플링래치 230: 홀딩래치
240: 레벨쉬프터 250: D/A 컨버터
260: 버퍼부 300: 주사구동부
본 발명은 구동회로 및 이를 이용한 유기전계발광표시장치에 관한 것으로, 더욱 상세히 설명하면, 아날로그 스위치에서 발생하는 전압강하를 방지하여 선형성을 향상시킬 수 있도록 하여 계조오차를 줄일 수 있도록 하는 구동회로 및 이를 이용한 유기전계발광표시장치에 관한 것이다.
평판 표시장치는 기판 상에 매트릭스 형태로 복수의 화소를 배치하여 표시영역으로 하고, 각 화소에 주사선과 데이터선을 연결하여 화소에 데이터신호를 선택적으로 인가하여 디스플레이를 한다.
평판 표시장치는 화소의 구동방식에 따라 패시브(Passive) 매트릭스형 발광 표시장치와 액티브(Active)매트릭스형 발광 표시장치로 구분되며, 해상도, 콘트라스트, 동작속도의 관점에서 단위 화소 마다 선택하여 점등하는 액티브 매트릭스형이 주류가 되고 있다.
이러한 평판 표시장치는 퍼스널 컴퓨터, 휴대전화기, PDA 등의 휴대 정보단말기 등의 표시장치나 각종 정보기기의 모니터로서 사용되고 있으며, 액정 패널을 이용한 LCD, 유기전계발광소자를 이용항 유기전계발광표시장치, 플라즈마 패널을 이용한 PDP 등이 알려져 있다.
최근에 음극선관과 비교하여 무게와 부피가 작은 각종 발광 표시장치들이 개발되고 있으며 특히 발광효율, 휘도 및 시야각이 뛰어나며 응답속도가 빠른 유기 전계발광 표시장치가 주목받고 있다.
도 1은 일반적인 유기전계발광표시장치의 구조를 나타내는 회로도이다. 도 1을 참조하여 설명하면, 유기전계발광표시장치는 화소부(100), 데이터구동부(200), 주사구동부(300)를 포함한다.
화소부(100)는 복수의 데이터선(D1,D2...Dm-1,Dm)과 복수의 주사선(S1,S2...Sn-1,Sn)을 포함하며, 복수의 데이터선(D1,D2...Dm-1,Dm)과 복수의 주사선(S1,S2...Sn-1,Sn)에 의해 정의되는 영역에 형성되는 복수의 화소를 포함한다. 화소(101)는 화소회로와 유기전계발광소자를 포함하며, 화소회로에서 복수의 데이터선(D1,D2...Dm-1,Dm)을 통해 전달되는 데이터신호와 복수의 주사선(S1,S2...Sn-1,Sn)을 통해 전달되는 주사신호에 의해 화소에 흐르는 화소전류를 생성하여 유기전계발광소자로 흐르도록 한다.
데이터구동부(200)는 복수의 데이터선(D1,D2...Dm-1,Dm)과 연결되며 데이터신호를 생성하여 한 행 분의 데이터신호를 순차적으로 복수의 데이터선(D1,D2...Dm-1,Dm)에 전달한다. 그리고, 데이터구동부(200)는 D/A 컨버터를 구비하여 디지털신호를 아날로그 신호로 전환한 계조전압을 생성하여 데이터 선(D1,D2...Dm-1,Dm)에 전달한다.
주사구동부(300)는 복수의 주사선(S1,S2...Sn-1,Sn)과 연결되며 주사신호를 생성하여 복수의 주사선(S1,S2...Sn-1,Sn)에 전달한다. 주사신호에 의해 특정한 행이 선택되며 선택된 행에 위치하는 화소(101)에 데이터신호가 전달되어 화소에 데이터신호에 대응하는 전류가 생성된다.
도 2는 일반적인 D/A 컨버터에서 계조전압을 생성하는 저항부 나타내는 회로도이다. 도 2를 참조하여 설명하면, 저항부는 8 개의 계조전압을 생성하도록 하는 것으로 가정을 한다. 8 개의 계조전압을 생성하기 위해 8 개의 저항이 직렬로 연결되며 직렬로 연결된 저항의 양단에 높은 전압인 제 1 기준전압과 낮은 전압인 제 2 기준전압이 전달되며, 제 1 기준전압과 제 2 기준전압이 8개의 저항에 의해 분배된 전압이 계조전압이 된다. 이때, 제 1 기준전압과 제 2 기준전압은 복수의 전압들 중 선택되며 제 1 기준전압과 제 2 기준전압을 각각 선택하는 스위치들의 온상태에서의 저항의 오차에 의해 스위치들에서 전압강하가 발생하게 되어, 오프셋(offset)전압이 발생하게 되는 문제점이 있다. 또한, 제 1 기준전압과 제 2 기준전압이 스위치들의 저항의 차이에 의해 의해 복수의 제 1 기준전압과 복수의 제 2 기준전압이 선형적이지 못하게 된다.
따라서, 본 발명은 상기 종래 기술의 문제점을 해결하기 위하여 창출된 것으 로, 본 발명의 목적은 D/A 컨버터의 계조신호가 아날로그 스위치에서 발생하는 전압강하의 영향에 무관하도록 하여 계조 전압의 오차를 줄일 수 있도록 하는 구동회로 및 이를 이용한 유기전계발광표시장치를 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명의 제 1 측면은, 화소부, 데이터구동부 및 주사구동부를 포함하는 유기전계발광표시장치에 있어서, 상기 데이터구동부는, 데이터신호에 대응하여 제 1 기준전압을 선택하는 제 1 스위치, 상기 데이터신호에 대응하여 제 2 기준전압을 선택하는 제 2 스위치, 상기 제 1 기준전압과 상기 제 2 기준전압을 전달받아 적어도 2개의 저항에 의해 상기 제 1 기준전압과 상기 제 2 기준전압을 분배하여 계조전압을 생성하는 저항열을 복수개 포함하는 저항기, 상기 데이터신호에 대응하여 상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 제 1 기준전압과 상기 제 2 기준전압을 상기 선택된 저항열에 전달하는 제 3 스위치 및 상기 데이터신호에 대응하여 상기 저항열에 의해 생성된 계조전압을 출력하는 제 4 스위치를 포함하는 유기전계발광표시장치를 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명의 제 2 측면은, 복수의 전압 중 하나의 전압을 선택하여 제 1 기준전압으로 선택하는 제 1 스위치, 상기 제 1 스위치에 의해 선택된 전압보다 낮은 전압을 선택하여 제 2 기준전압으로 선택하는 제 2 스위치, 제 1 단은 상기 제 1 스위치로부터 제 1 기준전압을 전달받고 제 2 단은 상기 제 3 스위치로부터 제 2 기준전압을 전달받으며 상기 제 1 단과 상기 제 2 단의 전 압을 분해하여 출력하는 복수의 저항열, 상기 복수의 저항열 중 하나의 저항열을 선택하는 제 3 스위치 및 상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 제 1 기준전압과 상기 제 2 기준전압이 상기 저항열에 의해 전압분배되도록 하는 제 4 스위치를 포함하는 구동회로를 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명의 제 3 측면은, 데이터신호의 상위비트를 이용하여 제 1 기준전압과 제 2 기준전압을 선택하는 단계, 상기 데이터신호의 하위비트를 이용하여 서로 다른 저항비를 갖는 복수의 저항열 중 하나의 저항열을 선택하는 단계 및 상기 선택된 저항열에 의해 상기 제 1 기준전압과 상기 제 2 기준전압을 분배하여 계조전압을 생성하는 단계를 포함하는 유기전계발광표시장치를 제공하는 것이다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 3은 본 발명에 따른 유기전계발광표시장치에서 채용된 데이터구동부를 나타내는 구조도이다. 도 3을 참조하여 설명하면, 데이터구동부(200)는 쉬프트레지스터(210), 샘플링 래치(220), 홀딩래치(230), 레벨쉬프터(240), D/A 컨버터(250) 및 버퍼부(260)를 포함한다.
쉬프트레지스터(210)는 복수의 플리 플롭으로 구성되며, 클럭신호(CLK)와 동기신호(Hsync)에 대응하여 샘플링 래치(220)를 제어한다. 샘플링 래치(220)는 쉬프트레지스터(210)의 제어 신호에 따라 한 행분의 데이터 신호를 순차적으로 입력받아 병렬적으로 출력한다. 순차적으로 입력받아 병렬적으로 출력하는 방식을 SIPO(Serial In Parallel Out)이라고 한다. 그리고, 홀딩 래치(230)는 신호를 병렬적으로 입력받고 다시 병렬적으로 출력한다. 병렬로 입력받아 병렬로 출력하는 방식을 PIPO(Parallel In Parallel Out)이라고 한다. 레벨쉬프터(240)는 홀딩래치(230)에서 출력된 신호를 시스템의 동작전압으로 레벨을 변경하여 D/A 컨버터(250)로 전달한다. D/A 컨버터(250)는 디지털 신호로 전달되는 신호를 아날로그 신호로 전달하여 해당의 계조 전압을 선택하여 버퍼부(260)로 전달하고 버퍼부(260)는 계조전압을 증폭하여 데이터선에 전달한다.
도 4는 본 발명에 따른 유기전계발광표시장치의 D/A 컨버터의 계조전압을 생성하는 회로를 개략적으로 표시한 회로도이다. 도 4를 참조하여 설명하면, 계조전압은 제 1 기준전압(RefH)과 제 2 기준전압(RefL)을 전달받아 제 1 기준전압(RefH)과 제 2 기준전압(RefL)에 대응하여 전압을 분배하여 생성한다. 그리고, 제 1 기준전압(RefH)을 선택하여 저항열(ra,rb)의 일단에 전달하는 제 1 스위치(Swa), 제 2 기준전압(RefL)을 선택하도록 하는 제 2 스위치(Swb), 제 2 스위치(Swb)와 연결되어 제 2 기준전압을 저항기의 일단에 전달하는 제 3 스위치(Swc), 제 1 기준전압(RefH)과 제 2 기준전압(RefL)의 차이에 해당하는 전압을 분배하여 계조전압을 생성하는 저항열(ra,rb) 및 생성된 계조전압을 스위칭하여 전달하는 제 4 스위치(Swd)를 포함한다. 그리고, 제 1 스위치(Swa)와 제 2 스위치(Swb)는 영상신호의 상위비트를 이용하여 스위칭동작을 결정하고, 제 3 스위치(Swc)와 제 4 스위치(Swd)는 영상신호의 하위비트를 이용하여 스위칭동작을 결정한다.
상기와 같이 구성된 회로에서 계조전압은 Ra+ra: Rb+Rc+rb의 비에 의해 결정된다. 그리고, Ra=Rb+Rc가 되도록 스위치의 사이즈를 조절하도록 하며, ra과 rb보다 스위치의 온저항이 작게 되면 계조전압은 ra:rb의 비에 의해 결정된다. 여기서, Ra는 제 1 스위치(Swa)의 온상태에서의 저항이고, Rb는 제 2 스위치(Swb)의 온상태의 저항이며, Rc는 제 3 스위치(Swc)의 온상태의 저항을 나타낸다. 따라서, 제 1 내지 제 3 스위치(Swc)의 온상태일 때의 저항에 의한 전압 강하를 고려하지 않아도 되어 오프셋 전압이 발생하지 않게 되며, 제 1 및 제 2 기준전압의 비선형성을 방지할 수 있게 된다.
도 5는 일반적인 D/A 컨버터와 본 발명에 따른 D/A 컨버터의 계조간 전압을 나타내는 그래프이다. 도 5를 참조하여 설명하면, (a)는 일반적인 D/A 컨버터의 경우를 나타내고 (b)는 본 발명에 따른 D/A 컨버터를 나타낸다.
일반적인 D/A 컨버터의 경우 스위치에 의한 전압 강하에 의해 0 계조를 표현하는 경우에 계조전압이 로우의 전압보다 높은 전압(오프셋 전압)을 갖게 되어 0계조를 표현하는 경우에도 데이터선을 통해 전류가 흐르게 된다. 따라서, 소비전력이 증가하게 되며 블랙의 표현을 정확히 할 수 없게 된다.
하지만, 본 발명에 따른 D/A 컨버터의 경우 스위치에 의한 전압 강하의 영향을 받지 않아 0 계조를 표현하는 경우 계조전압이 로우의 전압을 갖게되어 0 계조를 표현하는 경우 데이터선에 전류가 흐르지 않게 된다. 따라서, 소비전력을 줄일 수 있으며 블랙의 표현을 정확히 할 수 있게 된다.
도 6은 본 발명에 따른 D/A 컨버터의 구조를 나타내는 구조도이다. 도 6을 참조하여 설명하면, D/A 컨버터는 제 1 디코더(251), 제 1 스위칭부(252), 저항기(258), 제 2 디코더(253), 제 2 스위칭부(254), 제 3 스위칭부(255), 먹스회로(257) 및 프리차지회로(256)를 포함한다.
제 1 디코더(251)는 8계조의 신호를 생성하기 위해 3 개의 입력신호를 전달받아 8 개의 출력단자를 통해 신호를 출력한다. 3 개의 입력신호는 데이터신호의 상위 3비트를 이용한다. 그리고, 제 1 스위칭부(252)는 총 16개의 트랜지스터로 구성되며 각 트랜지스터들은 2개씩 제 1 디코더의 출력단자에 연결된다. 제 1 스위칭부(252)의 연결관계는 다음과 같다. 첫번째 트랜지스터는 v9에 연결되고 두번째 트랜지스터는 v8과 연결되고 세번째 트랜지스터는 v8연결되며 네번째 트랜지스터는 v7과 연결된다. 그리고, 이런식으로 계속 연결되어 15번째 트랜지스터는 v1과 연결되고 16번째 트랜지스터는 v0과 연결된다. 그리고, 제 1 디코더(251)의 각 출력단자에는 각각 두개의 트랜지스터가 연결되어 첫번째 트랜지스터와 두번째 트랜지스터의 게이트는 제 1 디코더(251)의 첫번째 출력단에 연결되고, 세번째 트랜지스터와 네번째 트랜지스터의 게이트는 제 1 디코더(251)의 두번째 출력단에 연결된다. 그리고, 나머지 트랜지스터들의 게이트도 상기와 같이 연결되어 제 1 디코더(251)의 각가의 출력단자에 2 개의 트랜지스터의 게이트가 연결되도록 하여 제 1 디코더(251)의 출력신호에 대응하여 16 개의 트랜지스터가 온오프 동작을 수행하게 된다.
제 2 디코더(253)는 제 1 스위칭부(252)에 의해 8 개의 전압레벨로 구분되는 제 1 기준전압과 제 2 기준전압이 전달되는 저항기(258)의 각 저항열 중 하나의 저항열을 선택하도록 하여 제 1 기준전압과 제 2 기준전압이 선택된 저항열에 의해 분배되도록 한다. 제 2 디코더(253)은 디지털 신호의 하위 3 비트의 신호를 이용하여 8 개의 신호를 출력하도록 한다.
그리고, 저항기(258)는 두 개의 저항이 직렬로 연결된 저항열이 병렬로 배열되어 있으며, 저항기(258)의 일단은 제 1 기준전압(RefH)과 연결되고 다른 일단은 제 2 스위칭부(244)를 통해서 제 2 기준전압(RefL)과 연결된다. 그리고, 각 저항열의 두 개의 저항사이(ra,rb)에 제 3 스위칭부(255)가 형성된다. 그리고, 제 2 스위칭부(254)와 제 3 스위칭부(255)는 제 2 디코더(253)에서 출력되는 8 개의 신호에 대응하여 온오프 동작을 수행하도록 한다. 따라서, 제 2 스위칭부(254)에 의해 하나의 저항열이 선택되어 제 1 기준전압(VrefH)과 제 2 기준전압이 선택된 저항열에 있는 두 개의 저항에 의해 분배되고 제 3 스위칭부(255)에 의해 분배되어 형성된 계조전압이 출력되도록 한다. 이때, 각 저항열의 두 개의 저항(ra,rb)의 비는 하기의 표 1과 같다.
계조 | ra | rb |
7 | 7R | R |
6 | 6R | 2R |
5 | 5R | 3R |
4 | 4R | 4R |
3 | 3R | 5R |
2 | 2R | 6R |
1 | R | 7R |
0 | 0 | 0 |
따라서, 계조전압은 제 1 기준전압(RefH)과 제 2 기준전압(RefL)의 차이와 두 개의 저항의 저항비에 대응하여 결정된다.
그리고, 저항기(258)에 의해 생성된 계조전압은 먹스회로(257)를 통해 복수의 데이터라인 중 어느 한 라인으로 전달된다. 이때, 프리차지회로(256)는 제 3 스위칭부(255)와 먹스회로(257) 사이에 형성되도록 하여 제 2 기준전압(RefL)이 먹스회로(257)를 통해 데이터선에 전달되도록 하여 데이터선을 제 2 기준전압(RefL)에 의해 초기화 하도록 한다. 프리차지회로(256)는 별도의 제어단자를 통해 트랜지스터가 온 오프 동작을 수행하게 된다.
도 7은 도 2에 도시된 유기전계발광표시장치에 채용된 화소의 일례를 나타내는 회로도이다. 도 7을 참조하여 설명하면, 화소는 데이터선(Dm), 주사선(Sn) 및 화소전원선(ELVdd)에 연결되며 제 1 트랜지스터(M1), 제 2 트랜지스터(M2), 캐패시터(Cst) 및 유기전계발광소자(OELD)를 포함한다.
제 1 트랜지스터(M1)는 소스는 화소전원선(ELVdd)에 연결되고 드레인은 제 3 트랜지스터(M3)의 소스에 연결되며 게이트는 제 1 노드(N)에 연결된다. 제 2 트랜지스터(M2)는 소스는 데이터선(Dm)에 연결되고 드레인은 제 1 노드(N1)에 연결되며 게이트는 주사선(Sn)에 연결된다. 캐패시터(Cst)는 제 1 노드(N1)와 화소전원선(ELVdd) 사이에 연결되어 소정 시간동안 제 1 노드(N1)와 화소전원선(ELVdd) 사이의 전압을 유지하도록 한다. 유기발광소자(OELD)는 애노드 전극과 캐소드전극 및 발광층을 포함하며 애노드 전극이 제 1 트랜지스터(M1)의 드레인에 연결되고 캐소드 전극이 저전위의 전원(ELVSS)에 연결되어 제 1 트랜지스터(M1)의 게이트에 인가되는 전압에 대응하여 유기전계발광소자(OELD)애노드 전극에서 캐소드 전극으로 전류가 흐르면 발광층에서 빛을 발광하며 전류의 양에 대응하여 밝기가 조절된다.
본 발명에 따른 D/A 컨버터 및 이를 이용한 유기전계발광표시장치에 의하면, 아날로그 스위치에 의한 전압강하가 발생하지 않아 선형성을 증가시킬 수 있으며, 이에 따라 계조표현이 더욱 자연스러워지며 안정적인 계조전압을 출력할 수 있다. 또한, 오프셋 전압이 발생하지 않게 된다.
본 발명의 바람직한 실시예가 특정 용어들을 사용하여 기술되어 왔지만, 그러한 기술은 단지 설명을 하기 위한 것이며, 다음의 청구범위의 기술적 사상 및 범위로부터 이탈되지 않고 여러 가지 변경 및 변화가 가해질 수 있는 것으로 이해되어져야 한다.
Claims (15)
- 화소부, 데이터구동부 및 주사구동부를 포함하는 유기전계발광표시장치에 있어서,상기 데이터구동부는,데이터신호에 대응하여 제 1 기준전압을 선택하는 제 1 스위치;상기 데이터신호에 대응하여 제 2 기준전압을 선택하는 제 2 스위치;상기 제 1 기준전압과 상기 제 2 기준전압을 전달받아 적어도 2개의 저항에 의해 상기 제 1 기준전압과 상기 제 2 기준전압을 분배하여 계조전압을 생성하는 저항열을 복수개 포함하는 저항기;상기 데이터신호에 대응하여 상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 제 1 기준전압과 상기 제 2 기준전압을 상기 선택된 저항열에 전달하는 제 3 스위치;상기 데이터신호에 대응하여 상기 저항열에 의해 생성된 계조전압을 출력하는 제 4 스위치를 포함하는 유기전계발광표시장치.
- 제 1 항에 있어서,상기 저항기에 포함된 복수의 저항열은 상기 적어도 2개의 저항의 전압비가 다르게 형성되는 유기전계발광표시장치.
- 제 1 항에 있어서,상기 제 1 스위치의 온저항과 상기 제 2 및 제 3 스위치의 온저항의 합은 동일한 유기전계발광표시장치.
- 제 1 항에 있어서,상기 제 4 스위치는 복수의 데이터선과 연결되며, 상기 복수의 데이터선 중 하나의 데이터선을 선택하여 상기 계조전압을 전달하는 유기전계발광표시장치.
- 제 4 항에 있어서,상기 제 4 스위치와 상기 복수의 데이터선 사이에 연결되며, 상기 복수의 데이터선에 상기 제 2 기준전압을 이용하여 프리차지를 하는 프리차지 회로를 포함하는 유기전계발광표시장치.
- 제 1 항에 있어서,상기 제 1 기준전압과 상기 제 2 기준전압은 데이터신호의 상위비트를 이용하여 선택하고, 상기 저항열은 상기 데이터신호의 하위비트를 이용하여 선택하는 유기전계발광표시장치.
- 복수의 전압 중 하나의 전압을 선택하여 제 1 기준전압으로 선택하는 제 1 스위치;상기 제 1 스위치에 의해 선택된 전압보다 낮은 전압을 선택하여 제 2 기준전압으로 선택하는 제 2 스위치;제 1 단은 상기 제 1 스위치로부터 제 1 기준전압을 전달받고 제 2 단은 상기 제 3 스위치로부터 제 2 기준전압을 전달받으며 상기 제 1 단과 상기 제 2 단의 전압을 분해하여 출력하는 복수의 저항열;상기 복수의 저항열 중 하나의 저항열을 선택하는 제 3 스위치; 및상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 제 1 기준전압과 상기 제 2 기준전압이 상기 저항열에 의해 전압분배되도록 하는 제 4 스위치를 포함하는 구동회로.
- 제 7 항에 있어서,상기 제 1 스위치의 온상태의 저항의 크기는 상기 제 2 스위치의 온상태의 저항과 상기 제 3 스위치의 온상태의 저항의 합의 크기와 동일한 크기를 갖는 구동회로.
- 제 7 항에 있어서,상기 저항열은 제 1 저항과 제 2 저항을 포함하며, 상기 제 1 저항과 제 2 저항의 비가 저항열 별로 다르게 설정되어 있는 구동회로.
- 제 7 항에 있어서,복수의 전압 중 상기 제 1 기준전압과 상기 제 2 기준전압을 선택하는 제 1 선택신호를 상기 제 1 스위치와 상기 제 2 스위치에 전달하는 제 1 디코더와 상기 복수의 저항열 중 하나의 저항열을 선택하여 상기 저항에 의해 분배된 전압이 출력되도록 하는 제 2 선택신호를 출력하는 제 2 디코더를 포함하는 구동회로.
- 제 7 항에 있어서,상기 제 1 디코더는 디지털 신호의 상위비트를 이용하여 상기 제 1 선택신호를 생성하고, 상기 제 2 디코더는 상기 디지털 신호의 하위비트를 이용하여 상기 제 2 선택신호를 생성하는 구동회로.
- 제 7 항에 있어서,상기 계조전압이 전달되는 제 4 스위치에 복수의 데이터선이 연결되며 스위칭동작에 의해 상기 계조전압이 상기 복수의 데이터선 중 하나의 데이터선에 전달되도록 하는 구동회로.
- 제 7 항에 있어서,상기 제 4 스위치와 상기 복수의 데이터선 사이에 연결되며, 상기 복수의 데이터선에 상기 제 2 기준전압을 이용하여 프리차지를 하는 프리차지 회로를 포함하는 유기전계발광표시장치.
- 데이터신호의 상위비트를 이용하여 제 1 기준전압과 제 2 기준전압을 선택하는 단계;상기 데이터신호의 하위비트를 이용하여 서로 다른 저항비를 갖는 복수의 저항열 중 하나의 저항열을 선택하는 단계; 및상기 선택된 저항열에 의해 상기 제 1 기준전압과 상기 제 2 기준전압을 분배하여 계조전압을 생성하는 단계를 포함하는 유기전계발광표시장치의 구동방법.
- 제 14 항에 있어서,상기 제 1 기준전압과 상기 제 2 기준전압을 생성하는 단계에서, 상기 생성된 제 2 기준전압을 데이터선에 전달하도록 하는 단계를 더 포함하는 유기전계발광표시장치의 구동방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060050481A KR100732826B1 (ko) | 2006-06-05 | 2006-06-05 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
US11/599,982 US7936321B2 (en) | 2006-06-05 | 2006-11-16 | Driving circuit and organic electroluminescence display thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060050481A KR100732826B1 (ko) | 2006-06-05 | 2006-06-05 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100732826B1 true KR100732826B1 (ko) | 2007-06-27 |
Family
ID=38373564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060050481A KR100732826B1 (ko) | 2006-06-05 | 2006-06-05 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7936321B2 (ko) |
KR (1) | KR100732826B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110767153A (zh) * | 2019-11-08 | 2020-02-07 | 深圳市德普微电子有限公司 | 一种led显示屏的预充电方法 |
CN111833792A (zh) * | 2019-04-15 | 2020-10-27 | 矽创电子股份有限公司 | 准位转换器 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100796140B1 (ko) * | 2006-09-22 | 2008-01-21 | 삼성에스디아이 주식회사 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
KR100882673B1 (ko) * | 2007-03-08 | 2009-02-06 | 삼성모바일디스플레이주식회사 | 구동회로 및 이를 이용한 유기전계발광표시장치 |
JP2011146104A (ja) * | 2010-01-15 | 2011-07-28 | Elpida Memory Inc | 半導体装置及び半導体装置を含む情報処理システム |
KR102197026B1 (ko) * | 2014-02-25 | 2020-12-31 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09218392A (ja) * | 1996-02-13 | 1997-08-19 | Fujitsu Ltd | 液晶表示装置の駆動回路 |
JPH09292864A (ja) * | 1996-12-27 | 1997-11-11 | Asahi Glass Co Ltd | ディジタル/アナログ変換器 |
KR19990074552A (ko) * | 1998-03-12 | 1999-10-05 | 윤종용 | 계조 전압을 조절하는 액정 표시 장치용 구동회로 |
KR20040082084A (ko) * | 2003-03-18 | 2004-09-24 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시장치의 기준전압 발생회로. |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04237091A (ja) | 1991-01-22 | 1992-08-25 | Oki Electric Ind Co Ltd | フラットディスプレイの階調駆動回路 |
JPH05181436A (ja) | 1992-01-07 | 1993-07-23 | Hitachi Ltd | X駆動回路および液晶駆動装置 |
JP3641913B2 (ja) | 1997-06-10 | 2005-04-27 | ソニー株式会社 | 表示装置 |
US5877717A (en) | 1997-12-15 | 1999-03-02 | Industrial Technology Research Institute | D/A converter with a Gamma correction circuit |
JP2001272655A (ja) | 2000-03-27 | 2001-10-05 | Nec Kansai Ltd | 液晶表示装置の駆動方法および駆動装置 |
KR100672621B1 (ko) | 2000-07-04 | 2007-01-23 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 구동회로 |
JP3627710B2 (ja) | 2002-02-14 | 2005-03-09 | セイコーエプソン株式会社 | 表示駆動回路、表示パネル、表示装置及び表示駆動方法 |
JP2004004788A (ja) | 2002-04-24 | 2004-01-08 | Seiko Epson Corp | 電子素子の制御回路、電子回路、電気光学装置、電気光学装置の駆動方法、及び電子機器、並びに電子素子の制御方法 |
JP2004212668A (ja) | 2002-12-27 | 2004-07-29 | Koninkl Philips Electronics Nv | 階調電圧出力装置 |
JP4262997B2 (ja) | 2003-02-14 | 2009-05-13 | 三菱電機株式会社 | 表示装置およびそれにおける表示方法 |
KR100498489B1 (ko) | 2003-02-22 | 2005-07-01 | 삼성전자주식회사 | 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로 |
JP4390469B2 (ja) * | 2003-03-26 | 2009-12-24 | Necエレクトロニクス株式会社 | 画像表示装置、該画像表示装置に用いられる信号線駆動回路及び駆動方法 |
US6781536B1 (en) | 2003-05-12 | 2004-08-24 | Texas Instruments Incorporated | Dual-stage digital-to-analog converter |
JP4263153B2 (ja) | 2004-01-30 | 2009-05-13 | Necエレクトロニクス株式会社 | 表示装置、表示装置の駆動回路およびその駆動回路用半導体デバイス |
KR100826684B1 (ko) | 2004-08-30 | 2008-05-02 | 엘지전자 주식회사 | 유기 전계발광 표시장치 및 그 구동방법 |
JP4497313B2 (ja) | 2004-10-08 | 2010-07-07 | 三星モバイルディスプレイ株式會社 | データ駆動装置,及び発光表示装置 |
US7034732B1 (en) | 2004-12-30 | 2006-04-25 | Intel Corporation | Multi-stage digital-to-analog converter |
-
2006
- 2006-06-05 KR KR1020060050481A patent/KR100732826B1/ko not_active IP Right Cessation
- 2006-11-16 US US11/599,982 patent/US7936321B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09218392A (ja) * | 1996-02-13 | 1997-08-19 | Fujitsu Ltd | 液晶表示装置の駆動回路 |
JPH09292864A (ja) * | 1996-12-27 | 1997-11-11 | Asahi Glass Co Ltd | ディジタル/アナログ変換器 |
KR19990074552A (ko) * | 1998-03-12 | 1999-10-05 | 윤종용 | 계조 전압을 조절하는 액정 표시 장치용 구동회로 |
KR20040082084A (ko) * | 2003-03-18 | 2004-09-24 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시장치의 기준전압 발생회로. |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111833792A (zh) * | 2019-04-15 | 2020-10-27 | 矽创电子股份有限公司 | 准位转换器 |
CN111833792B (zh) * | 2019-04-15 | 2023-08-08 | 矽创电子股份有限公司 | 准位转换器 |
CN110767153A (zh) * | 2019-11-08 | 2020-02-07 | 深圳市德普微电子有限公司 | 一种led显示屏的预充电方法 |
Also Published As
Publication number | Publication date |
---|---|
US20070279336A1 (en) | 2007-12-06 |
US7936321B2 (en) | 2011-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100793556B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
KR100796136B1 (ko) | 유기전계발광표시장치 및 그의 구동방법 | |
KR100836437B1 (ko) | 데이터구동부 및 그를 이용한 유기전계발광표시장치 | |
KR100732826B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
US8054256B2 (en) | Driving circuit and organic light emitting display using the same | |
JP4661324B2 (ja) | デジタルアナログ回路とデータドライバ及び表示装置 | |
KR100732833B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
KR100815754B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
KR100796140B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
JP5329465B2 (ja) | レベル電圧選択回路、データドライバ及び表示装置 | |
KR100793579B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
KR100740086B1 (ko) | 데이터 구동장치 및 이를 이용한 발광 표시 장치 | |
KR100844768B1 (ko) | 구동회로 및 이를 이용한 유기전계발광표시장치 | |
KR20220096737A (ko) | 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130530 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140530 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150601 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |