KR100617960B1 - 자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조 방법 - Google Patents
자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조 방법 Download PDFInfo
- Publication number
- KR100617960B1 KR100617960B1 KR1020050015340A KR20050015340A KR100617960B1 KR 100617960 B1 KR100617960 B1 KR 100617960B1 KR 1020050015340 A KR1020050015340 A KR 1020050015340A KR 20050015340 A KR20050015340 A KR 20050015340A KR 100617960 B1 KR100617960 B1 KR 100617960B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- pulse width
- integrated
- circuit
- width modulation
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 239000000872 buffer Substances 0.000 claims abstract description 5
- 230000007423 decrease Effects 0.000 claims description 16
- 239000003990 capacitor Substances 0.000 claims description 9
- 230000003139 buffering effect Effects 0.000 claims description 4
- 238000001914 filtration Methods 0.000 claims description 3
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 19
- 230000010354 integration Effects 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000005236 sound signal Effects 0.000 description 2
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/03—Indexing scheme relating to amplifiers the amplifier being designed for audio applications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/351—Pulse width modulation being used in an amplifying circuit
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조방법이 개시되어 있다. 펄스 폭 변조회로는 적분기, 비교부, 구동회로, 스위칭 회로, 및 피드백 회로를 구비한다. 적분기는 피드백 신호와 입력신호를 수신하여 적분하고 적분 신호를 발생시킨다. 비교부는 적분 신호를 제 1 기준전압 및 제 2 기준전압과 비교하여 비교기 출력신호들을 발생시킨다. 구동회로는 비교기 출력신호를 수신하여 버퍼링하고 구동신호들을 발생시킨다. 스위칭 회로는 구동신호들에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 펄스 폭 변조신호를 발생시킨다. 피드백 회로는 펄스 폭 변조신호에 응답하여 피드백 신호를 발생시킨다. 따라서, 펄스 폭 변조회로는 램프신호 발생기가 없이도 입력신호의 변화에 따라 펄스 폭 변조신호의 듀티비를 보다 정밀하게 제어할 수 있다.
Description
도 1은 종래 기술에 따른 펄스 폭 변조회로를 구비한 D 급 오디오 증폭기를 나타내는 회로도이다.
도 2는 도 1에 도시된 종래의 D 급 오디오 증폭기의 주요 부분의 파형을 나타내는 타이밍도이다.
도 3은 본 발명의 실시예에 따른 펄스 폭 변조회로를 나타내는 블록도이다.
도 4는 도 3의 펄스 폭 변조회로를 구성하는 적분기를 나타내는 회로도이다.
도 5는 도 3의 펄스 폭 변조회로를 구성하는 비교부를 나타내는 회로도이다.
도 6은 도 3의 펄스 폭 변조회로를 구성하는 래치회로를 나타내는 회로도이다.
도 7은 도 3의 펄스 폭 변조회로에 입력신호를 인가하지 않았을 때 주요 부분의 파형을 나타내는 도면이다.
도 8은 도 3의 펄스 폭 변조회로에 정의 입력신호를 인가했을 때 주요 부분의 파형을 나타내는 도면이다.
도 9는 도 3의 펄스 폭 변조회로에 부의 입력신호를 인가했을 때 주요 부분의 파형을 나타내는 도면이다.
도 10은 본 발명의 실시예에 따른 펄스 폭 변조회로를 구비한 D 급 오디오 증폭기를 나타내는 블록도이다.
* 도면의 주요부분에 대한 부호의 설명 *
100 : PWM 기본회로
110 : 적분기
120 : 비교부
130 : 래치회로
140 : 구동회로
150 : 스위칭 회로
200 : 피드백 회로
1000 : 펄스 폭 변조회로
2000 : 로우패스 필터
3000 : 스피커
본 발명은 펄스 폭 변조회로 및 펄스 폭 변조방법에 관한 것으로, 특히 자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조방법에 관한 것이다.
D 급 증폭기는 아날로그 증폭기에 비해 성능이 우수하기 때문에 DVD(Digital Versatile Disk) 등의 전자제품에 사용되고 있으며, 최근에는 D 급 증폭기의 코어 에 해당하는 펄스 폭 변조(Pulse Width Modulation; PWM) 방법에 대해 많은 연구가 진행되고 있다.
종래의 펄스 폭 변조회로는 오디오 신호를 삼각파 또는 톱니파와 비교하여 펄스를 발생시켰다. 따라서, 종래의 D 급 증폭기는 펄스 폭 변조를 위해 램프 신호(ramp signal) 발생기가 필요했다. 그런데, 200 kHz ~ 500 kHz의 램프신호를 발생시키는 램프신호 발생기를 반도체 집적회로 내에 집적했을 때 많은 면적을 차지한다. 따라서, 램프신호 발생기가 없이도 펄스 폭 변조신호를 발생시킬 수 있는 펄스 폭 변조회로가 요구된다.
도 1은 미국등록특허 4,531,096호에 개시되어 있는 자가 발진형(self-oscillation type) 펄스 폭 변조회로를 구비한 D 급 오디오 증폭기를 나타낸다. 도 2는 도 1에 도시된 종래의 D 급 오디오 증폭기의 주요 부분의 파형을 나타내는 타이밍도이다.
도 1을 참조하면, D 급 오디오 증폭기는 연산증폭기(11), 커패시터들(12a, 12b), 및 저항들(13, 21)로 구성된 적분기에 의해 입력신호와 피드백 신호가 적분된다. 피드백 신호는 펄스 폭 변조회로의 출력인 펄스 폭 변조신호(VO)가 저항(18)을 통해 연산증폭기(11)의 반전 입력단자에 인가되고, 입력신호는 연산증폭기(11)의 비반전 입력단자에 인가된다. 도 2를 참조하면, 적분기의 출력 전압(V1)은 삼각파의 형태를 갖는 신호이고, 인버터(14a)의 출력신호(V2)는 펄스 형태의 신호이다. 또한, 온-오프 타이밍 제어회로(20)의 출력신호(V5)와 펄스 증폭기(33)의 출력신호(V6)는 데드 타임을 갖는 펄스 형태의 신호를 갖는다. PMOS 트랜지스터(22a)와 NMOS 트랜지스터(22b)로 구성된 스위칭 회로의 출력신호인 펄스 폭 변조신호(VO)의 듀티 비(duty factor)는 입력신호의 전압 변화에 따라 선형적으로 변화한다. 펄스 폭 변조 출력신호(VO)는 저역통과 필터(34)에 의해 복조되어 스피커(35)에 제공된다. 따라서, 도 1에 도시된 종래의 D 급 오디오 증폭기를 구성하는 펄스 폭 변조회로는 램프신호 발생기가 없이도 입력신호의 변화에 따라 듀티비가 변화되는 펄스 폭 변조신호를 발생시킬 수 있다.
본 발명에서는 램프신호 발생기가 없이도 펄스 폭 변조신호를 발생시킬 수 있는 다른 방법이 개시된다.
상기와 같은 문제점을 해결하기 위한 본 발명의 목적은 램프신호 발생기가 없이도 입력신호의 변화에 따라 펄스 폭 변조신호의 듀티비를 보다 정밀하게 제어할 수 있는 펄스 폭 변조회로를 제공하는 것이다.
본 발명의 다른 목적은 반도체 집적회로에서 차지하는 면적이 작은 펄스 폭 변조회로를 제공하는 것이다.
본 발명의 또 다른 목적은 램프신호 발생기가 없이도 입력신호의 변화에 따라 펄스 폭 변조신호의 듀티비를 보다 정밀하게 제어할 수 있는 펄스 폭 변조회로를 구비한 D 급 오디오 증폭기를 제공하는 것이다.
본 발명의 또 다른 목적은 램프신호 발생기가 없이도 입력신호의 변화에 따라 펄스 폭 변조신호의 듀티비를 보다 정밀하게 제어할 수 있는 펄스 폭 변조방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 하나의 실시형태에 따른 펄스 폭 변조회로는 적분기, 비교부, 구동회로, 스위칭 회로, 및 피드백 회로를 구비한다.
적분기는 피드백 신호와 입력신호를 수신하여 적분하고 적분 신호를 발생시킨다. 비교부는 상기 적분 신호를 제 1 기준전압과 비교하여 제 1 비교기 출력신호를 발생시키고, 상기 적분 신호를 제 2 기준전압과 비교하여 제 2 비교기 출력신호를 발생시킨다. 구동회로는 상기 제 1 및 제 2 비교기 출력신호를 수신하여 버퍼링하고 제 1 및 제 2 구동신호를 발생시킨다. 스위칭 회로는 상기 제 1 및 제 2 구동신호에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 펄스 폭 변조신호를 발생시킨다. 피드백 회로는 상기 펄스 폭 변조신호에 응답하여 상기 피드백 신호를 발생시킨다.
상기 펄스 폭 변조회로는 상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하고 상기 제 1 비교기 출력신호에 대응하는 제 1 래치 출력신호와 상기 제 2 비교기 출력신호에 대응하는 제 2 래치 출력신호를 발생시키는 래치회로를 더 구비할 수 있다.
상기 적분기는 저항, 연산증폭기, 및 커패시터를 구비한다.
저항은 상기 입력신호를 수신하는 제 1 단자와 제 1 노드에 연결된 제 2 단자를 갖는다. 연산증폭기는 상기 제 1 노드에 연결되고 상기 피드백 신호를 수신하는 제 1 입력단자와 접지에 연결된 제 2 입력단자와 출력단자를 갖고 상기 제 1 입력단자의 전압을 증폭한다. 커패시터는 상기 제 1 노드와 상기 연산증폭기의 상기 출력단자 사이에 연결되어 있다.
상기 비교부는 제 1 비교기, 및 제 2 비교기를 구비한다.
제 1 비교기는 상기 적분신호를 상기 제 1 기준전압과 비교하고, 상기 적분신호가 상기 제 1 기준전압보다 커지면 제 1 로직 상태의 펄스 신호를 출력한다. 제 2 비교기는 상기 적분신호를 상기 제 2 기준전압과 비교하고, 상기 적분신호가 상기 제 2 기준전압보다 작아지면 상기 제 1 로직 상태의 펄스 신호를 출력한다.
본 발명의 하나의 실시형태에 따른 D급 오디오 증폭기는 펄스 폭 변조회로, 및 저역통과 필터를 구비한다.
펄스 폭 변조회로는 펄스 폭 변조신호가 피드백된 피드백 신호 및 입력신호를 적분하고, 상기 적분 신호를 상부 제한전압 및 하부 제한전압과 비교하여 구동신호들을 발생시키고, 상기 구동신호들에 응답하여 상기 펄스 폭 변조신호를 발생시킨다.
저역통과 필터는 상기 펄스 폭 변조신호에 대해 저역통과 필터링을 수행한다.
본 발명의 하나의 실시형태에 따른 펄스 폭 변조방법은 피드백 신호와 입력신호를 수신하여 적분하고 적분 신호를 발생시키는 단계, 상기 적분 신호를 제 1 기준전압과 비교하여 제 1 비교기 출력신호를 발생시키는 단계, 상기 적분 신호를 제 2 기준전압과 비교하여 제 2 비교기 출력신호를 발생시키는 단계, 상기 제 1 및 제 2 비교기 출력신호를 수신하여 버퍼링하고 제 1 및 제 2 구동신호를 발생시키는 단계, 상기 제 1 및 제 2 구동신호에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 펄스 폭 변조신호를 발생시키는 단계, 및 상기 펄스 폭 변조신호에 응답하여 상기 피드백 신호를 발생시키는 단계를 포함한다.
상기 펄스 폭 변조방법은 상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하고 상기 제 1 비교기 출력신호에 대응하는 제 1 래치 출력신호와 상기 제 2 비교기 출력신호에 대응하는 제 2 래치 출력신호를 발생시키는 단계를 더 포함할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예들을 설명한다.
도 3은 본 발명의 실시예에 따른 펄스 폭 변조회로를 나타내는 블록도이다. 도 3을 참조하면, 펄스 폭 변조회로(1000)는 PWM 기본회로(100)와 피드백 회로(200)를 구비한다. PWM 기본회로(100)는 적분기(110), 비교부(120), 래치회로(130), 구동회로(140), 스위칭 회로(150), 및 피드백 회로(200)를 구비한다. 피드백 회로(200)는 저항(Rf)으로 구성될 수 있다. 구동회로(140)는 인버터들(142, 144)로 구성되고, 스위칭 회로(150)는 PMOS(P-channel Metal Oxide Semiconductor) 트랜지스터(MP1)와 NMOS(N-channel Metal Oxide Semiconductor) 트랜지스터(MN1)로 구성될 수 있다.
PWM 기본회로(100)는 피드백 신호(Vf), 입력신호(VI), 제 1 기준전압(REFT), 및 제 2 기준전압(REFB)에 응답하여 펄스 폭 변조신호(VO)를 발생시킨다.
피드백 회로(200)는 펄스 폭 변조신호(VO)에 응답하여 피드백 전류(If)를 발생시킨다.
적분기(110)는 피드백 전류(If)와 입력전압(VI)을 수신하여 적분하고 적분 신호(VX)를 발생시킨다.
비교부(120)는 적분 신호(VX)를 제 1 기준전압(REFT)과 비교하여 제 1 비교기 출력신호(COMO1)를 발생시키고, 적분 신호(VX)를 제 2 기준전압(REFB)과 비교하여 제 2 비교기 출력신호(COMO2)를 발생시킨다.
래치회로(130)는 제 1 비교기 출력신호(COMO1)와 제 2 비교기 출력신호(COMO2)를 래치하고, 제 1 래치 출력신호(LATO)와 제 2 래치 출력신호(LATOB)를 발생시킨다. 제 1 래치 출력신호(LATO)와 제 2 래치 출력신호(LATOB)는 서로 반대의 위상을 가진다.
구동회로(140)는 제 1 래치 출력신호(LATO)와 제 2 래치 출력신호(LATOB)를 수신하여 버퍼링한다.
스위칭 회로(150)는 구동회로(140)의 출력신호들에 응답하여 출력노드를 고 전원전압(+V) 또는 저 전원전압(-V)에 연결하고, +V 또는 -V의 전압레벨을 갖는 펄스 폭 변조신호(VO)를 발생시킨다.
피드백 회로(200)는 펄스 폭 변조신호(VO)에 응답하여 피드백 전류(If)를 발생시킨다.
도 3의 예에서, 비례계수가 a일 때, 제 1 기준전압(REFT)은 스위칭 회로(150)의 고 전원전압(+V)에 비례하는 전압으로서 a·V의 값을 가지고, 제 2 기준전압(REFB)은 스위칭 회로(150)의 저 전원전압(-V)에 비례하는 전압으로서 -a·V의 값을 가진다.
도 4는 도 3의 펄스 폭 변조회로를 구성하는 적분기(110)를 나타내는 회로도 이다. 도 3을 참조하면, 적분기(110)는 저항(R1), 연산증폭기(112), 및 커패시터(C1)를 구비한다.
저항(R1)은 입력신호(VI)를 수신하여 입력전류(Ii)를 발생시키고 연산증폭기(120)의 반전 입력단자에 제공한다. 연산증폭기(112)는 입력신호(VI)에 대응하는 입력전류(Ii)와 피드백 전류(If)를 수신하는 반전 입력단자, 접지에 연결된 비반전 입력단자, 및 출력단자를 갖는다. 커패시터(C1)는 연산증폭기(112)의 반전 입력단자와 출력단자 사이에 연결된다.
이하, 도 4에 도시되어 있는 적분기(110)의 동작을 설명한다.
피드백 전류(If)가 정(+)의 값을 가질 때, 즉 펄스 폭 변조신호(VO)가 로직 "하이" 상태일 때, 연산증폭기(112)의 출력전압인 적분전압(VX)은 선형적으로 감소하고, 피드백 전류(If)가 부(-)의 값을 가질 때, 즉 펄스 폭 변조신호(VO)가 로직 "로우" 상태일 때, 연산증폭기(112)의 출력전압인 적분신호(VX)는 선형적으로 증가한다. 결국, 적분신호(VX)는 도 7에 도시된 바와 같이 삼각파 형태의 파형을 갖는다. 입력신호(VI)가 정(+)의 전압을 가질 때, 도 8에 도시된 바와 같이, 적분신호(VX)가 하강할 때 적분신호(VX)의 기울기가 증가하고, 적분신호(VX)가 상승할 때 적분신호(VX)의 기울기가 감소한다. 입력신호(VI)가 부(-)의 전압을 가질 때, 도 9에 도시된 바와 같이, 적분신호(VX)가 하강할 때 적분신호(VX)의 기울기가 감소하고, 적분신호(VX)가 상승할 때 적분신호(VX)의 기울기가 증가한다.
도 5는 도 3의 펄스 폭 변조회로를 구성하는 비교부를 나타내는 회로도이다. 도 5를 참조하면, 비교부(120)는 제 1 비교기(122) 및 제 2 비교기(124)를 구비한 다.
제 1 비교기(122)는 적분신호(VX)를 제 1 기준전압(REFT)과 비교하고, 적분신호(VX)가 제 1 기준전압(REFT)보다 커지면 로직 "로우" 상태의 펄스 형태의 출력신호(COMO1)를 출력한다. 제 2 비교기(124)는 적분신호(VX)를 제 2 기준전압(REFB)과 비교하고, 적분신호(VX)가 제 2 기준전압(REFB)보다 작아지면 로직 "로우" 상태의 펄스 형태의 출력신호(COMO2)를 출력한다.
즉, 제 1 비교기(122)의 출력신호(COMO1)는 적분신호(VX)가 a·V 보다 커지면, "로우" 상태의 펄스신호를 출력하고, 제 2 비교기(124)의 출력신호(COMO2)는 적분신호(VX)가 -a·V 보다 작아지면, "로우" 상태의 펄스신호를 출력한다.
도 6은 도 3의 펄스 폭 변조회로를 구성하는 래치회로(130)를 나타내는 회로도이다. 도 6을 참조하면, 래치회로(130)는 RS 래치회로(RS LATCH)로 구성되어 있으며, 제 1 비교기 출력신호(COMO1)와 제 2 비교기 출력신호(COMO2)를 래치하고 제 1 래치 출력신호(LATO)와 제 2 래치 출력신호(LATOB)를 발생시킨다.
도 6의 RS 래치회로(RS LATCH)는 제 1 비교기 출력신호(COMO1)가 로직 "로우" 상태이고 제 2 비교기 출력신호(COMO2)가 로직 "하이" 상태일 때, 제 1 래치 출력신호(LATO)는 인에이블 되고 제 2 래치 출력신호(LATOB)는 디스에이블 된다. 이와 반대로, 제 1 비교기 출력신호(COMO1)가 로직 "하이" 상태이고 제 2 비교기 출력신호(COMO2)가 로직 "로우" 상태일 때, 제 1 래치 출력신호(LATO)는 디스에이블 되고 제 2 래치 출력신호(LATOB)는 인에이블 된다. 여기서, 제 1 래치 출력신호(LATO)와 제 2 래치 출력신호(LATOB)는 서로 위상이 반대인 신호들이다.
도 7 내지 도 9는 도 3의 펄스 폭 변조회로의 주요 부분의 파형을 나타내는 도면이다.
도 7은 도 3의 펄스 폭 변조회로(1000)에 입력신호를 인가하지 않았을 때 주요 부분의 파형을 나타내는 도면이다. 도 8은 도 3의 펄스 폭 변조회로에 정(+)의 입력신호(VI)를 인가했을 때 주요 부분의 파형을 나타내는 도면이다. 도 9는 도 3의 펄스 폭 변조회로에 부(-)의 입력신호(VI)를 인가했을 때 주요 부분의 파형을 나타내는 도면이다.
도 7 을 참조하면, 적분신호(VX)는 AC 접지(AC GROUND)를 중심으로 제 1 기준전압(aV)과 제 2 기준전압(-aV)사이에서 발진하는 삼각파 형태의 신호이다. 적분신호(VX)는 제 2 기준전압(-aV)의 레벨에서 증가하다가 제 1 기준전압(aV)의 레벨에 이르면, 로직 "로우"의 펄스인 제 1 비교기 출력신호(COMO1)를 발생시키고, 감소하기 시작한다. 또한, 적분신호(VX)는 제 1 기준전압(aV)의 레벨에서 감소하기 시작하다가 제 2 기준전압(-aV)의 레벨에 이르면, 로직 "로우"의 펄스인 제 2 비교기 출력신호(COMO2)를 발생시키고, 다시 증가하기 시작한다.
펄스 폭 변조회로(1000)에 입력신호를 인가하지 않았을 때는 도 7에 도시된 바와 같이, 적분신호(VX)의 상승시간과 하강시간이 동일하고, 펄스 폭 변조신호(VO)의 듀티는 1/2이 됨을 알 수 있다.
도 8을 참조하면, 정(+)의 입력신호(VI)가 펄스 폭 변조회로(1000)에 인가되었을 때, 적분신호(VX)의 상승시간과 하강시간이 달라짐을 알 수 있다. 즉, 적분신호(VX)의 하강시간은 감소하고, 상승시간은 증가한다. 펄스 폭 변조신호(VO)는 로 직 "하이" 레벨 유지 시간보다 로직 "로우" 레벨 유지 시간이 길며 듀티는 1/2보다 작다. 도 4를 참조하면, 정(+)의 입력신호(VI)가 적분기(110)에 인가되면 VI/R1의 크기를 갖는 입력전류(Ii)가 발생된다. 펄스 폭 변조신호(VO)가 로직 "하이" 상태를 유지할 때 입력전류(If)는 정(+)의 값을 가지며 피드백 저항(Rf)을 통해 적분기(110)로 흐른다. 펄스 폭 변조신호(VO)가 로직 "로우" 상태를 유지할 때 입력전류(If)는 부(-)의 값을 가지며 피드백 저항(Rf)을 통해 펄스 폭 변조회로(1000)의 출력노드로 흐른다. 이 입력전류(Ii)가 적분신호(VX)의 하강시간을 감소시키고, 상승시간을 증가시킨다.
도 9를 참조하면, 정(-)의 입력신호(VI)가 펄스 폭 변조회로(1000)에 인가되었을 때, 적분신호(VX)의 상승시간과 하강시간이 달라짐을 알 수 있다. 즉, 적분신호(VX)의 하강시간은 증가하고, 상승시간은 감소한다. 펄스 폭 변조신호(VO)는 로직 "로우" 레벨 유지 시간보다 로직 "하이" 레벨 유지 시간이 길며 듀티는 1/2보다 크다. 도 4를 참조하면, 부(-)의 입력신호(VI)가 적분기(110)에 인가되면 VI/R1의 크기를 갖는 입력전류(Ii)가 발생되며, 이 입력전류(Ii)는 저항(R1)을 통해 입력단자로 흐른다. 따라서, 이 입력전류(Ii)가 적분신호(VX)의 하강시간을 증가시키고 상승시간을 감소시킨다.
이하, 도 3내지 도 9를 참조하여 본 발명의 실시예에 따른 펄스 폭 변조회로의 동작을 설명한다.
제 1 기준전압(REFT)은 적분신호(VX)가 가질 수 있는 최대전압을 결정하는 상부 제한전압이고, 제 2 기준전압(REFB)은 적분신호(VX)가 가질 수 있는 최소전압 을 결정하는 하부 제한전압일 수 있다. 도 3의 예에서, 제 1 기준전압(REFT)은 스위칭 회로(150)의 고 전원전압(+V)에 비례하는 값(aV)으로 설정하고, 제 2 기준전압(REFB)은 스위칭 회로(150)의 저 전원전압(-V)에 비례하는 값(-aV)으로 설정한다.
일반적으로 커패시턴스(C)를 갖는 커패시터의 전압(V), 전류(I), 및 충전/방전 시간(T)은 수학식 1과 같은 관계가 있다.
펄스 폭 변조신호(VO) 입력전압(VI)이 인가되지 않을 때, 적분신호(VX)의 상승시간(rising time; Tr), 하강시간(falling time; Tf), 및 주기(Ts)는 다음과 같이 계산된다.
펄스 폭 변조 신호(VO)가 스위칭 회로(150)의 고 전원전압(+V)과 같은 값을 갖고 피드백 저항이 Rf일 때, 피드백 전류(If)는 If = V/Rf로 나타낼 수 있다. 또한, 적분신호(VX)가 변화할 수 있는 전압 범위는 a·V - (-a·V) = 2a·V 이다.
입력신호(VI)가 인가되지 않을 때, 적분신호(VX)의 하강시간(Tf)과 상승시간(Tr)은 동일하게 수학식 2와 같이 나타낼 수 있다.
정(+)의 값을 갖는 입력신호(VI)가 인가될 때, 적분신호(VX)의 하강시간(Tf)은 수학식 3과 같이 나타낼 수 있고, 적분신호(VX)의 상승시간(Tr)은 수학식 4와 같이 나타낼 수 있다.
정(+)의 값을 갖는 입력신호(VI)가 인가될 때, 적분신호(VX)의 주기(Ts)는 수학식 5와 같이 나타낼 수 있다.
수학식 5를 재정리하면, 수학식 6과 같이 나타낼 수 있다.
정(+)의 값을 갖는 입력신호(VI)가 인가될 때, 적분신호(VX)의 주파수(fs)는 수학식 7과 같이 나타낼 수 있다.
수학식 3과 수학식 4를 이용하면, 정(+)의 값을 갖는 입력신호(VI)가 인가될 때, 연산증폭기(112)의 출력전압인 적분신호(VX)의 듀티 비(duty ratio), 즉 펄스 폭 변조신호(VO)의 듀티비를 구할 수 있으며, 수학식 8과 같이 나타낼 수 있다.
상술한 바와 같은 방법으로, 부(-)의 값을 갖는 입력신호(VI)가 인가될 때, 펄스 폭 변조신호(VO)의 듀티비를 구할 수 있으며, 수학식 9와 같이 나타낼 수 있다.
수학식 8과 수학식 9를 참조하면, 펄스 폭 변조신호(VO)의 듀티비는 입력신호(VI)에 선형적으로 비례함을 알 수 있다.
피드백 전류(If)가 정(+)의 값을 가질 때, 즉 펄스 폭 변조신호(VO)가 로직 "하이" 상태일 때, 연산증폭기(112)의 출력전압인 적분신호(VX)는 선형적으로 감소하고, 피드백 전류(If)가 부(-)의 값을 가질 때, 즉 펄스 폭 변조신호(VO)가 로직 "로우" 상태일 때, 연산증폭기(112)의 출력전압인 적분신호(VX)는 선형적으로 증가한다. 결국, 적분신호(VX)는 도 7에 도시된 바와 같이 삼각파 형태의 파형을 갖는다. 도 8에 도시된 바와 같이, 입력신호(VI)가 정(+)의 전압을 가질 때는 적분신호(VX)가 하강할 때 그 기울기가 증가하고 적분신호(VX)가 상승할 때 그 기울기가 감소한다. 도 9에 도시된 바와 같이, 입력신호(VI)가 부(-)의 전압을 가질 때는 적분신호(VX)가 하강할 때 그 기울기가 감소하고, 적분신호(VX)가 상승할 때 그 기울기 가 증가한다.
도 10은 본 발명의 실시예에 따른 펄스 폭 변조회로를 구비한 D 급 오디오 증폭기를 나타내는 블록도이다. 도 10을 참조하면, D 급 오디오 증폭기는 펄스 폭 변조회로(1000), 로우 패스 필터(2000), 및 스피커(3000)를 구비한다. 펄스 폭 변조회로(1000)는 PWM 기본회로(100) 및 피드백 회로(200)를 구비하고, 도 3에 도시된 본 발명의 실시예에 따른 펄스 폭 변조회로(1000)와 동일하다. 로우 패스 필터(2000)는 인덕터(L1)와 커패시터(C2)를 구비한다.
펄스 폭 변조회로(1000)는 펄스 폭 변조신호(VO)가 피드백된 피드백 신호(Vf) 및 입력신호(VI)를 적분하고, 적분된 신호를 제 1 기준전압(REFT) 및 제 2 기준전압(REFB)과 비교하여 구동신호들을 발생시키고, 이 구동신호들에 응답하여 펄스 폭 변조신호(VO)를 발생시킨다. 여기서, 제 1 기준전압(REFT)은 적분신호(VX)가 가질 수 있는 최대값을 나타내는 상부 제한전압일 수 있고, 제 2 기준전압(REFB)은 적분신호(VX)가 가질 수 있는 최소값을 나타내는 하부 제한전압일 수 있다. PWM 기본회로(100)는 피드백 신호(Vf), 입력신호(VI), 제 1 기준전압(REFT), 및 제 2 기준전압(REFB)에 응답하여 펄스 폭 변조신호(VO)를 발생시킨다.
피드백 회로(200)는 펄스 폭 변조신호(VO)에 응답하여 피드백 신호(Vf)를 발생시킨다. 로우 패스 필터(2000)는 펄스 폭 변조신호(VO)에 대해 저역통과 필터링을 수행한다. 로우 패스 필터(2000)를 통해 복조된 오디오 신호는 스피커(3000)에 제공된다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
상술한 바와 같이, 본 발명에 따른 펄스 폭 변조회로는 램프신호 발생기가 없이도 입력신호의 변화에 따라 펄스 폭 변조신호의 듀티비를 보다 정밀하게 제어할 수 있다. 또한, 본 발명에 따른 펄스 폭 변조회로는 램프신호 발생기를 필요로 하지 않으므로 반도체 집적회로에서 차지하는 면적이 작고, 본 발명에 따른 펄스 폭 변조회로를 구비한 오디오 시스템은 하드웨어적으로 간단하다. 또한, 본 발명에 따른 펄스 폭 변조회로는 입력신호의 변화에 따라 스위칭 주파수가 변화되므로, 스위칭 주파수에 의한 전자파 간섭(Electro-Magnetic Interference; EMI)을 줄일 수 있다.
Claims (29)
- 피드백 신호와 입력신호를 수신하여 적분하고 적분 신호를 발생시키는 적분기;상기 적분 신호를 제 1 기준전압과 비교하여 제 1 비교기 출력신호를 발생시키고, 상기 적분 신호를 제 2 기준전압과 비교하여 제 2 비교기 출력신호를 발생시키는 비교부;상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하고 상기 제 1 비교기 출력신호에 대응하는 제 1 래치 출력신호와 상기 제 2 비교기 출력신호에 대응하는 제 2 래치 출력신호를 발생시키는 래치회로;상기 제 1 및 제 2 래치 출력신호를 수신하여 버퍼링하고 제 1 및 제 2 구동신호를 발생시키는 구동회로;상기 제 1 및 제 2 구동신호에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 펄스 폭 변조신호를 발생시키는 스위칭 회로; 및상기 펄스 폭 변조신호에 응답하여 상기 피드백 신호를 발생시키는 피드백 회로를 포함하는 펄스 폭 변조회로.
- 삭제
- 제 2 항에 있어서, 상기 적분기는상기 입력신호를 수신하는 제 1 단자와 제 1 노드에 연결된 제 2 단자를 갖는 저항;상기 제 1 노드에 연결되고 상기 피드백 신호를 수신하는 제 1 입력단자와 접지에 연결된 제 2 입력단자와 출력단자를 갖고 상기 제 1 입력단자의 전압을 증폭하는 연산증폭기; 및상기 제 1 노드와 상기 연산증폭기의 상기 출력단자 사이에 연결되어 있는 커패시터를 구비하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 비교부는상기 적분신호를 상기 제 1 기준전압과 비교하고, 상기 적분신호가 상기 제 1 기준전압보다 커지면 제 1 로직 상태의 펄스 신호를 출력하는 제 1 비교기; 및상기 적분신호를 상기 제 2 기준전압과 비교하고, 상기 적분신호가 상기 제 2 기준전압보다 작아지면 상기 제 1 로직 상태의 펄스 신호를 출력하는 제 2 비교기를 구비하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 래치회로는상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하는 RS 래치회로로 구성된 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 구동회로는상기 제 1 래치 출력신호를 반전시키고 버퍼링하는 제 1 인버터; 및상기 제 2 래치 출력신호를 반전시키고 버퍼링하는 제 2 인버터를 구비하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 스위칭 회로는상기 제 1 구동신호에 응답하여 상기 출력 노드를 상기 제 1 전원전압에 연결하는 PMOS 트랜지스터; 및상기 제 2 구동신호에 응답하여 상기 출력 노드를 상기 제 2 전원전압에 연결하는 NMOS 트랜지스터를 구비하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 피드백 회로는저항으로 구성된 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 제 1 기준전압은상기 적분신호의 상부 제한전압이고, 상기 제 2 기준전압은 상기 적분신호의 하부 제한전압인 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 적분신호는상기 입력신호가 정의 전압을 가질 때는 상기 적분신호가 하강할 때 그 기울 기가 증가하고 상기 적분신호가 상승할 때 그 기울기가 감소하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 적분신호는상기 입력신호가 부의 전압을 가질 때는 상기 적분신호가 하강할 때 그 기울기가 감소하고 상기 적분신호가 상승할 때 그 기울기가 증가하는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 2 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호의 변화에 선형적으로 변화하는 듀티 비를 갖는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 12 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호가 정의 전압을 가질 때는 상기 적분신호가 하강할 때 1/2 보다 작은 듀티 비를 가지고, 상기 적분신호가 상승할 때 1/2 보다 큰 듀티 비를 가지는 것을 특징으로 하는 펄스 폭 변조회로.
- 제 12 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호가 부의 전압을 가질 때는 상기 적분신호가 하강할 때 1/2 보다 큰 듀티 비를 가지고, 상기 적분신호가 상승할 때 1/2 보다 작은 듀티 비를 가 지는 것을 특징으로 하는 펄스 폭 변조회로.
- 펄스 폭 변조신호가 피드백된 피드백 신호 및 입력신호를 적분하고, 상기 적분 신호를 상부 제한전압 및 하부 제한전압과 비교하여 구동신호들을 발생시키고, 상기 구동신호들에 응답하여 상기 펄스 폭 변조신호를 발생시키는 펄스 폭 변조회로; 및상기 펄스 폭 변조신호에 대해 저역통과 필터링을 수행하는 저역통과 필터를 구비하는 것을 특징으로 하는 D 급 오디오 증폭기.
- 제 15 항에 있어서, 상기 펄스 폭 변조회로는상기 펄스 폭 변조신호가 피드백된 피드백 신호 및 입력신호를 적분하고, 상기 적분 신호를 상부 제한전압 및 하부 제한전압과 비교하여 구동신호들을 발생시키고, 상기 구동신호들에 응답하여 상기 펄스 폭 변조신호를 발생시키는 펄스 폭 변조 기본회로; 및상기 펄스 폭 변조신호에 응답하여 상기 피드백 신호를 발생시키는 피드백 회로를 구비하는 것을 특징으로 하는 D 급 오디오 증폭기.
- 제 16 항에 있어서, 상기 피드백 회로는저항으로 구성된 것을 특징으로 하는 D 급 오디오 증폭기.
- 제 16 항에 있어서, 상기 펄스 폭 변조 기본회로는상기 피드백 신호와 상기 입력신호를 수신하여 적분하고 상기 적분 신호를 발생시키는 적분기;상기 적분 신호를 상기 상부 제한전압과 비교하여 제 1 비교기 출력신호를 발생시키고, 상기 적분 신호를 상기 하부 제한전압과 비교하여 제 2 비교기 출력신호를 발생시키는 비교부;상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하고 상기 제 1 비교기 출력신호에 대응하는 제 1 래치 출력신호와 상기 제 2 비교기 출력신호에 대응하는 제 2 래치 출력신호를 발생시키는 래치회로;상기 제 1 및 제 2 래치 출력신호를 수신하여 버퍼링하고 제 1 및 제 2 구동신호를 발생시키는 구동회로; 및상기 제 1 및 제 2 구동신호에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 상기 펄스 폭 변조신호를 발생시키는 스위칭 회로를 구비하는 것을 특징으로 하는 D 급 오디오 증폭기.
- 제 15 항에 있어서, 상기 저역통과 필터는상기 펄스 폭 변조회로의 출력노드에 연결된 제 1 단자와 스피커에 연결된 제 2 단자를 갖는 인덕터; 및상기 인덕터의 상기 제 2 단자와 저전원전압 사이에 연결된 커패시터를 구비하는 것을 특징으로 하는 D 급 오디오 증폭기.
- 피드백 신호와 입력신호를 수신하여 적분하고 적분 신호를 발생시키는 단계;상기 적분 신호를 제 1 기준전압과 비교하여 제 1 비교기 출력신호를 발생시키는 단계;상기 적분 신호를 제 2 기준전압과 비교하여 제 2 비교기 출력신호를 발생시키는 단계;상기 제 1 및 제 2 비교기 출력신호를 수신하여 버퍼링하고 제 1 및 제 2 구동신호를 발생시키는 단계;상기 제 1 및 제 2 구동신호에 응답하여 출력 노드를 제 1 전원전압 또는 제 2 전원전압에 연결하고 펄스 폭 변조신호를 발생시키는 단계; 및상기 펄스 폭 변조신호에 응답하여 상기 피드백 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 펄스 폭 변조방법은상기 제 1 비교기 출력신호와 상기 제 2 비교기 출력신호를 래치하고 상기 제 1 비교기 출력신호에 대응하는 제 1 래치 출력신호와 상기 제 2 비교기 출력신호에 대응하는 제 2 래치 출력신호를 발생시키는 단계를 더 포함하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 제 1 비교기 출력신호를 발생시키는 단계는상기 적분신호를 상기 제 1 기준전압과 비교하고, 상기 적분신호가 상기 제 1 기준전압보다 커지면 제 1 로직 상태의 펄스 신호를 출력하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 제 2 비교기 출력신호를 발생시키는 단계는상기 적분신호를 상기 제 2 기준전압과 비교하고, 상기 적분신호가 상기 제 2 기준전압보다 작아지면 제 1 로직 상태의 펄스 신호를 출력하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 제 1 기준전압은상기 적분신호의 상부 제한전압이고, 상기 제 2 기준전압은 상기 적분신호의 하부 제한전압인 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 적분신호는상기 입력신호가 정의 전압을 가질 때는 상기 적분신호가 하강할 때 그 기울기가 증가하고 상기 적분신호가 상승할 때 그 기울기가 감소하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 적분신호는상기 입력신호가 부의 전압을 가질 때는 상기 적분신호가 하강할 때 그 기 울기가 감소하고 상기 적분신호가 상승할 때 그 기울기가 증가하는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 20 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호의 변화에 선형적으로 변화하는 듀티 비를 갖는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 27 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호가 정의 전압을 가질 때는 상기 적분신호가 하강할 때 1/2 보다 작은 듀티 비를 가지고, 상기 적분신호가 상승할 때 1/2 보다 큰 듀티 비를 가지는 것을 특징으로 하는 펄스 폭 변조방법.
- 제 27 항에 있어서, 상기 펄스 폭 변조신호는상기 입력신호가 부의 전압을 가질 때는 상기 적분신호가 하강할 때 1/2 보다 큰 듀티 비를 가지고, 상기 적분신호가 상승할 때 1/2 보다 작은 듀티 비를 가지는 것을 특징으로 하는 펄스 폭 변조방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050015340A KR100617960B1 (ko) | 2005-02-24 | 2005-02-24 | 자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조 방법 |
US11/357,495 US7323919B2 (en) | 2005-02-24 | 2006-02-17 | Pulse-width modulation circuits of self-oscillation type and pulse-width modulation methods |
DE102006009419A DE102006009419A1 (de) | 2005-02-24 | 2006-02-23 | Pulsweitenmodulationsschaltung, Klasse-D-Audioverstärker und Pulsweitenmodulationsverfahren |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050015340A KR100617960B1 (ko) | 2005-02-24 | 2005-02-24 | 자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060094291A KR20060094291A (ko) | 2006-08-29 |
KR100617960B1 true KR100617960B1 (ko) | 2006-08-30 |
Family
ID=36848329
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050015340A KR100617960B1 (ko) | 2005-02-24 | 2005-02-24 | 자가 발진형 펄스 폭 변조회로 및 펄스 폭 변조 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7323919B2 (ko) |
KR (1) | KR100617960B1 (ko) |
DE (1) | DE102006009419A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100960799B1 (ko) * | 2009-06-03 | 2010-06-01 | (주) 가인테크 | 지터링 방식의 발진기 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100746201B1 (ko) * | 2006-05-13 | 2007-08-03 | 삼성전자주식회사 | Pwm변조기와 이를 구비하는 d급 증폭기 |
KR100878250B1 (ko) * | 2007-01-05 | 2009-01-12 | (주)위더스비젼 | 시그마-델타 펄스 폭 변조기 및 시그마-델타 변조기 |
JP5152741B2 (ja) * | 2007-04-03 | 2013-02-27 | フリースケール セミコンダクター インコーポレイテッド | パルス幅変調波出力回路 |
JP4916961B2 (ja) * | 2007-06-20 | 2012-04-18 | ルネサスエレクトロニクス株式会社 | 半導体装置およびそれを用いた電源装置 |
KR100963847B1 (ko) | 2008-02-12 | 2010-06-16 | 주식회사 씨자인 | 교차 입력신호 변조기 |
KR20100008749A (ko) * | 2008-07-16 | 2010-01-26 | 삼성전자주식회사 | 스위칭 파워 증폭 장치 및 그 제어 방법 |
KR100945683B1 (ko) | 2009-06-17 | 2010-03-05 | 주식회사 엠디아이 | 불요파 노이즈 감소회로를 구비한 오디오 앰프 |
JP5388362B2 (ja) * | 2010-03-11 | 2014-01-15 | パナソニック株式会社 | デジタルアンプ |
GB2493529A (en) | 2011-08-09 | 2013-02-13 | Nujira Ltd | A voltage-selecting tracking power supply with an asynchronous delta-sigma controller |
US9154119B2 (en) * | 2012-02-17 | 2015-10-06 | Power Integrations, Inc. | Latching comparator |
TWI482435B (zh) * | 2012-05-25 | 2015-04-21 | Global Unichip Corp | 工作週期校正電路 |
US8760230B2 (en) * | 2012-06-28 | 2014-06-24 | Wen-Hsiung Hsieh | Switching amplifier with pulsed current source and sink |
TWI532323B (zh) | 2013-08-14 | 2016-05-01 | 財團法人工業技術研究院 | 數位脈波寬度產生器及其產生方法 |
KR101901706B1 (ko) * | 2017-03-31 | 2018-11-07 | 삼성전기 주식회사 | 스퓨리어스 저감 기능을 갖는 파워 증폭 장치 |
EP3422568B1 (en) * | 2017-06-30 | 2021-10-27 | Nxp B.V. | Circuit |
US10439597B1 (en) * | 2018-04-13 | 2019-10-08 | Qualcomm Incorporated | Duty locked loop circuit |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4531096A (en) | 1982-10-09 | 1985-07-23 | Nippon Gakki Seizo Kabushiki Kaisha | Pulse-width modulation circuit |
JP2003110375A (ja) | 2001-09-27 | 2003-04-11 | Yamaha Corp | 自走式pwm増幅器 |
JP2003318666A (ja) | 2002-04-24 | 2003-11-07 | Victor Co Of Japan Ltd | デジタルオーディオアンプ |
WO2004049569A1 (en) | 2002-11-22 | 2004-06-10 | Koninklijke Philips Electronics N.V. | Pwm generator |
KR20040096719A (ko) * | 2003-05-10 | 2004-11-17 | 삼성전자주식회사 | 이상 상태에서 정상 상태로의 복귀 시에 발생되는 과도응답 현상을 방지하는 d급 파워 증폭기 및 그 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5922441A (ja) * | 1982-07-28 | 1984-02-04 | Hitachi Ltd | デジタル出力型積分回路 |
US5160896A (en) | 1992-02-18 | 1992-11-03 | Harman International Industries, Incorporated | Class D amplifier |
US5973368A (en) * | 1996-06-05 | 1999-10-26 | Pearce; Lawrence G. | Monolithic class D amplifier |
US5886586A (en) * | 1996-09-06 | 1999-03-23 | The Regents Of The University Of California | General constant frequency pulse-width modulators |
US5982231A (en) * | 1997-07-23 | 1999-11-09 | Linfinity Microelectronics, Inc. | Multiple channel class D audio amplifier |
JP3820947B2 (ja) | 2001-09-21 | 2006-09-13 | ヤマハ株式会社 | D級増幅器 |
WO2003030373A1 (fr) * | 2001-09-28 | 2003-04-10 | Sony Corporation | Appareil de modulation delta-sigma et appareil d'amplification de signaux |
JP4048781B2 (ja) | 2002-01-08 | 2008-02-20 | ヤマハ株式会社 | D級増幅器 |
JP3982342B2 (ja) * | 2002-03-28 | 2007-09-26 | ヤマハ株式会社 | D級増幅器における三角波生成回路および該三角波生成回路を用いたd級増幅器 |
CN1277351C (zh) * | 2002-10-03 | 2006-09-27 | 三菱电机株式会社 | D类放大器 |
US7038535B2 (en) * | 2003-03-29 | 2006-05-02 | Wai Laing Lee | PWM digital amplifier with high-order loop filter |
US7058464B2 (en) * | 2003-07-17 | 2006-06-06 | Ess Technology, Inc. | Device and method for signal processing |
-
2005
- 2005-02-24 KR KR1020050015340A patent/KR100617960B1/ko active IP Right Grant
-
2006
- 2006-02-17 US US11/357,495 patent/US7323919B2/en active Active
- 2006-02-23 DE DE102006009419A patent/DE102006009419A1/de not_active Withdrawn
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4531096A (en) | 1982-10-09 | 1985-07-23 | Nippon Gakki Seizo Kabushiki Kaisha | Pulse-width modulation circuit |
JP2003110375A (ja) | 2001-09-27 | 2003-04-11 | Yamaha Corp | 自走式pwm増幅器 |
JP2003318666A (ja) | 2002-04-24 | 2003-11-07 | Victor Co Of Japan Ltd | デジタルオーディオアンプ |
WO2004049569A1 (en) | 2002-11-22 | 2004-06-10 | Koninklijke Philips Electronics N.V. | Pwm generator |
KR20040096719A (ko) * | 2003-05-10 | 2004-11-17 | 삼성전자주식회사 | 이상 상태에서 정상 상태로의 복귀 시에 발생되는 과도응답 현상을 방지하는 d급 파워 증폭기 및 그 방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100960799B1 (ko) * | 2009-06-03 | 2010-06-01 | (주) 가인테크 | 지터링 방식의 발진기 |
Also Published As
Publication number | Publication date |
---|---|
DE102006009419A1 (de) | 2006-09-07 |
KR20060094291A (ko) | 2006-08-29 |
US20060197570A1 (en) | 2006-09-07 |
US7323919B2 (en) | 2008-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7323919B2 (en) | Pulse-width modulation circuits of self-oscillation type and pulse-width modulation methods | |
KR100588334B1 (ko) | 슈도 슈미트 트리거 회로를 이용한 디시-디시 컨버터 및펄스 폭 변조방법 | |
US9231535B2 (en) | Silent start class-D amplifier | |
US5262733A (en) | Pulse-width modulation amplifier | |
US9716954B2 (en) | DC impedance detection circuit and method for speaker | |
GB2429351A (en) | Feedback controller for PWM amplifier | |
US9502979B2 (en) | Output switching circuit | |
US7242248B1 (en) | Class D amplifier | |
US6346852B1 (en) | Class-D amplifier with enhanced bandwidth | |
US6956431B2 (en) | Pulse width modulation amplifier | |
US6489840B2 (en) | Power amplification equipment | |
US20210203293A1 (en) | Deglitching circuit and method in a class-d amplifier | |
KR20200122055A (ko) | 시간 영역에서 제어되는 3-레벨 벅 컨버터 및 이의 제어 장치 | |
JP4333392B2 (ja) | 昇圧回路 | |
EP2068440B1 (en) | Pulse width modulation circuit and switching amplifier using the same | |
US20060284672A1 (en) | Control circuit and method for a switching amplifier | |
JP2006060549A (ja) | ディジタルアンプ | |
US9825600B2 (en) | Class D amplifier and electronic devices including the same | |
KR100740401B1 (ko) | 디지털/아날로그 변환 회로 | |
KR101057313B1 (ko) | D급 증폭기 에너지 제어 | |
US10177644B1 (en) | Input current extraction from inductor current in a voltage converter | |
JP2004180294A (ja) | 電力増幅装置 | |
JP5157960B2 (ja) | D級増幅器 | |
US20170317651A1 (en) | A system and method for close-down pop reduction | |
US8724831B2 (en) | Amplification circuit and method therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120801 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130731 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140731 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160801 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20180731 Year of fee payment: 13 |