[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR100499455B1 - Decoder in digital broadcasting system - Google Patents

Decoder in digital broadcasting system Download PDF

Info

Publication number
KR100499455B1
KR100499455B1 KR1019970079166A KR19970079166A KR100499455B1 KR 100499455 B1 KR100499455 B1 KR 100499455B1 KR 1019970079166 A KR1019970079166 A KR 1019970079166A KR 19970079166 A KR19970079166 A KR 19970079166A KR 100499455 B1 KR100499455 B1 KR 100499455B1
Authority
KR
South Korea
Prior art keywords
signal
digital
decoder
unit
link unit
Prior art date
Application number
KR1019970079166A
Other languages
Korean (ko)
Other versions
KR19990058973A (en
Inventor
황성배
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019970079166A priority Critical patent/KR100499455B1/en
Publication of KR19990058973A publication Critical patent/KR19990058973A/en
Application granted granted Critical
Publication of KR100499455B1 publication Critical patent/KR100499455B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

디지탈 방송 수신기의 디코더 장치에 관한 것으로 수신된 신호를 디지탈 신호로 변환하는 아날로그/디지탈 변환부와, 아날로그/디지탈 변환부에서 변환된 디지탈 신호의 타이밍 복구와 캐리어 복구를 수행한 후 에러정정을 수행하는 링크부와, 상기 링크부에서 출력되는 신호 또는 외부 입력된 신호를 선택 출력하는 선택부와, 상기 선택부에서 출력된 신호를 역다중화하여 오디오 신호와 비디오 신호 및 여러 부가 정보를 추출하는 트랜스포트 디코더가 일체로 구성되어 코스트 및 사이즈를 크게 줄일 수 있는 효과가 있다. 또한, 인터페이스를 간소화시킬 수 있고, 한정 수신 시스템도 간편하게 이용할 수 있으며 디지탈 저장 미디어와도 연결이 용일한 효과가 있다.A decoder device for a digital broadcasting receiver, the method comprising: an analog / digital converter for converting a received signal into a digital signal, and performing error correction after performing timing recovery and carrier recovery of the digital signal converted by the analog / digital converter; A link unit, a selection unit for selecting and outputting a signal output from the link unit or an external input signal, and a transport decoder for demultiplexing a signal output from the selection unit to extract an audio signal, a video signal, and various additional information Is integrally formed, and the cost and size can be greatly reduced. In addition, the interface can be simplified, the limited reception system can be easily used, and the connection with digital storage media can be easily achieved.

Description

디지탈 방송 수신기의 디코더 장치{Decoder in Digital Broadcasting System}Decoder device of digital broadcasting receiver {Decoder in Digital Broadcasting System}

본 발명은 디지탈 방송 수신 시스템에 관한 것으로 특히, 디코더의 소형화를 위한 디지탈 방송 수신기의 디코더 장치에 관한 것이다.The present invention relates to a digital broadcast receiving system, and more particularly, to a decoder device of a digital broadcast receiver for downsizing the decoder.

일반적인 디지탈 방송 수신 시스템을 첨부된 도면을 참조하여 설명하면 다음과 같다.A general digital broadcast reception system will be described with reference to the accompanying drawings as follows.

도 1은 일반적인 디지탈 방송 수신 시스템의 구성을 설명하기 위한 블록도로써, 튜너(11)와, ADC(Digital/Analog Converter)(12)와, 링크부(13)와, 트랜스포트 디코더부(14)와, 마이콤(17)과, 비디오 디코더부(15) 및 오디오 디코더부(16)로 구성된다.FIG. 1 is a block diagram for explaining a configuration of a general digital broadcasting reception system, and includes a tuner 11, an ADC (Digital / Analog Converter) 12, a link unit 13, and a transport decoder unit 14. And a microcomputer 17, a video decoder unit 15 and an audio decoder unit 16. As shown in FIG.

이와같이 구성된 일반적인 디지탈 방송 수신 시스템의 동작을 간략하게 설명하면 먼저, 안테나로 수신된 디지탈 방송신호를 LNB(Low Noise Block)의 국부 발진 주파수로 주파수 변환을 한다.The operation of the general digital broadcasting reception system configured as described above will be briefly described. First, the digital broadcasting signal received by the antenna is converted into a frequency of a local oscillation frequency of a low noise block (LNB).

수신기의 마이콤(17)은 각 중계기마다 다른 값을 갖는 중계기 선국값을 튜너(11) 내부에 있는 PLL(Phase Locked Loop)(도시 하지 않음)에 전송하여 사용자가 선국하고자 하는 채널에 해당하는 중계기를 일정한 주파수인 중간주파수로 전환되도록 한다. The microcomputer 17 of the receiver transmits a repeater preset value having a different value for each repeater to a phase locked loop (PLL) (not shown) inside the tuner 11, so that the repeater corresponding to the channel to be tuned by the user is selected. Switch to the intermediate frequency, which is a constant frequency.

중간 주파수로 전환된 신호는 ADC(12)에서 디지탈 신호로 변환되어 링크부(13)로 입력되고, 링크부(13)는 타이밍 복구와 캐리어 복구를 수행한 후 에러정정을 수행한다.The signal converted to the intermediate frequency is converted into a digital signal by the ADC 12 and input to the link unit 13, and the link unit 13 performs error correction after performing timing recovery and carrier recovery.

상기 에러 정정으로 원래의 소오스 데이터로 복원되어 트랜스포트 디코더부(14)로 입력되어 마이콤(17)의 제어에 따라 원하는 채널 데이터만을 역다중화하여 오디오 신호와 비디오 신호 및 여러 부가 정보를 추출한다.The original source data is restored by the error correction and input to the transport decoder unit 14 to demultiplex only desired channel data under the control of the microcomputer 17 to extract an audio signal, a video signal, and various additional information.

비디오 디코더부(15)는 트랜스포트 디코더부(14)에서 출력된 비디오 신호를 입력받아 복원하여 화면에 디스플레이하고, 오디오 디코더부(16)는 트랜스포트 디코더부(14)에서 출력된 오디오 신호를 입력받아 복원한 후 아날로그 신호로 변환되어 음성신호로 스피커를 통해 출력한다.The video decoder unit 15 receives the video signal output from the transport decoder unit 14, restores it, and displays it on the screen, and the audio decoder unit 16 inputs the audio signal output from the transport decoder unit 14. After receiving and restoring, it is converted into an analog signal and output through a speaker as a voice signal.

또한, 마이콤(17)은 각 부분들을 제어하거나 사용자 인터페이스를 제공한다.In addition, the microcomputer 17 controls the respective parts or provides a user interface.

이러한 종래의 디지탈 방송 수신 시스템은 링크부(13) 및 트랜스포트 디코더부(14) 등의 여러 IC 를 한 시스템에 구성하여야 하므로 하드웨어적으로 크기도 커지고, 코스트(Cost) 상승이 발생되는 문제점이 있다.Such a conventional digital broadcasting reception system has a problem in that the size of the hardware is increased and the cost rises because several ICs such as the link unit 13 and the transport decoder unit 14 must be configured in one system. .

본 발명은 종래기술의 문제점을 해결하기 위하여 안출한 것으로 코스트 감소와 소형화를 위한 디지탈 방송 수신기의 디코더 장치를 제공하는데 그 목적이 있다.The present invention has been made to solve the problems of the prior art, and an object thereof is to provide a decoder device of a digital broadcast receiver for cost reduction and miniaturization.

상기 목적을 달성하기 위한 본 발명에 따른 디지탈 방송 수신기의 디코더 장치는 링크부와 트랜스포트 디코더를 일체화하여 IC간의 연결 핀수를 줄이는데 특징이 있다.A decoder device of a digital broadcast receiver according to the present invention for achieving the above object is characterized by reducing the number of connection pins between ICs by integrating the link unit and the transport decoder.

이하, 본 발명에 따른 디지탈 방송 수신기의 디코더 장치를 첨부된 도면을 참조하여 설명하면 다음과 같다.Hereinafter, a decoder device of a digital broadcast receiver according to the present invention will be described with reference to the accompanying drawings.

도 2는 본 발명에 따른 일실시예로 디지탈 방송 수신기의 디코더 장치의 구성을 설명하기 위한 블록도이고, 도 3은 도 2의 링크부의 상세 구성을 설명하기 위한 블록도이다.2 is a block diagram illustrating a configuration of a decoder device of a digital broadcast receiver according to an embodiment of the present invention, and FIG. 3 is a block diagram illustrating a detailed configuration of a link unit of FIG. 2.

본 발명의 디지탈 방송 수신기의 디코더 장치는 종래기술에 대한 도 1의 튜너(11)에서 출력된 신호를 디지탈 신호로 변환하는 ADC(21)와, 전체 시스템의 각 부분을 제어하거나 사용자 인터페이스를 제공하는 마이콤(26)과, ADC(21)에서 변환된 디지탈 신호의 타이밍 복구와 캐리어 복구를 수행한 후 에러정정을 수행하는 링크부(22)와, 외부신호 또는 다른 수신기의 스크램블링된 신호를 해독하여 출력하는 디스크램블러(25)와, 링크부(22)에서 출력되는 신호 또는 디스크램블러(25)에서 출력된 신호를 선택 출력하는 먹스(23)와, 마이콤(26)의 제어에 따라 원하는 채널 데이터만을 역다중화하여 오디오 신호와 비디오 신호 및 여러 부가 정보를 추출하는 트랜스포트 디코더(24)로 구성된다.The decoder device of the digital broadcast receiver of the present invention is an ADC 21 for converting a signal output from the tuner 11 of FIG. 1 into a digital signal, and controls each part of the entire system or provides a user interface. The microcomputer 26, the link unit 22 which performs error correction after performing timing recovery and carrier recovery of the digital signal converted by the ADC 21, and decodes and outputs an scrambled signal of an external signal or another receiver. Only the desired channel data under the control of the descrambler 25, the MUX 23 for selectively outputting the signal output from the link unit 22, or the signal output from the descrambler 25, and the microcomputer 26. And a transport decoder 24 which multiplexes and extracts audio and video signals and various additional information.

상기 ADC(21)와 링크부(22)와 먹스(23)와 트랜스포트 디코더(24)는 일체화된 IC로 구성한다.The ADC 21, the link unit 22, the mux 23, and the transport decoder 24 are composed of integrated ICs.

여기서, 상기 링크부(22)는 도 3과 같이 ADC(21)에서 변환된 신호의 타이밍 복구와 캐리어 복구를 수행하는 복조부(221)와, 복조부(221)에서 복조된 신호의 에러를 정정하여 출력하는 FEC부(222)로 구성된다.In this case, the link unit 22 corrects the error of the demodulator 221 which performs timing recovery and carrier recovery of the signal converted by the ADC 21 and the demodulated signal of the demodulator 221 as shown in FIG. And an FEC unit 222 for outputting.

이와 같이 구성된 본 발명에 따른 디지탈 방송 수신기의 디코더 장치의 동작을 설명하면 먼저, 마이콤(26)은 각 중계기마다 다른 값을 갖는 중계기 선국값을 튜너(11) 내부에 있는 PLL(Phase Locked Loop)(도시 하지 않음)에 전송하여 사용자가 선국하고자 하는 채널에 해당하는 중계기를 일정한 주파수인 중간주파수로 전환되도록 한다. Referring to the operation of the decoder device of the digital broadcast receiver according to the present invention configured as described above, first, the microcomputer 26 sets a repeater tuned value having a different value for each repeater to the PLL (Phase Locked Loop) in the tuner 11 ( (Not shown) so that the repeater corresponding to the channel that the user wants to tune to is switched to the intermediate frequency.

중간 주파수로 전환된 신호는 ADC(21)에서 디지탈 신호로 변환되어 링크부(22)로 입력되고, 링크부(22)는 복조부(221)에서 타이밍 복구와 캐리어 복구를 수행한 후 FEC(222)를 통해 에러정정을 수행하여 먹스(23)로 출력한다.The signal converted to the intermediate frequency is converted into a digital signal by the ADC 21 and input to the link unit 22. The link unit 22 performs the timing recovery and the carrier recovery in the demodulator 221, and then the FEC 222. Error correction is performed through) and output to the mux (23).

상기 복조부(221)가 국내 위성 방송 시스템에서 사용되는 경우 QPSK 복조기를 사용한다. When the demodulator 221 is used in a domestic satellite broadcasting system, a QPSK demodulator is used.

먹스(23)는 링크부(22)에서 출력된 신호와 외부 다른 수신장치에서 입력되는 신호를 선택하여 트랜스포트 디코더(24)로 출력한다.The mux 23 selects a signal output from the link unit 22 and a signal input from another external receiver and outputs the signal to the transport decoder 24.

그리고, 한정 수신 시스템에 이용되는 디스크램블러(25)를 이용할 경우 링크부(22)에서 복원된 신호가 외부 디스크램블러(25)에서 디스크램블되고 이 신호가 다시 먹스(23)를 거쳐 트랜스포트 디코더(24)로 출력한다.In the case of using the descrambler 25 used in the limited reception system, the signal restored by the link unit 22 is descrambled by the external descrambler 25, and the signal is again passed through the mux 23 and the transport decoder ( Output to 24).

상기 먹스(23)는 디스크램블러(25)외에 DVCR 등과 같은 다른 수신장치의 출력도 입력받아 트랜스포트 디코더(24)로 출력하므로 미래의 저장 미디어와의 인터페이스도 용이하게 할 뿐만 아니라 복조 시스템이 다른 방송의 수신기에도 장착이 가능하도록 해준다.In addition to the descrambler 25, the MUX 23 receives the output of another receiver such as a DVCR and outputs the same to the transport decoder 24, thereby facilitating an interface with future storage media as well as a broadcast having a different demodulation system. It can also be mounted on the receiver.

즉, 다른 링크부(22)를 외부에 연결해주면 그로부터 나온 신호를 트랜스포트 디코더(24)가 디코딩할 수 있다.That is, when the other link unit 22 is connected to the outside, the transport decoder 24 can decode the signal resulting therefrom.

그리고, FEC(222)에서 출력된 신호는 먹스(23)를 통해 트랜스포트 디코더(24)로 출력할 수 있고, 외부로 내보낼 수 있다.The signal output from the FEC 222 may be output to the transport decoder 24 through the mux 23 and may be exported to the outside.

트랜스포트 디코더(24)는 먹스(23)로 부터 입력된 링크부(22)의 출력신호 또는 외부에서 입력된 신호를 입력받아 마이콤(26)의 제어에 따라 원하는 채널 데이터만을 역다중화하여 오디오 신호와 비디오 신호 및 여러 부가 정보를 각각 비디오/오디오 디코더부(15,16)로 출력한다.The transport decoder 24 receives the output signal of the link unit 22 input from the mux 23 or the signal input from the outside, and demultiplexes only the desired channel data under the control of the microcomputer 26 to perform audio signal and The video signal and various additional information are output to the video / audio decoders 15 and 16, respectively.

상기 ADC(21)와 링크부(22)와 먹스(23) 및 트랜스포트 디코더(24)는 일체화된 IC로 구성되어 마이콤(26) 인터페이스는 한 포트를 사용하여 이 일체화된 ADC(21)와 링크부(22)와 먹스(23) 및 트랜스포트 디코더(24) 등과 연결되어 리드/라이트 등을 할 수 있다.The ADC 21, the link unit 22, the mux 23, and the transport decoder 24 are composed of integrated ICs, and the microcomputer 26 interface is linked with the integrated ADC 21 using one port. It may be connected to the unit 22, the mux 23, the transport decoder 24, and the like to perform read / write.

본 발명에 따른 디지탈 방송 수신기의 디코더 장치는 ADC와 링크부와 먹스 및 트랜스포트 디코더를 일체화된 IC로 구성하여 코스트 및 사이즈를 크게 줄일 수 있는 효과가 있다.The decoder device of the digital broadcast receiver according to the present invention has the effect of greatly reducing the cost and size by configuring the ADC, the link unit, the mux and the transport decoder as integrated ICs.

또한, 인터페이스를 간소화시킬 수 있고, 한정 수신 시스템도 간편하게 이용할 수 있으며 디지탈 저장 미디어와도 연결이 용일한 효과가 있다.In addition, the interface can be simplified, the limited reception system can be easily used, and the connection with digital storage media can be easily achieved.

도 1은 일반적인 디지탈 방송 수신 시스템의 구성을 설명하기 위한 블록도1 is a block diagram illustrating a configuration of a general digital broadcast receiving system.

도 2는 본 발명에 따른 일실시예로 디지탈 방송 수신기의 디코더 장치의 구성을 설명하기 위한 블록도2 is a block diagram illustrating a configuration of a decoder device of a digital broadcast receiver according to an embodiment of the present invention.

도 3은 도 2의 링크부의 상세 구성을 설명하기 위한 블록도3 is a block diagram illustrating a detailed configuration of a link unit of FIG. 2.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

21 : ADC 22 : 링크부21: ADC 22: link portion

23 : 먹스 24 : 트랜스포트 디코더23: mux 24: transport decoder

25 : 디스크램블러 26 : 마이콤25: Descrambler 26: Micom

Claims (2)

디지탈 방송 수신 시스템에 있어서, In the digital broadcast reception system, 수신된 신호를 디지탈 신호로 변환하는 아날로그/디지탈 변환부와,An analog / digital converter for converting a received signal into a digital signal, 아날로그/디지탈 변환부에서 변환된 디지탈 신호의 타이밍 복구와 캐리어 복구를 수행한 후 에러정정을 수행하는 링크부와, A link unit for performing error correction after performing timing recovery and carrier recovery of the digital signal converted by the analog / digital converter; 상기 링크부에서 출력되는 신호 또는 외부 입력된 신호를 선택 출력하는 선택부와, A selection unit for selectively outputting a signal output from the link unit or an externally input signal; 상기 선택부에서 출력된 신호를 역다중화하여 오디오 신호와 비디오 신호 및 여러 부가 정보를 추출하는 트랜스포트 디코더가 일체로 구성됨을 특징으로 하는 디지탈 방송 수신기의 디코더 장치.And a transport decoder for demultiplexing the signal output from the selecting unit and extracting an audio signal, a video signal, and various additional information. 제 1 항에 있어서,The method of claim 1, 상기 아날로그/디지털 변환부, 링크부, 먹스 및 트랜스포트 디코더로 구성된 일체의 IC와 하나의 포트로 연결되어 상기 구성 블록들을 제어하는 마이컴을 더 포함하여 구성됨을 특징으로 하는 디지털 방송 수신기의 디코더 장치.And a microcomputer connected to a single port connected to an integrated IC consisting of the analog / digital conversion unit, a link unit, a mux, and a transport decoder to control the building blocks.
KR1019970079166A 1997-12-30 1997-12-30 Decoder in digital broadcasting system KR100499455B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970079166A KR100499455B1 (en) 1997-12-30 1997-12-30 Decoder in digital broadcasting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970079166A KR100499455B1 (en) 1997-12-30 1997-12-30 Decoder in digital broadcasting system

Publications (2)

Publication Number Publication Date
KR19990058973A KR19990058973A (en) 1999-07-26
KR100499455B1 true KR100499455B1 (en) 2005-09-08

Family

ID=37304674

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970079166A KR100499455B1 (en) 1997-12-30 1997-12-30 Decoder in digital broadcasting system

Country Status (1)

Country Link
KR (1) KR100499455B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05115065A (en) * 1991-10-22 1993-05-07 Toshiba Corp Processing content variable type signal processing unit
JPH06292102A (en) * 1993-03-31 1994-10-18 Casio Comput Co Ltd Television receiver
JPH07184149A (en) * 1993-12-22 1995-07-21 Casio Comput Co Ltd Reception channel selection device for liquid crystal television receiver
KR970025147A (en) * 1995-10-24 1997-05-30 구자홍 Image signal processing device for multimedia television receiver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05115065A (en) * 1991-10-22 1993-05-07 Toshiba Corp Processing content variable type signal processing unit
JPH06292102A (en) * 1993-03-31 1994-10-18 Casio Comput Co Ltd Television receiver
JPH07184149A (en) * 1993-12-22 1995-07-21 Casio Comput Co Ltd Reception channel selection device for liquid crystal television receiver
KR970025147A (en) * 1995-10-24 1997-05-30 구자홍 Image signal processing device for multimedia television receiver

Also Published As

Publication number Publication date
KR19990058973A (en) 1999-07-26

Similar Documents

Publication Publication Date Title
KR100671176B1 (en) Digital receiver
US6380984B1 (en) Digital television broadcast receiving apparatus
KR100590183B1 (en) Digital broadcasting receiver for implementing PIP using a plurality of decoders
JPH11331721A (en) Digital broadcast receiving terminal device
US8032074B2 (en) Method and device for setting connection type of dual tuner
KR101225594B1 (en) System and method for receiving multiple channels
KR100499455B1 (en) Decoder in digital broadcasting system
KR100252995B1 (en) Digital/satellite broadcast reception of the common equipment
JP4652323B2 (en) How to use synchronous sampling design in fixed rate sampling mode
KR100254498B1 (en) Multiple receiver for digital broadcasting signal
KR20020018231A (en) Multi digital broadcasting receiver
KR19990056472A (en) Channel Control Method of Satellite Broadcast Receiver
JPH0969987A (en) Television signal receiver
KR100398603B1 (en) Analog and Digital Audio broadcasting Composition Receiver
JP4635317B2 (en) Digital broadcasting receiver
KR20030025602A (en) Digital Audio brodcasting Receiver having a function of receiving moving image
JP3959761B2 (en) Satellite broadcasting receiver
JPH07240913A (en) Scramble signal receiver
JP5055825B2 (en) Television receiver
KR100269811B1 (en) Method for reducting memory of bit map in a satellite broadcasting receiver
JP2000244841A (en) Digital broadcast transmission and reception device and transport processing and digital broadcast transmitting and receiving device for digital broadcast transmitter receiver
KR200150587Y1 (en) Digital satellite image receiver
KR100227346B1 (en) Digital satellite broadcasting receiving apparatus
KR19990056471A (en) Audio Control Method of Satellite Broadcast Receiver
JPH05103328A (en) Satellite broadcast receiving system

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090331

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee