KR100482331B1 - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents
플라즈마 디스플레이 패널 및 그 구동방법 Download PDFInfo
- Publication number
- KR100482331B1 KR100482331B1 KR10-2002-0048200A KR20020048200A KR100482331B1 KR 100482331 B1 KR100482331 B1 KR 100482331B1 KR 20020048200 A KR20020048200 A KR 20020048200A KR 100482331 B1 KR100482331 B1 KR 100482331B1
- Authority
- KR
- South Korea
- Prior art keywords
- period
- sustain
- electrodes
- discharge
- scan
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/292—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
- G09G3/2927—Details of initialising
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/294—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 콘트라스트를 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 방전셀을 초기화하고, 유지방전 시키기 위한 제 1 및 제 2 전극을 포함하는 제 1 행전극쌍과, 상기 제 1 전극쌍과 평행하게 위치하며, 상기 제 1 전극쌍과 동시에 방전셀의 유지방전을 일으키기 위한 제 3 및 제 4 전극을 포함하는 제 2 행전극쌍과, 상기 제 1 및 제 2 전극쌍과 수직하는 열전극을 구비한다.
Description
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 콘트라스트를 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
최근들어, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, "PDP"라 한다)이 주목받고 있다. PDP는 통상 디지털 비디오데이터에 따라 화소들 각각의 방전기간을 조절함으로써 화상을 표시하게 된다. 이러한 PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 교류형 PDP가 대표적이다.
도 1은 통상적으로 교류형 PDP에 매트릭스 형태로 배열되어진 셀 구조를 나타내는 사시도이며, 도 2는 도 1에 도시된 PDP의 단면도를 나타낸다.
도 1 및 도 2를 참조하면, PDP의 하나의 방전셀(P)은 상부기판(10) 상에 순차적으로 형성된 서스테인전극쌍(Y, Z), 상부 유전체층(18) 및 보호막(20)을 가지는 상판과, 하부기판(12) 상에 순차적으로 형성된 어드레스전극(X), 하부 유전체층(22), 격벽(24) 및 형광체층(26)을 가지는 하판을 구비한다. 상부기판(10)과 하부기판(12)은 격벽(24)에 의해 평행하게 이격된다. 서스테인전극쌍(Y,Z) 각각은 상대적으로 넓은 폭을 가지며 90% 이상의 광투과율이 좋은 투명전극물질(ITO)로 이루어진 투명전극(14A, 16A)과, 상대적으로 좁은 폭을 가지는 버스전극(14B, 16B)으로 이루어진다. 여기서, 투명전극물질(ITO)은 저항값이 크므로 전력을 효율적으로 전달하지 못한다. 따라서, 투명전극(14A, 16A) 상에 도전성이 좋은 물질, 예를 들면 은(Ag)나 구리(Cu)로 이루어진 버스전극(14B, 16B)을 형성시킴으로써 투명전극(14A, 16A)의 저항성분을 보상한다. 이러한 서스테인전극쌍(Y,Z)은 스캔전극 및 서스테인전극으로 구성된다. 스캔전극(Y)에는 패널 주사를 위한 주사신호와 방전유지를 위한 유지신호가 주로 공급되고, 서스테인전극(Z)에는 유지신호가 주로 공급된다. 상부 유전체층(18)과 하부 유전체층(22)에는 전하가 축적된다. 보호막(20)은 스퍼터링에 의한 상부 유전체층(18)의 손상을 방지하여 PDP의 수명을 늘릴 뿐만 아니라 2차 전자의 방출 효율을 높이게 된다. 보호막(20)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(X)은 서스테인전극쌍(Y,Z)과 교차하게 형성된다. 이 어드레스전극(X)에는 디스플레이될 셀들을 선택하기 위한 데이터신호가 공급된다. 격벽(24)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 형광체층(26)은 하부 유전체층(22) 및 격벽(24)의 표면에 도포되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 그리고, 가스방전을 위한 불활성 가스가 내부의 방전공간에 주입되어진다.
이러한 PDP 셀은 어드레스전극(X)과 스캔전극(Y) 사이의 대향방전에 의해 선택된 후 서스테인전극쌍(Y,Z) 사이의 면방전에 의해 방전을 유지하게 된다. PDP 셀에서는 유지방전시 발생되는 자외선에 의해 형광체(26)가 발광함으로써 가시광이 셀 외부로 방출되게 된다. 이 결과, 셀들을 가지는 PDP는 화상을 표시하게 된다. 이 경우, PDP는 비디오데이터에 따라 셀의 방전유지기간, 즉 유지방전 횟수를 조절하여 영상 표시에 필요한 계조(Gray Scale)를 구현하게 된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 3에 도시된 바와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 4는 종래 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 4를 참조하면, PDP는 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간 및 서스테인기간에 형성된 벽전하를 제거하기 위한 소거기간으로 나누어 구동된다.
리셋기간에 있어서, 셋업기간(SU)에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 셋업방전에 의해 어드레스전극(X)과 서스테인전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다. 셋다운기간(SD)에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 스캔전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이 셋다운방전에 의해 어드레스방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스기간에는 부극성 스캔펄스(scan)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 스캔펄스(scan)에 동기되어 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다.
서스테인전극(Z)에는 셋다운기간과 어드레스 기간 동안에 정극성 직류전압(Zdc)이 공급된다.
서스테인기간에는 스캔전극들(Y)과 서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때마다 스캔전극(Y)과 서스테인전극(Z) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
소거기간에는 램프파형(ramp-ers)이 서스테인전극(Z)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다.
이와 같이, 종래 리셋기간에서는 전극 전면에서 발생되는 미약한 방전을 통해 PDP 전체 방전셀의 벽전하가 동일조건으로 형성된다. 이 미약한 방전에서 생성된 가시광선이 블랙휘도를 나타내게 되는데 이 값이 작을수록 콘트라스트는 향상된다.
그러나, 종래 전극전체를 통해 발생되는 리셋방전은 비표시기가인 리셋기간동안 어느 정도의 블랙휘도를 가지게 됨으로써 콘트라스트가 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 콘트라스트를 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그 구동방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널은 방전셀을 초기화하고, 유지방전 시키기 위한 제 1 및 제 2 전극을 포함하는 제 1 행전극쌍과, 상기 제 1 전극쌍과 평행하게 위치하며, 상기 제 1 전극쌍과 동시에 방전셀의 유지방전을 일으키기 위한 제 3 및 제 4 전극을 포함하는 제 2 행전극쌍과, 상기 제 1 및 제 2 전극쌍과 수직하는 열전극을 구비한다.본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 상기 제 1 및 제 2 행전극쌍 중 어느 하나의 행전극쌍의 주사전극에 초기화펄스를 인가하는 단계와, 상기 제 1 및 제 2 행전극쌍 각각의 주사전극에 스캔펄스를 인가하고 동시에 열전극에 데이터펄스를 인가하는 단계와, 상기 제 1 및 제 2 행전극쌍 각각의 주사전극에 서스테인펄스를 인가하는 단계를 포함한다.
삭제
삭제
삭제
삭제
삭제
삭제
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 5 내지 도 8을 참조하여 상세하게 설명하기로 한다.
도 5는 본 발명에 따른 PDP를 나타내는 평면도이며, 도 6은 도 5에 도시된 하나의 방전셀을 나타내는 단면도이다.
도 5 및 도 6을 참조하면, 본 발명에 따른 PDP의 하나의 방전셀은 상부기판(40) 상에 순차적으로 형성된 제1 및 제2 전극쌍(EM1,EM2), 상부 유전체층(48) 및 보호막(50)을 가지는 상판과, 하부기판(42) 상에 순차적으로 형성된 어드레스전극(X), 하부 유전체층(52), 격벽(54) 및 형광체층(56)을 가지는 하판을 구비한다. 상부기판(40)과 하부기판(42)은 격벽(54)에 의해 평행하게 이격된다.
상부기판(40) 상에 형성되는 제1 전극쌍(EM1)은 제1 및 제2 전극(E1,E2)으로 형성되며, 제2 전극쌍(EM2)은 제3 및 제4 전극(E3,E4)으로 형성된다. 이러한 제1 내지 제4 전극(E1,E2,E3,E4) 각각은 투명전극(44A,46A,60A,62A)과, 버스전극(44B,46B,60B,62B)으로 이루어진다. 이러한 투명전극(44A,46A,60A,62A)은 90% 이상의 광투과율이 좋은 투명전극물질(ITO)로 이루어진다. 버스전극(44B,46B,60B,62B)은 격벽(54)과 교차하는 방향으로 투명전극(44A,46A,60A,60B) 상에 형성된다. 이 버스전극(44B,46B,60B,62B)은 투명전극(44A,46A,60A,62A)이 저항값이 커 전력을 효율적으로 전달하지 못하므로 도전성이 좋은 물질, 예를 들면 은(Ag)나 구리(Cu)로 이루어져 투명전극(44A,46A,60A,62A)의 저항성분을 보상한다.
이러한 투명전극(44A,46A,60A,62A)과 버스전극(44B,46B,60B,62B)으로 이루어지는 제1 및 제2 전극쌍(EM1,EM2) 중 제1 및 제3 전극(E1,E3)에는 패널 주사를 위한 주사신호와 방전유지를 위한 유지신호가 주로 공급되고, 제2 및 제4 전극(E2,E4)에는 유지신호가 주로 공급된다.
제1 및 제2 전극쌍(EM1,EM2)이 형성된 상부기판(40) 상에는 상부 유전체층(48)과 보호막(50)이 적층된다. 상부 유전체층(48)과 하부 유전체층(52)에는 전하가 축적된다. 보호막(50)은 스퍼터링에 의한 상부 유전체층(48)의 손상을 방지하여 PDP의 수명을 늘릴 뿐만 아니라 2차 전자의 방출 효율을 높이게 된다. 보호막(50)으로는 통상 산화마그네슘(MgO)이 이용된다.
하부기판(42) 상에 형성되는 어드레스전극(X)은 제1 내지 제4 전극(E1,E2,E3,E4)과 교차하도록 형성된다.
격벽(54)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 이러한 격벽(54)은 어드레스전극(X)과 평행하게 형성되는 제1 격벽패턴(54A)과, 제1 및 제2 전극쌍(EM1,EM2) 사이에 형성되는 제2 격벽패턴(54B)으로 형성된다.
형광체층(56)은 하부 유전체층(52) 및 격벽(54)의 표면에 도포되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발하게 된다. 그리고, 가스방전을 위한 불활성 가스가 내부의 방전공간에 주입된다.
이러한 본 발명에 따른 PDP의 제1 및 제2 전극쌍(EM1,EM2)의 모양은 서로 다를 수 있으며, 제1 전극쌍(EM1)의 전극들과 제2 전극쌍(EM2)의 전극들의 모양은 같거나 다를 수 있다. 뿐만 아니라 제1 및 제2 전극쌍(EM1,EM2)의 크기는 같거나 다를 수 있다. 뿐만 아니라, 동일전극쌍에서는 전극에 인가되는 전압파형이 서로 바뀌어도 무관한다.
도 7은 본 발명에 따른 PDP의 구동방법을 나타내는 파형도이다.
도 7을 참조하면, PDP는 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간 및 서스테인기간에 형성된 벽전하를 제거하기 위한 소거기간으로 나누어 구동된다.
리셋기간에 있어서, 셋업기간(SU)에는 모든 제1 전극들(E1)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 셋업방전에 의해 어드레스전극(X)과 제2 전극(E2) 상에는 정극성 벽전하가 쌓이게 되며, 제1 전극(E1) 상에는 부극성의 벽전하가 쌓이게 된다. 셋다운기간(SD)에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 제1 전극들(E1)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이 셋다운방전에 의해 어드레스방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스기간에는 부극성의 제1 및 제2 스캔펄스(scan1,scan2)가 각각 제1 및 제3 전극들(E1,E3)에 순차적으로 인가됨과 동시에 제1 및 제2 스캔펄스(scan1,scan2)에 동기되어 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 제2 스캔펄스(scan2)는 데이터펄스(data)가 인가되지 않은 경우에는 어드레스방전이 일어나지 않도록 하고, 데이터펄스(data)가 인가된 경우에는 데이터펄스(data)와 방전이 일어나도록 전압레벨을 조정하게 된다.
이러한 어드레스기간에 제1 및 제2 스캔펄스(scan1,scan2)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다.
제2 전극(E2)에는 셋다운기간과 어드레스 기간 동안에 정극성 직류전압(Zdc)이 공급된다.
서스테인기간에는 제1 및 제2 전극에 교번적으로 제1 및 제2 서스테인펄스(sus1,sus2)가 인가됨과 동시에 제3 및 제4 전극에 교번적으로 제3 및 제4 서스테인펄스(sus3,sus4)가 인가된다. 여기서, 제3 및 제4 서스테인펄스(sus3,sus4) 각각은 제1 및 제2 서스테인펄스(sus1,sus2)와 동일한 파형이며, 필요에 따라 전압레벨이 다르게 하거나 주파수를 다르게 하여 사용한다.
어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus1,sus2,sus3,sus4)가 더해지면서 매 서스테인펄스(sus1,sus2,sus3,sus4)가 인가될 때마다 제1 및 제 2 전극(E1,E2)과, 제3 및 제4 전극(E3,E4) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
서스테인방전 이후에 소거펄스(EP)가 제3 전극(E3)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다. 소거펄스(EP)는 세폭펄스 또는 삼각펄스를 이용한다.
이와 같이, 본 발명에 따른 PDP의 경우, 제1 전극쌍(EM1)에서는 리셋기간에 미약한 방전이 일어난 후 어드레스방전 및 서스테인방전이 순차적으로 일어나는 반면에, 제2 전극쌍(EM2)에서는 리셋기간에 미약한 방전없이 어드레스방전 및 서스테인방전이 순차적으로 일어나게 된다.
이에 따라, 리셋기간에 발생되는 미약한 방전에 의한 가시광선이 종래보다 반으로 줄게 되며, 서스테인기간에서 제1 및 제2 전극쌍(EM1,EM2)에서 서스테인방전이 일어나기 때문에 종래와 동일한 전극면적에서 동일한 휘도를 얻게 된다. 즉, 블랙(black)휘도는 종래보다 반으로 줄일 수 있고 피크(peak)휘도는 동일하므로 콘트라스트비가 종래보다 2배이상 증가하게 된다.
도 8은 본 발명에 따른 PDP의 다른 구동방법을 나타내는 파형도이다.
도 8을 참조하면, 도 7에 도시된 PDP의 구동방법과 비교하여 유지기간이 다른 것을 제외하고는 동일한 구성요소를 포함한다.
서스테인기간에는 제1 및 제2 전극(E1,E2)에 교번적으로 제1 및 제2 서스테인펄스(sus1,sus2)가 인가됨과 동시에 제3 및 제4 전극(E3,E4)에 교번적으로 제3 및 제4 서스테인펄스(sus3,sus4)가 인가된다. 서스테인기간이 시작될 때 확실한 방전의 시작을 위해, 제3 전극(E3)에 인가되는 제3 서스테인펄스(sus1)의 첫번째 서스테인펄스(pp)와 동기하여 제4 전극(E4)에는 부극성의 서스테인펄스(np)가 인가된다.
여기서, 제3 및 제4 서스테인펄스(sus3,sus4) 각각은 제1 및 제2 서스테인펄스(sus1,sus2)와 동일한 파형이며, 필요에 따라 전압레벨이 다르게 하거나 주파수를 다르게 하여 사용한다.
어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus1,sus2,sus3,sus4)가 더해지면서 매 서스테인펄스(sus1,sus2,sus3,sus4)가 인가될 때마다 제1 및 제 2 전극(E1,E2)과, 제3 및 제4 전극(E3,E4) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
서스테인방전 이후에 소거펄스(EP)가 제3 전극(E3)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다. 소거펄스(EP)는 세폭펄스 또는 삼각펄스를 이용한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 제1 및 제2 행전극쌍과 열전극과의 교차점에 하나의 방전셀이 형성된다. 제1 및 제2 행전극쌍 중 어느 하나에서만 리셋방전이 일어나고 다른 하나에서는 리셋방전이 일어나지 않으므로 리셋방전에 의한 가시광선의 발생을 줄일 수 있다. 또한, 제1 및 제2 행전극쌍에서 모두 서스테인방전이 일어나게 되므로 종래와 동일한 휘도를 얻을 수 있다. 이에 따라, 본 발명에 따른 플라즈마 디스플레이 패널 및 그 구동방법은 종래보다 약 2배이상 콘트라스트비를 증가시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널을 나타내는 평면도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 단면도.
도 3은 도 1에 도시된 플라즈마 디스플레이 패널에서 한 프레임의 계조를 표현하기 위한 ADS(Addressing Display Separated) 구동방법을 나타내는 도면.
도 4는 종래 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 방전셀을 나타내는 평면도.
도 6은 도 5에 도시된 플라즈마 디스플레이 패널의 방전셀을 나타내는 단면도.
도 7은 도 5에 도시된 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 8은 도 5에 도시된 플라즈마 디스플레이 패널의 다른 구동방법을 나타내는 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10,40 : 상부기판 12,42 : 하부기판
18,48 : 상부 유전체층 20,50 : 보호막
22,52 : 하부 유전체층 24,54 : 격벽
26,56 : 형광체층 Y : 스캔전극
Z : 서스테인전극 E1 내지 E4 : 전극
EM1,EM2 : 전극쌍 P : 방전셀
Claims (7)
- 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간, 및 서스테인기간에 형성된 벽전하를 제거하기 위한 소거기간으로 나누어 시분할 구동되는 플라즈마 디스플레이 패널에 있어서,각각 스캔전극과 서스테인전극을 포함하는 제 1 및 제2 행전극쌍, 상기 제 1 및 제 2 행전극쌍을 덮는 상부유전체층, 및 상부유전체층상에 형성된 보호막을 포함하는 상판과;상기 제 1 및 제 2 행전극쌍과 직교하는 다수의 열전극, 상기 다수의 열전극을 덮는 하부유전체층, 및 격벽을 포함하는 하판을 구비하고;상기 리셋기간 동안 상기 제 1 행전극쌍의 주사전극에 리셋펄스가 인가되고;상기 어드레스기간 동안 상기 제 1 및 제 2 행전극쌍 각각에 포함된 주사전극에 스캔펄스가 인가되고 상기 열전극에 데이터펄스가 인가되고;상기 서스테인기간 동안 상기 제 1 및 제 2 행극쌍 각각에 서스테인펄스가 인가되며;상기 소거기간 동안 상기 제 2 행전극쌍의 주사전극에 소거펄스가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 삭제
- 삭제
- 삭제
- 삭제
- 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간, 및 서스테인기간에 형성된 벽전하를 제거하기 위한 소거기간으로 나누어 시분할 구동되고, 각각 스캔전극과 서스테인전극을 포함하는 제 1 및 제2 행전극쌍, 상기 제 1 및 제 2 행전극쌍을 덮는 상부유전체층, 및 상부유전체층상에 형성된 보호막을 포함하는 상판과, 상기 제 1 및 제 2 행전극쌍과 직교하는 다수의 열전극, 상기 다수의 열전극을 덮는 하부유전체층, 및 격벽을 포함하는 하판을 구비하며 상기 행전극들과 상기 열전극의 교차점에 방전셀이 형성되는 플라즈마 디스플레이 패널의 굳홍방법에 있어서,상기 리셋기간 동안 상기 제 1 행전극쌍의 주사전극에 리셋펄스를 인가하는 단계와;상기 어드레스기간 동안 상기 제 1 및 제 2 행전극쌍 각각에 포함된 주사전극에 스캔펄스를 인가함과 아울러 상기 열전극에 데이터펄스를 인가하는 단계와;상기 서스테인기간 동안 상기 제 1 및 제 2 행극쌍 각각에 서스테인펄스를 인가하는 단계와;상기 소거기간 동안 상기 제 2 행전극쌍의 주사전극에 소거펄스를 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
- 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0048200A KR100482331B1 (ko) | 2002-08-14 | 2002-08-14 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0048200A KR100482331B1 (ko) | 2002-08-14 | 2002-08-14 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040016012A KR20040016012A (ko) | 2004-02-21 |
KR100482331B1 true KR100482331B1 (ko) | 2005-04-13 |
Family
ID=37322084
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0048200A KR100482331B1 (ko) | 2002-08-14 | 2002-08-14 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100482331B1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06289811A (ja) * | 1993-04-07 | 1994-10-18 | Nec Corp | メモリ型プラズマディスプレイパネルの駆動方法 |
JPH10207420A (ja) * | 1997-01-21 | 1998-08-07 | Fujitsu Ltd | プラズマディスプレイ装置およびその駆動方法 |
KR19990062404A (ko) * | 1997-12-05 | 1999-07-26 | 아끼구사 나오유끼 | Pdp의 구동 방법 |
KR20000003391A (ko) * | 1998-06-27 | 2000-01-15 | 구자홍 | 플라즈마 디스플레이 패널의 구동 방법 및 장치 |
KR20010004315A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 플라즈마 디스플레이 패널의 구동방법 |
-
2002
- 2002-08-14 KR KR10-2002-0048200A patent/KR100482331B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06289811A (ja) * | 1993-04-07 | 1994-10-18 | Nec Corp | メモリ型プラズマディスプレイパネルの駆動方法 |
JPH10207420A (ja) * | 1997-01-21 | 1998-08-07 | Fujitsu Ltd | プラズマディスプレイ装置およびその駆動方法 |
KR19990062404A (ko) * | 1997-12-05 | 1999-07-26 | 아끼구사 나오유끼 | Pdp의 구동 방법 |
KR20000003391A (ko) * | 1998-06-27 | 2000-01-15 | 구자홍 | 플라즈마 디스플레이 패널의 구동 방법 및 장치 |
KR20010004315A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 플라즈마 디스플레이 패널의 구동방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20040016012A (ko) | 2004-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100488449B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100330030B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100604275B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100524309B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100489276B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
JP4719463B2 (ja) | プラズマディスプレイパネルの駆動方法 | |
KR20030006436A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100482331B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100493614B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100453165B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100472370B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100468414B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100488457B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR20030037219A (ko) | 플라즈마 디스플레이 패널 | |
KR100421678B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20060079025A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100359572B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100508237B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100667109B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR20050024789A (ko) | 플라즈마 디스플레이 패널의 구동 방법 | |
KR100447118B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20030015781A (ko) | 플라즈마 디스플레이 패널 및 그의 구동방법 | |
KR100373529B1 (ko) | 플라즈마 디스플레이 패널 및 그구동방법 | |
KR100592306B1 (ko) | 플라즈마 디스플레이 패널구동방법 | |
KR100553931B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080102 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |