KR100427033B1 - Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably - Google Patents
Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably Download PDFInfo
- Publication number
- KR100427033B1 KR100427033B1 KR1019960076402A KR19960076402A KR100427033B1 KR 100427033 B1 KR100427033 B1 KR 100427033B1 KR 1019960076402 A KR1019960076402 A KR 1019960076402A KR 19960076402 A KR19960076402 A KR 19960076402A KR 100427033 B1 KR100427033 B1 KR 100427033B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- word line
- enable signal
- response
- address
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
본 발명은 반도체 메모리 장치의 워드 라인 구동 장치 및 그 방법에 관한 것으로, 특히 낮은 전원 전압(4V 이하)에서 동작하는 반도체 메모리 장치의 워드 라인 구동 장치 및 그 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a word line driving apparatus and a method thereof of a semiconductor memory device, and more particularly to a word line driving apparatus and a method of a semiconductor memory device operating at a low power supply voltage (4V or less).
일반적으로 종래의 반도체 메모리 장치는 그 동작 전원 전압으로 5V를 사용하였으나, 최근 집적도의 증가로 인하여 상기 메모리 장치내의 개별 소자들의 크기가 감소함에 따라 소자의 신뢰성 확보를 위하여 그 동작 전원 전압이 4V 이하로 점차 낮아지고 있다.In general, the conventional semiconductor memory device uses 5V as its operating power supply voltage. However, as the size of individual devices in the memory device decreases due to the recent increase in integration, the operating power supply voltage is less than 4V to secure the reliability of the device. It is getting lower.
제 1 도 내지 제 3 도를 참조하여 종래의 워드라인 구동장치를 설명한다.A conventional word line driver will be described with reference to FIGS. 1 to 3.
제 1 도는 반도체 메모리 장치의 하나인 SRAM의 메모리 셀(100)을 포함하는 코아부(10)의 한 실시예의 회로도이다. 제 1 도에 도시된 바와 같이, 상기 SRAM에서는 특정의 워드라인을 선택함으로써 두 개의 억세스 트랜지스터(102, 102')를 턴-온 시켜 선택된 메모리 셀에 읽기 및 쓰기 동작(이하 "억세스"라고 함.)을 수행한다. 또한, 상기의 SRAM 코아부(10)은, 소정의 제어 신호에 따라 상기 메모리 셀(100)을 프리차지하거나 이퀄라이즈하기 위하여, 최소한 하나의 이퀄라이즈 트랜지스터(104)와 풀업 트랜지스터(106, 106')를 구비한 프리차지 수단(110)을 포함한다.1 is a circuit diagram of an embodiment of a core portion 10 including a memory cell 100 of an SRAM that is one of semiconductor memory devices. As shown in FIG. 1, in the SRAM, two access transistors 102 and 102 'are turned on by selecting a specific word line to read and write to a selected memory cell (hereinafter referred to as "access"). ). In addition, the SRAM core unit 10 includes at least one equalizing transistor 104 and pull-up transistors 106 and 106 'in order to precharge or equalize the memory cell 100 according to a predetermined control signal. It comprises a precharge means 110 having a).
이제, 제 2 도 및 제 3 도를 참조하여 상기한 바와 같은 메모리 셀(100)의 억세스 동작을 설명한다. 제 2 도는 상기한 메모리 셀(100)을 억세스하기 위하여 특정 워드라인을 선택하기 위한 종래의 워드라인 구동 장치 및 관련 주변 회로의 개념적 블록도이며, 제 3 도는 제 2 도의 종래의 워드라인 구동 장치의 펄스 워드라인(Pulse Wordline) 방식의 동작 타이밍도이다. 일반적으로 펄스 워드라인 방식이라함은, 선택된 워드라인을 일정한 기간 동안만 인에이블 되도록하기 위하여 어드레스 신호를 디코딩하여 얻은 디코드 신호(glodecode)와 일정한 폭을 갖는 펄스 신호(pwl)를 논리곱하여 워드라인 인에이블 신호(wordline)를 생성하는 것을 말한다.The access operation of the memory cell 100 as described above will now be described with reference to FIGS. 2 and 3. FIG. 2 is a conceptual block diagram of a conventional word line driver and related peripheral circuits for selecting a specific word line to access the memory cell 100 described above. FIG. 3 is a block diagram of the conventional word line driver of FIG. The operation timing diagram of the pulse wordline method is shown. In general, the pulse word line method refers to a word line in by multiplying a decoded signal obtained by decoding an address signal and a pulse signal having a predetermined width, in order to enable the selected word line only for a predetermined period. The generation of an enable signal (wordline).
상기한 바와 같은 펄스 워드라인 방식을 구현하기 위하여, 상기 주변 회로부는, 어드레스 신호(add)의 변화에 응답하여 어드레스 천이 감지 신호(atd)를 생성하는 어드레스 버퍼 수단(200), 칩선택 신호(csb)의 변화에 응답하여 칩선택 천이 감지 신호(ced)을 생성하는 칩선택 신호 버퍼 수단(202), 쓰기 인에이블 신호(web)의 변화에 응답하여 쓰기 인에이블 천이 감지 신호(wed)를 생성하는 쓰기 인에이블 신호 버퍼 수단(204), 외부에서 입력되는 데이터 신호(din)의 변화에 응답하여 데이터 천이 감지 신호(dtd)를 생성하는 데이터 버퍼 수단(206) 및 상기한 각 천이 감지 신호를 수신하여 프리차지 신호(pullupb, peqb)를 포함하는 소정의 내부 제어 신호를 생성하기 위한 펄스 감지 수단(208)을 포함한다.In order to implement the pulse word line scheme as described above, the peripheral circuit unit may include an address buffer means 200 and a chip select signal csb for generating an address transition detection signal atd in response to a change in the address signal add. A chip select signal buffer means 202 for generating a chip select transition detection signal ced in response to a change in the < RTI ID = 0.0 >), < / RTI > generating a write enable transition detection signal wed in response to a change in the write enable signal web. The write enable signal buffer means 204, the data buffer means 206 for generating a data transition detection signal dtd in response to a change in the data signal din input from the outside, and each of the transition detection signals described above. Pulse sensing means 208 for generating a predetermined internal control signal comprising a precharge signal (pullupb, peqb).
또한, 상기 종래의 워드라인 구동 장치는, 상기 어드레스 신호(add)를 디코딩하여 억세스 하기 위한 메모리 셀을 결정하기 위한 디코딩 수단(210), 일정한 길이를 갖는 펄스 신호를 생성하기 위한 펄스 신호 생성 수단(212) 및 논리곱 수단(214)를 포함한다. 여기서, 상기 펄스 감지 수단(208)의 출력 신호는 그 출력의 종류에 따라 각각 상기 디코더 수단(210) 및 펄스 신호 생성 수단(212)에 입력되기도 하며, 또한 상기 메모리 셀(100)의 이퀄라이즈 동작을 제어하기 위하여 메모리 셀(100)으로 입력되기도 한다.In addition, the conventional word line driving apparatus includes decoding means 210 for determining a memory cell for decoding and accessing the address signal add, pulse signal generating means for generating a pulse signal having a constant length ( 212 and logical AND means 214. Here, the output signal of the pulse detecting means 208 is input to the decoder means 210 and the pulse signal generating means 212, respectively, according to the type of the output, and also the equalizing operation of the memory cell 100 It may also be input to the memory cell 100 to control.
상기 디코더 수단(210) 및 상기 펄스 신호 생성 수단(212)의 출력은 논리곱 수단(214)에 의하여 논리곱되어 워드라인 인에이블 신호(wordline)를 생성하며, 상기 워드라인 인에이블 신호에 의하여 상기 메모리 셀(100)의 특정 워드라인을 선택하게 된다.The outputs of the decoder means 210 and the pulse signal generating means 212 are logically multiplied by the AND product 214 to generate a wordline enable signal, and the wordline enable signal A specific word line of the memory cell 100 is selected.
그런데, 상기한 바와 같이, 다수의 메모리 셀을 포함하는 SRAM의 코아부(10)은 이퀄라이즈 동작 및 풀업 동작을 위하여, 상기 주변 회로부에 의하여 생성되는 풀업 신호(pullupb)와, 상기 펄스 감지 수단(208)에 의한 이퀄라이즈(peqb) 신호를 또한 수신한다. 즉, 상기 코아부(10)은, 서로 다른 몇 가지의 제어 신호들에 의하여 각각 제어되는 것이다.However, as described above, the core portion 10 of the SRAM including a plurality of memory cells, the pull-up signal (pullupb) generated by the peripheral circuit portion for the equalization operation and the pull-up operation, and the pulse detection means ( Also receives an equalize (peqb) signal by 208. That is, the core part 10 is controlled by several different control signals, respectively.
따라서, 제 3 도에 도시된 바와 같이 워드라인 인에이블 신호에 의하여 워드 라인이 선택되어 있는 동안에, 메모리 셀의 프리차지 동작이나 풀업 동작이 수행되는 쓰기 회복 동작이 수행되게 되고, 결과적으로 메모리 셀의 오동작과 불안정성을 유발할 수 있게 된다. 특히, 이러한 메모리 셀의 오동작 및 불안정성은 그 동작 전원 전압이 낮아질수록 더욱 심각하게 되는 문제점이 있다.Therefore, as shown in FIG. 3, while the word line is selected by the word line enable signal, a write recovery operation in which a precharge operation or a pull-up operation of the memory cell is performed is performed. It may cause malfunction and instability. In particular, the malfunction and instability of such a memory cell is more severe as the operating power supply voltage is lowered.
따라서, 본 발명의 목적은 쓰기 인에이블 신호가 디스에이블되는 것에 응답하여 워드라인 인에이블 신호를 디스에이블 시킴으로써, 쓰기 회복 동작중에 워드라인이 선택되지 않도록 하여, 저전압 전원하에서도 안정적으로 동작하는 반도체 메모리 장치의 워드라인 구동 장치를 제공하는 것이다.Accordingly, an object of the present invention is to disable the word line enable signal in response to the write enable signal being disabled, thereby preventing the word line from being selected during the write recovery operation, and thus stably operating under a low voltage power supply. It is to provide a word line driving device of the device.
본 또다른 발명의 목적은 안정적으로 동작할 수 있는 제어 체계를 갖는 반도체 메모리 장치의 워드라인 구동 방법을 제공하는 것이다.Another object of the present invention is to provide a word line driving method of a semiconductor memory device having a control system capable of operating stably.
제 1 도는 SRAM의 메모리 셀을 포함하는 코아부의 상세 회로도.1 is a detailed circuit diagram of a core part including memory cells of an SRAM.
제 2 도는 종래의 워드라인 구동 장치 및 관련 주변 회로의 개념적 블록도.2 is a conceptual block diagram of a conventional wordline driver and associated peripheral circuitry.
제 3 도는 제 2 도의 워드라인 구동 장치의 펄스 워드라인 구동 방식의 동작 타이밍도.3 is an operation timing diagram of a pulse word line driving method of the word line driving apparatus of FIG.
제 4 도는 본 발명의 워드 라인 구동 장치의 한 실시예 및 관련 주변 회로의 개념적 블록도.4 is a conceptual block diagram of one embodiment of a word line driver of the present invention and associated peripheral circuitry.
제 5 도는 제 4 도의 워드 라인 구동 장치의 동작 타이밍도.5 is an operation timing diagram of the word line driver of FIG.
제 6 도는 감지 신호 생성 수단의 한 실시예의 상세 회로도.6 is a detailed circuit diagram of one embodiment of the sense signal generating means.
* 도면의 주요 부분의 기호의 설명* Explanation of the symbols of the main parts of the drawings
10. 코아부 100. 메모리 셀10. Koabu 100. Memory Cells
102, 102'. 억세스 트랜지스터 104. 이퀄라이즈 트랜지스터102, 102 '. Access Transistor 104. Equalize Transistor
106, 106'. 풀업 트랜지스터 200. 어드레스 버퍼 수단106, 106 '. Pull-up transistor 200. Address buffer means
202. 칩선택 신호 버퍼 수단 204. 쓰기 인에이블 신호 버퍼 수단202. Chip select signal buffer means 204. Write enable signal buffer means
206. 데이터 버퍼 수단 208. 펄스 감지 수단206. Data buffer means 208. Pulse detection means
210. 디코딩 수단 212. 펄스 신호 생성 수단210. Decoding means 212. Pulse signal generating means
214. 논리곱 수단 400. 감지 신호 생성 수단214. Logical means 400. Means for generating detection signals
402. 디코딩 수단 600. 플립 플롭402. Decoding means 600. Flip flop
602, 602'. 노아 게이트 604. 4입력 오아 게이트602, 602 '. Noah gate 604.4-input ora gate
606, 608. 인버터606, 608. Inverter
상기의 목적을 달성하기 위하여 본 발명은, 어드레스 신호, 데이터 신호, 쓰기 인에이블 신호 및 칩선택 신호를 포함하는 다수의 제어 신호에 의하여 제어되는 반도체 메모리 장치의 워드라인 구동 장치에 있어서, 상기 어드레스 신호를 디코딩하여, 억세스하려고 하는 메모리 셀을 결정하기 위한 디코드 신호를 생성하기 위한 디코딩 수단; 상기 제어 신호에 응답하여 소정의 폭을 갖는 펄스 신호를 생성하기 위한 펄스 신호 생성 수단; 상기 각 제어 신호중 최초에 천이하는 어느 하나에 의하여 인에이블되며, 상기 쓰기 인에이블 신호가 디스에이블되는 것에 응답하여 디스에이블 되는 감지 신호를 생성하기 위한 감지 신호 생성 수단; 및 상기 펄스 신호, 상기 감지 신호 및 상기 어드레스의 디코딩 신호를 수신하여 워드라인 인에이블 신호를 생성하기 위한 워드라인 인에이블 신호 생성 수단을 포함하여 이루어진 반도체 메모리 장치의 워드라인 구동 장치를 제공한다.In order to achieve the above object, the present invention is a word line driving apparatus of a semiconductor memory device which is controlled by a plurality of control signals including an address signal, a data signal, a write enable signal and a chip select signal. Decoding means for generating a decode signal for determining a memory cell to be accessed; Pulse signal generating means for generating a pulse signal having a predetermined width in response to the control signal; Sensing signal generation means for generating a sensing signal that is enabled by any one of the first transitions of each of the control signals, and disabled in response to the write enable signal being disabled; And a word line enable signal generation means for receiving the pulse signal, the sense signal, and the decoded signal of the address to generate a word line enable signal.
또한, 본 발명은, 쓰기 허용 신호의 인에이블 및 디스에이블에 응답하여, 각각 쓰기 동작 및 읽기 동작이 수행되는 반도체 메모리 장치의 워드 라인 구동 방법에 있어서, 어드레스 신호를 디코딩하여 억세스하려는 메모리 셀을 결정하는 단계; 소정의 폭을 갖는 펄스 신호를 생성하는 단계; 및 상기 읽기 동작시에는 상기 펄스 신호와 같은 기간 동안, 상기 쓰기 동작시에는 상기 펄스 신호의 인에이블시로부터 상기 쓰기 허용 신호의 디스에이블시까지의 기간 동안 워드라인을 인에이블 시키는 단계를 포함하여 이루어진 반도체 메모리 장치의 워드라인 구동 방법을 제공한다.In addition, the present invention provides a word line driving method of a semiconductor memory device in which a write operation and a read operation are performed in response to enabling and disabling of a write permission signal, respectively, to decode an address signal to determine a memory cell to be accessed. Doing; Generating a pulse signal having a predetermined width; And enabling the word line in the read operation for the same period as the pulse signal and in the write operation for the period from the enable of the pulse signal to the disable of the write permission signal. A word line driving method of a semiconductor memory device is provided.
이제, 제 4 도 내지 제 6 도를 참조하여 본 발명의 실시예를 설명한다.An embodiment of the present invention will now be described with reference to FIGS. 4 to 6.
제 4 도는 본 발명의 워드 라인 구동 장치의 한 실시예 및 그 관련 주변 회로의 개념적 블록도이며, 제 5 도는 제 4 도의 워드 라인 구동 장치의 동작 타이밍도이다. 제 4 도에 도시된 바와 같이, 본 발명의 워드라인 구동 장치는, 상기 어드레스 버퍼(200)으로부터 펄스 감지 수단(208)을 통하여 입력되는 어드레스 신호(add)를 디코딩하여 디코드 신호(glodecode)를 생성하기 위한 디코딩 수단(402)를 포함한다. 또한, 상기한 펄스 워드라인 방식을 이용하여 워드라인을 구동하기 위하여, 상기 각 천이 감지 신호(atd, ced, wed 및 dtd)를 포함하는 내부적 제어 신호에 응답하여 소정의 폭을 갖는 펄스 신호(pwl)를 생성하기 위한 펄스 신호 생성 수단(404)를 포함하며, 상기 각 천이 감지 신호(atd, ced, wed 및 dtd)중 최초에 천이하는 어느 하나에 의하여 인에이블되며, 상기 쓰기 인에이블 신호(web)가 디스에이블되는 것에 응답하여 디스에이블 되는 감지 신호(detection)를 생성하기 위한 감지 신호 생성 수단(400) 및 상기 펄스 신호(pwl), 상기 감지신호(detection) 및 상기 어드레스의 디코딩 신호(glodecode)를 수신하여 워드라인 인에이블 신호(wordline)를 생성하기 위한 워드라인 인에이블 신호 생성 수단(406)을 포함한다.4 is a conceptual block diagram of an embodiment of the word line driving apparatus of the present invention and its associated peripheral circuit, and FIG. 5 is an operation timing diagram of the word line driving apparatus of FIG. As shown in FIG. 4, the word line driving apparatus of the present invention decodes an address signal add input from the address buffer 200 through the pulse sensing means 208 to generate a decode signal. Decoding means 402 for carrying out the operation. In addition, in order to drive a word line using the pulse word line method, a pulse signal pwl having a predetermined width in response to an internal control signal including each of the transition detection signals atd, ced, wed, and dtd. Pulse signal generating means (404) for generating a), which is enabled by any of the first transition of each of the transition detection signals (atd, ced, wed, and dtd), and the write enable signal (web). Detection signal generating means 400 for generating a detection signal which is disabled in response to being disabled and a decode signal of the pulse signal pwl, the detection signal and the address. Word line enable signal generation means 406 for receiving and generating a word line enable signal (wordline).
즉, 본 발명의 워드라인 구동 장치는 상기 쓰기 디스에이블 천이 감지 신호(wdtdb) 이외의 나머지 천이 감지 신호(atd, dtd, wed, ced)중 최초에 생성되는 감지 신호에 의하여 인에이블되며, 상기 쓰기 디스에이블 천이 감지 신호(wdtdb)에 의하여 디스에이블되는 감지 신호(detection)를 생성하여 워드라인을 구동한다.That is, the word line driving apparatus of the present invention is enabled by the first detection signal generated among the remaining transition detection signals atd, dtd, wed, and ced other than the write disable transition detection signal wdtdb. The word line is driven by generating a detection signal that is disabled by the disable transition detection signal wdtdb.
제 6 도를 참조하면, 제 6 도는 상기 감지 신호 생성 수단(400)의 한 실시예의 상세 회로도이다. 즉, 상기 감지 신호 생성 수단(400)은 상기 천이 감지 신호(atd, dtd, wed, ced)를 입력으로 하는 4입력 오아 게이트(604)의 출력을 일측 입력으로 하며, 두 개의 노아 게이트(602, 602')로 구성된 플립 플롭(600)으로 구현될 수 있다. 상기 플립 플롭(600)의 타측 입력은 상기 쓰기 디스에이블 천이 감지 신호(wdtdb)의 반전 신호를 사용한다. 즉, 상기 쓰기 디스에이블 천이 감지 신호(wdtdb)는 인버터(606)을 거쳐 상기 플립 플롭(600)의 한쪽 입력단으로 입력되며, 그것을 제외한 나머지 상기 천이 감지 신호(atd, dtd, wed, ced)는 4 입력 오아 게이트(604)에 의하여 논리합되어 상기 플립 플롭(600)의 타측 입력단으로 입력되어, 상기 감지 신호(detection)를 생성한다.Referring to FIG. 6, FIG. 6 is a detailed circuit diagram of an embodiment of the sensing signal generating means 400. As shown in FIG. That is, the sensing signal generating unit 400 uses the output of the four input ora gate 604 which inputs the transition detection signals atd, dtd, wed, and ced as one side input, and the two NOR gates 602, 602 ') may be implemented as a flip flop 600. The other input of the flip flop 600 uses an inverted signal of the write disable transition detection signal wdtdb. That is, the write disable transition detection signal wdtdb is input to one input terminal of the flip-flop 600 via the inverter 606, and the transition detection signals atd, dtd, wed, and ced except for 4 are input. The input OR gate 604 is ORed and input to the other input terminal of the flip flop 600 to generate the detection signal.
그리하여, 상기 감지 신호 생성 수단(400)에 의한 상기 감지 신호(detection), 디코딩 수단(402)에 의하여 어드레스 신호(add)를 디코딩하여 얻은 디코드 신호(glodecode) 및 펄스 신호 생성 수단(404)에 의하여 생성되는 펄스 신호(pwl)는, 상기 논리곱 수단(406)에 의하여 논리곱되어 특정 메모리 셀을 선택하기 위한 워드라인 인에이블 신호(wordline)를 생성한다.Thus, by the detection signal (detection) by the detection signal generation means 400, by the decode signal (glodecode) and pulse signal generation means 404 obtained by decoding the address signal (add) by the decoding means 402. The generated pulse signal pwl is logically multiplied by the AND product 406 to generate a wordline enable signal for selecting a particular memory cell.
따라서, 상기 워드라인 인에이블 신호(wordline)는 읽기 동작시에는 충분한 펄스폭을 가지게 되며, 쓰기 동작시에는 상기 쓰기 인에이블 신호(web)가 디스에이블 되는 것과 동시에 디스에이블 되는 펄스폭을 갖게 된다.Accordingly, the wordline enable signal wordline has a sufficient pulse width during a read operation, and has a pulse width that is disabled at the same time as the write enable signal web is disabled during a write operation.
본 발명에 의하면, 특정 메모리 셀을 억세스하기 위한 워드라인 인에이블 신호(wordline)를 상기 쓰기 인에이블 신호(web)가 디스에이블 되는 것과 동시에 디스에이블되도록 제어할 수 있다. 따라서, 쓰기 회복 동작을 위한 풀업 동작이나 이퀄라이즈 동작에 의하여 메모리 셀이 오동작하거나 불안정한 상태로 진입하지 않게 되며, 낮은 전위의 동작 전원하에서도 안정된 동작을 보장할 수 있게 된다.According to the present invention, a wordline enable signal (wordline) for accessing a specific memory cell can be controlled to be disabled at the same time as the write enable signal (web) is disabled. Accordingly, the memory cell does not malfunction or enter into an unstable state due to a pull-up operation or an equalization operation for the write recovery operation, and a stable operation can be ensured even under a low power supply.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.Although the technical idea of the present invention has been described in detail according to the above preferred embodiment, it should be noted that the above-described embodiment is for the purpose of description and not of limitation. In addition, those skilled in the art will understand that various embodiments are possible within the scope of the technical idea of the present invention.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960076402A KR100427033B1 (en) | 1996-12-30 | 1996-12-30 | Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960076402A KR100427033B1 (en) | 1996-12-30 | 1996-12-30 | Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980057132A KR19980057132A (en) | 1998-09-25 |
KR100427033B1 true KR100427033B1 (en) | 2004-07-30 |
Family
ID=37335096
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960076402A KR100427033B1 (en) | 1996-12-30 | 1996-12-30 | Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100427033B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100665831B1 (en) * | 2000-08-08 | 2007-01-09 | 삼성전자주식회사 | Low power embodiment method of semiconductor device |
KR100815180B1 (en) | 2006-12-27 | 2008-03-19 | 주식회사 하이닉스반도체 | Semiconductor memory device performing selective negative word line operation |
-
1996
- 1996-12-30 KR KR1019960076402A patent/KR100427033B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980057132A (en) | 1998-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7372768B2 (en) | Memory with address management | |
USRE36821E (en) | Wordline driver circuit having a directly gated pull-down device | |
KR100316713B1 (en) | semiconductor memory and driving signal generator therefor | |
US4739198A (en) | Signal output circuit of a push-pull type | |
EP0347530B1 (en) | Static random access memory device with a power dissipation reduction function | |
US5969995A (en) | Static semiconductor memory device having active mode and sleep mode | |
KR100507379B1 (en) | Word line driving circuit | |
US5384734A (en) | Multiport memory device and an operation method thereof | |
US4751683A (en) | Static semiconductor memory device comprising word lines each operating at three different voltage levels | |
US5848015A (en) | Bitline precharge halt access mode for low power operation of a memory device | |
US6055206A (en) | Synchronous semiconductor memory device capable of reducing power dissipation by suppressing leakage current during stand-by and in active operation | |
US5357479A (en) | Static random access memory capable of preventing erroneous writing | |
JPH07211077A (en) | Semiconductor memory device | |
KR100306511B1 (en) | Semiconductor storage device | |
US5305271A (en) | Circuit for controlling an output of a semiconductor memory | |
JPH06162784A (en) | Semiconductor integrated circuit device | |
US20030067833A1 (en) | Bit line selection circuit having hierarchical structure | |
KR910014938A (en) | Integrated Circuit Memory with Enhanced DI / DT Control | |
KR100427033B1 (en) | Apparatus for driving word line of semiconductor memory device and method thereof at low voltage stably | |
US6778455B2 (en) | Method and apparatus for saving refresh current | |
KR950015394A (en) | Static random access memory | |
US5493537A (en) | Semiconductor memory with edge transition detection pulse disable | |
KR100361863B1 (en) | Semiconductor memory device | |
KR100206411B1 (en) | Semiconductor memory device for reducing static current | |
WO2003046918A2 (en) | High performance semiconductor memory devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110325 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |