KR100402903B1 - display apparatus - Google Patents
display apparatus Download PDFInfo
- Publication number
- KR100402903B1 KR100402903B1 KR10-2001-0075010A KR20010075010A KR100402903B1 KR 100402903 B1 KR100402903 B1 KR 100402903B1 KR 20010075010 A KR20010075010 A KR 20010075010A KR 100402903 B1 KR100402903 B1 KR 100402903B1
- Authority
- KR
- South Korea
- Prior art keywords
- unit
- signal
- panel
- scaler
- digital video
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명은, 비디오카드로부터 출력되는 아날로그 및 디지털 영상신호의 입력부와, 상기 아날로그와 상기 디지털영상신호 중 어느 하나의 표시선택 및 영상신호의 표시환경을 설정하기 위한 사용자조작부와, 상기 영상신호를 화상으로 표시하는 액정패널과, 상기 아날로그 및 디지털영상신호를 처리하여 상기 액정패널에 제공하는 스케일러칩을 갖는 디스플레이장치에 관한 것으로서, 상기 스케일러칩은, 상기 아날로그 및 디지털 영상신호를 각각 디지털처리하는 AD컨버터 및 TMDS처리부와, 상기 AD컨버터와 상기 TMDS처리부로부터 제공된 디지털영상신호 중 어느 하나의 출력을 선택하는 선택부와, 상기 디지털영상신호를 상기 액정패널크기에 맞게 조정하는 스케일러부와, 상기 액정패널을 구동시키기 위한 패널드라이버신호를 생성하는 패널드라이버인터페이스부와, OSD발생부와, 상기 사용자조작부의 선택시 상기 OSD발생부를 동작시켜 OSD화면을 표시하게 하고 상기 OSD화면에서 선택된 신호종류에 따라 상기 AD컨버터와 상기 TMDS처리부로부터 출력되는 상기 디지털영상신호 중 어느 하나가 상기 스케일러부에 제공되도록 상기 선택부를 제어하는 제어부를 포함하는 것을 특징으로 한다. 이에 의하여, 영상신호를 처리하기 위한 복수의 동작부를 단일의 스케일러칩으로 구현함으로써 조립과정이 간단하고 원가절감효과를 갖는 디스플레이장치를 제공할 수 있다.The present invention provides an input unit for analog and digital video signals outputted from a video card, a user control unit for setting a display selection of any one of the analog and digital video signals, and a display environment of the video signal, and the video signal. A display device having a liquid crystal panel displayed on the display panel and a scaler chip for processing the analog and digital video signals and providing the same to the liquid crystal panel, wherein the scaler chip comprises an AD converter for digitally processing the analog and digital video signals, respectively. And a TMDS processor, a selector for selecting one output of the digital video signal provided from the AD converter and the TMDS processor, a scaler for adjusting the digital video signal to the size of the liquid crystal panel, and the liquid crystal panel. Panel driver that generates a panel driver signal for driving When the interface unit, the OSD generator, and the user control unit are selected, the OSD generator is operated to display an OSD screen, and the digital image output from the AD converter and the TMDS processing unit according to the signal type selected on the OSD screen. And a control unit for controlling the selection unit so that any one of the signals is provided to the scaler unit. Accordingly, a display device having a simple assembly process and a cost reduction effect can be provided by implementing a plurality of operation units for processing an image signal using a single scaler chip.
Description
본 발명은 디스플레이장치에 관한 것으로서, 보다 상세하게는 아날로그 및 디지털 영상신호를 처리하는 복수의 동작부를 포함하는 통합형 스케일러칩을 갖는디스플레이장치에 관한 것이다.The present invention relates to a display device, and more particularly, to a display device having an integrated scale chip including a plurality of operation units for processing analog and digital video signals.
도 2의 종래의 디스플레이장치의 블럭도이다. 도면에 도시된 바와 같이, 디스플레이장치는 컴퓨터본체의 비디오카드로부터 아날로그 RGB영상신호와 수평/수직동기(H/V Sync)신호를 수령하기 위한 D-Sub커넥터 접속포트(31)와, D-Sub커넥터 접속포트(31)를 통해 인가된 아날로그 RGB영상신호를 디지털신호로 변환하는 AD컨버터(32)와, LCD패널(45)을 동작시키는 패널드라이버(35)와, 사용자조작부(41)에 의해화면을 조정하기 위한 OSD(On Screen Display)를 발생시키는 OSD발생부(42)를 갖는다. 그리고, 디스플레이장치는 AD컨버터(45)에서 처리된 동기신호와 디지털RGB영상신호를 패널(45)크기에 맞게 조정하여 패널드라이버(35)에 제공하는 스케일러부(33)와, 스케일러(33)로부터 제공된 디지털영상신호를 패널드라이버(35)에 전달하는 전송부기능을 하는 디지털신호전송부(LVDS: Low Voltage Differential Signaling)(34)를 포함한다. AD컨버터(32)는 제어부(40)의 제어신호에 따라 동기신호를 발생시키는 PLL(Phase Loop Lock)회로를 포함한다.2 is a block diagram of a conventional display device. As shown in the figure, the display apparatus includes a D-Sub connector connection port 31 and a D-Sub for receiving analog RGB image signals and H / V sync signals from a video card of a computer main body. The AD converter 32 converts an analog RGB image signal applied through the connector connection port 31 into a digital signal, a panel driver 35 for operating the LCD panel 45, and a screen by the user operator 41. It has an OSD generator 42 for generating an OSD (On Screen Display) to adjust the. Then, the display device adjusts the synchronization signal and the digital RGB image signal processed by the AD converter 45 to the size of the panel 45, and provides the scaler 33 and the scaler 33 to the panel driver 35. It includes a digital signal transmission unit (LVDS: Low Voltage Differential Signaling) (34) which functions as a transmission unit for delivering the provided digital image signal to the panel driver (35). The AD converter 32 includes a phase loop lock (PLL) circuit that generates a synchronization signal according to a control signal of the controller 40.
여기서, 패널드라이버(35)에는 디지털신호전송부(LVDS IC)(34)를 통해 제공받은 데이터신호(R,G,B)와 제어신호(DCLK, H/V Sync)에 기초하여 패널드라이버(35)의 소스드라이버(37) 및 게이트드라이버(38)를 동작시키기 위한 제어신호를 생성하는 기능을 하는 패널드라이버인터페이스부(TCON IC)(36)가 마련된다.The panel driver 35 includes a panel driver 35 based on data signals R, G, and B and control signals DCLK and H / V Sync provided through a digital signal transmitter (LVDS IC) 34. A panel driver interface unit (TCON IC) 36 is provided that functions to generate a control signal for operating the source driver 37 and the gate driver 38.
최근에 비디오카드로부터 디지털영상신호를 직접 제공받아 처리할 수 있도록 디지털신호처리기능을 갖는 디스플레이장치가 개발되어 있다. 이러한 디스플레이장치에는 디지털영상신호를 공급받기 위한 DVI(Digital Video Interface)커넥터 접속포트(미도시)와, DVI커넥터 접속포트를 통해 제공되는 압축된 디지털영상신호를 RGB신호와 수평/수직 동기(H/V Sync)신호로 디코딩하는 TMDS(Transition Minimized Differential Signaling)처리부(미도시)가 더 마련된다.Recently, a display device having a digital signal processing function has been developed to receive and process a digital video signal directly from a video card. Such a display device includes a DVI (Digital Video Interface) connector connection port (not shown) for receiving a digital video signal, and a compressed digital video signal provided through a DVI connector connection port and an RGB signal and horizontal / vertical synchronization (H / A TMDS (Transition Minimized Differential Signaling) processing unit (not shown) for decoding the V Sync signal is further provided.
그런데, 종래의 디스플레이장치에서는 영상신호를 처리하기 위한 블록들이 각각 별도로 마련되어 조립과정이 복잡하며, 더구나 디지털영상신호를 수령하여 처리할 경우에는 부품수가 더 많아져 원가가 상승하며 제조과정이 복잡해진다.However, in the conventional display device, blocks for processing an image signal are separately provided, and assembling is complicated. Furthermore, when receiving and processing a digital image signal, the number of parts increases and the cost increases and the manufacturing process becomes complicated.
따라서, 본 발명의 목적은, 영상신호를 처리하기 위한 복수의 동작부를 단일의 스케일러칩으로 구현함으로써 조립과정이 간단하고 원가절감효과를 갖는 디스플레이장치를 제공하는 것이다.Accordingly, an object of the present invention is to provide a display device having a simple assembly process and cost reduction effect by implementing a plurality of operation units for processing a video signal with a single scaler chip.
도 1은 본 발명에 따른 디스플레이장치의 제어블록도,1 is a control block diagram of a display apparatus according to the present invention;
도 2는 종래의 디스플레이장치의 제어블록도이다.2 is a control block diagram of a conventional display apparatus.
* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings
1 : 통합형 스케일러칩 2 : DVI커넥터1: Integrated Scaler Chip 2: DVI Connector
3 : D-sub 커넥터 4 : TMDS처리부3: D-sub connector 4: TMDS processing part
5 : AD컨버터 6 : 선택부5: AD converter 6: selection unit
7 : 스케일러부 8 : 패널드라이버인터페이스부7: Scaler unit 8: Panel driver interface unit
9 : 사용자조작부 10 : OSD발생부9: user control unit 10: OSD generation unit
11 : 제어부 12 : 프로그램메모리11 control unit 12 program memory
21 : 패널드라이버 22 : 패널커넥터21: Panel driver 22: Panel connector
25 : 패널25: panel
상기 목적은, 본 발명에 따라, 비디오카드로부터 출력되는 아날로그 및 디지털 영상신호의 입력부와, 상기 아날로그와 상기 디지털영상신호 중 어느 하나의 표시선택 및 영상신호의 표시환경을 설정하기 위한 사용자조작부와, 상기 영상신호를 표시하는 액정패널과, 상기 아날로그 및 디지털영상신호의 크기를 상기 액정패널에 맞게 조정하여 상기 액정패널에 제공하는 스케일러칩을 갖는 디스플레이장치에 있어서, 상기 스케일러칩은, 상기 아날로그 및 디지털 영상신호를 각각 디지털처리하는 AD컨버터 및 TMDS처리부와, 상기 AD컨버터와 상기 TMDS처리부로부터 제공된 디지털영상신호 중 어느 하나의 출력을 선택하는 선택부와, 상기 디지털영상신호를 상기 액정패널크기에 맞게 조정하는 스케일러부와, 상기 액정패널을 구동시키기 위한 패널드라이버신호를 생성하는 패널드라이버인터페이스부와, OSD발생부와, 상기 사용자조작부의 선택시 상기 OSD발생부를 동작시켜 OSD화면을 표시하게 하고 상기 OSD화면에서 선택된 신호종류에 따라 상기 AD컨버터와 상기 TMDS처리부로부터 출력되는 상기 디지털영상신호 중 어느 하나가 상기 스케일러부에 제공되도록 상기 선택부를 제어하는 제어부를 포함하는 것에 의해 달성된다.According to the present invention, there is provided an input unit for analog and digital video signals output from a video card, a user operation unit for setting a display selection of any one of the analog and digital video signals and a display environment of the video signal; A display device having a liquid crystal panel for displaying the video signal and a scale chip for adjusting the magnitudes of the analog and digital image signals to the liquid crystal panel and providing the same to the liquid crystal panel. An AD converter and a TMDS processing unit for digitally processing an image signal, a selection unit for selecting an output of any one of the digital image signals provided from the AD converter and the TMDS processing unit, and adjusting the digital image signal to the size of the liquid crystal panel. A scaler unit and a panel driver for driving the liquid crystal panel A panel driver interface unit for generating a signal, an OSD generator, and the user control unit operate the OSD generator to display an OSD screen, and display the OSD screen from the AD converter and the TMDS processor according to the signal type selected in the OSD screen. And a control unit for controlling the selection unit so that any one of the digital image signals outputted is provided to the scaler unit.
여기서, 상기 각 구동부를 제어하기 위한 제어프로그램이 저장되는 프로그램저장부를 더 포함하며, 상기 제어부는 상기 프로그램저장부에 저장된 제어프로그램에 의해 동작되도록 구성하여 상기 스케일러칩내 제어부의 동작회로를 간단하게 구성할 수 있다.The apparatus may further include a program storage unit in which a control program for controlling the respective driving units is stored, wherein the controller is configured to be operated by a control program stored in the program storage unit to easily configure an operation circuit of the controller in the scaler chip. Can be.
또한, 상기 제어부에 의해 생성된 저장데이터가 저장되는 시스템데이터저장부를 더 포함하여 상기 스케일러칩내 제어부의 동작회로가 간단해질 수 있다.In addition, the operation circuit of the controller in the scaler chip may be simplified by further including a system data storage unit in which the stored data generated by the controller is stored.
상기 AD컨버터는 상기 영상신호를 동기시켜 샘플링하기 위한 동기신호발생부를 포함하여 상기 아날로그영상신호를 동기화시켜 수직/수평신호 및 RGB신호를 디지털신호로 인식할 수 있다.The AD converter may include a synchronization signal generator for synchronizing and sampling the video signal to synchronize the analog video signal to recognize vertical / horizontal signals and RGB signals as digital signals.
상기 스케일러칩과 상기 패널사이에 마련되어 상기 패널드라이버인터페이스부로부터 출력되는 신호를 상기 패널에 제공하는 패널커넥터를 더 포함하는 것이 바람직하다.The panel connector may further include a panel connector provided between the scaler chip and the panel to provide the panel with a signal output from the panel driver interface unit.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 발명에 따른 디스플레이장치의 제어블록도이다. 도면에 도시된 바와 같이, 디스플레이장치는 컴퓨터본체의 비디오카드로부터 아날로그 RGB신호와수평/수직 동기(H/V Sync)신호를 수령하기 위한 D-Sub커넥터 접속포트(3)와, 압축된 디지털영상신호를 공급하기 위한 DVI(Digital Video Interface)커넥터 접속포트(2)와, 각 포트로부터 제공된 영상신호를 디지털화하고 신호의 크기를 조절하여 LCD패널(25)에 제공하는 통합형 스케일러칩(1)과, LCD패널(25)을 동작시키는 패널드라이버(21)를 갖는다.1 is a control block diagram of a display apparatus according to the present invention. As shown in the figure, the display apparatus includes a D-Sub connector connection port 3 for receiving analog RGB signals and H / V Sync signals from a video card of a computer main body, and a compressed digital image. A DVI (Digital Video Interface) connector connection port (2) for supplying a signal, an integrated scale chip (1) for digitizing a video signal provided from each port and adjusting the size of the signal and providing it to the LCD panel (25), It has a panel driver 21 for operating the LCD panel 25.
본 발명에 따른 디스플레이장치에서 스케일러칩(25)은 DVI커넥터 접속포트(2)를 통해 시리얼로 인가되는 압축된 디지털영상신호를 RGB영상신호 및 수평/수직 동기(H/V Sync)신호로 디코딩하는 TMDS(Transition Minimized Differential Signaling)처리부(4)와, D-Sub커넥터 접속포트(3)를 통해 인가된 아날로그 RGB영상신호를 디지털신호로 변환하는 회로 및 동기신호를 발생시키는 PLL(Phase Loop Lock)회로가 내장되는 AD컨버터(5)와, AD컨버터(5)와 TMDS처리부(4)로부터 제공된 디지털영상신호 중 어느 하나의 출력을 선택하는 선택부(6)와, 사용자조작부(9)의 조정에 의해 패널에 표시할 영상신호 종류를 선택하고 화면표시상태를 변경설정하기 위한 OSD(On Screen Display)를 발생하는 OSD발생부(10)와, AD컨버터(5) 및 TMDS처리부(4)에서 처리된 디지털영상신호를 패널(25)크기에 맞게 조정하여 패널드라이버(21)에 제공하는 스케일러부(7)와, 스케일러부(7)를 통해 제공받은 데이터신호(R,G,B)와 클럭신호(DCLK, H/V Sync)에 기초하여 패널드라이버(21)의 소스드라이버(23) 및 게이트드라이버(24)를 동작시키기 위한 제어신호를 생성하는 기능을 하는 패널드라이버인터페이스부(8)와, AD컨버터(5)와 스케일러부(7) 및 OSD발생부(10) 등의 각 동작부의 동작을 제어하고사용자조작부(9)에 의해 OSD화면에서 선택된 신호종류에 따라 AD컨버터(5)와 TMDS처리부(4)로부터 출력되는 디지털영상신호 중 어느 하나가 스케일러부(7)에 제공되도록 선택부(6)를 제어하는 제어부(11)를 포함한다.In the display device according to the present invention, the scaler chip 25 decodes a compressed digital video signal applied serially through a DVI connector connection port 2 into an RGB video signal and a horizontal / vertical sync signal. Transition Minimized Differential Signaling (TMDS) processing unit 4 and a circuit for converting an analog RGB image signal applied through a D-Sub connector connection port 3 into a digital signal and a phase loop lock (PLL) circuit for generating a synchronization signal By the adjustment of the user control unit 9 and the selection unit 6 which selects an output of any one of digital converters provided by the AD converter 5 and the TMDS processing unit 4, An OSD generator 10 for generating an OSD (On Screen Display) for selecting an image signal type to be displayed on a panel and changing and setting a screen display state, and a digital signal processed by the AD converter 5 and the TMDS processor 4. Adjust the video signal to fit the size of the panel (25). The panel driver 21 based on the scaler 7 provided to the driver 21, the data signals R, G, and B and the clock signals DCLK, H / V Sync provided through the scaler 7. Panel driver interface section 8, which functions to generate control signals for operating the source driver 23 and the gate driver 24, AD converter 5, scaler section 7, and OSD generator section 10) control the operation of each operation unit and any one of the digital image signals output from the AD converter 5 and the TMDS processing unit 4 according to the signal type selected on the OSD screen by the user operation unit 9 is the scaler unit ( And a control unit 11 for controlling the selection unit 6 to be provided to 7).
한편, 디스플레이장치의 전면에는 버튼으로 형성된 사용자조작부(9)가 마련된다. 스케일러칩(25)내에서 제어부(11)는 사용자가 사용자조작부(9)를 조작함에 따라 제어신호가 감지될 경우, OSD발생부(10)를 동작시켜 화면상태를 변경설정하기 위한 OSD(On Screen Display)를 화면에 표시하게 한다.Meanwhile, a user manipulation unit 9 formed of a button is provided on the front of the display device. In the scaler chip 25, the control unit 11 controls the OSD (On Screen) to change the screen state by operating the OSD generating unit 10 when a control signal is detected as the user operates the user control unit 9. Display) on the screen.
OSD화면에는 스케일러칩(25)으로 제공되는 비디오카드, 외부재생기기(DVD Player, VTR)로부터의 영상신호 중 하나를 선택하여 표시하기 위한 선택메뉴 및 밝기, 콘트라스트, 수평 및 수직사이즈 등과 같은 화면상태를 변경설정하기 위한 선택메뉴가 마련된다.On the OSD screen, a selection menu for selecting and displaying one of a video card and a video signal from an external player (DVD Player, VTR) provided to the scaler chip 25 and screen states such as brightness, contrast, horizontal and vertical size, and the like. There is a selection menu for changing and setting.
이때, D-Sub커넥터 접속포트(3)에 컴퓨터본체의 비디오카드가 연결되고, DVI커넥터 접속포트(2)에 외부영상재생기기(DVD Player 등)가 연결되어 AD컨버터(5) 및 TMDS처리부(4)에서 디지털 영상신호가 출력되는 경우에는, 어느 영상신호를 디스플레이 패널상에 표시할 것인지를 선택하기 위한 사용자조작부(9)의 선택에 따라 AD컨버터(5)와 TMDS처리부(4) 중 어느 하나를 스케일러부(7)에 연결한다. 여기서, AD컨버터(5) 및 TMDS처리부(4)에서 출력되는 디지털 영상신호는 동일한 형식, 즉 병렬데이터(Parallel data)로 변환되어 스케일러부(7)로 제공되는 것이 바람직하다.At this time, the video card of the computer main body is connected to the D-Sub connector connecting port (3), and an external video player (DVD Player, etc.) is connected to the DVI connector connecting port (2), so that the AD converter (5) and the TMDS processing unit ( In the case where the digital video signal is output in 4), either the AD converter 5 or the TMDS processing unit 4 according to the selection of the user control unit 9 for selecting which video signal to display on the display panel. To the scaler unit (7). Here, the digital video signal output from the AD converter 5 and the TMDS processing unit 4 is preferably converted into the same format, that is, parallel data, and provided to the scaler 7.
제어부(11)는 입력된 영상신호가 비디오카드로부터 출력되는 아날로그 영상신호일 경우에는 AD컨버터(5)의 신호최저인식값(OFFSET)을 최소로 설정 및 증폭도(GAIN)를 최대로 설정하여 아날로그 영상신호를 디지털 영상신호로 변환하게 하고, H/V동기신호를 이용하여 AD컨버터(5)내의 동기신호발생부(PLL회로)에서 샘플링을 위한 클럭신호가 발생되도록 제어한다. 이때, AD컨버터(5)는 동기신호발생부의 클럭신호에 따라 아날로그 영상신호를 샘플링하여 디지털 영상신호로 변환하여 스케일러부(7)로 제공한다.If the input video signal is an analog video signal output from a video card, the control unit 11 sets the signal minimum recognition value OFFSET of the AD converter 5 to minimum and the amplification degree GAIN to the maximum, thereby analog video. The signal is converted into a digital video signal, and the clock signal for sampling is generated by the synchronization signal generator (PLL circuit) in the AD converter 5 using the H / V synchronization signal. At this time, the AD converter 5 samples the analog video signal according to the clock signal of the synchronization signal generator, converts the analog video signal into a digital video signal, and provides it to the scaler 7.
스케일러칩(1)내의 스케일러부(7)는 영상신호의 H/V동기주파수에 따른 비디오모드(해상도)에 기초하여 영상신호의 크기를 조절(Up, Down)하는 기능을 수행한다. 스케일러부(7)내에는 크기가 조절된 영상신호를 특정한 수직주파수(60Hz)로 고정시키는 기능을 하는 FRC(Frame Rate Control)회로가 마련된다.The scaler 7 in the scaler chip 1 adjusts the size of the image signal (Up, Down) based on the video mode (resolution) according to the H / V synchronization frequency of the image signal. In the scaler 7, an FRC (Frame Rate Control) circuit is provided that fixes a scaled video signal at a specific vertical frequency (60 Hz).
패널드라이버인터페이스부(8)는 스케일러부(7)로부터 제공된 RGB신호와 H/V동기신호에 기초하여 LCD패널(25)의 세로라인의 픽셀을 동작시키는 게이트드라이버(24)와, 가로라인의 픽셀을 동작시키는 소스드라이버(23)의 구동시간(Timing)을 제어하기 위한 2진수의 제어신호를 생성한다.The panel driver interface unit 8 includes a gate driver 24 for operating the pixels of the vertical line of the LCD panel 25 based on the RGB signal and the H / V synchronization signal provided from the scaler unit 7, and the pixels of the horizontal line. Generates a binary control signal for controlling the driving time (Timing) of the source driver 23 for operating the.
본 발명에 따라 패널드라이버인터페이스부(8)가 패널드라이버로부터 분리되어 스케일러칩(1)에 마련됨에 따라 제어부(11)는 소프트웨어적으로 패널드라이버인터페이스부(8)의 타이밍을 제어할 수 있다. 그리고, 스케일러칩(1)과 패널드라이버(21)를 연결하는 패널커넥터(22)는 종래에 비해 비교적 많은 신호입력핀(60핀)을 갖는다.According to the present invention, as the panel driver interface unit 8 is separated from the panel driver and provided in the scaler chip 1, the control unit 11 may control the timing of the panel driver interface unit 8 by software. The panel connector 22 connecting the scaler chip 1 and the panel driver 21 has a relatively large number of signal input pins (60 pins).
본 발명에 따른 스케일러칩(1)에는 다양한 기능을 갖는 동작회로가 내장되어스케일러칩(1)의 내부회로가 복잡해지고 칩크기가 커진다. 따라서, 제어부(11)가 동작하기 위한 제어프로그램은 별도로 마련된 프로그램메모리(12)에 저장되도록 하고, 제어부(11)가 사용자조작부(9)에 의해 OSD조정시 발생한 사용자 화면설정데이터 및 제어동작과정에서 발생된 데이터는 읽기/쓰기 가능한 별도의 시스템데이터메모리(13)에 저장되도록 함으로써 통합형 스케일러칩(1)의 제작과정이 간단해질 수 있으며, 제어부(1)의 제어프로그램의 변경을 하여야 할 경우 프로그램메모리(12)만을 교체하면 되므로 프로그램 변경이 용이해진다.The scaler chip 1 according to the present invention has a built-in operation circuit having various functions, the internal circuit of the scaler chip 1 becomes complicated and the chip size becomes large. Therefore, the control program for operating the control unit 11 is to be stored in the program memory 12 provided separately, the user screen setting data generated during the OSD adjustment by the user control unit 9 and the control operation in the process The generated data can be stored in a separate read / write system data memory 13 to simplify the manufacturing process of the integrated scaler chip 1, and when the control program of the controller 1 needs to be changed, the program memory Since only (12) needs to be replaced, the program can be easily changed.
전술한 실시예에서는 제어부를 동작시키는 제어프로그램이 통합형 스케일러칩과 연결된 별도의 메모리에 저장되는 것으로 서술하였으나 통합형 스케일러칩내에 마련되도록 구성할 수도 있음은 물론이다.In the above-described embodiment, the control program for operating the control unit is described as being stored in a separate memory connected to the integrated scaler chip.
이러한 구성에 의하여, 영상신호를 처리하는 AD컨버터, TMDS수신부, 스케일러부, OSD발생부, 패널드라이버인터페이스부와 제어부의 기능을 포함하는 단일의 스케일러칩으로 구현하여 제조과정이 간단해질 수 있다. 그리고, 패널드라이버로부터 패널드라이버인터페이스부가 분리되어 본 발명의 스케일러칩내에 마련되므로 패널원가를 줄일 수 있다.With this configuration, the manufacturing process can be simplified by implementing a single scale chip including the functions of an AD converter, a TMDS receiver, a scaler, an OSD generator, a panel driver interface, and a controller for processing a video signal. In addition, since the panel driver interface part is separated from the panel driver and provided in the scaler chip of the present invention, the panel cost can be reduced.
이상 설명한 바와 같이, 본 발명에 따르면, 영상신호를 처리하기 위한 복수의 동작부를 단일의 스케일러칩으로 구현함으로써 조립과정이 간단하고 원가절감효과를 갖는 디스플레이장치가 제공된다.As described above, according to the present invention, a display device having a simple assembly process and a cost reduction effect is provided by implementing a plurality of operation units for processing an image signal with a single scale chip.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0075010A KR100402903B1 (en) | 2001-11-29 | 2001-11-29 | display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0075010A KR100402903B1 (en) | 2001-11-29 | 2001-11-29 | display apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030044301A KR20030044301A (en) | 2003-06-09 |
KR100402903B1 true KR100402903B1 (en) | 2003-10-22 |
Family
ID=29572093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0075010A KR100402903B1 (en) | 2001-11-29 | 2001-11-29 | display apparatus |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100402903B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100586174B1 (en) * | 2004-07-02 | 2006-06-07 | 삼성전자주식회사 | Application Processor for Operating Display Apparatus and Method of scaling data |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960028251A (en) * | 1994-12-29 | 1996-07-22 | 배순훈 | Input signal selection circuit of the monitor |
KR20000027431A (en) * | 1998-10-28 | 2000-05-15 | 윤종용 | Analog and digital tv receiver |
KR20000046152A (en) * | 1998-12-31 | 2000-07-25 | 구자홍 | Apparatus for converting image signal |
KR20020038292A (en) * | 2000-11-17 | 2002-05-23 | 윤종용 | An apparatus for detecting a DVI connector in a digital video signal display system |
KR20020088600A (en) * | 2001-05-18 | 2002-11-29 | 삼성전자 주식회사 | displaying device and controlling method thereof |
-
2001
- 2001-11-29 KR KR10-2001-0075010A patent/KR100402903B1/en not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960028251A (en) * | 1994-12-29 | 1996-07-22 | 배순훈 | Input signal selection circuit of the monitor |
KR20000027431A (en) * | 1998-10-28 | 2000-05-15 | 윤종용 | Analog and digital tv receiver |
KR20000046152A (en) * | 1998-12-31 | 2000-07-25 | 구자홍 | Apparatus for converting image signal |
KR20020038292A (en) * | 2000-11-17 | 2002-05-23 | 윤종용 | An apparatus for detecting a DVI connector in a digital video signal display system |
KR20020088600A (en) * | 2001-05-18 | 2002-11-29 | 삼성전자 주식회사 | displaying device and controlling method thereof |
Also Published As
Publication number | Publication date |
---|---|
KR20030044301A (en) | 2003-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109830204B (en) | Time schedule controller, display driving method and display device | |
KR101466122B1 (en) | Display apparatus, multi display system and control method of the same | |
US8972811B2 (en) | Panel driving circuit that generates panel test pattern and panel test method thereof | |
JP2002366123A (en) | Flat panel display device and its driving method | |
US7834866B2 (en) | Display panel driver and display panel driving method | |
US7893951B2 (en) | Image display apparatus and image display method | |
KR20010011957A (en) | Apparatus and method for displaying out of range video of monitor | |
KR100471057B1 (en) | portable computer and method for reproducing video signal on screen thereof | |
KR100402903B1 (en) | display apparatus | |
JP4291663B2 (en) | Liquid crystal display | |
KR100790984B1 (en) | Display driving integrated circuit and system clock generation method generating system clock signal having constant frequency | |
KR100845865B1 (en) | Monitor and control method of resolution using it | |
KR100516066B1 (en) | How to automatically set the display mode of the liquid crystal display | |
KR100377226B1 (en) | displaying device and controlling method thereof | |
KR100704666B1 (en) | Display apparatus and control method thereof | |
KR100949435B1 (en) | Apparatus and method driving liquid crystal display device | |
KR20080032828A (en) | Image display device and control method of resolution using it | |
KR19990080023A (en) | Display device for automatically adjusting image position according to display mode change and computer system using same | |
KR100379417B1 (en) | Method and apparatus for controlling selection input signal of LCD monitor | |
KR20050014134A (en) | Multi screen LCD display system | |
KR20030046942A (en) | Method and displaying apparatus for controlling the lcd screen | |
KR100920484B1 (en) | Backlight driving system for liquid crystal display device | |
KR20010060463A (en) | Method and apparatus controlling screen of LCD Monitor | |
KR20010019537A (en) | Apparatus for processing signal of LCD monitor | |
KR20040065675A (en) | Display system and control method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120927 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20130927 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |