[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR100373994B1 - 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템 - Google Patents

컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템 Download PDF

Info

Publication number
KR100373994B1
KR100373994B1 KR10-2000-0016035A KR20000016035A KR100373994B1 KR 100373994 B1 KR100373994 B1 KR 100373994B1 KR 20000016035 A KR20000016035 A KR 20000016035A KR 100373994 B1 KR100373994 B1 KR 100373994B1
Authority
KR
South Korea
Prior art keywords
computer
voltage input
component
power
computer component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR10-2000-0016035A
Other languages
English (en)
Other versions
KR20010006897A (ko
Inventor
조하리기리쉬찬드라
톰센피터매튜
월터루신다매이
뮬러마크웨인
Original Assignee
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 인터내셔널 비지네스 머신즈 코포레이션
Publication of KR20010006897A publication Critical patent/KR20010006897A/ko
Application granted granted Critical
Publication of KR100373994B1 publication Critical patent/KR100373994B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Hardware Redundancy (AREA)
  • Stored Programmes (AREA)
  • Multi Processors (AREA)

Abstract

컴퓨터 부품을 컴퓨터 시스템의 보드에 접속하고, 제어회로를 사용하여 시스템 보드로의 상기 컴퓨터 부품의 접속을 검출하고, 상기 검출에 응답하여 상기 컴퓨터 부품으로의 전압 입력단에 전력을 공급하고, 그 후 컴퓨터 부품의 전압 입력단에 공급된 전력을 감시함으로써 컴퓨터 시스템의 동작을 인터럽트하지 않고도 컴퓨터 시스템을 보수할 수 있는 방법이 개시된다. 이 방법은 CPU 모듈 및 전압 조정기 모듈과 같은 그러한 핵심 컴퓨터 부품들에 적용될 수 있다. 전압 입력단에 공급되는 전력은, 전압 입력단에 공급되는 전력의 현재의 레벨이 특정 레벨을 초과한다는 판정에 응답하여, 차단된다. 상기 판정에 응답하여, 고장 신호(fault signal)가 액티브 상태로 래치되며, 이 고장 신호는 상기 부품이 상기 시스템으로부터 제거될 때 리셋된다. 본 방법은 또한 복수의 핫 플러그 가능한 부품들에도 적용되며, 이 부품들에서는 각 부품에 공급되는 전력이 개별적으로 감시된다.

Description

컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템{HOT PLUG CONTROL OF MP BASED COMPUTER SYSTEM}
본 발명은 일반적으로 컴퓨터 시스템, 특히 컴퓨터 부품의 업그레이드 또는 보수 방법에 관한 것으로, 보다 특별하게는 컴퓨터 시스템의 전원을 끄거나 또는 서비스를 인터럽트하지 않고도 컴퓨터 시스템의 동작중에 제거 또는 추가되는 컴퓨터 부품에 대한 전압원을 제어하는 방법에 관한 것이다.
현대의 컴퓨터 시스템은 범용 상호 접속부에 의해 접속되는 다수의 처리 유닛과 메인 메모리로 구성된다. 통상적인 멀티-프로세서 컴퓨터 시스템(10)의 기본적인 구조가 도 1에 도시되어 있다. 컴퓨터 시스템(10)은, (디스플레이 모니터, 키보드, 영구 저장 디바이스 등의)주변 장치들 또는 입력/출력(I/O) 디바이스(14)에 접속된 여러 개의 처리 유닛(CPU)(12a, 12b, 12c)과, 상기 처리 유닛들에 의해 프로그램 인스트럭션을 수행하는데 이용되는 메모리 디바이스(랜덤 액세스 메모리(RAM))(16)와, 컴퓨터를 처음 켤 때마다 상기 여러 개의 주변 디바이스들 중 하나(일반적으로 영구 메모리 디바이스)로부터 운영 체제를 찾아 로딩하는 것이 주된 목적인 펌웨어(18)를 가진다.
처리 유닛(12a-12c)은 버스(20)를 비롯한 여러 가지 수단들을 통해 상기 주변 디바이스들, 메모리 및 펌웨어와 신호를 교환한다. 컴퓨터 시스템(10)은 예컨대 모뎀 또는 프린터들을 접속하기 위한 직렬 및 병렬 포트들과 같은 그러한 부가적인 부품들(도시않됨)을 포함한다. 당업자라면 도 1에 도시한 바와 같은 부품들과 함께 사용될 수 있는 다른 부품들, 예컨대 비디오 디스플레이 모니터를 제어하는데 이용되는 디스플레이 어댑터, 메모리(16)를 액세스하는데 이용되는 메모리 컨트롤러들도 있음을 알 수 있을 것이다. 상기 컴퓨터는 또한 3개 이상의 처리 유닛을 가질 수도 있다. 대칭 멀티 프로세서(SMP) 컴퓨터에서, 상기 처리 유닛(12a-12c) 모두는 일반적으로 동일한 바, 즉 이들 모두는 연산을 수행하는데 있어 공통 셋트 또는 서브셋트의 인스트럭션 및 프로토콜들을 사용하며 일반적으로 동일한 아키텍처를 가지고 있다.
통상적인 컴퓨터 시스템들은 일반적으로 공장에서 출하된 이후 유저가 여러가지 부품들을 추가하거나 또는 제거할 수 있게 되어 있다. 주변 장치들에 대하여는, 이는 산업 표준 아키텍처(ISA) 버스 또는 주변 부품 상호 접속(PCI) 버스와 같은 그러한 "확장(expansion)" 버스를 이용하여 수행할 수 있다. 유저에 의해 일반적으로 추가되는 다른 부품은 메인 메모리이다. 이 메모리는 필요시 추가 또는 제거될 수 있는 복수의 메모리 모듈로 구성된다. 보다 최근의 컴퓨터 디자인에서는 처리 유닛 역시도 추가 또는 교체될 수 있다.
ISA 버스 및 PCI 버스와 같은 그러한 확장 버스들은, 어떤 주변 디바이스를 PCI 어댑터 슬롯에 추가하거나 또는 이로부터 제거하기 전 전체 컴퓨터 시스템의 전원을 꺼야하고, 이후 운영 체제 및 어떤 새로운 주변 디바이스를 바람직하게 초기화하기위해 다시 전원을 켜야했다는(재부팅) 점에서 근본적으로 매우 제한을 받았다. 보다 최근에, "핫 플러그 가능한 (hot-pluggable)" PCI 어댑터들과 같은 컴퓨터 하드웨어들은 시스템이 완전히 동작중일 때에도 어떠한 서비스의 인터럽트없이 컴퓨터에 추가되거나 이로부터 제거될 수 있도록 되어있다. PCI 버스를 따라 형성되어 있는 각 PCI 어댑터 슬롯은 개별의 파워라인, 개별의 리셋라인 및 PCI 버스에 슬롯을 접속해주는 스위치를 지니고 있어, 슬롯이 PCI 버스로부터 전기적으로 분리되게 하고 새로운 PCI를 그 슬롯에 끼운 후 재작동될 수 있게 해준다.
이러한 핫 플러그 기능은 프로세서, 시스템 메모리 또는 정확한 전압으로 필요한 전원/기준전압을 생성하는데 사용되는 전압 조정기 모듈(VRM)들과 같은 핵심적이거나 또는 로우 레벨의 부품(core or low-level components)에까지는 결코 확장되지 못하였다.
비록 일부 통상적인 시스템들에서는 프로세서들 및 시스템 RAM은 추가 또는 교체할 수 있지만은 이들 시스템들은 그러한 업그레이드 또는 보수시에 여전히 전압을 차단시키지 않으면 않된다. 더욱이, VRM들과 같은 부품들은 제거할 수 없으며 이를 다른 것으로 대체해야 할 경우에는 VRM이 시스템에 하드와이어(hardwired)되어 있으므로 자격있는 엔지니어에 의해 직접 서비스를 받아야만 한다.
불행하게도, 유저들은 다른 PCI 디바이스를 추가할 것을 원할 뿐만아니라 서비스 인터럽트없이 결함있는 프로세서, 메모리 뱅크 또는 VRM을 대체해주길 원한다.
많은 컴퓨터 시스템들(특히, 클라이언트―서버 네트워크에서 사용되는 대용량 서버)의 경우에서, 수백 명의 유저들이 그 서버에 접속되어 있을 수 있으며 그러한 서비스 동작을 수행하는데 요구되는 다운 시간(down time)은 극도의 비용을 요할 수도 있다. 또한, 중요한 임무의 애플리케이션에 사용되는 시스템에서, 특별히 결함있는 부품을 교체할 필요가 있을 때 서비스 인터럽트없이 모든 보수 또는 업그레이드 동작을 수행할 수 있도록 하는 것이 극히 요망된다.
그러한 핫 플러그 가능한 디바이스들을 제공하는데 있어서의 하나의 문제는 관련 전압 및 전류의 제어와 관련된다. 각각의 핫 플러그 가능한 디바이스의 전력 특성에 대한 개별적인 제어가 유지되어야 하나 현재 이용가능한 전원의 디자인들은 그러한 제어를 제공하지 못한다. 확장된 핫 플러그 기능들은 또한 컴퓨터 시스템의 다른 부품들, 예컨대 이전에는 고려되지 않은 방식으로 핫 플러그 동작(hot-plug operations)을 감시하는 펌웨어 또는 운영 체제에 대한 적절한 상태 신호의 발생을 필요로 할 수 있다. 그러므로, 시스템의 전원 차단 또는 인터럽트를 필요로 함이 없이 시스템 부품들의 업그레이드 또는 보수를 가능케하는, 컴퓨터 시스템에서 핫 플러그 가능한 디바이스에 대한 전원을 제어하는 방법을 제공하는 것이 바람직하다. 만일 상기 방법이 다수의 핫 플러그 가능한 디바이스들을 쉽게 다룰 수 있고 그리고 상기 디바이스들의 전원 고장을 감시할 수 있다면 이는 또한 장점이 될 것이다.
그러므로, 본 발명의 한 목적은 컴퓨터 시스템의 부품들을 업그레이드 및 보수할 수 있는 개선된 방법을 제공하는 것이다.
본 발명의 다른 목적은 시스템 동작을 인터럽트하지 않고도 다양한 컴퓨터 부품들을 업그레이드 또는 보수할 수 있는 방법을 제공하는 것이다.
본 발명의 또 다른 목적은 어떤 그러한 핫 플러그 가능한 디바이스들에 공급되는 전력을 개별적으로 주의깊게 제어 및 감시하는 방법을 제공하는 것이다.
상기 목적들은 컴퓨터 시스템의 인터럽팅 동작(interrupting operation)없이 컴퓨터 시스템을 보수하는 방법으로 달성되는 바, 이 방법은 일반적으로 전압 입력단을 갖는 적어도 하나의 컴퓨터 부품을 컴퓨터 시스템의 보드에 접속하는 단계와, 컴퓨터 시스템의 제어회로를 사용하여 시스템 보드로의 상기 컴퓨터 부품의 접속을 검출하는 단계와, 상기 검출단계에 응답하여 상기 컴퓨터 부품으로의 전압 입력단에 전력을 공급하는 단계와, 그 후 상기 컴퓨터 부품의 전압 입력단에 공급된 전력을 감시하는 단계를 포함한다. 이 방법은 CPU 모듈 및 전압 조정기 모듈과 같은 그러한 핵심 컴퓨터 부품들의 제거 가능한 상호 접속(핫 플러깅)을 위해 사용되는 경우에 장점을 가질 수 있다. 이 방법은 상기 컴퓨터 부품의 전압 입력단에 공급되는 현재의 전력 레벨이 특정 레벨을 초과한다는 판정에 응답하여 상기 컴퓨터 부품의 전압 입력단으로의 전력을 차단하는 단계를 더 포함한다. 상기 판정에 응답하여, 고장 신호(fault signal)가 액티브 상태로 래치되며, 이 고장 신호는 상기 부품이 상기 시스템으로부터 제거될 때 리셋된다.
본 방법은 또한 복수의 핫 플러그 가능한 부품들에도 적용되는 바, 각 부품에 공급되는 전력이 개별적으로 감시된다. 상기 제어회로는 어떤 원하는 순서로 상기 부품들에 전력을 순차적으로 공급한다. 상기 컴퓨터 부품들로부터의 복수의 전압 신호들이 상기 제어 회로에 합류되며, 상기 제어회로는 상기 컴퓨터 부품들로부터의 복수의 전압 양호 신호들에 근거하여 시스템 전력 양호 신호를 발생시킨다.
본 발명의 상기 및 추가의 목적,특성 및 장점들이 다음의 상세한 설명에서 더욱 분명해 질 것이다. 신규성이 있는 것으로 믿어지는 본 발명의 특징이 첨부한 특허청구범위에 제시되어 있다. 그러나, 본 발명 자체 뿐만아니라 본 발명의 바람직한 실시예, 추가의 목적 및 장점들이 첨부 도면을 참조로 한 예시적인 실시예에대한 다음의 상세한 설명을 통해 잘 이해될 수 있을 것이다.
도 1은 종래의 멀티 프로세서 컴퓨터 시스템의 블럭도,
도 2는 본 발명의 일 실시예에 따라, 컴퓨터 시스템에 의해 사용되는 복수의 핫 플러그 가능한 디바이스들 중 하나에 대한 제어 및 감시를 예시하는 컴퓨터 시스템의 전력 서브 시스템의 블럭도,
도 3은 도 2의 핫 플러그 제어 회로와 함께 사용되는 필드 프로그램 가능 게이트 어레이의 한 구현예.
도 4는 본 발명의 한 실시예에 따른 핫 플러그 가능한 디바이스에 전력을 공급하는데 이용되는 소프트 스타트 회로의 개략도.
도면의 주요 부준에 대한 부호의 설명
10 : 컴퓨터 시스템 34 : 핫 플러그 제어 회로
35 : 소프트 스타트 제어 로직 37 : 고장 제어 로직
39 : 전력 양호 제어 로직
도면들 특히 도 2에서 본 발명에 따라 구성된 복수의 핫 플러그 가능한 디바이스들을 갖는 컴퓨터 시스템의 전력 서브 시스템(30)의 한 실시예가 도시되어 있다.
도 2는 단지 하나의 그러한 핫 플러그 가능한 디바이스(32)를 도시하고 있지만 다음의 상세한 설명은 전체 컴퓨터 아키텍처에 의해 사용되는 소정 수의 핫-플러그 가능 디바이스들에도 적용됨을 이해할 수 있을 것이다.
비록 본 발명은 핫 플러그 주변 디바이스들에 적용될 수 있지만 이는 특히 중앙처리유닛(CPU 또는 프로세서) 또는 심지어 전압 조정기 모듈(VRM)과 같은 로우 레벨 부품들과 같은 비-주변 부품(non-peripheral components)들과도 이용될 수 있도록 되어 있다.
이들 부품들은 본 명세서에 통합되어 있는 미국 특허 출원 번호 제 09/281,080호 및 제 09/281,081호에 기술된 바와 같이 핫 플러그 가능하게 되어 있다. CPU 및 VRM는 시스템 보드에 장착된 커넥터를 이용하여 추가 또는 제거될 수 있다.
이 실시예에서, 전력 서브 시스템(subsystem)(30)은 단일의 핫 플러그 제어 회로(34) 및 개별의 소프트 스타트 회로(36)(각각의 핫 플러그 가능한 디바이스(32)마다 하나씩)를 포함한다. 디바이스를 접속하기에 앞서, 소프트 스타트 회로(36)는 오프되며, 따라서 디바이스(32)에 대해 입력 전압(Vin)이 공급되지 않는다. 디바이스가 대응 슬롯 또는 소켓에 설치되면, 디바이스(32)로부터 출력되는 "현재 상태 검출"신호가 액티브 상태로 된다. 현재 상태 검출 라인은 핫 플러그 가능한 디바이스를 그라운드(ground)시키기 위한 풀-다운 저항기를 가진다. 이 신호는 디바이스가 존재하지 않을 때 플로팅되며, 디바이스가 존재할 때 그라운드된다. 핫 플러그 제어 회로(4)가 디바이스(32)의 존재를 검출하면, 소프트 스타트 회로(36)를 인에이블시켜 이 회로(36)가 핫 플러그 디바이스(32)에 Vin이 턴 온 되게 한다. 소프트 스타트 회로(36)에 대해 하기에 더 설명하기로 한다.
주지되는 바와 같이, 본 실시예에서는 단지 하나의 핫 플러그 제어 회로(34)가 제공되었지만 이는 복수의 핫 플러그 가능 디바이스들(도 3에 관해 설명된 예에서는 17개에 디바이스)을 다루도록 되어 있다. 핫 플러그 제어 회로(34)는 어떤 원하는(사전 정의된) 순서로 디바이스들의 전압을 공급할 수 있다. 핫 플러그 제어 회로(34)는 또한 "고장 신호"를 통해 소프트 스타트 회로(36)의 고장 여부를 감시한다.
만일 고장이 검출되면, 핫 플러그 제어 회로(34)는 소프트 스타트 회로(36)를 차단한다.
예시적인 실시예에서, 핫 플러그 제어 회로(34)는 필드 프로그래머블 게이트 어레이(FPGA)로 구현된다. 도 3은 본 발명에 따라 구성된 핫 플러그 제어 FPGA(38)의 상세 블럭도이다. 핫 플러그 제어 FPGA(38)는 핫 플러그 가능한 VRM, 핫 플러그 가능한 CPU 모듈 등과 함께 사용될 수 있도록 되어있다. 복수의 현재 상태 검출 신호들이, 자신의 출력으로서 복수의 각각의 소프트 스타트 온/오프 라인들을 가지고 있는 소프트 스타트 제어 로직(35)에 입력된다. 복수의 고장 신호들이 마찬가지로 고장 제어 로직(37)에 입력되며, 이 고장 제어 로직(37)은 자신의 출력으로서 복수의 각각의 리셋 라인들을 가지고 있다. 각각의 핫 플러그 가능한 VRM 또는 CPU 쿼드(quad)로부터의 전압 양호 신호들이 각각 전력 양호 제어 로직(39)에 각각 합류되며, 이 전력 양호 제어 로직(39)은 시스템을 리셋시키기 위한 전력 양호 신호를 발생시킨다.
도 4는 소프트 스타트 회로(36)의 일 실시예를 도시한 것이다.
SOFT-START-ON/OFF신호는 전력 MOSFET(40)로 하여금 회로에 공급되는 입력에 HOTPLUG-INPUT-VOLTAGE 신호가 완만하게 도달되도록 하는 LVTTL(저 전압 트랜지스터-트랜지스터 로직)레벨 신호이다. 이 예에서, 입력 전압은 48V로서, 예컨대 100V AC 월 아우트랫(wall outlet)인 외부 전원에 접속된 전원(도시않됨)에 제공된다.
로직 회로(42)(유니트로사 부품번호 UCC3917)는 만일 전류 감지 저항기(41)의 양단 전압이 특정 레벨(예컨데, 50mv)을 초과하면 고장출력(44)을 제공한다. 여러개의 비교기(46,48,50)가 고장신호를 래치하며, SOFT-START-RESET 신호가 상기 고장 신호를 리셋되게 할 때까지 상기 고장 신호를 하이 (엑티브) 상태로 유지한다. 고장 상태가 하이 상태에 있는 한, 핫 플러그 제어 회로(34)는 전력 HOTPLUG-INPUT-VOLTAGE(43)를 차단 상태로 유지하기 위하여 SOFT-START-ON/OFF 신호를 로우 레벨로 유지시킨다. 리셋 신호는 예컨데, 현재 상태 검출 신호를 통해 또한 검출되는 디바이스의 검출 시 액티브 상태로 될 수 있다.
상기 유니트로드사 부품의 핀 C1P와 C1N은 상위 전하 펌프 캐패시터에 접속되며, 핀 C2P와 C2N은 하위 전하 펌프 캐패시터에 접속된다. 핀 OUTPUT은 NMOS 패스 부품으로의 출력이며 핀 SENSE는 감지 저항기(41)로부터의 감지 전압 입력이다. 핀 CT에서의 캐패시터 값은 점검전 최대 고장 시간을 정하는데, 이 점검 특성은 예시한 실시예에서는 SOFT-START-RESET 회로에 의해 디스에이블된다. 핀 MAXI에서의 저항은 최대허용가능한 소스 전류를 결정한다. 핀 HLTOUT#는 고장 출력 표시를 위해 사용된다. 기준 신호들은 핀 Vss(디바이스의 (-) 기준전압), 핀 Vout(시스템 접지전위에 관하여 플로팅하는 칩의 접지기준 전위), Vref/CATFLT#(프로그램 MAXI의 출력 신호 기준과 돌발 고장 출력)을 포함한다.
당업자라면 본 발명이 핫 플러그 디바이스들로의 전압원을 개별적으로 제어하는 효과적인 방법을 제공하는 것임을 잘 인식할 것이다. 따라서, 본 발명은 핫 플러그 디바이스들로서 CPU 모듈 및 VRM들과 같은 부품들의 사용을 가능(용이)하게 해준다. 본 발명은 또한 FPGA를 쉽게 변경할 수 있으므로 어떤 수의 핫 플러그 디바이스들의 수에도 실용적으로 적용될 수 있다.
비록 특정 실시예들과 관련하여 본 발명을 설명하였지만, 이 설명은 제한적인 의미로 해석되도록 의도한 것은 아니다. 당업자라면 본 발명의 상세한 설명으로부터 전술한 실시예들에 대한 다양한 변형 뿐만아니라 본 발명의 대체 실시예들을 생각할 수 있을 것이다. 그러므로, 첨부한 특허청구범위에 정의된 바와 같이 본 발명의 정신 또는 범주에 벗어남이 없이 그러한 변형들을 가할 수 있을 것이다.

Claims (18)

  1. 컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법에 있어서,
    전압 입력단을 갖는 적어도 하나의 컴퓨터 부품을 상기 컴퓨터 시스템의 보드에 접속하는 단계와,
    상기 컴퓨터 시스템의 제어회로를 이용하여 상기 시스템 보드로의 상기 컴퓨터 부품의 접속을 검출하는 단계와,
    상기 검출 단계에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 단계와,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 단계와,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력의 현재의 레벨이 특정 레벨을 초과했음을 판정하는 단계와,
    상기 판정 단계에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단으로의 전력을 차단하는 단계와,
    상기 판정 단계에 응답하여, 고장 신호를 액티브 상태로 래치하는 단계와,
    상기 컴퓨터 부품을 상기 시스템 보드로부터 제거하는 단계와,
    상기 컴퓨터 부품의 제거를 검출하는 단계와,
    상기 컴퓨터 부품의 제거를 검출하는 상기 검출 단계에 응답하여, 상기 고장 신호를 리셋하는 단계를 포함하는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  2. 제 1 항에 있어서,
    상기 접속 단계는 상기 시스템 보드에 CPU 모듈을 접속하는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  3. 제 1 항에 있어서,
    상기 접속 단계는 상기 시스템 보드에 전압 조정기 모듈을 접속하는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법에 있어서,
    전압 입력단을 각기 갖는 복수의 컴퓨터 부품을 시스템 보드에 접속하는 단계와,
    제어 회로를 이용하여 상기 시스템 보드에 대한 상기 컴퓨터 부품들 각각의 접속을 검출하는 단계와,
    소정의 접속의 검출에 응답하여 상기 각 컴퓨터 부품들의 각각의 전압 입력단에 전력을 공급하는 단계와,
    상기 컴퓨터 부품들의 상기 전압 입력단 각각에 공급되는 전력을 감시하는 단계를 포함하며,
    상기 제어 회로는 사전 설정된 순서로 상기 컴퓨터 부품들로의 전력 공급을 순차화시키는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  8. 컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법에 있어서,
    전압 입력단을 각기 갖는 복수의 컴퓨터 부품을 시스템 보드에 접속하는 단계와,
    제어 회로를 이용하여 상기 시스템 보드에 대한 상기 컴퓨터 부품들 각각의 접속을 검출하는 단계와,
    소정의 접속의 검출에 응답하여 상기 각 컴퓨터 부품들의 각각의 전압 입력단에 전력을 공급하는 단계와,
    상기 컴퓨터 부품들의 상기 전압 입력단 각각에 공급되는 전력을 감시하는 단계와,
    상기 컴퓨터 부품들로부터의 복수의 전압 양호 신호들을 상기 제어 회로에 합류시키는 단계와,
    상기 컴퓨터 부품들로부터의 상기 복수의 전압 양호 신호들에 근거한 상기 제어 회로를 이용하여 시스템 전력 양호 신호를 발생시키는 단계를 포함하는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  9. 제 8 항에 있어서,
    소정의 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력의 현재의 레벨이 특정 레벨을 초과했음을 판정하는 단계와,
    상기 판정 단계에 응답하여, 상기 소정의 컴퓨터 부품의 상기 전압 입력단으로의 전력을 차단하는 단계를 더 포함하는
    컴퓨터 시스템의 인터럽팅 동작없이 컴퓨터 시스템을 보수하는 방법.
  10. 삭제
  11. 컴퓨터 시스템의 전력 서브 시스템(power subsystem)에 있어서,
    상기 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 적어도 하나의 커넥터를 갖는 회로 보드와,
    상기 회로 보드로의 상기 컴퓨터 부품의 접속을 검출하는 수단과,
    상기 접속의 검출에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 수단―상기 공급 수단은 상기 컴퓨터 부품의 상기 전압 입력단의 전압을 서서히 상승시키는 스타트 회로 수단을 포함함―과,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 수단을 포함하는
    컴퓨터 시스템의 전력 서브 시스템.
  12. 컴퓨터 시스템의 전력 서브 시스템에 있어서,
    상기 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 적어도 하나의 커넥터를 갖는 회로 보드와,
    상기 회로 보드로의 상기 컴퓨터 부품의 접속을 검출하는 수단과,
    상기 접속의 검출에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 수단―상기 공급 수단은 필드 프로그램 가능 게이트 어레이를 갖는 제어 회로를 포함함―과,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 수단을 포함하는
    컴퓨터 시스템의 전력 서브 시스템.
  13. 삭제
  14. 컴퓨터 시스템의 전력 서브 시스템에 있어서,
    상기 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 적어도 하나의 커넥터를 갖는 회로 보드와,
    상기 회로 보드로의 상기 컴퓨터 부품의 접속을 검출하는 수단과,
    상기 접속의 검출에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 수단과,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 수단과,
    상기 컴퓨터 부품의 전압 입력단에 공급되는 상기 전력의 현재의 레벨이 특정 레벨을 초과했음의 판정에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단으로의 전력을 차단하는 수단과,
    상기 현재의 레벨이 특정 레벨을 초과했음의 상기 판정에 응답하여, 고장 신호를 액티브 상태로 래치하는 수단과,
    상기 컴퓨터 부품이 상기 회로 보드로부터 제거되었음의 검출에 응답하여, 상기 고장 신호를 리셋하는 수단을 포함하는
    컴퓨터 시스템의 전력 서브시스템.
  15. 삭제
  16. 컴퓨터 시스템의 전력 서브 시스템에 있어서,
    상기 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 적어도 하나의 커넥터를 갖는 회로 보드와,
    상기 회로 보드로의 상기 컴퓨터 부품의 접속을 검출하는 수단과,
    상기 접속의 검출에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 수단과,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 수단을 포함하되,
    상기 회로 보드는 전압 입력단을 갖는 복수의 컴퓨터 부품을 각각 수납하기 위한 복수의 커넥터들을 갖고,
    상기 검출 수단은 상기 컴퓨터 부품들 각각의 상기 시스템 보드로의 접속을 검출하며,
    상기 공급 수단은 소정의 접속의 검출에 응답하여 상기 각 컴퓨터 부품들의 각각의 전압 입력단에 전력을 공급하고, 그리고 상기 공급 수단은 사전 설정된 순서로 상기 부품들로의 전력 공급을 순차화시키며,
    상기 감시 수단은 상기 컴퓨터 부품들의 상기 전압 입력단 각각에 공급되는 전력을 개별적으로 감시하는
    컴퓨터 시스템의 전력 서브시스템.
  17. 컴퓨터 시스템의 전력 서브 시스템에 있어서,
    상기 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 적어도 하나의 커넥터를 갖는 회로 보드―상기 회로 보드는 전압 입력단을 갖는 복수의 컴퓨터 부품을 각각 수납하기 위한 복수의 커넥터들을 가짐―와,
    상기 회로 보드로의 상기 컴퓨터 부품의 접속을 검출하는 수단―상기 검출 수단은 상기 컴퓨터 부품들 각각의 상기 시스템 보드로의 접속을 검출함―과,
    상기 접속의 검출에 응답하여, 상기 컴퓨터 부품의 상기 전압 입력단에 전력을 공급하는 수단―상기 공급 수단은 소정의 접속의 검출에 응답하여 상기 각 컴퓨터 부품들의 각각의 전압 입력단에 전력을 공급함―과,
    상기 컴퓨터 부품의 상기 전압 입력단에 공급되는 상기 전력을 감시하는 수단―상기 감시 수단은 상기 컴퓨터 부품들의 상기 전압 입력단 각각에 공급되는 전력을 개별적으로 감시함―과,
    상기 컴퓨터 부품들로부터의 복수의 전압 양호 신호들을 상기 제어 회로에 합류시키는 수단과,
    상기 컴퓨터 부품들로부터의 상기 복수의 전압 양호 신호들에 근거하여 시스템 전력 양호 신호를 발생시키는 수단을 포함하는
    컴퓨터 시스템의 전력 서브시스템.
  18. 컴퓨터 시스템의 컴퓨터 부품―상기 컴퓨터 부품은 전압 입력단을 가지고 있음―을 수용하기 위한 복수의 커넥터들을 갖는 회로 보드와,
    상기 컴퓨터 부품들 중 소정의 컴퓨터 부품의 상기 시스템 보드로의 접속을 검출하는 수단과,
    상기 접속의 검출에 응답하여, 상기 소정 컴퓨터 부품의 전압 입력단에 전력을 공급하는 필드 프로그램가능 게이트 어레이를 갖는 제어회로와,
    상기 소정의 컴퓨터 부품의 상기 전압 입력단에 공급되는 전력을 감시하는 수단과,
    상기 소정의 컴퓨터 부품의 상기 전압 입력단에 공급되는 전력의 현재 레벨이 특정 레벨을 초과했다는 판정에 응답하여, 상기 소정의 컴퓨터 부품의 상기 전압 입력단으로의 전력을 차단하는 수단과,
    상기 현재의 레벨이 상기 특정 레벨을 초과했다는 판정에 응답하여, 고장 신호를 액티브 상태로 래치하는 수단과,
    상기 컴퓨터 부품이 상기 회로 보드로부터 제거되었음의 검출에 응답하여, 상기 고장 신호를 리셋하는 수단을 포함하는
    디바이스.
KR10-2000-0016035A 1999-03-30 2000-03-29 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템 Expired - Fee Related KR100373994B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/281,082 US6535944B1 (en) 1999-03-30 1999-03-30 Hot plug control of MP based computer system
US09/281,082 1999-03-30

Publications (2)

Publication Number Publication Date
KR20010006897A KR20010006897A (ko) 2001-01-26
KR100373994B1 true KR100373994B1 (ko) 2003-02-26

Family

ID=23075876

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020017012441A Withdrawn KR20020064139A (ko) 1999-03-30 2000-03-24 컴퓨터 시스템 기반의 다중 프로세서의 핫 플러그 제어
KR10-2000-0016035A Expired - Fee Related KR100373994B1 (ko) 1999-03-30 2000-03-29 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020017012441A Withdrawn KR20020064139A (ko) 1999-03-30 2000-03-24 컴퓨터 시스템 기반의 다중 프로세서의 핫 플러그 제어

Country Status (17)

Country Link
US (1) US6535944B1 (ko)
EP (1) EP1171824B1 (ko)
JP (1) JP2002540527A (ko)
KR (2) KR20020064139A (ko)
CN (1) CN1129074C (ko)
AT (1) ATE239943T1 (ko)
AU (1) AU3444700A (ko)
CA (1) CA2367894C (ko)
CZ (1) CZ20013478A3 (ko)
DE (1) DE60002574T2 (ko)
ES (1) ES2194714T3 (ko)
HU (1) HUP0200565A2 (ko)
IL (2) IL145486A0 (ko)
MY (1) MY123404A (ko)
PL (1) PL351524A1 (ko)
TW (1) TW463097B (ko)
WO (1) WO2000058846A1 (ko)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6449676B1 (en) * 1999-03-30 2002-09-10 International Business Machines Corporation Hot-pluggable voltage regulator module
US7414606B1 (en) * 1999-11-02 2008-08-19 Ati International Srl Method and apparatus for detecting a flat panel display monitor
US6948021B2 (en) * 2000-11-16 2005-09-20 Racemi Systems Cluster component network appliance system and method for enhancing fault tolerance and hot-swapping
US20020169913A1 (en) * 2001-05-10 2002-11-14 Heizer Stephen D. System and method of switching a hot-pluggable peripheral device
US7493438B2 (en) * 2001-10-03 2009-02-17 Intel Corporation Apparatus and method for enumeration of processors during hot-plug of a compute node
US6892311B2 (en) 2002-05-08 2005-05-10 Dell Usa, L.P. System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume
US20040024941A1 (en) * 2002-07-31 2004-02-05 Compaq Information Technologies Group, L.P. Method and apparatus for supporting hot-plug cache memory
US6976112B2 (en) * 2002-11-27 2005-12-13 International Business Machines Corporation Apparatus, method and program product for automatically distributing power to modules inserted in live chassis
US20040107338A1 (en) * 2002-12-03 2004-06-03 Jesse Kao Facility for detecting coupling of interface card
CN1307552C (zh) * 2003-01-21 2007-03-28 英业达股份有限公司 附件管理系统的热抽换电路及其方法
US6988158B2 (en) * 2003-02-26 2006-01-17 Inventec Corporation Hot plug circuit for enclosure management systems used to manage sub-systems and method thereof
US6990545B2 (en) * 2003-04-28 2006-01-24 International Business Machines Corporation Non-disruptive, dynamic hot-plug and hot-remove of server nodes in an SMP
US7149907B2 (en) * 2003-07-10 2006-12-12 Dell Products L.P. Multi-processor system recovery using THERMTRIP signal
US7222290B2 (en) * 2003-11-18 2007-05-22 Agere Systems Inc. Method and apparatus for receiver detection on a PCI-Express bus
KR100586521B1 (ko) * 2004-02-20 2006-06-07 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7330065B2 (en) * 2004-10-18 2008-02-12 Linear Technology Corporation Inrush current slew control circuit and method
US7259665B2 (en) 2004-10-27 2007-08-21 International Business Machines Corporation Battery backed service indicator aids for field maintenance
US20060137377A1 (en) 2004-12-29 2006-06-29 Samson Eric C Method and apparatus for external processor thermal control
US7321947B2 (en) * 2005-03-10 2008-01-22 Dell Products L.P. Systems and methods for managing multiple hot plug operations
US7512718B2 (en) * 2005-04-20 2009-03-31 Lawrence J. Dickson Reconfigurable computing array without chassis
US7609499B2 (en) * 2005-05-05 2009-10-27 Seagate Technology Llc Active current limiting circuit
US7350089B2 (en) * 2005-06-28 2008-03-25 Intel Corporation System for memory hot swap
US7818597B2 (en) * 2007-03-26 2010-10-19 International Business Machines Corporation Computer system fault detection
US8055927B2 (en) * 2007-05-23 2011-11-08 International Business Machines Corporation Structure for analyzing dynamic CPU voltage
US7844846B2 (en) * 2007-05-23 2010-11-30 International Business Machines Corporation System and method for analyzing dynamic CPU voltage
US8001313B2 (en) * 2008-11-20 2011-08-16 International Business Machines Corporation Insertion and removal of computing cards in server I/O slots
CN102520781A (zh) * 2011-11-24 2012-06-27 浪潮电子信息产业股份有限公司 一种模块化的vrm设计方法
CN103839016A (zh) * 2012-11-21 2014-06-04 鸿富锦精密工业(武汉)有限公司 具有cpu保护功能的计算机
CN103246634B (zh) * 2013-04-26 2017-02-08 华为技术有限公司 一种对多处理器系统进行工作模式配置的方法和装置
CN104778146B (zh) * 2015-04-17 2017-12-22 中国科学院半导体研究所 基于spi模式的可热插拔sd卡数据记录仪及相应的方法
KR102317897B1 (ko) * 2015-06-04 2021-10-28 삼성디스플레이 주식회사 테스트 보드 및 그의 구동방법
US10365700B2 (en) 2015-11-27 2019-07-30 Samsung Electronics Co., Ltd. System and method of managing context-aware resource hotplug
KR20170069730A (ko) 2015-12-11 2017-06-21 삼성전자주식회사 온도 및 공간적인 위치에 따라 코어들의 동작들을 관리하는 연산 처리 장치, 및 연산 처리 장치를 포함하는 전자 장치
CN108227650B (zh) * 2017-12-20 2020-05-22 中核控制系统工程有限公司 一种安全级dcs系统模块热插拔方法
US11436024B2 (en) * 2018-12-27 2022-09-06 Texas Instruments Incorporated Independent operation of an ethernet switch integrated on a system on a chip

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0720972A (ja) * 1993-06-30 1995-01-24 Oki Electric Ind Co Ltd 活線挿抜装置
JPH0793067A (ja) * 1993-09-20 1995-04-07 Fujitsu Ltd 活性挿抜時の同期制御方式
JPH11184578A (ja) * 1997-07-31 1999-07-09 Samsung Electron Co Ltd Pciバスのホットプラグ制御器
KR19990079978A (ko) * 1998-04-10 1999-11-05 김영환 I2c 버스를 이용한 pci 핫플러그 장치 및 제어방법
KR20010006898A (ko) * 1999-03-30 2001-01-26 포만 제프리 엘 컴퓨터 시스템의 전압 조정기 모듈 보수 방법 및 파워서브시스템
KR100304851B1 (ko) * 1996-10-31 2001-09-29 포만 제프리 엘 전원 차단 없는 데이터 처리 시스템 구성 요소 제거 장치

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993015459A1 (en) * 1992-02-03 1993-08-05 Micro Industries Live insertion of computer modules
US5572141A (en) 1994-03-09 1996-11-05 At&T Global Information Solutions Company Memory metal hot plug connector and method
US5838929A (en) * 1995-06-01 1998-11-17 Ast Research, Inc. Upgrade CPU module with integral power supply
TW299404B (en) * 1995-11-02 1997-03-01 Ibm Adapter card slot isolation for hot plugging
US5758102A (en) * 1996-01-11 1998-05-26 International Business Machines Corporation Soft switching circuit for use on backplane
US5712754A (en) * 1996-04-15 1998-01-27 Compaq Computer Corporation Hot plug protection system
US5964855A (en) * 1997-04-07 1999-10-12 International Business Machines Corporation Method and system for enabling nondisruptive live insertion and removal of feature cards in a computer system
US5875308A (en) * 1997-06-18 1999-02-23 International Business Machines Corporation Peripheral component interconnect (PCI) architecture having hot-plugging capability for a data-processing system
US6038633A (en) 1997-08-15 2000-03-14 Compaq Computer Corporation System and method for providing a dual interrupt mechanism to designate the occurrence and termination of an event
US6182173B1 (en) * 1997-11-14 2001-01-30 International Business Machines Corporation Hot plug adapters using optical switches
US6044424A (en) * 1997-12-05 2000-03-28 Silicon Graphics, Inc. Hot-plug power supply for high-availability computer systems
US6138195A (en) * 1998-03-20 2000-10-24 Emc Corporation Method and apparatus for hot-plugging circuit boards having low voltage logic parts into a higher voltage backplane
US6108732A (en) * 1998-03-30 2000-08-22 Micron Electronics, Inc. Method for swapping, adding or removing a processor in an operating computer system
US6289467B1 (en) * 1998-05-08 2001-09-11 Sun Microsystems, Inc. Installation of processor and power supply modules in a multiprocessor system
US6209051B1 (en) * 1998-05-14 2001-03-27 Motorola, Inc. Method for switching between multiple system hosts
US6275958B1 (en) 1998-10-28 2001-08-14 International Business Machines Corporation Fault detection in a redundant power converter
US6286066B1 (en) 1998-12-15 2001-09-04 Dell U.S.A., L.P. Hot-plug interface for detecting adapter card insertion and removal
US6338107B1 (en) * 1998-12-16 2002-01-08 International Business Machines Corporation Method and system for providing hot plug of adapter cards in an expanded slot environment
US6282596B1 (en) * 1999-03-25 2001-08-28 International Business Machines Corporation Method and system for hot-plugging a processor into a data processing system
US6191499B1 (en) 1999-10-13 2001-02-20 International Business Machines Corporation System and method for providing voltage regulation to a multiple processor

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0720972A (ja) * 1993-06-30 1995-01-24 Oki Electric Ind Co Ltd 活線挿抜装置
JPH0793067A (ja) * 1993-09-20 1995-04-07 Fujitsu Ltd 活性挿抜時の同期制御方式
KR100304851B1 (ko) * 1996-10-31 2001-09-29 포만 제프리 엘 전원 차단 없는 데이터 처리 시스템 구성 요소 제거 장치
JPH11184578A (ja) * 1997-07-31 1999-07-09 Samsung Electron Co Ltd Pciバスのホットプラグ制御器
KR19990079978A (ko) * 1998-04-10 1999-11-05 김영환 I2c 버스를 이용한 pci 핫플러그 장치 및 제어방법
KR20010006898A (ko) * 1999-03-30 2001-01-26 포만 제프리 엘 컴퓨터 시스템의 전압 조정기 모듈 보수 방법 및 파워서브시스템

Also Published As

Publication number Publication date
PL351524A1 (en) 2003-05-05
WO2000058846A1 (en) 2000-10-05
EP1171824B1 (en) 2003-05-07
JP2002540527A (ja) 2002-11-26
AU3444700A (en) 2000-10-16
ATE239943T1 (de) 2003-05-15
EP1171824A1 (en) 2002-01-16
IL145486A (en) 2006-08-20
CZ20013478A3 (cs) 2002-03-13
CA2367894C (en) 2005-01-11
CN1129074C (zh) 2003-11-26
CN1353837A (zh) 2002-06-12
ES2194714T3 (es) 2003-12-01
DE60002574T2 (de) 2004-03-18
HUP0200565A2 (en) 2002-06-29
MY123404A (en) 2006-05-31
KR20010006897A (ko) 2001-01-26
DE60002574D1 (de) 2003-06-12
TW463097B (en) 2001-11-11
IL145486A0 (en) 2002-06-30
KR20020064139A (ko) 2002-08-07
CA2367894A1 (en) 2000-10-05
US6535944B1 (en) 2003-03-18

Similar Documents

Publication Publication Date Title
KR100373994B1 (ko) 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템
US5809256A (en) Soft power switching for hot installation and removal of circuit boards in a computer system
JP7479619B2 (ja) 拡張カードの独立スロット制御
US7028125B2 (en) Hot-pluggable peripheral input device coupling system
US20040215991A1 (en) Power-up of multiple processors when a voltage regulator module has failed
US5834856A (en) Computer system comprising a method and apparatus for periodic testing of redundant devices
KR100396972B1 (ko) 컴퓨터 백플레인 상의 핫-플러그 회로의 제조 테스팅
KR100373995B1 (ko) 컴퓨터 시스템의 전압 조정기 모듈 보수 방법 및 파워서브시스템
US20120137159A1 (en) Monitoring system and method of power sequence signal
KR100478478B1 (ko) 전원 장애에 안전한 컴퓨터 구조
US20240220385A1 (en) Power source consumption management apparatus for four-way server
US7673186B2 (en) Apparatus and method for cold sparing in multi-board computer systems
CN112463686A (zh) 一种板卡热插拔装置及方法
US7127542B2 (en) Hot-plugging nodes in a modular system having redundant power supplies
US20070204088A1 (en) Modularized circuit board bus connection control method and system
EP3451182A1 (en) Connection circuit
US20050093513A1 (en) Electronic device having multiple current outputs
CN110442219A (zh) 连接器、电源控制设备以及主机接口设备
TWI817714B (zh) 轉接卡及其控制方法、伺服器
MXPA01009731A (en) Hot plug control of multiprocessor based computer system
CN116700434A (zh) 主机板

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20000329

PA0201 Request for examination
PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20020627

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20030110

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20030214

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20030217

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20060124

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20070205

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20080204

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20090129

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20090129

Start annual number: 7

End annual number: 7

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee