KR100339425B1 - 리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 - Google Patents
리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 Download PDFInfo
- Publication number
- KR100339425B1 KR100339425B1 KR1020000041986A KR20000041986A KR100339425B1 KR 100339425 B1 KR100339425 B1 KR 100339425B1 KR 1020000041986 A KR1020000041986 A KR 1020000041986A KR 20000041986 A KR20000041986 A KR 20000041986A KR 100339425 B1 KR100339425 B1 KR 100339425B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- layer
- soi
- semiconductor layer
- recessed
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 46
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 12
- 238000000034 method Methods 0.000 title claims description 22
- 239000000758 substrate Substances 0.000 claims abstract description 32
- 238000002955 isolation Methods 0.000 claims abstract description 11
- 238000009413 insulation Methods 0.000 claims 2
- 229910052710 silicon Inorganic materials 0.000 abstract description 18
- 239000010703 silicon Substances 0.000 abstract description 18
- 239000012212 insulator Substances 0.000 abstract description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 18
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 12
- 229910004298 SiO 2 Inorganic materials 0.000 description 8
- 230000000694 effects Effects 0.000 description 5
- 229920002120 photoresistant polymer Polymers 0.000 description 5
- 239000013078 crystal Substances 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 238000010292 electrical insulation Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 230000005865 ionizing radiation Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910000859 α-Fe Inorganic materials 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000001953 recrystallisation Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000004857 zone melting Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76202—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Element Separation (AREA)
- Semiconductor Memories (AREA)
- Thin Film Transistor (AREA)
Abstract
본 발명은 SOI(Silicon On Insulator) 구조를 이용한 DRAM(Dynamic Random Access Memory) 소자 및 그의 제조방법에 관한 것으로, 셀 영역과 페리 영역과 필드 영역이 정의된 제 1 반도체층/절연층/제 2 반도체층으로 구성된 SOI 기판, 상기 제 2 반도체층의 상기 필드영역에 형성된 트렌치, 상기 트렌치내에 형성된 소자격리막, 상기 제 2 반도체층에서 상기 셀 영역보다 리세스되어 형성된 페리 영역, 상기 제 2 반도체층의 상기 셀 영역 및 상기 페리 영역상에 반도체소자를 구비함을 특징으로 한다.
Description
본 발명은 반도체 소자에 관한 것으로, 특히 SOI(Silicon On Insulator) 구조를 이용한 DRAM(Dynamic Random Access Memory) 소자 및 그의 제조방법에 관한 것이다.
최근, 일반적으로 SOI(Silicon On Insulator) 디바이스로 알려진 특정 집적 회로 디바이스를 제조하기 위한 공정들이 개발되었다. SOI 디바이스는 기판 재료 위에 형성된 전기 절연 영역을 덮는 얇은 실리콘 층 내에 제조된 반도체 디바이스이다. 이 절연 영역은 예를 들어, 실리콘이나 또는 갈륨 비소화물(silicon or gallium arsenide)과 같은 반도체 기판 재료 위에 증착된 SiO2층을 포함한다. SOI 제조 공정에서 하부 기판으로부터 전기적으로 절연된 회로 디바이스가 생성될 수 있게 된다. SOI 디바이스는 통상적인 반도체 디바이스에 비해 여러 가지 장점을 제공한다.
예를 들면, SOI 디바이스는 유사한 태스크(task)를 실행하는 다른 유형의 디바이스보다 일반적으로 더 적은 전력 소모를 필요로 한다. SOI 디바이스는 또한, 통상적으로 더 적은 기생 커패시턴스(capacitance)를 가지며, 따라서 회로가 고속의 스위칭 시간으로 동작하게 된다. 또한 SOI 디바이스는 이온화 방사의 악영향에도 덜 민감하기 때문에 이온화 방사가 동작 에러를 일으킬 수 있는 응용분야에서 더욱 신뢰할 수 있다.
최근에는 단위 셀 면적을 줄이기 위하여 SOI 기판을 사용하여 상기 SOI 기판의 양측에 소자들을 분산 배치하는 구조가 각광받고 있다. 참고적으로, SOI 기술은 절연 기판의 상부에 지지되어 있는 개개의 실리콘 섬(silicon island)내에 액티브 소자들을 형성함으로써 소자간의 상호 분리를 달성하는 기술이다. 따라서, 벌크 실리콘 구조에 비해서 SOI 구조는 우수한 집적도를 제공할 뿐만 아니라 공정 수를 감소시킬 수 있는 장점을 갖는다. 이와 같이 SOI 기판의 상부에 형성된 액티브 소자를 SOI 소자라 하는데, 상기 SOI 소자는 벌크 실리콘 소자에 비해 기생 캐패시턴스(capacitance)가 현저하게 줄어들기 때문에 높은 회로 동작 속도 및 낮은 전력 소모를 얻을 수 있다.
단위 셀이 플로팅되어 동작되는 동안 벌크내에 원치 않는 전하가 축적되어 벌크농도를 감소시킴으로써, 트랜지스터의 문턱전압을 변화시키는 바디 플로팅 현상이 발생되고, 따라서 단위셀이 모두 균일하게 동작하지 못하는 문제점이 발생한다.
DRAM은 다수의 메모리 셀이 X,Y 방향으로 규칙적으로 배열된 메모리 셀 어레이와, 상기 메모리 셀 어레이의 주변에 형성되어 셀을 제어하기 위한 주변 회로부로 구성된다.
DRAM 장치의 집적도가 증가함에 따라 단위 셀 면적의 축소가 요구되고 있는데, 사진 공정의 한계 및 소자의 전기적 특성 열화등으로 인하여 단위 셀의 디자인 룰을 축소하는 것이 점점 어려워지고 있다. 이에 따라, 셀의 레이아웃 또는 센싱 방법등을 변경하여 동일한 디자인 룰을 가지고 단위 셀 면적을 줄이려는 시도가 이루어지고 있고, 최근에는 단위 셀 면적을 줄이기 위하여 SOI 기판을 사용하여 상기SOI 기판의 양측에 소자들을 분산 배치하는 구조가 각광받고 있다.
이하, 첨부된 도면을 참고하여 종래의 SOI구조를 이용한 반도체 소자 및 그의 제조방법에 관하여 상세히 설명하면 다음과 같다.
종래의 SOI 구조를 이용한 반도체 소자는 도 1a 내지 1b에 도시한 바와 같이, 소자 격리막(14)이 형성되어 있는 SOI 구조로 이루어진 기판(100)상에 DRAM 소자를 형성한다.
SOI 웨이퍼는 도 1a에 도시한 바와 같이, Si 단결정 구조 사이에 SiO2층(12)이 내재된 3층의 구조로 이루어져 있다. 최하층의 실리콘층(11)은 단순한 기계적지지 역할을 하며, 그 위에 전기적 절연층인 SiO2층(12)과 초소형 전기전자 집적회로가 놓여질 초박막의 단결정 실리콘층(13)이 존재하게 된다.
SOI 기판을 이용하여 셀 영역, 페리 영역에 트랜지스터를 형성하면, 웰(well) 및 부하(load) 저항의 감소로 인해 인가되는 전압이 작고, 이로 인해 저전력으로 동작할 수 있다. 또한, 높은 동작 속도로 작동하는 장점도 가지고 있다. 그러나 셀 영역의 트랜지스터의 문턱전압 조절을 위해서 기판에 바이어스를 인가하게 되는데 이 때 페리 영역의 문턱전압도 높게 조절되어서 페리 영역은 SOI 구조가 가지는 특징인 저전력, 높은 재현성을 실현하기가 어렵다. DRAM 장치에서 큰 집적도가 요구되면서, 핸들 웨이퍼 상에 절연 물질을 사이에 두고 형성되는 반도체 기판내에 소자를 형성할 수 있어 공정 상에서 발생되는 직접도의 한계를 극복할 수 있다. 따라서 SOI 구조를 갖는 DRAM 장치의 제조에 많은 관심이 모아지고, 이에 따라 다방면에서 많은 연구가 진행되고 있다. 또한, SOI의 트랜지스터들은 웰 및 부하 저항의 감소로 인해 인가되는 전압이 작고, 이로 인해 저전력으로 동작할 수 있으며, 높은 동작 속도로 작동하는 장점도 가지고 있다.
그러나, 상기 장점들에 반하여 SOI 구조를 갖는 DRAM 장치에는 몇 가지 문제를 내포하고 있다. 그 중 하나가 플로팅 바디 이펙트(floating body effect)이다. 트랜지스터의 활성 영역이 전기적으로 플로팅되어 있기 때문에 상기 트랜지스터의 특성을 불안정하게 하고, 이로 인해 트랜지스터의 오동작 및 특성의 열화와 같은 문제가 발생하게 된다.
SOI DRAM에서는 셀 영역의 문턱전압을 조절하기 위해서 기판전압을 인가하여야 하는데 종래의 SOI 구조를 이용한 반도체 소자에서는 셀 영역뿐만 아니라 페리 영역에도 기판전압이 인가되어 SOI 소자의 고유한 특성인 저전력 및 높은 재현성이 떨어지는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로 셀 영역은 기판전압이 인가되어 문턱전압 조절을 용의하게 하도록 하고, 페리 영역은 저전력 및 높은 재현성을 구현할 수 있도록 한 리세스(recess)된 소이 구조를 갖는 반도체 소자 및 그의 제조방법을 제공하는데 그 목적이 있다.
도 1a는 SOI 기판을 나타낸 단면도
도 1b는 종래의 기술에 따른 SOI 기판을 이용한 반도체 소자의 구조를 나타낸 단면도
도 2a 내지 2g는 본 발명에 따른 리세스된 소이 구조를 갖는 반도체 소자의 형성방법을 나타낸 공정 단면도
도면의 주요 부분에 대한 부호 설명
21 : 벌크 실리콘층 22 : SiO2층
23 : 단결정 실리콘층 200 : SOI기판
24 : 제 1 절연막 24a : 제 1 절연막패턴
25 : 제 2 절연막 25a : 제 2 절연막패턴
26 : 필드산화막 27 : 트렌치
27a : 소자격리막 28 : 포토레지스트
상기와 같은 목적을 달성하기 위한 본 발명에 의한 SOI구조를 이용한 반도체 소자는 셀 영역과 페리 영역과 필드 영역이 정의된 제 1 반도체층/절연층/제 2 반도체층으로 구성된 SOI 기판, 상기 제 2 반도체층의 상기 필드영역에 형성된 트렌치, 상기 트렌치내에 형성된 소자격리막, 상기 제 2 반도체층에서 상기 셀 영역보다 리세스되어 형성된 페리 영역, 상기 제 2 반도체층의 상기 셀 영역 및 상기 페리 영역상에 반도체소자를 구비함을 특징으로 한다.
상기와 같은 구조를 가지는 SOI구조를 이용한 반도체 소자의 제조방법은 셀 영역과 페리 영역과 필드 영역이 정의된 제 1 반도체층/절연층/제 2 반도체층으로 구성된 SOI기판에 있어서, 상기 페리영역의 상기 제 2 반도체층내 및 그 표면상에 필드절연막을 형성하는 단계, 상기 필드영역의 상기 제 2 반도체층에 트렌치를 형성하는 단계, 상기 트렌치내에 소자격리막을 형성하는 단계, 상기 필드절연막을 제거하여 리세스된 페리영역을 형성하는 단계를 포함함을 특징으로 한다.
이하, 첨부된 도면을 참고하여 SOI구조를 이용한 반도체 소자 및 그의 제조방법에 관하여 상세히 설명하면 다음과 같다.
도 2a 내지 2g는 본 발명에 따른 SOI 구조를 이용한 반도체 소자의 형성 방법을 나타낸 공정단면도이다.
먼저, 도 2g를 참고하여 SOI구조를 이용한 반도체 소자의 구조를 살펴보면 다음과 같다.
도 2g에 도시한 바와 같이, 필드영역, 셀 영역 및 페리영역이 정의된 벌크실리콘층(21)/SiO2층(22)/단결정 실리콘층(23)으로 구성된 SOI 기판(200)에, 상기 단결정 실리콘층(23)의 상기 필드영역에 트렌치가 형성되어 상기 트렌치내에 소자격리막(27a)이 형성되어 있고, 상기 단결정실리콘층(23)의 셀 영역보다 리세스되어 페리영역이 형성되어 있으며, 상기 셀 영역 및 리세스되어 형성된 페리영역 상에 DRAM 소자(29)를 구비하고 있다.
이 때, 페리영역이 셀 영역보다 리세스되고 남은 단결정 실리콘층(23)의 두께는 PD SOI인 경우는 700∼1500Å이고, FD SOI인 경우는 약 700Å정도이다.
다음으로 상기와 같이 구성된 SOI 구조를 가진 반도체 소자의 형성 방법에 관하여 설명한다.
도 2a에 도시한 바와 같이, 셀 영역과 페리 영역으로 정의된 SOI 기판(200)상에 제 1 절연막(24), 제 2 절연막(25)을 차례로 증착한 후, 상기 제 1 절연막(24), 제 2 절연막(25)을 단결정실리콘층(23)의 일정부분이 드러나도록 선택적으로 제거한다.
이 때, 제 1 절연막(24)은 산화막으로 형성하고, 제 2 절연막(25)은 질화막으로 형성한다.
여기서 SOI(Silicon On Insulator) 기판(200)은, Si 단결정(21,23) 구조 사이에 SiO2층(22)이 내재된 3층의 구조로 이루어진 웨이퍼로, 최하층의 벌크 실리콘층(21)은 단순한 기계적 지지 역할을 하며, 그 위에 전기적 절연층인 SiO2층(22)과 초소형 전기 전자 집적회로가 놓여질 초박막의 단결정 실리콘층(23)으로 이루어져 있다.
상기 SOI 구조를 만드는 방법으로는 ZMR(Zone-Melting Recrystallization)법, 임플란트(implant)를 이용하여 실리콘 웨이퍼 내부에 산소를 주입한 후 고온에서 열처리하여 실리콘 내부의 일정한 깊이에 SiO2층을 생성시키는 방법인 SIMOX(Seperation by IMplantation of OXgen)법, 그리고 산화막이 증착된 웨이퍼와 베어(bare) 웨이퍼 접합면을 경면화하여 직접 붙여 고온열처리를 통해 제작하는 직접접합법(WDB : Wafer Direct Bonding)등이 있다.
도 2b에 도시한 바와 같이, 상기 패터닝된 제 1, 제 2 절연막(24,25)을 마스크로 열산화공정을 통해서 페리영역에 즉, 드러난 단결정실리콘층(23)에 필드산화막(26)을 형성하고, 이어, 도 2c에 도시한 바와 같이, 상기 제 1, 제 2 절연막(24,25)을 선택적으로 제거한 후 셀 영역에 1 절연막 패턴(24a), 제 2 절연막 패턴(25a)을 형성한다.
도 2d에 도시한 바와 같이, 상기 제 1,제 2 절연막 패턴(24a,25a) 및 필드산화막(26)을 마스크로 하여 SOI 기판(200)의 최상층인 단결정 실리콘층(23)의 일정부분을 제거하여 트렌치(27)를 형성한다.
이어, 도 2e에 도시한 바와 같이, 상기 트렌치(27)를 포함한 전면에 제 3 절연막을 형성한 후 평탄화시켜 소자격리막(27a)을 형성하고, 도 2f에 도시한 바와 같이 기판(200)상에 사진공정을 통해 셀 영역 및 소자격리막상에만 포토레지스트가 남도록 패터닝한 후, 패터닝된 포토레지스트(28)를 마스크로 하여 상기 평탄화공정에서 제거되고 남은 필드산화막(26)을 제거하여 페리 영역에 리세스된 구조를 갖는 SOI 기판을 형성한다.
도 2g에 도시한 바와 같이, 상기 포토레지스트(28)를 제거하고, 셀 영역 및 리세스된 페리영역의 SOI 기판상에 DRAM 소자(29) 형성공정을 진행하여, 셀 영역은 벌크특성을 가지도록 하는 반면 페리 영역은 리세스된 단결정 실리콘층(23)의 두께를 조절하여 PD(Partially Depleted) 또는 FD(Fully Depleted)의 SOI 소자가 구현되도록 한다.
이 때, 상기 단결정 실리콘층(23)을 리세스시켜 리세스되고 남은 단결정실리콘층(23)의 두께에 따라서 FD와 PD SOI를 형성할 수 있는데, 남은 단결정 실리콘층(23)의 두께를 700∼1500Å로 형성하는 경우는 PD SOI로 동작하고, 두께를 700Å정도로 형성하는 경우는 FD SOI로 동작한다.
따라서 페리영역에서의 SOI의 고유한 특성과, 셀영역에서의 벌크 특성을 모두 구현하기 위해서, 페리영역을 레세스시킨다.
이에 따라서 셀영역에서는 벌크 Si의 특성에 따라 문턱전압 조절이 가능하다. 그리고 페리영역은 실리콘에피층을 리세스시켜서 리세스되고 남은 실리콘에피층의 두께에 따라서 FD(Fully Depleted)와 PD(Partially Depleted) SOI를 형성할 수 있으며, 이에 따라서 저전압, 정션 캡 감소로 인한 고속동작이 가능하다.
또한 페리영역에서도 셀영역과 바디가 통해 있으므로 바디 콘택이 가능하여 플로팅 바디 효과(floating body effect)를 제거할 수 있다.
이상에서 설명한 바와 같이 본 발명에 의한 리세스된 소이 구조를 갖는 반도체 소자에 있어서 다음과 같은 효과가 있다.
첫째, SOI 구조를 이용한 DRAM에서 셀영역에 대해 페리영역을 리세스(recess)시킴으로서 셀 영역은 벌크(bulk) 특성을 가지며, 페리영역은 SOI 구조의 고유 특성인 가질 수 있어 기생 캐패시턴스가 현저히 줄어들어 높은 회로 동작 속도 및 낮은 전력 소모를 얻을 수 있는 효과가 있다.
둘째, 페리영역에서 셀영역과 바디가 통해 있으므로 바디 콘택이 가능하여 플로팅 바디 효과 제거할 수 있기 때문에 별다른 레이아웃의 변경없이 페리영역에도 기판전압을 인가하여 소자의 동작안정성을 높일 수 있는 효과가 있다.
Claims (5)
- 셀 영역과 페리 영역과 필드 영역이 정의된 제 1 반도체층/절연층/제 2 반도체층으로 구성된 SOI 기판,상기 제 2 반도체층의 상기 필드영역에 형성된 트렌치,상기 트렌치내에 형성된 소자격리막,상기 제 2 반도체층에서 상기 셀 영역보다 리세스되어 형성된 페리 영역,상기 제 2 반도체층의 상기 셀 영역 및 상기 페리 영역상에 반도체소자를 구비함을 특징으로 하는 리세스된 소이 구조를 갖는 반도체 소자.
- 제 1 항에 있어서,상기 페리영역에서 상기 리세스되고 남은 상기 제 2 반도체층의 두께는 700∼1500Å이거나 약 700Å이 되는 것을 더 포함함을 특징으로 하는 리세스된 소이 구조를 갖는 반도체 소자.
- 셀 영역과 페리 영역과 필드 영역이 정의된 제 1 반도체층/절연층/제 2 반도체층으로 구성된 SOI기판에 있어서,상기 페리영역의 상기 제 2 반도체층내 및 그 표면상에 필드절연막을 형성하는 단계;상기 필드영역의 상기 제 2 반도체층에 트렌치를 형성하는 단계;상기 트렌치내에 소자격리막을 형성하는 단계;상기 필드절연막을 제거하여 리세스된 페리영역을 형성하는 단계를 포함함을 특징으로 하는 리세스된 소이 구조를 갖는 반도체 소자의 제조방법.
- 제 3 항에 있어서,상기 소자격리막은 상기 트렌치를 포함한 전면에 절연막을 형성하는 단계; CMP공정을 통해 평탄화하는 단계를 포함함을 특징으로 하는 리세스된 소이 구조를 갖는 반도체 소자의 제조방법.
- 제 3 항에 있어서,상기 페리 영역에서 리세스되고 남은 제 2 반도체층의 두께는 700∼1500Å이거나 약 700Å이 되도록 하는 것을 더 포함함을 특징으로 하는 리세스된 소이 구조를 갖는 반도체 소자의 제조방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000041986A KR100339425B1 (ko) | 2000-07-21 | 2000-07-21 | 리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 |
US09/722,518 US6403435B1 (en) | 2000-07-21 | 2000-11-28 | Method for fabricating a semiconductor device having recessed SOI structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000041986A KR100339425B1 (ko) | 2000-07-21 | 2000-07-21 | 리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020008951A KR20020008951A (ko) | 2002-02-01 |
KR100339425B1 true KR100339425B1 (ko) | 2002-06-03 |
Family
ID=19679241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000041986A KR100339425B1 (ko) | 2000-07-21 | 2000-07-21 | 리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6403435B1 (ko) |
KR (1) | KR100339425B1 (ko) |
Families Citing this family (67)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI230392B (en) * | 2001-06-18 | 2005-04-01 | Innovative Silicon Sa | Semiconductor device |
JP4653374B2 (ja) * | 2001-08-23 | 2011-03-16 | セイコーエプソン株式会社 | 電気光学装置の製造方法 |
EP1355316B1 (en) * | 2002-04-18 | 2007-02-21 | Innovative Silicon SA | Data storage device and refreshing method for use with such device |
EP1357603A3 (en) * | 2002-04-18 | 2004-01-14 | Innovative Silicon SA | Semiconductor device |
US7141459B2 (en) * | 2003-03-12 | 2006-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Silicon-on-insulator ULSI devices with multiple silicon film thicknesses |
US6912150B2 (en) * | 2003-05-13 | 2005-06-28 | Lionel Portman | Reference current generator, and method of programming, adjusting and/or operating same |
US7085153B2 (en) * | 2003-05-13 | 2006-08-01 | Innovative Silicon S.A. | Semiconductor memory cell, array, architecture and device, and method of operating same |
US20040228168A1 (en) * | 2003-05-13 | 2004-11-18 | Richard Ferrant | Semiconductor memory device and method of operating same |
JP4282388B2 (ja) * | 2003-06-30 | 2009-06-17 | 株式会社東芝 | 半導体記憶装置 |
US7335934B2 (en) * | 2003-07-22 | 2008-02-26 | Innovative Silicon S.A. | Integrated circuit device, and method of fabricating same |
US7184298B2 (en) * | 2003-09-24 | 2007-02-27 | Innovative Silicon S.A. | Low power programming technique for a floating body memory transistor, memory cell, and memory array |
US7476939B2 (en) * | 2004-11-04 | 2009-01-13 | Innovative Silicon Isi Sa | Memory cell having an electrically floating body transistor and programming technique therefor |
US7251164B2 (en) * | 2004-11-10 | 2007-07-31 | Innovative Silicon S.A. | Circuitry for and method of improving statistical distribution of integrated circuits |
WO2006065698A2 (en) * | 2004-12-13 | 2006-06-22 | William Kenneth Waller | Sense amplifier circuitry and architecture to write data into and/or read data from memory cells |
US7198993B2 (en) * | 2004-12-13 | 2007-04-03 | Texas Instruments Incorporated | Method of fabricating a combined fully-depleted silicon-on-insulator (FD-SOI) and partially-depleted silicon-on-insulator (PD-SOI) devices |
US7301803B2 (en) * | 2004-12-22 | 2007-11-27 | Innovative Silicon S.A. | Bipolar reading technique for a memory cell having an electrically floating body transistor |
US20070023833A1 (en) * | 2005-07-28 | 2007-02-01 | Serguei Okhonin | Method for reading a memory cell having an electrically floating body transistor, and memory cell and array implementing same |
US7606066B2 (en) | 2005-09-07 | 2009-10-20 | Innovative Silicon Isi Sa | Memory cell and memory cell array having an electrically floating body transistor, and methods of operating same |
US7355916B2 (en) * | 2005-09-19 | 2008-04-08 | Innovative Silicon S.A. | Method and circuitry to generate a reference current for reading a memory cell, and device implementing same |
US20070085140A1 (en) * | 2005-10-19 | 2007-04-19 | Cedric Bassin | One transistor memory cell having strained electrically floating body region, and method of operating same |
US7683430B2 (en) * | 2005-12-19 | 2010-03-23 | Innovative Silicon Isi Sa | Electrically floating body memory cell and array, and method of operating or controlling same |
US7542345B2 (en) * | 2006-02-16 | 2009-06-02 | Innovative Silicon Isi Sa | Multi-bit memory cell having electrically floating body transistor, and method of programming and reading same |
US7492632B2 (en) * | 2006-04-07 | 2009-02-17 | Innovative Silicon Isi Sa | Memory array having a programmable word length, and method of operating same |
US7285480B1 (en) * | 2006-04-07 | 2007-10-23 | International Business Machines Corporation | Integrated circuit chip with FETs having mixed body thicknesses and method of manufacture thereof |
US7606098B2 (en) | 2006-04-18 | 2009-10-20 | Innovative Silicon Isi Sa | Semiconductor memory array architecture with grouped memory cells, and method of controlling same |
US7933142B2 (en) | 2006-05-02 | 2011-04-26 | Micron Technology, Inc. | Semiconductor memory cell and array using punch-through to program and read same |
US8069377B2 (en) | 2006-06-26 | 2011-11-29 | Micron Technology, Inc. | Integrated circuit having memory array including ECC and column redundancy and method of operating the same |
US7542340B2 (en) | 2006-07-11 | 2009-06-02 | Innovative Silicon Isi Sa | Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same |
KR101277402B1 (ko) | 2007-01-26 | 2013-06-20 | 마이크론 테크놀로지, 인코포레이티드 | 게이트형 바디 영역으로부터 격리되는 소스/드레인 영역을 포함하는 플로팅-바디 dram 트랜지스터 |
US8518774B2 (en) | 2007-03-29 | 2013-08-27 | Micron Technology, Inc. | Manufacturing process for zero-capacitor random access memory circuits |
US8064274B2 (en) | 2007-05-30 | 2011-11-22 | Micron Technology, Inc. | Integrated circuit having voltage generation circuitry for memory cell array, and method of operating and/or controlling same |
US8085594B2 (en) | 2007-06-01 | 2011-12-27 | Micron Technology, Inc. | Reading technique for memory cell with electrically floating body transistor |
US8194487B2 (en) | 2007-09-17 | 2012-06-05 | Micron Technology, Inc. | Refreshing data of memory cells with electrically floating body transistors |
US8536628B2 (en) | 2007-11-29 | 2013-09-17 | Micron Technology, Inc. | Integrated circuit having memory cell array including barriers, and method of manufacturing same |
US8349662B2 (en) | 2007-12-11 | 2013-01-08 | Micron Technology, Inc. | Integrated circuit having memory cell array, and method of manufacturing same |
US8773933B2 (en) | 2012-03-16 | 2014-07-08 | Micron Technology, Inc. | Techniques for accessing memory cells |
US8014195B2 (en) | 2008-02-06 | 2011-09-06 | Micron Technology, Inc. | Single transistor memory cell |
US8189376B2 (en) | 2008-02-08 | 2012-05-29 | Micron Technology, Inc. | Integrated circuit having memory cells including gate material having high work function, and method of manufacturing same |
US7957206B2 (en) | 2008-04-04 | 2011-06-07 | Micron Technology, Inc. | Read circuitry for an integrated circuit having memory cells and/or a memory cell array, and method of operating same |
US7947543B2 (en) | 2008-09-25 | 2011-05-24 | Micron Technology, Inc. | Recessed gate silicon-on-insulator floating body device with self-aligned lateral isolation |
US7933140B2 (en) | 2008-10-02 | 2011-04-26 | Micron Technology, Inc. | Techniques for reducing a voltage swing |
US7924630B2 (en) | 2008-10-15 | 2011-04-12 | Micron Technology, Inc. | Techniques for simultaneously driving a plurality of source lines |
US8223574B2 (en) | 2008-11-05 | 2012-07-17 | Micron Technology, Inc. | Techniques for block refreshing a semiconductor memory device |
US8213226B2 (en) * | 2008-12-05 | 2012-07-03 | Micron Technology, Inc. | Vertical transistor memory cell and array |
US8329545B1 (en) * | 2008-12-30 | 2012-12-11 | Micron Technology, Inc. | Method of fabricating a charge trap NAND flash memory |
US8319294B2 (en) | 2009-02-18 | 2012-11-27 | Micron Technology, Inc. | Techniques for providing a source line plane |
US8710566B2 (en) | 2009-03-04 | 2014-04-29 | Micron Technology, Inc. | Techniques for forming a contact to a buried diffusion layer in a semiconductor memory device |
WO2010114890A1 (en) | 2009-03-31 | 2010-10-07 | Innovative Silicon Isi Sa | Techniques for providing a semiconductor memory device |
US8139418B2 (en) | 2009-04-27 | 2012-03-20 | Micron Technology, Inc. | Techniques for controlling a direct injection semiconductor memory device |
US8508994B2 (en) | 2009-04-30 | 2013-08-13 | Micron Technology, Inc. | Semiconductor device with floating gate and electrically floating body |
US8498157B2 (en) * | 2009-05-22 | 2013-07-30 | Micron Technology, Inc. | Techniques for providing a direct injection semiconductor memory device |
US8537610B2 (en) | 2009-07-10 | 2013-09-17 | Micron Technology, Inc. | Techniques for providing a semiconductor memory device |
US9076543B2 (en) | 2009-07-27 | 2015-07-07 | Micron Technology, Inc. | Techniques for providing a direct injection semiconductor memory device |
US8199595B2 (en) | 2009-09-04 | 2012-06-12 | Micron Technology, Inc. | Techniques for sensing a semiconductor memory device |
US8174881B2 (en) | 2009-11-24 | 2012-05-08 | Micron Technology, Inc. | Techniques for reducing disturbance in a semiconductor device |
KR101096976B1 (ko) * | 2009-12-09 | 2011-12-20 | 주식회사 하이닉스반도체 | 반도체 소자 및 그 형성방법 |
US8310893B2 (en) | 2009-12-16 | 2012-11-13 | Micron Technology, Inc. | Techniques for reducing impact of array disturbs in a semiconductor memory device |
US8416636B2 (en) | 2010-02-12 | 2013-04-09 | Micron Technology, Inc. | Techniques for controlling a semiconductor memory device |
US8411513B2 (en) | 2010-03-04 | 2013-04-02 | Micron Technology, Inc. | Techniques for providing a semiconductor memory device having hierarchical bit lines |
US8576631B2 (en) | 2010-03-04 | 2013-11-05 | Micron Technology, Inc. | Techniques for sensing a semiconductor memory device |
US8369177B2 (en) | 2010-03-05 | 2013-02-05 | Micron Technology, Inc. | Techniques for reading from and/or writing to a semiconductor memory device |
WO2011115893A2 (en) | 2010-03-15 | 2011-09-22 | Micron Technology, Inc. | Techniques for providing a semiconductor memory device |
US8411524B2 (en) | 2010-05-06 | 2013-04-02 | Micron Technology, Inc. | Techniques for refreshing a semiconductor memory device |
US8361854B2 (en) * | 2011-03-21 | 2013-01-29 | United Microelectronics Corp. | Fin field-effect transistor structure and manufacturing process thereof |
US8531878B2 (en) | 2011-05-17 | 2013-09-10 | Micron Technology, Inc. | Techniques for providing a semiconductor memory device |
US9559216B2 (en) | 2011-06-06 | 2017-01-31 | Micron Technology, Inc. | Semiconductor memory device and method for biasing same |
FR3080486B1 (fr) * | 2018-04-24 | 2020-03-27 | X-Fab France | Procede de formation d'un dispositif microelectronique |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4857478A (en) * | 1988-04-26 | 1989-08-15 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a semiconductor memory device |
JPH0799236A (ja) * | 1993-09-27 | 1995-04-11 | Sony Corp | 半導体装置の製法 |
JPH08213562A (ja) * | 1995-02-07 | 1996-08-20 | Nec Corp | 半導体装置 |
JPH104147A (ja) * | 1995-12-28 | 1998-01-06 | Lg Semicon Co Ltd | 半導体素子のウェル形成方法 |
JPH11284137A (ja) * | 1998-03-30 | 1999-10-15 | Nippon Steel Corp | 半導体記憶装置及びその製造方法 |
JPH11317506A (ja) * | 1998-05-01 | 1999-11-16 | Nippon Steel Corp | 半導体装置及びその製造方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100218347B1 (ko) | 1996-12-24 | 1999-09-01 | 구본준 | 반도체기판 및 그 제조방법 |
JP2000091534A (ja) * | 1998-09-11 | 2000-03-31 | Mitsubishi Electric Corp | 半導体装置 |
US6190952B1 (en) * | 1999-03-03 | 2001-02-20 | Advanced Micro Devices, Inc. | Multiple semiconductor-on-insulator threshold voltage circuit |
US6238967B1 (en) * | 1999-04-12 | 2001-05-29 | Motorola, Inc. | Method of forming embedded DRAM structure |
US6235567B1 (en) * | 1999-08-31 | 2001-05-22 | International Business Machines Corporation | Silicon-germanium bicmos on soi |
US6300172B1 (en) * | 1999-10-01 | 2001-10-09 | Chartered Semiconductor Manufacturing Ltd. | Method of field isolation in silicon-on-insulator technology |
-
2000
- 2000-07-21 KR KR1020000041986A patent/KR100339425B1/ko not_active IP Right Cessation
- 2000-11-28 US US09/722,518 patent/US6403435B1/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4857478A (en) * | 1988-04-26 | 1989-08-15 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a semiconductor memory device |
JPH0799236A (ja) * | 1993-09-27 | 1995-04-11 | Sony Corp | 半導体装置の製法 |
JPH08213562A (ja) * | 1995-02-07 | 1996-08-20 | Nec Corp | 半導体装置 |
JPH104147A (ja) * | 1995-12-28 | 1998-01-06 | Lg Semicon Co Ltd | 半導体素子のウェル形成方法 |
JPH11284137A (ja) * | 1998-03-30 | 1999-10-15 | Nippon Steel Corp | 半導体記憶装置及びその製造方法 |
JPH11317506A (ja) * | 1998-05-01 | 1999-11-16 | Nippon Steel Corp | 半導体装置及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US6403435B1 (en) | 2002-06-11 |
KR20020008951A (ko) | 2002-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100339425B1 (ko) | 리세스된 소이 구조를 갖는 반도체 소자 및 그의 제조 방법 | |
US5804848A (en) | Field effect transistor having multiple gate electrodes surrounding the channel region | |
US5930648A (en) | Semiconductor memory device having different substrate thickness between memory cell area and peripheral area and manufacturing method thereof | |
KR100400855B1 (ko) | 반도체장치 및 그의 제조방법 | |
US5166084A (en) | Process for fabricating a silicon on insulator field effect transistor | |
JP2000196103A (ja) | Soi素子及びその製造方法 | |
KR20000033521A (ko) | 기생 캐패시턴스 및 자장의 간섭을 감소시킬 수 있는 집적소자및 그 제조 방법 | |
KR20040025376A (ko) | 초미세 에스오아이 모스 전계효과 트랜지스터 및 그의제조방법 | |
KR100272166B1 (ko) | 소자분리영역에 형성된 더미 도전층을 갖춘반도체소자 및 그제조방법 | |
US6621123B1 (en) | Semiconductor device, and semiconductor integrated device | |
JP5527922B2 (ja) | 直流ノード拡散領域の下に埋め込み酸化物を有さず、酸化物ホールを有する差別化soi構造 | |
US5641691A (en) | Method for fabricating complementary vertical bipolar junction transistors in silicon-on-sapphire | |
US4933734A (en) | Semiconductor device having field effect transistors and manufacturing method therefor | |
US5831308A (en) | MOSFET having a particular SOI structure | |
KR19990002942A (ko) | 에스오 아이(soi) 소자의 제조방법 | |
US7803674B2 (en) | Methods for fabricating SOI devices | |
KR100393147B1 (ko) | 반도체 기억 장치 및 이를 제조하기 위한 방법 | |
KR100372820B1 (ko) | 이중 실리콘 모스펫 및 그 제조방법 | |
KR100226784B1 (ko) | 반도체 소자의 제조방법 | |
JP3233873B2 (ja) | 半導体装置、半導体集積装置及び半導体装置の製造方法 | |
KR100223852B1 (ko) | 반도체 소자의 격리영역 형성방법 | |
KR100628379B1 (ko) | 변동 문턱전압 소자 및 그 제조 방법 | |
KR20030038725A (ko) | 상이한 두께의 게이트 산화물을 갖는 mos 트랜지스터를구비한 반도체 디바이스의 제조 방법 | |
KR100307047B1 (ko) | 에스.오.아이(soi) 반도체 소자의 제조방법 | |
KR960015524B1 (ko) | 반도체 기억장치 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120424 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |