KR100297716B1 - 높은멀티비트자유도의반도체메모리장치 - Google Patents
높은멀티비트자유도의반도체메모리장치 Download PDFInfo
- Publication number
- KR100297716B1 KR100297716B1 KR1019980036291A KR19980036291A KR100297716B1 KR 100297716 B1 KR100297716 B1 KR 100297716B1 KR 1019980036291 A KR1019980036291 A KR 1019980036291A KR 19980036291 A KR19980036291 A KR 19980036291A KR 100297716 B1 KR100297716 B1 KR 100297716B1
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- memory cell
- column
- memory array
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/122—Tiling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/126—The frame memory having additional data ports, not inclusive of standard details of the output serial port of a VRAM
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Dram (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
Description
Claims (11)
- 2m(여기서, m은 자연수)개의 데이터를 동시에 입/출력하는 멀티 비트 동작 모드를 가지는 반도체 메모리 장치에 있어서,상기 멀티 비트 동작 모드에서 m개의 제1 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제1 메모리 어레이; 및상기 멀티 비트 동작 모드에서 m개의 제2 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제2 메모리 어레이를 구비하며,상기 멀티 비트 동작 모드에서, 상기 제1 메모리 어레이의 다수개의 메모리 셀 그룹들과 상기 제2 메모리 어레이의 다수개의 메모리 셀 그룹의 로우는 동일한 로우 어드레스에 의해 선택되며, 상기 제1 메모리 어레이의 다수개의 메모리 셀 그룹들과 상기 제2 메모리 어레이의 다수개의 메모리 셀 그룹의 칼럼은 서로 독립적으로 선택되는 것을 특징으로 하는 반도체 메모리 장치.
- 제1항에 있어서,상기 제1 메모리 어레이의 칼럼은 제1 분리 칼럼 어드레스들과 공통 칼럼 어드레스들에 의하여 선택되고,상기 제2 메모리 어레이의 칼럼은 상기 제1 분리 칼럼 어드레스들과 독립적인 정보를 가지는 제2 분리 칼럼 어드레스들과 상기 공통 칼럼 어드레스들에 의하여 선택되는 것을 특징으로 하는 반도체 메모리 장치.
- 제2항에 있어서,상기 제1 및 제2 분리 칼럼 어드레스들의 어드레스 수가 각각 k개일 때,상기 제1 및 제2 메모리 어레이는 각각 2k개의 상기 메모리 셀 그룹으로 형성되는 것을 특징으로 하는 반도체 메모리 장치.
- 제2항에 있어서,상기 제1 메모리 어레이의 상기 메모리 셀 그룹은 상기 제1 분리 칼럼 어드레스들에 의하여 선택되고, 상기 제2 메모리 어레이의 상기 메모리 셀 그룹은 상기 제2 분리 칼럼 어드레스들에 의하여 선택되며,상기 공통 칼럼 어드레스에 의하여, 상기 선택된 메모리 셀 그룹의 칼럼이 선택되는 것을 특징으로 하는 반도체 메모리 장치.
- 제1항에 있어서, 상기 반도체 메모리 장치는그래픽스 디스플레이 시스템에서 타일 구조를 가지는 디스플레이와 맵핑을 하는 맵핑 메모리인 것을 특징으로 하는 반도체 메모리 장치.
- 2m(여기서, m은 자연수)개의 데이터를 동시에 입/출력하는 멀티 비트 동작 모드를 가지는 반도체 메모리 장치에 있어서,상기 멀티 비트 동작 모드에서 m개의 제1 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제1 메모리 어레이;상기 멀티 비트 동작 모드에서 m개의 제2 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제2 메모리 어레이;공통 칼럼 어드레스들과 제1 분리 칼럼 어드레스들에 응답하여, 상기 제1 메모리 어레이의 칼럼을 선택하는 제1 칼럼 디코더; 및상기 공통 칼럼 어드레스들과 제2 분리 칼럼 어드레스들에 응답하여, 상기 제2 메모리 어레이의 칼럼을 선택하는 제2 칼럼 디코더를 구비하며,상기 제1 분리 칼럼 어드레스들과 상기 제2 분리 칼럼 어드레스들은 독립적인 것을 특징으로 하는 반도체 메모리 장치.
- 제6항에 있어서,상기 제1 메모리 어레이의 칼럼은 상기 제1 분리 칼럼 어드레스들과 상기 공통 칼럼 어드레스들에 의하여 선택되고,상기 제2 메모리 어레이의 칼럼은 상기 제2 분리 칼럼 어드레스들과 상기 공통 칼럼 어드레스들에 의하여 선택되는 것을 특징으로 하는 반도체 메모리 장치.
- 제7항에 있어서,상기 제1 및 제2 분리 칼럼 어드레스들의 어드레스 수가 각각 k개일 때,상기 제1 및 제2 메모리 어레이는 각각 2k개의 상기 메모리 셀 그룹으로 형성되는 것을 특징으로 하는 반도체 메모리 장치.
- 제7항에 있어서,상기 제1 메모리 어레이의 상기 메모리 셀 그룹은 상기 제1 분리 칼럼 어드레스들에 의하여 선택되고, 상기 제2 메모리 어레이의 상기 메모리 셀 그룹은 상기 제2 분리 칼럼 어드레스들에 의하여 선택되며,상기 공통 칼럼 어드레스에 의하여, 상기 선택된 메모리 셀 그룹의 칼럼이 선택되는 것을 특징으로 하는 반도체 메모리 장치.
- 제6항에 있어서, 상기 반도체 메모리 장치는그래픽스 디스플레이 시스템에서 타일 구조를 가지는 디스플레이와 맵핑을 하는 맵핑 메모리인 것을 특징으로 하는 반도체 메모리 장치.
- 그래픽스 디스플레이 시스템에 있어서,다수개의 픽셀로 구성되는 타일 구조를 영상을 나타내는 디스플레이;상기 디스플레이에 데이터를 공급하여 영상을 맵핑하며, 상기 디스플레이에 나타나는 영상을 다시 데이터로 저장하는 맵핑 메모리; 및상기 디스플레이 상의 픽셀의 데이터에 일치하는 맵핑 어드레스와 맵핑 계수를 계산하여 상기 맵핑 메모리와 상기 디스플레이에 공급하는 맵핑제어부를 구비하며,상기 맵핑 메모리는멀티 비트 동작 모드에서 m개의 제1 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제1 메모리 어레이와, 상기 멀티 비트 동작 모드에서 m개의 제2 데이터를 입/출력하는 다수개의 메모리 셀 그룹을 포함하는 제2 메모리 어레이를 구비하고,상기 제1 메모리 어레이의 다수개의 메모리 셀 그룹들과 상기 제2 메모리 어레이의 다수개의 메모리 셀 그룹의 로우는 동일한 로우 어드레스에 의해 선택되며 상기 제1 메모리 어레이의 다수개의 메모리 셀 그룹들과 상기 제2 메모리 어레이의 다수개의 메모리 셀 그룹의 칼럼은 서로 독립적으로 선택되는 것을 특징으로 하는 그래픽스 디스플레이 시스템.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980036291A KR100297716B1 (ko) | 1998-09-03 | 1998-09-03 | 높은멀티비트자유도의반도체메모리장치 |
US09/386,582 US6680736B1 (en) | 1998-09-03 | 1999-09-01 | Graphic display systems having paired memory arrays therein that can be row accessed with 2(2n) degrees of freedom |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980036291A KR100297716B1 (ko) | 1998-09-03 | 1998-09-03 | 높은멀티비트자유도의반도체메모리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000018627A KR20000018627A (ko) | 2000-04-06 |
KR100297716B1 true KR100297716B1 (ko) | 2001-08-07 |
Family
ID=19549477
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980036291A Expired - Fee Related KR100297716B1 (ko) | 1998-09-03 | 1998-09-03 | 높은멀티비트자유도의반도체메모리장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6680736B1 (ko) |
KR (1) | KR100297716B1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6825841B2 (en) * | 2001-09-07 | 2004-11-30 | Rambus Inc. | Granularity memory column access |
US7280428B2 (en) | 2004-09-30 | 2007-10-09 | Rambus Inc. | Multi-column addressing mode memory system including an integrated circuit memory device |
US8595459B2 (en) * | 2004-11-29 | 2013-11-26 | Rambus Inc. | Micro-threaded memory |
US20070260841A1 (en) | 2006-05-02 | 2007-11-08 | Hampel Craig E | Memory module with reduced access granularity |
US9268719B2 (en) | 2011-08-05 | 2016-02-23 | Rambus Inc. | Memory signal buffers and modules supporting variable access granularity |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970071790A (ko) * | 1996-04-30 | 1997-11-07 | 니시무로 타이조 | 메모리 회로 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58147884A (ja) * | 1982-02-26 | 1983-09-02 | Toshiba Corp | ダイナミック型半導体記憶装置 |
US4965751A (en) | 1987-08-18 | 1990-10-23 | Hewlett-Packard Company | Graphics system with programmable tile size and multiplexed pixel data and partial pixel addresses based on tile size |
US5056044A (en) | 1989-12-21 | 1991-10-08 | Hewlett-Packard Company | Graphics frame buffer with programmable tile size |
US5270973A (en) * | 1990-08-06 | 1993-12-14 | Texas Instruments Incorporated | Video random access memory having a split register and a multiplexer |
US5517609A (en) | 1990-08-06 | 1996-05-14 | Texas Instruments Incorporated | Graphics display system using tiles of data |
US5266941A (en) | 1991-02-15 | 1993-11-30 | Silicon Graphics, Inc. | Apparatus and method for controlling storage of display information in a computer system |
JPH06167958A (ja) * | 1991-03-28 | 1994-06-14 | Texas Instr Inc <Ti> | 記憶装置 |
US5539696A (en) * | 1994-01-31 | 1996-07-23 | Patel; Vipul C. | Method and apparatus for writing data in a synchronous memory having column independent sections and a method and apparatus for performing write mask operations |
JPH08123969A (ja) * | 1994-10-28 | 1996-05-17 | Mitsubishi Electric Corp | マッピング装置 |
JP3753190B2 (ja) * | 1995-04-26 | 2006-03-08 | 三菱電機株式会社 | 半導体装置 |
US5815168A (en) | 1995-06-23 | 1998-09-29 | Cirrus Logic, Inc. | Tiled memory addressing with programmable tile dimensions |
JP3824689B2 (ja) * | 1995-09-05 | 2006-09-20 | 株式会社ルネサステクノロジ | 同期型半導体記憶装置 |
KR100192574B1 (ko) * | 1995-10-04 | 1999-06-15 | 윤종용 | 디코디드 퓨즈를 사용한 반도체 메모리 장치의 컬럼 리던던시 회로 |
US6510098B1 (en) * | 1997-05-28 | 2003-01-21 | Cirrus Logic, Inc. | Method and apparatus for transferring data in a dual port memory |
US5896337A (en) * | 1998-02-23 | 1999-04-20 | Micron Technology, Inc. | Circuits and methods for multi-level data through a single input/ouput pin |
US5986945A (en) * | 1999-04-20 | 1999-11-16 | Winbond Electronics Corporation | Memory device output circuit having multiple operating modes |
-
1998
- 1998-09-03 KR KR1019980036291A patent/KR100297716B1/ko not_active Expired - Fee Related
-
1999
- 1999-09-01 US US09/386,582 patent/US6680736B1/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970071790A (ko) * | 1996-04-30 | 1997-11-07 | 니시무로 타이조 | 메모리 회로 |
Also Published As
Publication number | Publication date |
---|---|
KR20000018627A (ko) | 2000-04-06 |
US6680736B1 (en) | 2004-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4991110A (en) | Graphics processor with staggered memory timing | |
US5442748A (en) | Architecture of output switching circuitry for frame buffer | |
US4903217A (en) | Frame buffer architecture capable of accessing a pixel aligned M by N array of pixels on the screen of an attached monitor | |
US5585863A (en) | Memory organizing and addressing method for digital video images | |
EP0225059A2 (en) | Semiconductor memory | |
EP0398510B1 (en) | Video random access memory | |
US6297857B1 (en) | Method for accessing banks of DRAM | |
EP0492840B1 (en) | Videographics display system | |
US5404448A (en) | Multi-pixel access memory system | |
US4845640A (en) | High-speed dual mode graphics memory | |
JPH07287978A (ja) | ダイナミックランダムアクセスメモリ、ダイナミックランダムアクセスメモリのアクセス方法及びシステム | |
US5361339A (en) | Circuit for fast page mode addressing of a RAM with multiplexed row and column address lines | |
US5517609A (en) | Graphics display system using tiles of data | |
KR100297716B1 (ko) | 높은멀티비트자유도의반도체메모리장치 | |
WO1985002935A1 (en) | Semiconductor memory device for serial scan applications | |
EP0766866B1 (en) | A continuous page random access memory and systems and methods using the same | |
US5991186A (en) | Four-bit block write for a wide input/output random access memory in a data processing system | |
JPH06102842A (ja) | 分割シリアルレジスタ及び動作カウンタの付いたビデオランダムアクセスメモリを含むグラフィックディスプレイシステム | |
US5870108A (en) | Information handling system including mapping of graphics display data to a video buffer for fast updation of graphic primitives | |
JP2633251B2 (ja) | 画像メモリ素子 | |
JPH0352066B2 (ko) | ||
JPS6160148A (ja) | イメ−ジデ−タメモリシステム | |
JPH05113768A (ja) | フレームメモリ回路 | |
JPH03280088A (ja) | 画像表示システムおよび画像メモリへのベクタの高速描画方式 | |
JPH10333875A (ja) | メモリアクセス装置及びその記録媒体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19980903 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19980903 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20000822 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010410 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010524 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010525 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20040329 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20050407 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20060502 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20070418 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20080502 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20090514 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20100429 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20110429 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20110429 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |